[go: up one dir, main page]

この記事は Ethan Mahintorabi, Johan Euphrosine, Aaron Cunningham による Google Open Source Blog の記事 "Google funds open source silicon manufacturing shuttles for GlobalFoundries PDK" を元に翻訳・加筆したものです。詳しくは元記事をご覧ください。

Google が GlobalFoundries PDK のオープンソース チップ製造シャトルの資金を提供

オープンソース PDK を使って自分だけのチップを無償で開発

2022 年 8 月に GlobalFoundries 180nm MCU テクノロジー プラットフォーム向けの Process Design Kit(PDK)を Apache 2.0 ライセンスで公開しました。このオープンソース PDK は、GlobalFoundries テクノロジーとの連携の成果で、以下の標準セルを含めることによって、オープンソース チップ設計者に大量生産、手頃な価格、さまざまな電圧オプションといった新たな可能性を提供します。

  • デジタル標準セルライブラリ(7 トラックと 9 トラック)
  • 低(3.3V)、中(5V、6V)、高(10V)の電圧オプション
  • SRAM マクロ(64x8、128x8、256x8、512x8)
  • I/O とプリミティブ(レジスタ、キャパシタ、トランジスタ、eFuse)セルライブラリ
GlobalFoundries が Google のオープンソース チップに関する取り組みに参加したことはすでにお知らせしましたが、これより私たちは、今後行われる GF180MCU PDK の一連の無償 OpenMPW シャトルランに資金提供します。


このシャトルでは、同じ Caravel ハーネスを使い、OpenLane 自動設計フローをベースとした既存の OpenMPW シャトルのインフラストラクチャを活用します。プロジェクトの提出には Efabless プラットフォームを利用します。

それぞれのシャトルランでは、以下の条件に基づいて 40 のプロジェクトを選びます。
  • 設計仕様がオープンソース ライセンスで公開されていること。
  • 設計仕様と GF180MCU PDK からプロジェクトを再現できること。
  • シャトルの締め切りまでにプロジェクトを提出すること(早めに提出されたプロジェクトは、選ばれる可能性が高くなります)。
  • プロジェクトが製造前のチェックに合格すること。
初回のシャトル GF-MPW-0 はテストシャトルで、2022 年 10 月 31 日から 2022 年 12 月 5 日まで提出を受け付ける予定です。これは、オープンソース チップ ツールチェーンによる新しい PDK と Caravel ハーネスの組み合わせをコミュニティとともに検証する方法として活用されます。以降のシャトルでは、プロジェクトの提出期間が長くなり、テストが改善されます。

オープンソース PDK 間の移植性を確認する方法として、次の手順に従って、このシャトルに以前の OpenMPW シャトル プロジェクトを再提出することをお勧めします。
  • developers.google.com/silicon にアクセスします。
  • [Create a new Project] リンクを開きます。
  • 指示に従って、プロジェクトを最新版の caravel_user_project テンプレートに組み込みます。
  • コマンドを実行する前に、環境変数 PDK=gf180mcuC をワークスペースにエクスポートして、適切な種類の GF180MCU PDK(5LM_1TM_9K)を選択するようにします。
  • 製造に向けて、Efabless プラットフォームでプロジェクトを提出します。
設計者の皆さんがこのプログラムを活用し、以前に OpenMPW シャトルに提出した既存プロジェクトを移植したり、GF180MCU PDK をターゲットとした新しいプロジェクトを設計したりしてくれることを楽しみにしています。そうすれば、ともにオープンソース チップ エコシステムの探求と発展を進めることを期待しています。



Posted by Johan Euphrosine and Takuo Suzuki - Developer Relations Team

この記事は Ethan Mahintorabi, Johan Euphrosine, Aaron Cunningham による Google Open Source Blog の記事 "Google and NIST partner on nanotechnology development platform" を元に翻訳・加筆したものです。詳しくは元記事をご覧ください。

Google と米国国立標準技術研究所(NIST)が、米国の大学向けのナノテクノロジー研究開発用オープンソース テスト基盤の共同研究開発について合意したことをお知らせします。米国商務省の機関である NIST は、既存の平坦化ウェハーの設計を、SkyWater Technologies のオープンソース 130nm プロセス(SKY130)によって米国内で製造できるオープンソース フレームワークに移行することから始める予定です。物理ウエハーとソースコードは、今後数か月のうちに入手できるようになります。NIST と Google、そしてオープンソース コミュニティは力を合わせて設計を進め、米国のメーカーによる生産に向けた技術移管を含め、基礎科学と応用科学の両面で研究を促進する予定です。

この合意は、半導体テクノロジーを身近なものにするという Google の目標を推し進め、半導体メーカーから学術研究者に前例のないリソースが提供されるようになるため、半導体やナノデバイスの物理特性についての研究が強化されます。研究には、化学的性質、欠点、電気特性、高周波操作、スイッチング動作などが含まれ、規模の経済によって総コストを減らすことができます。最も重要なのは、アクセスの拡大によって研究者がメーカーのリソースを活用して新しいテクノロジーを開発できるようになり、技術移管プロセスが進むことです。大学はすでに業界と密接に関連するプラットフォームを使っているので、そこから大量生産にシームレスに移行できます。これにより、技術移管の「死の谷」を超えて技術を実用化する科学者の能力が増大します。

ナノテクノロジー研究では、通常はチップの製造に使われるシリコン ウエハーを独自の方法で活用しています。ウエハーをマイクロチップのパッケージにするのではなく、平坦化されたスムーズな表面を、ナノスケール構造の構築やテストを行うための優れた基板として使います。これは、大量生産への移行をテストする際にも、同じように役立ちます。


SKY130 オープンソース PDK を使ったフルウエハーの写真

このプラットフォームのウエハーには、単純なトランジスタ配列に基づいたパラメトリック検定構造(プローブ ステーションでプローブ可能なもの)から、ユーザーが合成デジタル回路を使って操作できる数千の複雑な測定に至るまで、たくさんの種類の測定構造が含まれています。重要なのは、大学がこのウエハーを 200 mm フォーム ファクタで利用できるようになることです。また、表面の粗さが 1 ナノメートル未満の中規模生産平坦化ウエハーも利用できます。精密な製造を行うためには、滑らかで平らな表面が極めて重要です。

このウエハーには大学のナノ加工設備でよく使われているフォトリソグラフィと電子ビームの位置合わせマークがあるため、NIST の研究者たちも、大学の研究者がメーカーのチップを直接簡単に使えることを保証しています。また、表面に金属パッドがついているため、表面から半導体トランジスタにアクセスできます。

NIST の科学者たちは、このナノテクノロジー アクセラレータ プラットフォームによって、さまざまなテクノロジーに科学的調査が広がることを期待しています。たとえば、メモリデバイス(抵抗スイッチ、磁気トンネル接合、フラッシュ メモリ)、人工知能、プラズモニクス、半導体バイオエレクトロニクス、薄膜トランジスタ、さらに量子情報科学といったテクノロジーが挙げられます。

Google の OpenMPW プログラムの開発ダイの写真、NIST とミシガン大学が開発したナノテクノロジー アクセラレータ用のもの


このプログラムでは、Google のこれまでの貢献や、GDSFactoryOpenFASOC オープンソース プロジェクトのサポートによる成果も活用しています。これらのプロジェクトは、重要な測定デバイスの作成を自動化し、その作成時間を月単位から日単位に短縮するものです。2023 年に予定されているフルウエハーのテープアウトに先がけて、ミシガン大学カーネギー メロン大学メリーランド大学ジョージ・ワシントン大学ブラウン大学のパートナーと共同作業を行っている NIST の科学者たちは、Google の OpenMPW プログラムを活用して、ナノテクノロジー アクセラレータに搭載予定の予備回路の開発とテストを進めています。予備テストによって、プログラムの目的を達成しつつ、開発中の回路が科学コミュニティに最も役立つようになります。

最新の研究の鍵となる要素は、再現性です。これは、別の機関の研究者がお互いの実験を繰り返し、それを改善できることを指します。オープンソース フレームワークに移行することで、研究者が再現可能な結果を共有しやすくなり、今後のシミュレーションに役立つオープンソース データセットが生まれ、科学コミュニティで最先端のナノテクノロジーや半導体の製造法が進化します。

NIST と Google は、最初のウエハーの生産と提供を米国の一流大学に向けて行う予定です。プログラム後には、米国の科学者はこのウエハーを Skywater から直接購入できるようになります。使用許諾要件はないので、何の制約もなく自由に研究を行えます。ウエハーは、完全なマスクセットの費用やゼロから集積回路を設計する費用の数百分の 1 の価格なので、科学者はこの産業技術をはるかに簡単に入手して使用できるようになります。長期的に見れば、最近発表した SKY90FD オープンソース PDK で将来のプラットフォームを NIST と共同開発することで、この R&D エコシステムはさらに拡大します。

この研究の取り組みを始めるため、NIST は 2022 年 9 月 20~21 日より、集積回路の測定についてのワークショップである "NIST Integrated Circuits for Metrology Workshop" を開催しました。これはオンラインで開催され、初日にはいくつかのプレゼンテーションとパネル ディスカッションが行われました。2 日目には、研究者、科学者、エンジニアによるワーキング グループが、オープンソース チップ テクノロジーを使い、モノリシック集積化のパラメトリック検定構造の作成に焦点を当てた作業をしました。イベントのウェブサイトにアクセスすると、このプログラムの詳細を確認できます。


Posted by Johan Euphrosine and Takuo Suzuki - Developer Relations Team

この記事は Johan Euphrosine, Ethan Mahintorabi による Google Open Source Blog の記事 "SkyWater and Google expand open source program to new 90nm technology" を元に翻訳・加筆したものです。詳しくは元記事をご覧ください。

この度、Google は SkyWater Technology とのパートナーシップを拡大することをお知らせします。私たちは、SkyWater の商用 90nm 完全空乏型シリコン オン インシュレータ(FDSOI)CMOS プロセス テクノロジーである SKY90-FD 用のオープンソース プロセス デザインキット(PDK)をリリースするために、協力して作業を進めています。SKY90-FD は MIT Lincoln Laboratory の 90nm 商用 FDSOI テクノロジーに基づいており、設計者はこれを利用して複雑な集積回路を作成し、さまざまな用途に活用できます。

この 2 年の間に、Google と SkyWater Technology のパートナーシップのもとで、あらゆるデベロッパーがアクセスできるオープンなチップが生まれています。その始まりは SKY130 PDK のオープンソース リリースで、その後にオープンソース ハードウェア エコシステムのデベロッパー向けの一連の無償製造シャトルが続きました。これまでに Google は、Efabless プラットフォームで 6 つのシャトルをサポートし、364 件以上のコミュニティ申請を受けて 240 の設計を製造しています。この種のパートナーシップは世界初で、これまでにめざましい成果をあげています。
最新の MPW-6 シャトルでは、24 か国のさまざまなコミュニティから 90 件の申請を受けました。


今後数か月間で、SkyWater Technology と密接に連携しつつ、新しい SKY90-FD PDK を Apache 2.0 ライセンスのもとでリリースする予定です。また、追加の Open MPW シャトルを計画し、Efabless プラットフォームによってこの新しい 90nm FDSOI テクノロジー向けのオープンソース設計の製造も行いたいと考えています。

オープンソースの PDK を通じてさまざまなテクノロジーにアクセスできることは、オープンなチップのエコシステムの拡大と強化にとって欠かせないことであると確信しています。
  • デベロッパーは、親しんだプロセスノードの制約を超え、既存の設計や新しい設計で、異なる性能、消費電力、領域のトレードオフを模索できます。
  • 研究者は、異なるテクノロジーで研究を再現し、さまざまな性能指数を実現できます。
  • ツールの管理者は、テクノロジーのバックエンドを汎用化し、複数のプロセスをサポートできます。
  • コミュニティは、PDK の構造化、配布、管理の方法を改善できます。
SKY90-FD は 90nm FDSOI プロセスです。従来の CMOS BULK プロセスとは異なり、SKY90-FD には基板と上部シリコン層との間に薄い絶縁材料の層があるのが特徴です。この薄い酸化プロセスのおかげで、トランジスタを BULK プロセスよりも大幅に薄くすることができます。それによって素子を「完全空乏」にできるので、製造プロセスを簡素化できます。この絶縁が追加されることで、寄生リーク電流が大幅に減少して接合容量が下がり、さまざまな環境条件下でスピードと消費電力性能が向上します。

SKY90-FD プロセス スタック トポロジの特徴は、主な相互接続用の 5 つの薄い銅ベースの金属層と、それより高い電流を流せる厚みのある 2 つの追加 Al(アルミニウム)金属層。

このオープンソース PDK は今年中にリリースされる予定です。そこからさまざまな新しい用途が生まれるのが楽しみです。皆さんの感想をお待ちしています。また、オープンなチップのコミュニティから、ますますたくさんの画期的なプロジェクトのアイデアが生まれることを期待しています。

それまでの間は、オープンなチップの探求を始めることができるように、https://developers.google.com/silicon のリソースやリンクを確認しておきましょう。


Posted by Johan Euphrosine、Ethan Mahintorabi – ハードウェア ツールチェーン チーム