TWI738795B - 半導體裝置與半導體裝置形成方法 - Google Patents
半導體裝置與半導體裝置形成方法 Download PDFInfo
- Publication number
- TWI738795B TWI738795B TW106120148A TW106120148A TWI738795B TW I738795 B TWI738795 B TW I738795B TW 106120148 A TW106120148 A TW 106120148A TW 106120148 A TW106120148 A TW 106120148A TW I738795 B TWI738795 B TW I738795B
- Authority
- TW
- Taiwan
- Prior art keywords
- gate
- silicide
- metal
- opening
- source
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
-
- H10D64/0112—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/021—Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0147—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0149—Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
-
- H10P34/20—
-
- H10P36/03—
-
- H10P50/20—
-
- H10P70/234—
-
- H10W20/033—
-
- H10W20/047—
-
- H10W20/066—
-
- H10W20/069—
-
- H10W20/081—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0212—Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned silicidation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6215—Fin field-effect transistors [FinFET] having multiple independently-addressable gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6219—Fin field-effect transistors [FinFET] characterised by the source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/791—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
- H10D30/794—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions comprising conductive materials, e.g. silicided source, drain or gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/015—Manufacture or treatment removing at least parts of gate spacers, e.g. disposable spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/013—Manufacturing their source or drain regions, e.g. silicided source or drain regions
- H10D84/0133—Manufacturing common source or drain regions between multiple IGFETs
-
- H10P30/204—
-
- H10P30/208—
-
- H10W20/082—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Electrodes Of Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Thin Film Transistor (AREA)
Abstract
一種半導體裝置,包括:金屬矽化物區域,形成於半導體材料中,金屬矽化物區域包括第一材料及第二材料,第一材料包括金屬,第二材料包括氯、氟或其組合,金屬矽化物區域之最上部有具有第一濃度之第二材料;蓋層,於金屬矽化物區域及接觸栓塞開口之側壁上;以及接觸栓塞,形成於蓋層之上,填充接觸栓塞開口。
Description
本發明係關於一種半導體裝置,且更關於可降低鰭式場效電晶體的源極/汲極區上形成的接點電阻的一種半導體裝置。
隨著對積體電路的微縮化以及積體電路速度的要求越來越高,電晶體需要有較高的驅動電流以及越來越小的尺寸,因而發展了鰭式場效電晶體(Fin Field-Effect Transistors,FinFET)。鰭式場效電晶體包括基板上方垂直的半導體鰭片。半導體鰭片用於形成源極和汲極區域,並且在源極和汲極區域之間形成通道區。形成淺溝槽隔離(Shallow Trench Isolation,STI)區域以定義半導體鰭片。鰭式場效電晶體還包括形成於半導體鰭片的側壁及頂表面上的閘極堆疊。雖然現有的鰭式場效電晶體裝置及其製造方法通常已經足以滿足其預期目的,但還沒有在所有方面都完全令人滿意。
由於隨著技術和製造使半導體的其他方面微縮化,使得可用於產生接點(contact)的總面積也跟著微縮化,所以低電阻接點越來越重要。
在一些實施例中,本發明揭露了一種半導體裝
置,包括:金屬矽化物區域,形成於半導體材料中,金屬矽化物區域包括第一材料及第二材料,第一材料包括金屬,第二材料包括氯、氟或其組合,金屬矽化物區域之最上部有具有第一濃度之第二材料;蓋層,於金屬矽化物區域及接觸栓塞開口之側壁上;以及接觸栓塞,形成於蓋層之上,填充接觸栓塞開口。
在另一些實施例中,本發明揭露了一種半導體裝置,包括:鰭式場效電晶體,具有第一閘極結構及第二閘極結構,每個第一閘極結構及第二閘極結構各自包括第一閘極間隔物及第二閘極間隔物,每個第一閘極間隔物係與每個第二閘極間隔物分離;源極/汲極區,介於第一閘極結構及第二閘極結構間;接點,包括:側壁,包括第一金屬材料,第一金屬材料與第一閘極之第一閘極間隔物及第二閘極之第二閘極間隔物重合;底部,包括於源極/汲極區之頂表面上之金屬矽化物;栓塞,介於接點之側壁間及接點之底部上,栓塞包括導電材料;蓋層,介於栓塞及金屬矽化物間;其中金屬矽化物延伸至第一閘極結構之第一閘極間隔物及第二閘極結構之第二閘極間隔物下。
在又一些實施例中,本發明揭露了一種半導體裝置形成方法,包括:於第一閘極及第二閘極間形成開口;清洗開口;以第一材料轟擊開口之底部,從而於第一材料及接觸區域之頂表面間引發化學反應;於開口中沉積金屬層;於金屬層上沉積蓋層;於接觸區域之頂表面生成金屬矽化物;以及於生成金屬矽化物後,於開口中沉積金屬栓塞。
30:鰭式場效電晶體
32:基板
34:隔離區
36:鰭片
38:閘極介電質
40:閘極電極
42、43、44:源極/汲極區
100:半導體裝置
102:鰭片
103a、103b:半導體鰭片材料
105a、105b、105c:源極/汲極材料
110a、110b:閘極堆疊
111a、111b:閘極介電層
115a、115b:閘極電極
119a、119b:硬罩幕
119-1、123-1、127-1、131-1、229-1:頂表面
123a、123b:第一閘極間隔物
127a、127b:第二閘極間隔物
127c、127d:閘極間隔物
131:介電層
135:光阻
136、201、211:開口
205:預清洗製程
207:物理轟擊
215’:金屬層
219:蓋層
225:金屬矽化物層
229:導電栓塞
305、310、315、320、325、330、335、340:步驟
A-A:剖面
h1:深度
w1、w2、w3:寬度
以下將配合所附圖式詳述本發明之實施例。應注意的是,依據在業界的標準做法,各種特徵並未按照比例繪示且僅用以說明例示。事實上,可能任意地放大或縮小元件的尺寸,以清楚地表現出本發明的特徵。
第1圖是鰭式場效電晶體範例的三維視圖。
第2-9圖係根據一些實施例繪示在不同顯影階段的鰭式場效電晶體的範例。
第10圖係根據一些實施例繪示的流程圖。
第11圖係根據一些實施例繪示之源極/汲極接點的金屬矽化物區域之化學指數圖。
以下公開許多不同的實施方法或是範例來實行所提供之標的之不同特徵,以下描述具體的元件及其排列的實施例以闡述本發明。當然這些實施例僅用以例示,且不該以此限定本發明的範圍。例如,在說明書中提到第一特徵形成於第二特徵之上,其包括第一特徵與第二特徵是直接接觸的實施例,另外也包括於第一特徵與第二特徵之間另外有其他特徵的實施例,亦即,第一特徵與第二特徵並非直接接觸。此外,在不同實施例中可能使用重複的標號或標示,這些重複僅為了簡單清楚地敘述本發明,不代表所討論的不同實施例及/或結構之間有特定的關係。
此外,其中可能用到與空間相關用詞,例如“在...下方”、“下方”、“較低的”、“上方”、“較高的”及類似的用詞,這些空間相關用詞係為了便於描述圖示中一個(些)
元件或特徵與另一個(些)元件或特徵之間的關係,這些空間相關用詞包括使用中或操作中的裝置之不同方位,以及圖式中所描述的方位。當裝置被轉向不同方位時(旋轉90度或其他方位),則其中所使用的空間相關形容詞也將依轉向後的方位來解釋。
本發明實施例提供降低接點電阻的能力。通常可以藉由增加接點的接觸面積,或降低接點材料的電阻,以提高接點的電導率進而降低接點的電阻。例如,一些內連線可使用種子層(seed layer),以改善於兩種分離材料界面處的電導率。根據本發明一些實施例,可在兩種材料的界面形成金屬矽化物,以增加接點的電導率(或降低其電阻)。此外,於一些實施例中,可於接觸界面施加預清洗和化學反應,從而增加金屬矽化物的寬度和深度。可以在接觸界面上形成接點。雖然接點的形成解釋為與鰭式場效電晶體相關,本領域具有通常知識者應理解,於此討論之接點的應用、結構和其形成方法並不限於在鰭式場效電晶體結構中使用。
第1圖是鰭式場效電晶體30範例的三維視圖。鰭式場效電晶體30包括基板32上的鰭片36。基板32包括隔離區34,和突出於相鄰的隔離區34且位於其之間的鰭片36。於此範例中,鰭式場效電晶體30包括兩個閘極電極38/40,然而,鰭式場效電晶體可以包含一個閘極或兩個以上的閘極。閘極介電質38係沿著鰭片36的側壁和位於鰭片36的頂表面上,閘極電極40係位於閘極介電質38上。源極/汲極區42和43以及43和44係設置在閘極電極38/40相反側的鰭片中。第1圖更繪示於隨後的圖
式中所使用之參考剖面。剖面A-A沿著鰭片36的長平分鰭片36。後續附圖係參照本參考剖面。
第2圖至第9圖係根據一示例性實施例,繪示形成接點之中間步驟的剖面圖。附圖中使用的標號可包括用於區分一種特定結構與另一種特定結構的字母,否則它們是相同的、可互換的或功能上不可區分的。在使用這種字母的情況下,沒有相應字母的標號表示兩個/所有特定結構。舉例來說,標號103本身包括對應於103a、103b、103c等的廣義結構。
第2圖包括具有半導體基板115以及形成於其上的鰭片102的半導體裝置100。半導體裝置100可以是主動裝置,如電晶體,雖然其它實施例可以包括各種主動和被動裝置,如電阻、電容、電感、二極體、可變電容等或其組合。鰭片(如第1圖的鰭片36或第3圖的鰭片102)係由半導體鰭片材料103a/103b和源極/汲極材料105a/105b/105c所形成。可從半導體基板115形成半導體鰭片材料103a/103b。半導體基板115可以是半導體晶圓或半導體裝置的一部分。根據本發明一些實施例,半導體基板115包括結晶矽。可以用於半導體基板115中的其它材料包括碳、鍺、鎵、硼、砷、氮、銦及/或磷等。半導體基板115也可以包括其他半導體材料,例如III-V族化合物半導體材料。半導體基板115可為塊體(bulk)基板或絕緣體上半導體(Semiconductor-on-Insulator,SOI)基板。此外,半導體基板115可以包括其他特徵。舉例來說,上述基板可以根據設計要求包括各種摻雜區(例如p型基板或n型基板)。舉例來說,摻雜區可摻雜有p型摻質(如硼或BF2)、n型摻質(如磷
或砷)及/或其組合。可配置用於n型鰭式場效電晶體的摻雜區,或者可替換地配置用於p型鰭式場效電晶體的摻雜區。
根據一些實施例,可於半導體鰭片102上形成一或多個閘極堆疊110。半導體鰭片102包括源極/汲極材料105a/105b/105c和半導體鰭片材料103a/103b。閘極堆疊110可包括金屬閘極電極115a/115b、閘極絕緣體或介電質111a/111b、可選的(optional)第一閘極間隔物123a/123b、第二閘極間隔物127a/127b和形成在金屬閘極電極115a/115b上的自我對準(self-aligned)接點/硬罩幕119a/119b。
於一些實施例中,可使用先閘極方法(gate-first approach)形成閘極堆疊110,然而於其他實施例中,可使用後閘極方法(gate-last approach)形成閘極堆疊110。閘極堆疊110a和110b係形成在基板103a/103b上。
於一些實施例中,可先形成虛置閘極堆疊。虛置閘極堆疊可以包括虛置閘極介電質、硬罩幕和虛置閘極。閘極堆疊110a/110b可替代虛置閘極堆疊。可蝕刻並去除虛置閘極電極和虛置閘極介電質。可於去除虛置閘極電極和虛置閘極介電質後所留下之凹槽中共形地(conformally)沉積閘極介電質111a/111b。閘極介電層111a/111b可以包括氧化矽、氮化矽或其多層。於一些實施例中,閘極介電層111a/111b包括高介電常數(high-k)介電材料,並且可以包括如Hf、Al、Zr、La、Mg、Ba、Ti、Pb及其組合的金屬氧化物或金屬矽化物。形成閘極介電層111a/111b的方法可包括分子束沉積(molecular-beam deposition,MBD)、原子層沉積(atomic layer deposition,
ALD)、電漿輔助化學氣相沉積(plasma-enhanced chemical vapor deposition,PECVD)等。
閘極電極115a/115b分別沉積於閘極介電層111a/111b上,且填充凹槽的剩餘部分。可以由含金屬材料(如TiN、TaN、TaC、Co、Ru、Al、其組合或其多層)形成閘極115a/115b。於填充閘極電極40之後,可以實行平坦化製程,如化學機械拋光(chemical mechanical polishing,CMP)製程,以去除閘極介電層111a/111b的多餘部分和閘極電極115a/115b的材料。於一或多個蝕刻步驟凹蝕閘極電極115a/115b和閘極介電質111a/111b,以使凹槽係形成於閘極間隔物123/127之中。可使用可接受的蝕刻製程,如對閘極電極115a/115b及閘極介電質111a/111b的材料有選擇性的蝕刻製程。上述凹槽允許隨後於凹槽內形成硬罩幕119a/119b以保護取代閘極電極115a/115b。
在閘極電極115a/115b和閘極介電質111a/111b上的凹槽內形成硬罩幕119a/119b。可由SiN、SiON、SiO2等或其組合製成硬罩幕119a/119b。可以由化學氣相沉積(chemical vapor deposition,CVD)、物理氣相沉積(physical vapor deposition,PVD)、ALD、介電材料旋轉塗佈(spin-on-dielectric)製程等或其組合形成硬罩幕119a/119b。
可於半導體基板115中形成源極/汲極區105a/105b/105c。可於形成虛置閘極堆疊或形成閘極堆疊110a/110b之後形成源極/汲極區105a/105b/105c。於一些實施例中,可藉由實行佈植製程摻雜源極/汲極區105a/105b/105c以植
入適當摻質,進而補充半導體基板115中的摻質。在其它實施例中,可以藉由在半導體基板115中形成凹槽(未示出)及於上述凹槽中磊晶生長材料,以形成源極/汲極區105a/105b/105c。可以藉由使用任何可接受的蝕刻製程來蝕刻以形成凹槽,如反應離子蝕刻(reaction ion etching,RIE)、中性束蝕刻(neutral beam etching,NBE)、四甲基氫氧化銨(tetramethyalammonium hydroxide,TMAH)、氫氧化銨(NH4OH)、對矽及隔離區的材料(未示出)有良好蝕刻選擇性之能夠蝕刻矽的濕蝕刻劑等或其組合。蝕刻可以是非等向性的。可實行單一蝕刻製程或多重蝕刻製程來蝕刻半導體鰭片102。可在凹槽中磊晶地生長材料105a/105b/105c以形成源極/汲極區105a/105b/105c於凹槽中,例如藉由金屬有機化學氣相沉積(metal-organic CVD,MOCVD)、分子束磊晶(molecular beam epitaxy,MBE)、液相磊晶(liquid phase epitaxy,LPE)、氣相磊晶(vapor phase epitaxy,VPE)、選擇性磊晶生長(selective epitaxial growth,SEG)等或其組合。
可以藉由如上所述之佈植方法或於材料生長時同時摻雜源極/汲極區105a/105b/105c。磊晶源極/汲極區105a/105b/105c可包括任何可接受的材料,如適合n型場效電晶體及/或p型場效電晶體的材料。舉例來說,在n型構造中,若半導體基板115為矽,磊晶源極/汲極區105a/105b/105c可包括Si、SiC、SiCP、SiP等。舉例來說,在p型構造中,若半導體基板115為矽,磊晶源極/汲極區105a/105b/105c可以包括SiGe、SiGeB、Ge、GeSn等。磊晶源極/汲極區105a/105b/105c
可以具有比半導體基板115的頂表面高的表面,並且可以具有晶面(facets)。
於形成鰭式場效電晶體之後,於一些實施例中,可在上述結構上形成介電層131。可以在介電層中形成接點,以電性耦接閘極和源極/汲極區至其它裝置或結構。於一些實施例中,介電層131可包括多層。
第2圖的元件135顯示額外的光阻層或氧化矽光阻層135,其沉積在半導體基板115上然後被圖案化,從而在光阻層135中形成開口136。一般來說,微影技術利用沉積的光阻材料(如光阻135)、照射(曝光)和顯影以去除部分光阻材料。剩餘的光阻材料於後續的製程步驟如蝕刻中保護其下的材料,例如本範例中的介電材料131。在這個範例中,圖案化光阻材料以定義將被蝕刻的區域,以及相反地,定義將被保護以免被蝕刻劑蝕刻的區域。在未使用介電材料131的實施例中,不使用光阻135。
值得注意的是,開口136可以比閘極結構110a/110b之間的寬度更寬。或者換句話說,開口136不必精確地位於閘極結構110a/110b上方。於一些實施例中,開口136可以跨越多個閘極堆疊。
第3圖係繪示在蝕刻由光阻罩幕135曝光所留下的介電質後的鰭式場效電晶體的剖面圖。可由任何適合的技術蝕刻介電質,如使用對介電材料131具有選擇性的乾蝕刻劑或濕蝕刻劑。於蝕刻之後可去除光阻135。蝕刻在閘極結構110a/110b之間形成開口201並露出源極/汲極105b的頂部。
當露出源極/汲極105b時,可形成氧化物。例如,如果源極/汲極105b是基於矽的(silicon-based),源極/汲極105b的頂部可在鰭片頂部具有氧化矽(SiO)。氧化物可藉由引起增加的電阻以干擾源極/汲極105b上之接點的形成。因此,可以在形成接點之前清洗/去除氧化物。
第4圖繪示預清洗製程205和物理轟擊207。使用氬(Ar)氣作為清洗蝕刻劑來實行預清洗製程205。可以使用其它清洗蝕刻劑如NF3、NH3、H2、N2、混合氣Ar/H2和Ar/N2。可於實行預清洗製程205之後、交替或同時實行物理轟擊207。
於一些實施例中,可於蝕刻腔室(未示出)或沉積腔室(未示出)中使用射頻(radio-frequency,RF)訊號產生器(未示出),以產生使用功率高達約1.5kW的電漿,如約200W。在其它實施例中,可提高功率至高達約1.5kW,如至約400W。在預清洗製程205中,在腔室中填充氬氣,且露出開口201於蝕刻腔室中所產生的電漿。在物理轟擊207製程中,可加入轟擊材料至蝕刻腔室中。轟擊材料可以是氯氣、氟氣、氨氣或其組合。開口201係露出於電漿。當露出開口201於預清洗製程和轟擊材料時,開口201將變寬而成為開口211。開口211具有包括閘極間隔物127c/127d的側壁,其在清洗蝕刻/物理轟擊製程中被薄化。
根據一些實施例,使用如上所述之製程氣體作為轟擊材料實行物理轟擊。也可存在其它製程氣體,包括氬、氦、氮(N2)、氫(H2)、氙、砷、鍺、磷等。從轟擊材料產生離子並用於轟擊開口201。在真空環境(如蝕刻腔室)中實行轟擊。
製程氣體的流速可介於約1sccm至約20000sccm。製程氣體的壓力可介於約0.1mTorr至約1Torr。偏壓可介於約20eV至約5keV。轟擊的持續時間可介於約1秒至約90秒。
被轟擊的表面區包括源極/汲極105b的頂表面和閘極間隔物表面127c/127d。閘極間隔物和源極/汲極105b可包括原生氧化物。作為轟擊的結果,表面區變得更粗糙且閘極間隔物127c/127d變薄。此外,經轟擊的表面區的材料(如氧化物)之間的鍵結可能被破壞或鬆動。因此,經轟擊的表面區可在隨後的化學反應步驟中吸附更多製程氣體。
可於轟擊中將離子植入源極/汲極區105b中。植入的離子可以具有減少隨後形成的金屬矽化物區域之間以及接觸栓塞和源極/汲極區105b之間的電阻的功能。這可降低接觸栓塞的接觸電阻。可藉由調整轟擊離子種類和轟擊能量以進一步調整接觸電阻。
在物理轟擊製程207中,化學反應將發生於轟擊材料與源極/汲極區105b之間源極/汲極區105b之露的表面處,且轟擊材料將被併入源極/汲極區105b的頂部中。舉例來說,當使用氟化銨(ammonium fluoride)氣體作為轟擊材料時,氟化銨可與氧化矽反應,以產生氟矽酸銨(ammonium fluorosilicate)化合物。物理轟擊製程207可包括多個循環,以提供多個氣體反應。可根據電漿製程來調節氣體注入,以由跨越開口211底部的特定區域將氣體注入。
可藉由將氣體清洗蝕刻劑(如氬氣)和物理轟擊材料(如氯、氟、氨或其組合)同時填充至蝕刻腔室以同時實
行預清洗製程205和物理轟擊207。可存在額外的氣體,包括氫氣和氮氣。
參照第5圖,可於開口211露出的表面上形成金屬層215。於一些實施例中,隨後形成第7圖的金屬矽化物層225的製程將大抵消耗金屬層215。可由鈦、鎳、鈷、鎢、鉑、鉬、鉭等或其組合形成金屬層215。如第5圖所示,金屬層215包括與源極/汲極區105b的頂部接觸之開口的底部的一部分、沿著開口211的側壁延伸的部分及延伸於閘極堆疊110a/110b上方的部分。於一些實施例中,金屬層215也可延伸至介電材料131上方。於一些實施例中,可藉由如PVD、CLD、ALD、濺鍍沉積等或其組合以形成厚度為約30Å至約200Å的金屬層215。於一些實施例中,可於由RF訊號產生器施加偏壓的同時藉由PVD、CLD、ALD或濺鍍實行沉積。可共形地沉積金屬層32,以使其在沿著開口211的底部和側壁及於閘極堆疊110a/110b上方具有大致均勻的厚度。
參照第6圖,在金屬層215上及開口211中形成蓋層219。蓋層219改善第7圖中隨後形成的導電栓塞229之間的黏著力,且亦預防金屬層225的氧化。蓋層219也可作為幫助形成矽化物(金屬矽化物)的阻障層。蓋層219有助於穩定金屬層215且預防金屬層225穿透至導電栓塞229。可由多層形成蓋層219。可由氮化鈦、氮化鉭等或其組合形成蓋層219。如第6圖所示,蓋層219包括在開口211之底部的一部分、沿開口211的側壁延伸的部分和延伸至閘極堆疊110a/110b上方的部分。於一些實施例中,部分的蓋層219可以延伸至介電質131上方。於一些實
施例中,藉由CVD、PVD、ALD等或其組合的單一或多次循環以形成厚度約5Å至約50Å的蓋層219。可以共形地沉積蓋層219,以使其在沿開口211的底部和側壁及於閘極堆疊110a/110b上方具有大抵均勻的厚度。
參照第7圖,矽化製程從金屬層215形成金屬矽化物層225。金屬矽化物層225的形成包括於半導體裝置100上實行退火製程。退火製程使轟擊材料和轟擊源極/汲極區105b與金屬層215反應以形成金屬矽化物層225。於一些實施例中,使用快速熱退火(rapid thermal anneal)、熱浸泡(thermal soaking)、尖波退火(spike annealing)、快速加熱退火(flash annealing)、雷射退火(laser annealing)、微波退火(microwave annealing)等或其組合實行退火製程。於一些實施例中,在介於約100℃至約900℃的溫度下,於包括如N2、NH3、H2、混合氣體等或其組合的製程氣體的環境中,及介於1Torr至約760Torr的壓力下實行退火製程。
於一些實施例中,退火腔室可包括加熱載台(heater stage)(未繪示)以支撐晶圓使其可被加熱到約30℃至約120℃。退火腔室可以是電漿蝕刻腔室(plasma etching chamber),其具有用於輸送製程氣體至電漿蝕刻腔室的蓮蓬頭式腔室蓋(shower head chamber lid)(未繪示),其中所述腔室蓋還具有退火功能,例如上述之退火功能。
於一些實施例中,在形成金屬矽化物層225後,可以留下部分未轉化為金屬矽化物層225的金屬層215'。
如第7圖所示,金屬矽化物層225包括深度h1和寬
度w3。相較於無化學反應而能夠形成金屬矽化物層225的情況,轟擊材料與鰭片105b頂部的化學反應有助於形成具有更大寬度和深度的金屬矽化物層225。於一些實施例中,寬度w1可以介於約10nm至約20nm。寬度w2可以介於約15nm至約25nm。寬度w3可以介於約15nm至約30nm。於一些實施例中,w3與w1的比例增加了約6%或以上。於一些實施例中,金屬矽化物的深度h1大於約6nm或7nm。轟擊材料與開口211底部的轟擊可以增加接點開口211側壁的節距(pitch),使得它們比轟擊之前更加垂直。在側壁是相鄰閘極結構的閘極間隔物處,相較於閘極堆疊的閘極間隔物127a和127b,相應之開口211側壁的閘極間隔物(如閘極間隔物127c及127d),可更加垂直及更薄。於一些實施例中,開口211的寬度w1與開口211的底部寬度w2的尺寸比值大於約90%。
於形成金屬矽化物層225後,轟擊材料(如氟或氯)的元素濃度可以在金屬層215’和金屬矽化物層225的界面處的化學指數(chcmical index)中找到。於第11圖中,如下所述,使用氟作為代表顯示這些元素之間的關係。在靠近金屬矽化物層225的頂部之金屬層215'和金屬矽化物層225的界面處,可以找到轟擊材料的第一濃度。轟擊材料的第一濃度可為金屬矽化物層225中轟擊材料的峰值濃度。形成金屬矽化物層225的矽化製程也可以導致轟擊材料浸入回到(leech back)金屬層215'中。因此,於一些實施例中,可以在金屬層215'的化學指數中找到轟擊材料。進一步往金屬矽化物層225中移動,轟擊材料的化學指數會下降直到其為微量(trace amount)。於一些實
施例中,於金屬矽化物深度的大約一半處將存在微量的轟擊材料。轟擊材料的第二濃度可以開始於金屬矽化物深度的大約一半處,且以大約相同的濃度持續遍及至剩餘的金屬矽化物層225。
參照第8圖,可以導電材料229填充第7圖的開口211。於一些實施例中,導電材料229填充開口211,且亦延伸至介電層131上方。於一些實施例中,導電材料229可填充開口211,且不延伸至介電層131上方。導電材料229包括第9圖的隨後將形成之導電栓塞229'。導電材料229包括任何合適的金屬或合金,例如鎢、鋁、銅、氮化鈦、氮化鉭等或其組合。可實行CVD、ALD、PVD、濺鍍等或其組合以形成導電材料。可藉由沉積多層的多重步驟形成導電材料229。
參照第9圖,可於導電材料229上實行平坦化製程以形成導電栓塞229'。於一些實施例中,平坦化製程是化學機械拋光製程、蝕刻製程等或其組合。於平坦化製程後,導電栓塞229’的頂表面229-1與介電層131的頂表面131-1、閘極硬罩幕119a/119b的頂表面119a-1/119b1l、閘極間隔物123/127的頂表面123-1/127-1、金屬層215'的最頂表面及蓋層219的最頂表面大抵共面。金屬矽化物層225、未反應的金屬層215’(若存在)、蓋層219和導電栓塞229’形成接觸結構233。
於一些實施例中,可於矽化源極/汲極區105b的同時或之後矽化源極/汲極區105a/105c,且於其中形成相應的接觸結構。可使用上述與矽化源極/汲極區105b相同的製程以矽化源極/汲極區105a/105c。細節不於此處重複。
於一些實施例中,可在閘極堆疊110a/110b上形成閘極接點。於一些實施例中,可使用上述的矽化製程以形成用於閘極接點的閘極金屬矽化物。於一些實施例中,上述矽化製程可以用於形成接點或其它類型的半導體裝置,例如其它類型的電晶體、奈米線(nano-wire)電晶體和中介層(interposer)。
第10圖係根據一些實施例繪示之流程圖。在步驟305中,於形成源極/汲極區(如第2圖的源極/汲極區105a/105b/105c)和閘極堆疊(如閘極堆疊110a/110b)後,於源極/汲極區上形成開口。
在步驟310中,使用清洗劑清洗開口。於一些實施例中,清洗劑可以是氬氣或電漿,用於蝕刻開口以除去任何殘留的氧化物或介電材料(如第3圖的來自介電材料131的殘留物)。
在步驟315中,藉由轟擊材料轟擊開口。轟擊材料可為氯、氟或其組合。如上所述,可藉由RF產生器產生電漿。於一些實施例中,可以同時進行步驟310和315。於一些實施例中,可交替重複步驟310和315。於一些實施例中,可重複約1至5次清洗和物理轟擊。於一些實施例中,可重複更多次清洗和物理轟擊,例如10或20次。藉由清洗和物理轟擊,可薄化形成開口之側壁的閘極間隔物。
在步驟320中,於開口中形成金屬層。金屬層的形成已在上述關於第5圖中詳細討論,在此不再重複。
在步驟325中,在金屬層上形成蓋層。金屬層的形成已在上述關於第6圖中詳細討論,在此不再重複。
在步驟330中,在源極/汲極區中形成金屬矽化物。由於轟擊材料在源極/汲極區表面的反應,金屬矽化物的形成可以比原本更寬廣和更深。舉例來說,金屬矽化物可以包括閘極間隔物下方的區域。矽化物的形成已在上述關於第7圖中詳細討論,在此不再重複。
在步驟335中,以導電材料填充開口。在步驟340中,將導電材料平坦化以使其與閘極堆疊大抵共面。
第11圖係根據一些實施例繪示之金屬矽化物區域225的化學指數圖表。垂直虛線位於圖表上的大概區域中,其被定義為金屬矽化物區域。每個虛線都是約略的,並且可理解為在由每個虛線上方的箭頭所示的範圍內。化學指數顯示形成金屬矽化物區域的鈦和矽。於金屬矽化物區域也存在氟,其於本範例中用作轟擊材料。用於形成金屬矽化物的退火製程可引起轟擊材料浸入或擴散回到金屬層215'和蓋層219中。因此,可以在金屬層215'和蓋層219中找到轟擊材料的濃度。轟擊材料在金屬矽化物層的最上部分或表面處具有其峰值濃度。轟擊材料的濃度在金屬矽化物層深度約一半時顯著下降到第二濃度。對於金屬矽化物層的剩餘深度,轟擊材料的濃度在第二濃度處保持大約相同。
接觸結構233電性耦接源極/汲極區105a/105b/105c至其上的結構(未示出),如導電線/通孔及/或其它主動和被動裝置。舉例來說,可在接觸結構233和介電層131上形成包括交替的介電材料層和導電材料層的內連線結構。接觸結構233可電性耦接源極/汲極區105b至這種內連線結構。
本發明實施例可提供降低形成於鰭式場效電晶體的源極/汲極區上之接點的電阻的能力。藉由以預清洗製程和諸如氯或氟之材料的物理轟擊來預處理接點開口,隨後形成的金屬矽化物相較於未經由預清洗製程和物理轟擊所形成之金屬矽化物可具有較低的電阻。金屬矽化物可更寬且更深入源極/汲極區。接觸孔本身的底部也可以比以前更寬。
在一些實施例中,本發明揭露了一種半導體裝置,包括:金屬矽化物區域,形成於半導體材料中,金屬矽化物區域包括第一材料及第二材料,第一材料包括金屬,第二材料包括氯、氟或其組合,金屬矽化物區域之最上部有具有第一濃度之第二材料;蓋層,於金屬矽化物區域及接觸栓塞開口之側壁上;以及接觸栓塞,形成於蓋層之上,填充接觸栓塞開口。
在另一些實施例中,本發明揭露了一種半導體裝置,包括:鰭式場效電晶體,具有第一閘極結構及第二閘極結構,每個第一閘極結構及第二閘極結構各自包括第一閘極間隔物及第二閘極間隔物,每個第一閘極間隔物係與每個第二閘極間隔物分離;源極/汲極區,介於第一閘極結構及第二閘極結構間;接點,包括:側壁,包括第一金屬材料,第一金屬材料與第一閘極之第一閘極間隔物及第二閘極之第二閘極間隔物重合;底部,包括於源極/汲極區之頂表面上之金屬矽化物;栓塞,介於接點之側壁間及接點之底部上,栓塞包括導電材料;蓋層,介於栓塞及金屬矽化物間;其中金屬矽化物延伸至第一閘極結構之第一閘極間隔物及第二閘極結構之第二閘極間隔物下。
在又一些實施例中,本發明揭露了一種半導體裝置形成方法,包括:於第一閘極及第二閘極間形成開口;清洗開口;以第一材料轟擊開口之底部,從而於第一材料及接觸區域之頂表面間引發化學反應;於開口中沉積金屬層;於金屬層上沉積蓋層;於接觸區域之頂表面生成金屬矽化物;以及於生成金屬矽化物後,於開口中沉積金屬栓塞。
如本發明一實施例所述之半導體裝置,更包括一金屬層,介於該金屬矽化物及該蓋層間,該金屬層包括該第一金屬。
如本發明一實施例所述之半導體裝置,其中該金屬層包括具有一第二濃度之該第二材料。
如本發明一實施例所述之半導體裝置,其中該金屬矽化物區域係形成於一鰭式場效電晶體之一源極/汲極區中。
如本發明一實施例所述之半導體裝置,其中該接觸栓塞開口之一側壁與一閘極堆疊之一第一閘極間隔物接觸。
如本發明一實施例所述之半導體裝置,其中該第一閘極間隔物比該閘極堆疊之一第二閘極間隔物薄,該第二閘極間隔物係與該閘極堆疊之閘極相對。
如本發明一實施例所述之半導體裝置,其中該金屬矽化物區域比該接觸栓塞開口之一底部寬。
如本發明一實施例所述之半導體裝置,其中該接觸栓塞之一最頂表面與一相鄰閘極堆疊之一最頂表面大抵共面。
如本發明另一實施例所述之半導體裝置,更包括一金屬層,介於該蓋層及該金屬矽化物之間,該金屬層包括該第一金屬材料。
如本發明另一實施例所述之半導體裝置,其中該第一閘極結構之該第一閘極間隔物比該第二閘極結構之該第二閘極間隔物更垂直。
如本發明另一實施例所述之半導體裝置,其中於該金屬層及該金屬矽化物層之一界面有氯或氟。
如本發明另一實施例所述之半導體裝置,其中該第一閘極結構之該第一閘極間隔物較該第二閘極結構之該第二閘極間隔物薄。
如本發明又一實施例所述之半導體裝置形成方法,更包括平坦化該金屬栓塞,以使該金屬栓塞之一最頂表面與該第一閘極之一最頂表面及該第二閘極之一最頂表面大抵共面。
如本發明又一實施例所述之半導體裝置形成方法,其中該金屬矽化物比該開口之一底部寬度寬。
如本發明又一實施例所述之半導體裝置形成方法,其中該清洗及該轟擊係同時進行。
如本發明又一實施例所述之半導體裝置形成方法,其中該第一材料包括氟、氯或其組合。
如本發明又一實施例所述之半導體裝置形成方法,其中生成該金屬矽化物係由一快速熱退火進行。
如本發明又一實施例所述之半導體裝置形成方
法,其中該金屬矽化物之深度大於約6nm。
上述內容概述許多實施例的特徵,因此任何所屬技術領域中具有通常知識者,可更加理解本發明之各面向。任何所屬技術領域中具有通常知識者,可能無困難地以本發明為基礎,設計或修改其他製程及結構,以達到與本發明實施例相同的目的及/或得到相同的優點。任何所屬技術領域中具有通常知識者也應了解,在不脫離本發明之精神和範圍內做不同改變、代替及修改,如此等效的創造並沒有超出本發明的精神及範圍。
100:半導體裝置
103a、103b:半導體鰭片材料
105a、105b、105c:源極/汲極材料
110a、110b:閘極堆疊
111a、111b:閘極介電層
115a、115b:閘極電極
119a、119b:硬罩幕
123a、123b:第一閘極間隔物
127a、127b:第二閘極間隔物
127c、127d:閘極間隔物
131:介電層
215’:金屬層
219:蓋層
225:金屬矽化物層
229:導電栓塞
Claims (10)
- 一種半導體裝置,包括:一金屬矽化物區域,形成於一半導體材料中,該金屬矽化物區域包括一第一材料及一第二材料,該第一材料包括一金屬,該第二材料包括氯、氟或其組合,該金屬矽化物區域之一最上部有具有一第一濃度之該第二材料,其中該第二材料在該金屬矽化物區域中之該第一濃度以一梯度從該金屬矽化物區域之該最上部進一步降低到該金屬矽化物區域之一中間位置,其中在該金屬矽化物區域中之該第二材料之一第二濃度從該金屬矽化物區域之該中間位置到該金屬矽化物區域之一深度大抵均勻;一蓋層,於該金屬矽化物區域及一接觸栓塞開口之一側壁上;以及一接觸栓塞,形成於該蓋層之上,填充該接觸栓塞開口。
- 如申請專利範圍第1項所述之半導體裝置,其中該接觸栓塞開口之一側壁與一閘極堆疊之一第一閘極間隔物接觸。
- 一種半導體裝置,包括:一鰭式場效電晶體,具有一第一閘極結構及一第二閘極結構,每個該第一閘極結構及該第二閘極結構各自包括一第一閘極間隔物及一第二閘極間隔物,每個該第一閘極間隔物係與每個該第二閘極間隔物分離;一源極/汲極區,介於該第一閘極結構及該第二閘極結構間;一接點,包括: 複數個側壁,包括一第一金屬材料,該第一金屬材料與該第一閘極之該第一閘極間隔物及該第二閘極之該第二閘極間隔物重合;一底部,包括於該源極/汲極區之該頂表面上之一金屬矽化物;一栓塞,介於該接點之該等側壁間及該接點之該底部上,該栓塞包括一導電材料;一蓋層,介於該栓塞及該金屬矽化物間;其中該金屬矽化物延伸至該第一閘極結構之該第一閘極間隔物及該第二閘極結構之該第二閘極間隔物下。
- 如申請專利範圍第3項所述之半導體裝置,其中該第一閘極結構之該第一閘極間隔物較該第二閘極結構之該第二閘極間隔物薄。
- 一種半導體裝置形成方法,包括:一第一閘極及一第二閘極間之一絕緣層中形成一開口,該開口露出一源極/汲極區之一接觸區域;清洗該開口;以一第一材料轟擊該開口之一底部,從而於該第一材料及該接觸區域之一頂表面間引發一化學反應;於該開口中沉積一金屬層;於該金屬層上沉積一蓋層;於該接觸區域之該頂表面生成一矽化物,其中該矽化物具有一第一深度,該矽化物之一上表面包括具有一第一濃度之該第一材料,該第一材料之該第一濃度在該矽化物之一第二深 度以一第一梯度降低到該第一材料之一第二濃度,其中該第一材料從該矽化物之該第二深度到該矽化物之該第一深度持續具有該第二濃度,該第二深度位在該矽化物之該頂表面以及屬矽化物之該第一深度之間;以及於生成該矽化物後,於該開口中沉積一金屬栓塞。
- 如申請專利範圍第5項所述之半導體裝置形成方法,更包括:平坦化該金屬栓塞,以使該金屬栓塞之一最頂表面與該第一閘極之一最頂表面及該第二閘極之一最頂表面大抵共面。
- 如申請專利範圍第5項所述之半導體裝置形成方法,其中該矽化物比該開口之一底部寬度寬,該底部寬度在該第一閘極之一第一間隔物下以及該第二閘極之一第二間隔物下延伸。
- 一種半導體裝置形成方法,包括:在垂直一半導體鰭片的方向上,在該半導體鰭片上方形成一第一閘極結構以及一第二閘極結構,該第一閘極結構包括一第一閘極堆疊以及設置在該第一閘極堆疊旁之一第一閘極間隔物,該第二閘極結構包括一第二閘極堆疊以及設置在該第二閘極堆疊旁之一第二閘極間隔物,該第一閘極以及該第二閘極分別具有一非垂直側壁;在該第一閘極堆疊以及該第二閘極堆疊之間沉積一第一層,該第一層包括一介電材料;在該第一層中蝕刻出一開口,以露出一電晶體之一源極/汲 極區,其中該蝕刻操作使用該第一閘極結構之該第一閘極間隔物以及該第二閘極結構之該第二閘極間隔物作為一蝕刻罩幕;藉由一清洗製程擴大該開口;使用一第一材料轟擊露出之該源極/汲極區,該第一材料與該源極/汲極區之一材料反應,其中該轟擊操作造成該第一閘極間隔物之該非垂直側壁以及該第二閘極間隔物之該非垂直側壁更加地垂直,在轟擊露出之該源極/汲極區之後,該開口之一底部之第一寬度與該開口在該第一閘極結構之一垂直中點之一第二寬度之一比值大於90%;在該開口中沉積一金屬膜;以及矽化該源極/汲極區,以在該源極/汲極區中形成一矽化物區域。
- 如申請專利範圍第8項所述的半導體裝置形成方法,更包括:在矽化該源極/汲極區的操作之前,在該金屬膜上方形成一蓋層;在該開口中形成一金屬栓塞,其中在形成該金屬栓塞的操作之後,該蓋層殘留在該金屬栓塞以及該矽化物區域之間,其中該矽化物區域中之該第一材料之一第一濃度從該矽化物區域之該上表面以一梯度降低到該矽化物區域之一中間位置,其中該第一材料在該矽化物區域中之一第二濃度從該矽化物區域之該中間位置到該矽化物區域之一深度大抵均勻,且該第一材料在該金屬栓塞中具有一第三濃度。
- 一種半導體裝置形成方法,包括:在一第一閘極堆疊以及一第二閘極堆疊之間形成一源極/汲極區;在該源極/汲極區上方形成一絕緣層,該絕緣層在該第一閘極堆疊以及該第二閘極堆疊上方延伸;在該絕緣層中蝕刻出一開口,該開口露出該源極/汲極區、該第一閘極堆疊之一上部、以及該第二閘極堆疊之一上部;使用一第一材料轟擊該源極/汲極區,該第一材料包括氯;以及在該源極/汲極區之一上部形成一矽化物區域,該矽化物區域橫向延伸超出該開口,該矽化物區域之一上表面包括一第一濃度之該第一材料,其中該第一材料在該矽化物區域中之該第一濃度以一梯度從該矽化物區域之該上表面進一步降低到該矽化物區域之一中間位置,其中在該矽化物區域中之該第一材料之一第二濃度從該矽化物區域之該中間位置到該矽化物區域之一深度大抵均勻。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201662427716P | 2016-11-29 | 2016-11-29 | |
| US62/427,716 | 2016-11-29 | ||
| US15/583,570 US10510851B2 (en) | 2016-11-29 | 2017-05-01 | Low resistance contact method and structure |
| US15/583,570 | 2017-05-01 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201830700A TW201830700A (zh) | 2018-08-16 |
| TWI738795B true TWI738795B (zh) | 2021-09-11 |
Family
ID=62190530
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW106120148A TWI738795B (zh) | 2016-11-29 | 2017-06-16 | 半導體裝置與半導體裝置形成方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US10510851B2 (zh) |
| CN (1) | CN108122980B (zh) |
| TW (1) | TWI738795B (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI885777B (zh) * | 2023-04-07 | 2025-06-01 | 南亞科技股份有限公司 | 具有平坦化鰭片之記憶體元件及其製備方法 |
| US12543302B2 (en) | 2023-04-07 | 2026-02-03 | Nanya Technology Corporation | Memory device having planarized fins and method of manufacturing the same |
Families Citing this family (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10510851B2 (en) | 2016-11-29 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Low resistance contact method and structure |
| CN108470686B (zh) * | 2017-06-30 | 2019-10-18 | 长鑫存储技术有限公司 | 一种半导体器件结构及其制备方法 |
| US20190140167A1 (en) * | 2017-11-07 | 2019-05-09 | Everspin Technologies, Inc. | Angled surface removal process and structure relating thereto |
| US10964590B2 (en) * | 2017-11-15 | 2021-03-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Contact metallization process |
| US11437491B2 (en) * | 2019-10-31 | 2022-09-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Non-conformal capping layer and method forming same |
| DE102020114865B4 (de) | 2019-10-31 | 2025-12-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Nicht-konforme verkappungsschicht und verfahren zu deren herstellung |
| US11380781B2 (en) * | 2019-12-17 | 2022-07-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Contact and via structures for semiconductor devices |
| US11329140B2 (en) * | 2020-01-17 | 2022-05-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of manufacture |
| US11532509B2 (en) * | 2020-01-30 | 2022-12-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Selective hybrid capping layer for metal gates of transistors |
| US11309402B2 (en) * | 2020-03-05 | 2022-04-19 | Sandisk Technologies Llc | Semiconductor device containing tubular liner spacer for lateral confinement of self-aligned silicide portions and methods of forming the same |
| US11309185B2 (en) * | 2020-04-27 | 2022-04-19 | Taiwan Semiconductor Manufacturing Company Limited | Fin field-effect transistor and method of forming the same |
| US12191202B2 (en) * | 2020-05-15 | 2025-01-07 | Tokyo Electron Limited | Contact openings in semiconductor devices |
| US11862694B2 (en) | 2020-09-23 | 2024-01-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method |
| CN114023820B (zh) * | 2021-10-08 | 2023-12-19 | 长鑫存储技术有限公司 | 半导体结构及其形成方法 |
| TWI817325B (zh) * | 2021-11-08 | 2023-10-01 | 南亞科技股份有限公司 | 在多個導電栓塞之間具有矽化物部的半導體元件結構及其製備方法 |
| CN115295721A (zh) * | 2022-06-07 | 2022-11-04 | 昕原半导体(杭州)有限公司 | Rram下电极结构及其形成方法 |
| TWI822222B (zh) * | 2022-08-02 | 2023-11-11 | 華邦電子股份有限公司 | 半導體結構及其形成方法 |
| US20240405023A1 (en) * | 2023-05-31 | 2024-12-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods of fabricating the same |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20040058548A1 (en) * | 2002-09-24 | 2004-03-25 | Yong-Sun Sohn | Forming method of contact in semiconductor device and manufacturing method of PMOS device using the same |
| US20150115335A1 (en) * | 2013-10-30 | 2015-04-30 | Taiwan Semiconductor Manufacturing Co., Ltd | Mechanism for forming metal gate structure |
| US20160020303A1 (en) * | 2014-07-16 | 2016-01-21 | Samsung Electronics Co., Ltd. | Method for manufacturing semiconductor device |
| US20160043197A1 (en) * | 2014-08-08 | 2016-02-11 | Samsung Electronics Co., Ltd. | Semiconductor device and method of fabricating the same |
Family Cites Families (257)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0338061A (ja) * | 1989-07-05 | 1991-02-19 | Fujitsu Ltd | 半導体記憶装置 |
| US5024954A (en) * | 1990-04-06 | 1991-06-18 | National Science Council | Method of improving high temperature stability of PTSI/SI structure |
| KR960011653B1 (ko) * | 1993-04-16 | 1996-08-24 | 현대전자산업 주식회사 | 디램 셀 및 그 제조방법 |
| JPH07202186A (ja) * | 1993-12-28 | 1995-08-04 | Sony Corp | 半導体装置の製造方法 |
| JPH08107087A (ja) * | 1994-10-06 | 1996-04-23 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
| US6140705A (en) * | 1995-01-03 | 2000-10-31 | Texas Instruments Incorporated | Self-aligned contact through a conducting layer |
| US5545592A (en) * | 1995-02-24 | 1996-08-13 | Advanced Micro Devices, Inc. | Nitrogen treatment for metal-silicide contact |
| US5624867A (en) * | 1995-05-24 | 1997-04-29 | National Science Council | Low temperature formation of palladium silicided shallow junctions using implant through metal/silicide technology |
| US6686288B1 (en) * | 1996-02-21 | 2004-02-03 | Micron Technology, Inc. | Integrated circuit having self-aligned CVD-tungsten/titanium contact plugs strapped with metal interconnect and method of manufacture |
| EP0793271A3 (en) * | 1996-02-22 | 1998-12-02 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device having a metal silicide film and method of fabricating the same |
| US5940699A (en) * | 1996-02-26 | 1999-08-17 | Sony Corporation | Process of fabricating semiconductor device |
| JP3638711B2 (ja) * | 1996-04-22 | 2005-04-13 | 株式会社ルネサステクノロジ | 半導体装置およびその製造方法 |
| US5710454A (en) * | 1996-04-29 | 1998-01-20 | Vanguard International Semiconductor Corporation | Tungsten silicide polycide gate electrode formed through stacked amorphous silicon (SAS) multi-layer structure. |
| US5885896A (en) * | 1996-07-08 | 1999-03-23 | Micron Technology, Inc. | Using implants to lower anneal temperatures |
| US6479373B2 (en) * | 1997-02-20 | 2002-11-12 | Infineon Technologies Ag | Method of structuring layers with a polysilicon layer and an overlying metal or metal silicide layer using a three step etching process with fluorine, chlorine, bromine containing gases |
| US5801097A (en) * | 1997-03-10 | 1998-09-01 | Vanguard International Semiconductor Corporation | Thermal annealing method employing activated nitrogen for forming nitride layers |
| JP4101901B2 (ja) * | 1997-04-25 | 2008-06-18 | シャープ株式会社 | 半導体装置の製造方法 |
| JP3031294B2 (ja) * | 1997-06-06 | 2000-04-10 | 日本電気株式会社 | 半導体装置の製造方法 |
| US6221792B1 (en) * | 1997-06-24 | 2001-04-24 | Lam Research Corporation | Metal and metal silicide nitridization in a high density, low pressure plasma reactor |
| US5994210A (en) * | 1997-08-12 | 1999-11-30 | National Semiconductor Corporation | Method of improving silicide sheet resistance by implanting fluorine |
| US6054768A (en) * | 1997-10-02 | 2000-04-25 | Micron Technology, Inc. | Metal fill by treatment of mobility layers |
| US6147405A (en) * | 1998-02-19 | 2000-11-14 | Micron Technology, Inc. | Asymmetric, double-sided self-aligned silicide and method of forming the same |
| US5899741A (en) * | 1998-03-18 | 1999-05-04 | Taiwan Semiconductor Manufacturing Company Ltd. | Method of manufacturing low resistance and low junction leakage contact |
| US6165880A (en) * | 1998-06-15 | 2000-12-26 | Taiwan Semiconductor Manufacturing Company | Double spacer technology for making self-aligned contacts (SAC) on semiconductor integrated circuits |
| US6607955B2 (en) * | 1998-07-13 | 2003-08-19 | Samsung Electronics Co., Ltd. | Method of forming self-aligned contacts in a semiconductor device |
| JP2001168092A (ja) * | 1999-01-08 | 2001-06-22 | Toshiba Corp | 半導体装置およびその製造方法 |
| JP2000223569A (ja) * | 1999-02-03 | 2000-08-11 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| KR100295061B1 (ko) * | 1999-03-29 | 2001-07-12 | 윤종용 | 챔퍼가 형성된 실리사이드층을 갖춘 반도체소자 및 그 제조방법 |
| US6576510B2 (en) * | 1999-06-17 | 2003-06-10 | Hitachi Ltd | Method of producing a semiconductor memory device using a self-alignment process |
| JP3307612B2 (ja) * | 1999-07-05 | 2002-07-24 | 日本電気株式会社 | 半導体装置の製造方法 |
| US6242348B1 (en) * | 1999-10-04 | 2001-06-05 | National Semiconductor Corp. | Method for the formation of a boron-doped silicon gate layer underlying a cobalt silicide layer |
| US20020132403A1 (en) * | 1999-11-30 | 2002-09-19 | Cheng-Yu Hung | Method of fabricating a self-align contact with a disposable spacer |
| KR100512904B1 (ko) * | 1999-12-24 | 2005-09-07 | 주식회사 하이닉스반도체 | 반도체소자의 제조방법 |
| KR100320957B1 (ko) * | 2000-01-27 | 2002-01-29 | 윤종용 | 반도체 장치의 컨택홀 형성 방법 |
| KR100316721B1 (ko) * | 2000-01-29 | 2001-12-12 | 윤종용 | 실리사이드막을 구비한 반도체소자의 제조방법 |
| KR100339683B1 (ko) * | 2000-02-03 | 2002-06-05 | 윤종용 | 반도체 집적회로의 자기정렬 콘택 구조체 형성방법 |
| US6420752B1 (en) * | 2000-02-11 | 2002-07-16 | Advanced Micro Devices, Inc. | Semiconductor device with self-aligned contacts using a liner oxide layer |
| US6348379B1 (en) * | 2000-02-11 | 2002-02-19 | Advanced Micro Devices, Inc. | Method of forming self-aligned contacts using consumable spacers |
| JP3782297B2 (ja) * | 2000-03-28 | 2006-06-07 | 株式会社東芝 | 固体撮像装置及びその製造方法 |
| US6486015B1 (en) * | 2000-04-25 | 2002-11-26 | Infineon Technologies Ag | Low temperature carbon rich oxy-nitride for improved RIE selectivity |
| JP3410063B2 (ja) * | 2000-05-15 | 2003-05-26 | 沖電気工業株式会社 | 半導体装置及びその製造方法 |
| US6635566B1 (en) * | 2000-06-15 | 2003-10-21 | Cypress Semiconductor Corporation | Method of making metallization and contact structures in an integrated circuit |
| US6365446B1 (en) * | 2000-07-03 | 2002-04-02 | Chartered Semiconductor Manufacturing Ltd. | Formation of silicided ultra-shallow junctions using implant through metal technology and laser annealing process |
| KR100379333B1 (ko) * | 2000-08-16 | 2003-04-10 | 주식회사 하이닉스반도체 | 티타늄 실리사이드막 제조방법 |
| US6362094B1 (en) * | 2000-08-16 | 2002-03-26 | Agere Systems Guardian Corp. | Hydrogenated silicon carbide as a liner for self-aligning contact vias |
| US6455362B1 (en) * | 2000-08-22 | 2002-09-24 | Micron Technology, Inc. | Double LDD devices for improved dram refresh |
| KR100363710B1 (ko) * | 2000-08-23 | 2002-12-05 | 삼성전자 주식회사 | 셀프-얼라인 콘택 구조를 갖는 반도체 장치 및 그 제조방법 |
| KR20020017182A (ko) * | 2000-08-29 | 2002-03-07 | 윤종용 | 옥타플루오로부텐으로 이루어지는 식각 가스를 이용한반도체 소자의 제조방법 |
| US6544908B1 (en) * | 2000-08-30 | 2003-04-08 | Micron Technology, Inc. | Ammonia gas passivation on nitride encapsulated devices |
| JP2002107224A (ja) * | 2000-09-29 | 2002-04-10 | Toshiba Corp | 赤外線センサ及びその製造方法 |
| JP3746669B2 (ja) * | 2000-10-17 | 2006-02-15 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
| US20020111005A1 (en) * | 2001-02-09 | 2002-08-15 | Hsin-Hui Hsu | Method of forming a contact pad |
| JP4771607B2 (ja) * | 2001-03-30 | 2011-09-14 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
| KR100441682B1 (ko) * | 2001-06-14 | 2004-07-27 | 삼성전자주식회사 | 엘디디형 소오스/드레인 영역을 갖는 반도체 장치 및 그제조 방법 |
| DE60231083D1 (de) * | 2001-08-06 | 2009-03-19 | Nxp Bv | Herstellungsverfahren in Spacer-Technik für einen Festwertspeichertransistor mit Auswahlgate an einer Seite eines Kontrollgate-Floating-Gate-Stapels |
| US6528418B1 (en) * | 2001-09-20 | 2003-03-04 | Hynix Semiconductor Inc. | Manufacturing method for semiconductor device |
| TW522513B (en) * | 2001-10-09 | 2003-03-01 | Winbond Electronics Corp | Manufacturing method of self-aligned silicide for metal oxide semiconductor transistor |
| KR100396709B1 (ko) * | 2001-12-15 | 2003-09-02 | 주식회사 하이닉스반도체 | 반도체 소자의 제조방법 |
| KR100464416B1 (ko) * | 2002-05-14 | 2005-01-03 | 삼성전자주식회사 | 증가된 유효 채널 길이를 가지는 반도체 소자의 제조 방법 |
| US7169704B2 (en) * | 2002-06-21 | 2007-01-30 | Samsung Electronics Co., Ltd. | Method of cleaning a surface of a water in connection with forming a barrier layer of a semiconductor device |
| KR100441998B1 (ko) * | 2002-07-06 | 2004-07-30 | 삼성전자주식회사 | 반도체 장치에서 셀프 얼라인 콘택홀 형성 방법 |
| US6794303B2 (en) * | 2002-07-18 | 2004-09-21 | Mosel Vitelic, Inc. | Two stage etching of silicon nitride to form a nitride spacer |
| KR100726145B1 (ko) * | 2002-07-19 | 2007-06-13 | 주식회사 하이닉스반도체 | 반도체소자 제조방법 |
| US7541270B2 (en) * | 2002-08-13 | 2009-06-02 | Micron Technology, Inc. | Methods for forming openings in doped silicon dioxide |
| US6670682B1 (en) * | 2002-08-29 | 2003-12-30 | Micron Technology, Inc. | Multilayered doped conductor |
| DE10245607B4 (de) * | 2002-09-30 | 2009-07-16 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zum Bilden von Schaltungselementen mit Nickelsilizidgebieten, die durch ein Barrierendiffusionsmaterial thermisch stabilisiert sind sowie Verfahren zur Herstellung einer Nickelmonosilizidschicht |
| KR100481864B1 (ko) * | 2002-10-29 | 2005-04-11 | 삼성전자주식회사 | 반도체 소자의 형성방법 |
| JP2004172541A (ja) * | 2002-11-22 | 2004-06-17 | Renesas Technology Corp | 半導体装置の製造方法 |
| US6756291B1 (en) * | 2003-01-24 | 2004-06-29 | Taiwan Semiconductor Manufacturing Co., Ltd | Method for hardening gate oxides using gate etch process |
| JP3762378B2 (ja) * | 2003-03-20 | 2006-04-05 | 株式会社東芝 | 半導体装置及びその製造方法 |
| TW588433B (en) * | 2003-03-25 | 2004-05-21 | Nanya Technology Corp | Method of forming metal plug |
| US7173305B2 (en) * | 2003-04-08 | 2007-02-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned contact for silicon-on-insulator devices |
| US7534709B2 (en) * | 2003-05-29 | 2009-05-19 | Samsung Electronics Co., Ltd. | Semiconductor device and method of manufacturing the same |
| US6797611B1 (en) * | 2003-08-03 | 2004-09-28 | Nanya Technology Corp. | Method of fabricating contact holes on a semiconductor chip |
| US7314812B2 (en) * | 2003-08-28 | 2008-01-01 | Micron Technology, Inc. | Method for reducing the effective thickness of gate oxides by nitrogen implantation and anneal |
| US6878624B1 (en) * | 2003-09-30 | 2005-04-12 | International Business Machines Corporation | Pre-anneal of CoSi, to prevent formation of amorphous layer between Ti-O-N and CoSi |
| US6790765B1 (en) * | 2003-11-25 | 2004-09-14 | Nanya Technology Corporation | Method for forming contact |
| KR100540490B1 (ko) * | 2003-12-29 | 2006-01-11 | 주식회사 하이닉스반도체 | 플러그이온주입을 포함하는 반도체소자의 콘택 형성 방법 |
| KR100543471B1 (ko) * | 2003-12-30 | 2006-01-20 | 삼성전자주식회사 | 노어형 플래시 메모리 셀의 콘택 구조 형성방법 |
| US20050230350A1 (en) * | 2004-02-26 | 2005-10-20 | Applied Materials, Inc. | In-situ dry clean chamber for front end of line fabrication |
| JP4377721B2 (ja) * | 2004-03-11 | 2009-12-02 | 株式会社東芝 | 半導体装置の製造方法 |
| US7208409B2 (en) * | 2004-03-17 | 2007-04-24 | Texas Instruments Incorporated | Integrated circuit metal silicide method |
| KR100680946B1 (ko) * | 2004-04-28 | 2007-02-08 | 주식회사 하이닉스반도체 | 반도체 소자의 콘택 플러그 형성방법 |
| TWI242797B (en) * | 2004-06-01 | 2005-11-01 | Nanya Technology Corp | Method for forming self-aligned contact of semiconductor device |
| US9384439B2 (en) * | 2004-06-14 | 2016-07-05 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and communication system |
| US7422968B2 (en) * | 2004-07-29 | 2008-09-09 | Texas Instruments Incorporated | Method for manufacturing a semiconductor device having silicided regions |
| US7160800B2 (en) * | 2005-01-07 | 2007-01-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Decreasing metal-silicide oxidation during wafer queue time |
| TW200700935A (en) * | 2005-04-15 | 2007-01-01 | Advanced Tech Materials | Formulations for cleaning ion-implanted photoresist layers from microelectronic devices |
| US7422967B2 (en) * | 2005-05-12 | 2008-09-09 | Texas Instruments Incorporated | Method for manufacturing a semiconductor device containing metal silicide regions |
| KR100630749B1 (ko) * | 2005-05-20 | 2006-10-02 | 삼성전자주식회사 | 반도체 소자의 제조방법 |
| JPWO2006137371A1 (ja) * | 2005-06-23 | 2009-01-15 | 日本電気株式会社 | 半導体装置 |
| KR100724565B1 (ko) * | 2005-07-25 | 2007-06-04 | 삼성전자주식회사 | 코너보호패턴을 갖는 공유콘택구조, 반도체소자, 및 그제조방법들 |
| KR100642648B1 (ko) * | 2005-09-13 | 2006-11-10 | 삼성전자주식회사 | 실리사이드막들을 갖는 콘택 구조체, 이를 채택하는반도체소자, 및 이를 제조하는 방법들 |
| JP4850470B2 (ja) * | 2005-10-04 | 2012-01-11 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| JP4755894B2 (ja) * | 2005-12-16 | 2011-08-24 | 株式会社東芝 | 半導体装置およびその製造方法 |
| JP2007214538A (ja) * | 2006-01-11 | 2007-08-23 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| US20070197021A1 (en) * | 2006-02-21 | 2007-08-23 | Hynix Semiconductor Inc. | Semiconductor device including spacer with nitride/nitride/oxide structure and method for fabricating the same |
| US7276796B1 (en) * | 2006-03-15 | 2007-10-02 | International Business Machines Corporation | Formation of oxidation-resistant seed layer for interconnect applications |
| JP4143096B2 (ja) * | 2006-04-25 | 2008-09-03 | 株式会社東芝 | Mos型半導体装置及びその製造方法 |
| JP4819566B2 (ja) * | 2006-04-28 | 2011-11-24 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US7678679B2 (en) * | 2006-05-01 | 2010-03-16 | Qimonda Ag | Vertical device with sidewall spacer, methods of forming sidewall spacers and field effect transistors, and patterning method |
| KR100729363B1 (ko) * | 2006-05-08 | 2007-06-15 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| JP2008088529A (ja) * | 2006-10-04 | 2008-04-17 | Ulvac Japan Ltd | 膜形成方法および膜形成装置 |
| JP5286664B2 (ja) * | 2006-11-29 | 2013-09-11 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法 |
| JP2008166330A (ja) * | 2006-12-27 | 2008-07-17 | Elpida Memory Inc | 半導体装置 |
| US20080191285A1 (en) * | 2007-02-09 | 2008-08-14 | Chih-Hsin Ko | CMOS devices with schottky source and drain regions |
| JP5346497B2 (ja) * | 2007-06-12 | 2013-11-20 | 株式会社半導体エネルギー研究所 | 半導体装置 |
| JP2008311457A (ja) * | 2007-06-15 | 2008-12-25 | Renesas Technology Corp | 半導体装置の製造方法 |
| KR20090000324A (ko) * | 2007-06-28 | 2009-01-07 | 주식회사 하이닉스반도체 | 반도체 소자의 콘택 플러그 형성 방법 |
| JP2009076731A (ja) * | 2007-09-21 | 2009-04-09 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| KR101248943B1 (ko) * | 2007-10-23 | 2013-03-29 | 삼성전자주식회사 | 반도체 장치 및 그 제조방법 |
| US7776675B1 (en) * | 2007-10-29 | 2010-08-17 | Newport Fab, Llc | Method for forming a reduced resistivity poly gate and related structure |
| JP2009130190A (ja) * | 2007-11-26 | 2009-06-11 | Toshiba Corp | 半導体装置および半導体装置の製造方法 |
| JP2009141096A (ja) * | 2007-12-06 | 2009-06-25 | Renesas Technology Corp | 半導体装置の製造方法 |
| US7897514B2 (en) * | 2008-01-24 | 2011-03-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor contact barrier |
| US20090191703A1 (en) * | 2008-01-29 | 2009-07-30 | Applied Materials, Inc. | Process with saturation at low etch amount for high contact bottom cleaning efficiency for chemical dry clean process |
| US7671355B2 (en) * | 2008-03-24 | 2010-03-02 | United Microelectronics Corp. | Method of fabricating a phase change memory and phase change memory |
| US8803245B2 (en) * | 2008-06-30 | 2014-08-12 | Mcafee, Inc. | Method of forming stacked trench contacts and structures formed thereby |
| KR101002526B1 (ko) * | 2008-08-21 | 2010-12-17 | 주식회사 하이닉스반도체 | 플래시 메모리 소자 및 그 제조 방법 |
| FR2938376B1 (fr) * | 2008-11-07 | 2010-12-31 | Commissariat Energie Atomique | Procede de preparation d'une couche de monosiliciure de nickel nisi sur un substrat en silicium |
| JP2010141281A (ja) * | 2008-11-11 | 2010-06-24 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| JP2010205908A (ja) * | 2009-03-03 | 2010-09-16 | Toshiba Corp | 半導体装置およびその製造方法 |
| JP5431752B2 (ja) * | 2009-03-05 | 2014-03-05 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置の製造方法 |
| CN102460682B (zh) * | 2009-06-05 | 2014-10-08 | 瑞萨电子株式会社 | 半导体器件及其制造方法 |
| US8531033B2 (en) * | 2009-09-07 | 2013-09-10 | Advanced Interconnect Materials, Llc | Contact plug structure, semiconductor device, and method for forming contact plug |
| US8470700B2 (en) * | 2010-07-22 | 2013-06-25 | Globalfoundries Singapore Pte. Ltd. | Semiconductor device with reduced contact resistance and method of manufacturing thereof |
| US8304840B2 (en) * | 2010-07-29 | 2012-11-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Spacer structures of a semiconductor device |
| US8749067B2 (en) * | 2010-08-18 | 2014-06-10 | Institute of Microelectronics, Chinese Academy of Sciences | Semiconductor device and method for forming the same |
| US9230826B2 (en) * | 2010-08-26 | 2016-01-05 | Semiconductor Energy Laboratory Co., Ltd. | Etching method using mixed gas and method for manufacturing semiconductor device |
| KR101699428B1 (ko) * | 2010-10-01 | 2017-01-24 | 삼성전자 주식회사 | 금속 실리사이드층과 반도체 장치의 제조 방법 |
| US8349716B2 (en) * | 2010-10-25 | 2013-01-08 | International Business Machines Corporation | Semiconductor device with reduced junction leakage and an associated method of forming such a semiconductor device |
| US8470707B2 (en) * | 2010-11-03 | 2013-06-25 | Texas Instruments Incorporated | Silicide method |
| US8426300B2 (en) * | 2010-12-02 | 2013-04-23 | International Business Machines Corporation | Self-aligned contact for replacement gate devices |
| CN102487014B (zh) * | 2010-12-03 | 2014-03-05 | 中国科学院微电子研究所 | 一种半导体结构及其制造方法 |
| US8951907B2 (en) * | 2010-12-14 | 2015-02-10 | GlobalFoundries, Inc. | Semiconductor devices having through-contacts and related fabrication methods |
| CN102593000B (zh) * | 2011-01-13 | 2015-01-14 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
| DE102011004323B4 (de) * | 2011-02-17 | 2016-02-25 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | Halbleiterbauelement mit selbstjustierten Kontaktelementen und Verfahren zu seiner Herstellung |
| US8765585B2 (en) * | 2011-04-28 | 2014-07-01 | International Business Machines Corporation | Method of forming a borderless contact structure employing dual etch stop layers |
| US8816444B2 (en) | 2011-04-29 | 2014-08-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | System and methods for converting planar design to FinFET design |
| US20120313158A1 (en) * | 2011-06-09 | 2012-12-13 | Beijing Nmc Co., Ltd. | Semiconductor structure and method for manufacturing the same |
| KR20130010362A (ko) * | 2011-07-18 | 2013-01-28 | 삼성전자주식회사 | 반도체 장치의 제조방법 |
| US8592308B2 (en) * | 2011-07-20 | 2013-11-26 | International Business Machines Corporation | Silicided device with shallow impurity regions at interface between silicide and stressed liner |
| FR2979482B1 (fr) * | 2011-08-25 | 2013-09-27 | Commissariat Energie Atomique | Procede de realisation d'un dispositif a transistors contraints a l'aide d'une couche externe |
| US9252019B2 (en) * | 2011-08-31 | 2016-02-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method for forming the same |
| US8507350B2 (en) * | 2011-09-21 | 2013-08-13 | United Microelectronics Corporation | Fabricating method of semiconductor elements |
| WO2013048524A1 (en) * | 2011-10-01 | 2013-04-04 | Intel Corporation | Source/drain contacts for non-planar transistors |
| US8723236B2 (en) * | 2011-10-13 | 2014-05-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of manufacturing same |
| US8765599B2 (en) * | 2012-01-06 | 2014-07-01 | GlobalFoundries, Inc. | Semiconductor devices having dielectric caps on contacts and related fabrication methods |
| US8927407B2 (en) * | 2012-01-20 | 2015-01-06 | Globalfoundries Inc. | Method of forming self-aligned contacts for a semiconductor device |
| US8735993B2 (en) * | 2012-01-31 | 2014-05-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET body contact and method of making same |
| US8969922B2 (en) * | 2012-02-08 | 2015-03-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Field effect transistors and method of forming the same |
| US9236267B2 (en) | 2012-02-09 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cut-mask patterning process for fin-like field effect transistor (FinFET) device |
| US8785285B2 (en) | 2012-03-08 | 2014-07-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods of manufacture thereof |
| US9136348B2 (en) * | 2012-03-12 | 2015-09-15 | United Microelectronics Corp. | Semiconductor structure and fabrication method thereof |
| US8860148B2 (en) | 2012-04-11 | 2014-10-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for FinFET integrated with capacitor |
| US8772102B2 (en) * | 2012-04-25 | 2014-07-08 | Globalfoundries Inc. | Methods of forming self-aligned contacts for a semiconductor device formed using replacement gate techniques |
| US8759920B2 (en) * | 2012-06-01 | 2014-06-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of forming the same |
| US9281246B2 (en) * | 2012-07-17 | 2016-03-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Strain adjustment in the formation of MOS devices |
| US8524592B1 (en) * | 2012-08-13 | 2013-09-03 | Globalfoundries Inc. | Methods of forming semiconductor devices with self-aligned contacts and low-k spacers and the resulting devices |
| US20140051239A1 (en) * | 2012-08-14 | 2014-02-20 | International Business Machines Corporation | Disposable carbon-based template layer for formation of borderless contact structures |
| US9034703B2 (en) * | 2012-09-13 | 2015-05-19 | International Business Machines Corporation | Self aligned contact with improved robustness |
| US9105490B2 (en) | 2012-09-27 | 2015-08-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
| US9287138B2 (en) * | 2012-09-27 | 2016-03-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET low resistivity contact formation method |
| US8823065B2 (en) | 2012-11-08 | 2014-09-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
| TWI604528B (zh) * | 2012-10-02 | 2017-11-01 | 應用材料股份有限公司 | 使用電漿預處理與高溫蝕刻劑沉積的方向性二氧化矽蝕刻 |
| US8772109B2 (en) | 2012-10-24 | 2014-07-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and method for forming semiconductor contacts |
| US8901627B2 (en) * | 2012-11-16 | 2014-12-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Jog design in integrated circuits |
| JP6220122B2 (ja) * | 2012-11-28 | 2017-10-25 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| US9236300B2 (en) | 2012-11-30 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact plugs in SRAM cells and the method of forming the same |
| US9029208B2 (en) * | 2012-11-30 | 2015-05-12 | International Business Machines Corporation | Semiconductor device with replacement metal gate and method for selective deposition of material for replacement metal gate |
| US8928048B2 (en) * | 2013-01-17 | 2015-01-06 | Globalfoundries Inc. | Methods of forming semiconductor device with self-aligned contact elements and the resulting device |
| US8836129B1 (en) * | 2013-03-14 | 2014-09-16 | United Microelectronics Corp. | Plug structure |
| US9240480B2 (en) * | 2013-03-14 | 2016-01-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal-oxide-semiconductor field-effect transistor with metal-insulator semiconductor contact structure to reduce Schottky barrier |
| US20140306290A1 (en) * | 2013-04-11 | 2014-10-16 | International Business Machines Corporation | Dual Silicide Process Compatible with Replacement-Metal-Gate |
| US9147747B2 (en) * | 2013-05-02 | 2015-09-29 | United Microelectronics Corp. | Semiconductor structure with hard mask disposed on the gate structure |
| US9029920B2 (en) * | 2013-06-04 | 2015-05-12 | Globalfoundries Inc. | Semiconductor devices and methods of fabrication with reduced gate and contact resistances |
| US9093380B2 (en) * | 2013-06-05 | 2015-07-28 | Texas Instruments Incorporated | Dielectric liner added after contact etch before silicide formation |
| US9136340B2 (en) * | 2013-06-05 | 2015-09-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Doped protection layer for contact formation |
| US9070711B2 (en) * | 2013-08-02 | 2015-06-30 | Globalfoundries Inc. | Methods of forming cap layers for semiconductor devices with self-aligned contact elements and the resulting devices |
| US9059205B2 (en) * | 2013-08-14 | 2015-06-16 | International Business Machines Corporation | Method of manufacturing a semiconductor device using source/drain epitaxial overgrowth for forming self-aligned contacts without spacer loss and a semiconductor device formed by same |
| US9722083B2 (en) * | 2013-10-17 | 2017-08-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Source/drain junction formation |
| US9136106B2 (en) | 2013-12-19 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for integrated circuit patterning |
| JP6405958B2 (ja) * | 2013-12-26 | 2018-10-17 | 東京エレクトロン株式会社 | エッチング方法、記憶媒体及びエッチング装置 |
| US9177871B2 (en) * | 2013-12-30 | 2015-11-03 | Globalfoundries Inc. | Balancing asymmetric spacers |
| US9299607B2 (en) * | 2014-02-13 | 2016-03-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Contact critical dimension control |
| US9412656B2 (en) * | 2014-02-14 | 2016-08-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Reverse tone self-aligned contact |
| US20150243663A1 (en) * | 2014-02-24 | 2015-08-27 | United Microelectronics Corp. | Method for manufacturing semiconductor device and device manufactured using the same |
| US9536877B2 (en) * | 2014-03-03 | 2017-01-03 | Globalfoundries Inc. | Methods of forming different spacer structures on integrated circuit products having differing gate pitch dimensions and the resulting products |
| US9293576B2 (en) * | 2014-03-05 | 2016-03-22 | International Business Machines Corporation | Semiconductor device with low-k gate cap and self-aligned contact |
| US10032876B2 (en) * | 2014-03-13 | 2018-07-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact silicide having a non-angular profile |
| US9966339B2 (en) * | 2014-03-14 | 2018-05-08 | Taiwan Semiconductor Manufacturing Company | Barrier structure for copper interconnect |
| US10079174B2 (en) * | 2014-04-30 | 2018-09-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Composite contact plug structure and method of making same |
| US9466488B2 (en) * | 2014-05-09 | 2016-10-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal-semiconductor contact structure with doped interlayer |
| US10998228B2 (en) * | 2014-06-12 | 2021-05-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned interconnect with protection layer |
| US9379207B2 (en) * | 2014-06-12 | 2016-06-28 | GlobalFoundries, Inc. | Stable nickel silicide formation with fluorine incorporation and related IC structure |
| US20150372099A1 (en) * | 2014-06-19 | 2015-12-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact silicide formation using a spike annealing process |
| TWI620234B (zh) * | 2014-07-08 | 2018-04-01 | 聯華電子股份有限公司 | 一種製作半導體元件的方法 |
| US9754935B2 (en) * | 2014-08-07 | 2017-09-05 | International Business Machines Corporation | Raised metal semiconductor alloy for self-aligned middle-of-line contact |
| CN105336781A (zh) * | 2014-08-07 | 2016-02-17 | 中芯国际集成电路制造(上海)有限公司 | 源漏结构及其制造方法 |
| US10090397B2 (en) * | 2014-08-29 | 2018-10-02 | Taiwan Semiconductor Manufacturing Co., Ltd | Semiconductor device structure and method for forming the same |
| US9368369B2 (en) * | 2014-11-06 | 2016-06-14 | Applied Materials, Inc. | Methods for forming a self-aligned contact via selective lateral etch |
| US9412659B1 (en) * | 2015-01-29 | 2016-08-09 | Globalfoundries Inc. | Semiconductor structure having source/drain gouging immunity |
| KR102246880B1 (ko) * | 2015-02-10 | 2021-04-30 | 삼성전자 주식회사 | 집적회로 소자 및 그 제조 방법 |
| CN106033742B (zh) * | 2015-03-20 | 2019-03-29 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
| US9685532B2 (en) * | 2015-03-24 | 2017-06-20 | International Business Machines Corporation | Replacement metal gate structures |
| US9859113B2 (en) * | 2015-04-17 | 2018-01-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and method of semiconductor device structure with gate |
| US9679813B2 (en) * | 2015-05-12 | 2017-06-13 | United Microelectronics Corp. | Semiconductor structure and process for forming plug including layer with pulled back sidewall part |
| US10062763B2 (en) * | 2015-05-27 | 2018-08-28 | Qualcomm Incorporated | Method and apparatus for selectively forming nitride caps on metal gate |
| KR20160141034A (ko) * | 2015-05-27 | 2016-12-08 | 삼성전자주식회사 | 반도체 소자 및 반도체 소자의 제조 방법 |
| US10546854B2 (en) * | 2015-06-05 | 2020-01-28 | Globalfoundries Inc. | Methods of forming V0 structures for semiconductor devices by forming a protection layer with a non-uniform thickness |
| US9559184B2 (en) * | 2015-06-15 | 2017-01-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Devices including gate spacer with gap or void and methods of forming the same |
| KR102293884B1 (ko) * | 2015-07-10 | 2021-08-25 | 삼성전자주식회사 | 반도체 소자의 제조 방법 |
| CN106356299B (zh) * | 2015-07-13 | 2021-04-13 | 联华电子股份有限公司 | 具有自我对准间隙壁的半导体结构及其制作方法 |
| US9589851B2 (en) * | 2015-07-16 | 2017-03-07 | International Business Machines Corporation | Dipole-based contact structure to reduce metal-semiconductor contact resistance in MOSFETs |
| KR20170020604A (ko) * | 2015-08-12 | 2017-02-23 | 삼성전자주식회사 | 반도체 장치의 제조 방법 |
| US9564363B1 (en) * | 2015-08-19 | 2017-02-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming butted contact |
| US9721896B2 (en) * | 2015-09-11 | 2017-08-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnection structure, fabricating method thereof, and semiconductor device using the same |
| US9911824B2 (en) * | 2015-09-18 | 2018-03-06 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure with multi spacer |
| US9997633B2 (en) * | 2015-10-02 | 2018-06-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor devices, FinFET devices and methods of forming the same |
| TWI682547B (zh) * | 2015-10-06 | 2020-01-11 | 聯華電子股份有限公司 | 半導體結構以及其製作方法 |
| KR102367948B1 (ko) * | 2015-10-08 | 2022-02-24 | 삼성전자주식회사 | 반도체 장치 및 이의 제조 방법 |
| KR102467848B1 (ko) * | 2015-10-12 | 2022-11-16 | 삼성전자주식회사 | 집적회로 소자 및 그 제조 방법 |
| US9735242B2 (en) * | 2015-10-20 | 2017-08-15 | Globalfoundries Inc. | Semiconductor device with a gate contact positioned above the active region |
| US9960240B2 (en) * | 2015-10-21 | 2018-05-01 | International Business Machines Corporation | Low resistance contact structures for trench structures |
| US9780193B2 (en) * | 2015-10-27 | 2017-10-03 | United Microelectronics Corporation | Device with reinforced metal gate spacer and method of fabricating |
| US9923078B2 (en) * | 2015-10-30 | 2018-03-20 | International Business Machines Corporation | Trench silicide contacts with high selectivity process |
| US9520482B1 (en) | 2015-11-13 | 2016-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of cutting metal gate |
| US9997522B2 (en) * | 2015-12-03 | 2018-06-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for fabricating a local interconnect in a semiconductor device |
| US10163719B2 (en) * | 2015-12-15 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming self-alignment contact |
| TWI692872B (zh) * | 2016-01-05 | 2020-05-01 | 聯華電子股份有限公司 | 半導體元件及其形成方法 |
| US9818834B2 (en) * | 2016-01-07 | 2017-11-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device structure and method for forming the same |
| KR102526580B1 (ko) * | 2016-01-11 | 2023-04-27 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| US9722081B1 (en) * | 2016-01-29 | 2017-08-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | FinFET device and method of forming the same |
| KR102458923B1 (ko) * | 2016-02-01 | 2022-10-25 | 삼성전자주식회사 | 집적회로 소자 및 그 제조 방법 |
| US9741812B1 (en) * | 2016-02-24 | 2017-08-22 | International Business Machines Corporation | Dual metal interconnect structure |
| US9548366B1 (en) * | 2016-04-04 | 2017-01-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self aligned contact scheme |
| US9824920B2 (en) * | 2016-04-04 | 2017-11-21 | Globalfoundries Inc. | Methods of forming self-aligned contact structures by work function material layer recessing and the resulting devices |
| CN107275214A (zh) * | 2016-04-08 | 2017-10-20 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
| US10164032B2 (en) * | 2016-06-17 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned contact and manufacturing method thereof |
| US10276674B2 (en) * | 2016-06-28 | 2019-04-30 | Globalfoundries Inc. | Method of forming a gate contact structure and source/drain contact structure for a semiconductor device |
| US10510850B2 (en) * | 2016-08-03 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| KR102524806B1 (ko) * | 2016-08-11 | 2023-04-25 | 삼성전자주식회사 | 콘택 구조체를 포함하는 반도체 소자 |
| KR102680860B1 (ko) * | 2016-09-05 | 2024-07-03 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| JP6595432B2 (ja) * | 2016-09-23 | 2019-10-23 | 東芝メモリ株式会社 | 半導体装置およびその製造方法 |
| US9917060B1 (en) * | 2016-10-21 | 2018-03-13 | International Business Machines Corporation | Forming a contact for a semiconductor device |
| US10510598B2 (en) * | 2016-11-29 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned spacers and method forming same |
| US10510851B2 (en) * | 2016-11-29 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Low resistance contact method and structure |
| US10522359B2 (en) * | 2016-11-29 | 2019-12-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of forming |
| US10269906B2 (en) * | 2016-11-30 | 2019-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device having two spacers |
| US10269646B2 (en) * | 2016-12-15 | 2019-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| CN108269762B (zh) * | 2016-12-30 | 2021-06-08 | 联华电子股份有限公司 | 半导体存储装置的制作方法 |
| US10211100B2 (en) * | 2017-03-27 | 2019-02-19 | Globalfoundries Inc. | Methods of forming an air gap adjacent a gate of a transistor and a gate contact above the active region of the transistor |
| US10186456B2 (en) * | 2017-04-20 | 2019-01-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for forming contact plugs with reduced corrosion |
| US10157785B2 (en) * | 2017-05-01 | 2018-12-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| KR102451417B1 (ko) * | 2018-04-26 | 2022-10-06 | 삼성전자주식회사 | 반도체 장치 |
| US11107902B2 (en) * | 2018-06-25 | 2021-08-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dielectric spacer to prevent contacting shorting |
| US11373905B2 (en) * | 2020-09-01 | 2022-06-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device pre-cleaning |
-
2017
- 2017-05-01 US US15/583,570 patent/US10510851B2/en active Active
- 2017-06-16 TW TW106120148A patent/TWI738795B/zh active
- 2017-07-21 CN CN201710600507.4A patent/CN108122980B/zh active Active
-
2019
- 2019-12-16 US US16/715,927 patent/US12300729B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20040058548A1 (en) * | 2002-09-24 | 2004-03-25 | Yong-Sun Sohn | Forming method of contact in semiconductor device and manufacturing method of PMOS device using the same |
| US20150115335A1 (en) * | 2013-10-30 | 2015-04-30 | Taiwan Semiconductor Manufacturing Co., Ltd | Mechanism for forming metal gate structure |
| US20160020303A1 (en) * | 2014-07-16 | 2016-01-21 | Samsung Electronics Co., Ltd. | Method for manufacturing semiconductor device |
| US20160043197A1 (en) * | 2014-08-08 | 2016-02-11 | Samsung Electronics Co., Ltd. | Semiconductor device and method of fabricating the same |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI885777B (zh) * | 2023-04-07 | 2025-06-01 | 南亞科技股份有限公司 | 具有平坦化鰭片之記憶體元件及其製備方法 |
| US12543302B2 (en) | 2023-04-07 | 2026-02-03 | Nanya Technology Corporation | Memory device having planarized fins and method of manufacturing the same |
Also Published As
| Publication number | Publication date |
|---|---|
| US20200119152A1 (en) | 2020-04-16 |
| US10510851B2 (en) | 2019-12-17 |
| TW201830700A (zh) | 2018-08-16 |
| CN108122980A (zh) | 2018-06-05 |
| US20180151679A1 (en) | 2018-05-31 |
| US12300729B2 (en) | 2025-05-13 |
| CN108122980B (zh) | 2023-01-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI738795B (zh) | 半導體裝置與半導體裝置形成方法 | |
| US10651042B2 (en) | Salicide bottom contacts | |
| US20240136228A1 (en) | Ion Implantation For Nano-FET | |
| US12283613B2 (en) | Gate structures in transistors and method of forming same | |
| TWI808374B (zh) | 半導體裝置及其形成方法 | |
| CN107464756A (zh) | 用于减小半导体制造工艺中的接触电阻的方法 | |
| US12166078B2 (en) | Contact structure for semiconductor device and method | |
| TWI878746B (zh) | 金屬閘極鰭片電極結構及其形成方法 | |
| US12484249B2 (en) | Gate structures in transistors and method of forming same | |
| US20250254938A1 (en) | Nanostructure field-effect transistor device and methods of forming | |
| US11264505B2 (en) | FinFET device and method of forming same | |
| US11935754B2 (en) | Transistor gate structure and method of forming | |
| TW202139269A (zh) | 半導體裝置的形成方法 | |
| US20240282569A1 (en) | Semiconductor Device and Methods of Forming the Same | |
| US12417918B2 (en) | Semiconductor device having doped gate dielectric layer and method for forming the same | |
| TW202347431A (zh) | 半導體裝置及製造方法 | |
| CN106960796A (zh) | 形成半导体结构的方法 | |
| US20240170341A1 (en) | Semiconductor device and method of manufacture | |
| US20260032959A1 (en) | Semiconductor device and method for defect reduction | |
| US20250364309A1 (en) | Isolation structures in transistor devices and methods of forming |