[go: up one dir, main page]

TWI620234B - 一種製作半導體元件的方法 - Google Patents

一種製作半導體元件的方法 Download PDF

Info

Publication number
TWI620234B
TWI620234B TW103123508A TW103123508A TWI620234B TW I620234 B TWI620234 B TW I620234B TW 103123508 A TW103123508 A TW 103123508A TW 103123508 A TW103123508 A TW 103123508A TW I620234 B TWI620234 B TW I620234B
Authority
TW
Taiwan
Prior art keywords
metal
layer
metal layer
heat treatment
substrate
Prior art date
Application number
TW103123508A
Other languages
English (en)
Other versions
TW201603126A (zh
Inventor
洪慶文
吳家榮
張宗宏
林靜齡
李怡慧
黃志森
陳意維
林俊賢
Original Assignee
聯華電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯華電子股份有限公司 filed Critical 聯華電子股份有限公司
Priority to TW103123508A priority Critical patent/TWI620234B/zh
Priority to CN202110417853.5A priority patent/CN113284892B/zh
Priority to CN201410379206.XA priority patent/CN105321810B/zh
Priority to US14/455,939 priority patent/US9324610B2/en
Publication of TW201603126A publication Critical patent/TW201603126A/zh
Application granted granted Critical
Publication of TWI620234B publication Critical patent/TWI620234B/zh

Links

Classifications

    • H10W20/069
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0212Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned silicidation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6219Fin field-effect transistors [FinFET] characterised by the source or drain electrodes
    • H10D64/0112
    • H10D64/01125
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/62Electrodes ohmically coupled to a semiconductor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0193Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/853Complementary IGFETs, e.g. CMOS comprising FinFETs
    • H10W20/033
    • H10W20/047
    • H10W20/20
    • H10W20/40
    • H10W20/425

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Engineering & Computer Science (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)

Abstract

本發明是揭露一種製作半導體元件的方法。首先提供一基底,該基底包含至少一金屬閘極設於其上、一源極/汲極區域設於金屬閘極兩側的基底中以及一層間介電層環繞金屬閘極。然後形成複數個接觸洞於層間介電層中並暴露出源極/汲極區域,形成一第一金屬層於接觸洞內,進行一第一熱處理製程,並接著進行一第二熱處理製程。

Description

一種製作半導體元件的方法
本發明是關於一種製作半導體元件的方法,尤指一種於形成接觸洞後以兩次熱處理製程形成金屬矽化物的方法。
在半導體積體電路的製程中,金氧半導體(metal-oxide-semiconductor,MOS)電晶體是一種極重要的電子元件,而隨著半導體元件的尺寸越來越小,MOS電晶體的製程步驟也有許多的改進,以製造出體積小而高品質的MOS電晶體。
習知的MOS電晶體製程是在半導體基底上形成閘極結構之後,再於閘極結構相對兩側的基底中形成輕摻雜汲極結構(lightly doped drain,LDD)。接著於閘極結構側邊形成側壁子(spacer),並以此閘極結構及側壁子做為遮罩,再進行離子植入步驟,以於半導體基底中形成源極/汲極區域。而為了要將電晶體的閘極與源極/汲極區域適當電連接於電路中,因此需要形成接觸插塞(contact plug)來進行導通。通常接觸插塞的材質為鎢(W)、鋁、銅等金屬導體,然其與閘極結構、源極/汲極區域等多晶或單晶矽等材質之間的直接導通並不理想;因此為了改善金屬插塞與閘極結構、源極/汲極區之間的歐米接觸(Ohmi contact),通常會在閘極結構與源極/汲極區域的表面再形成一金屬矽化物(silicide)。
然而,現階段之金屬矽化物製程仍有許多待改進的缺點,因此如何改良現行製程以提升MOS電晶體的效能即為現今一重要課題。
本發明是揭露一種製作半導體元件的方法。首先提供一基底,該基底包含至少一金屬閘極設於其上、一源極/汲極區域設於金屬閘極兩側的基底中以及一層間介電層環繞金屬閘極。然後形成複數個接觸洞於層間介電層中並暴露出源極/汲極區域,形成一第一金屬層於接觸洞內,進行一第一熱處理製程,並接著進行一第二熱處理製程。
本發明另一實施例是揭露一種半導體元件,包含一基底、一金屬閘極設於基底上、一源極/汲極區域設於鄰近金屬閘極之基底中、一層間介電層設於基底上並圍繞金屬閘極、複數個接觸插塞電連接源極/汲極區域以及一金屬矽化物設於接觸插塞及該源極/汲極區域之間,其中金屬矽化物包含一C54相位之結構。
12‧‧‧基底
14‧‧‧鰭狀結構
16‧‧‧絕緣層
18‧‧‧金屬閘極
20‧‧‧金屬閘極
22‧‧‧金屬閘極
24‧‧‧側壁子
26‧‧‧源極/汲極區域
28‧‧‧磊晶層
30‧‧‧接觸洞蝕刻停止層
32‧‧‧層間介電層
34‧‧‧功函數金屬層
36‧‧‧低阻抗金屬層
38‧‧‧硬遮罩
40‧‧‧介電層
42‧‧‧接觸洞
44‧‧‧接觸洞
46‧‧‧預清洗製程
48‧‧‧第一金屬層
50‧‧‧第二金屬層
52‧‧‧金屬矽化物
54‧‧‧第三金屬層
56‧‧‧接觸插塞
58‧‧‧接觸插塞
第1圖至第8圖為本發明較佳實施例製作一半導體元件之方法示意圖。
請參照第1圖至第8圖,第1圖至第8圖為本發明較佳實施例製作一半導體元件之方法示意圖。如第1圖所示,首先提供一 基底12,例如一矽基底或矽覆絕緣(SOI)基板,其上定義有一電晶體區,例如一PMOS電晶體區或一NMOS電晶體區。
基底12上具有至少一鰭狀結構14及一絕緣層16,其中鰭狀結構14之底部係被絕緣層16,例如氧化矽所包覆而形成淺溝隔離,且部分的鰭狀結構14上另分別設有一金屬閘極18與複數個選擇性設置之金屬閘極20。在後續製得的電晶體元件中,鰭狀結構14與金屬閘極18間的重疊區域可以作為載子流通之通道。另外在本實施例中,除了鰭狀結構14上所設置的金屬閘極18、20,絕緣層16上也可依據製程需求而形成有其他MOS電晶體的金屬閘極22穿過。
上述鰭狀結構14之形成方式可以包含先形成一圖案化遮罩(圖未示)於基底12上,再經過一蝕刻製程,將圖案化遮罩之圖案轉移至基底12中。接著,對應三閘極電晶體元件及雙閘極鰭狀電晶體元件結構特性的不同,而可選擇性去除或留下圖案化遮罩,並利用沈積、化學機械研磨(chemical mechanical polishing,CMP)及回蝕刻製程而形成一環繞鰭狀結構14底部之絕緣層16。除此之外,鰭狀結構14之形成方式另也可以是先製作一圖案化硬遮罩層(圖未示)於基底12上,並利用磊晶製程於暴露出於圖案化硬遮罩層之基底12上成長出半導體層,此半導體層即可作為相對應的鰭狀結構14。同樣的,另可以選擇性去除或留下圖案化硬遮罩層,並透過沈積、CMP及回蝕刻製程形成一絕緣層16以包覆住鰭狀結構14之底部。另外,當基底12為矽覆絕緣(SOI)基板時,則可利用圖案化遮罩來蝕刻基底上之一半導體層,並停止於此半導體層下方的一底氧化層以形成鰭狀結構,故可省略前述製作絕緣層16的步驟。
金屬閘極18、20、22之製作方式可先於鰭狀結構14與絕緣層16上形成一較佳包含高介電常數介電層與多晶矽材料所構成的虛置閘極(圖未示),然後於虛置閘極側壁形成側壁子24。接著於側壁子24兩側的鰭狀結構14以及/或基底12中形成一源極/汲極區域26與磊晶層28、形成一接觸洞蝕刻停止層30覆蓋虛置閘極,並形成一層間介電層32於接觸洞蝕刻停止層30上。
之後可進行一金屬閘極置換(replacement metal gate)製程,以平坦化部分之層間介電層32及接觸洞蝕刻停止層30,並將虛置閘極轉換為一金屬閘極。金屬閘極置換製程可包括先進行一選擇性之乾蝕刻或濕蝕刻製程,例如利用氨水(ammonium hydroxide,NH4OH)或氫氧化四甲銨(Tetramethylammonium Hydroxide,TMAH)等蝕刻溶液來去除虛置閘極中的多晶矽材料以於層間介電層32中形成一凹槽。之後形成一至少包含U型功函數金屬層34與低阻抗金屬層36的導電層於該凹槽內,並再搭配進行一平坦化製程以形成金屬閘極18、20、22。
在本實施例中,功函數金屬層34較佳用以調整形成金屬閘極之功函數,使其適用於N型電晶體(NMOS)或P型電晶體(PMOS)。若電晶體為N型電晶體,功函數金屬層34可選用功函數為3.9電子伏特(eV)~4.3eV的金屬材料,如鋁化鈦(TiAl)、鋁化鋯(ZrAl)、鋁化鎢(WAl)、鋁化鉭(TaAl)、鋁化鉿(HfAl)或TiAlC(碳化鈦鋁)等,但不以此為限;若電晶體為P型電晶體,功函數金屬層34可選用功函數為4.8eV~5.2eV的金屬材料,如氮化鈦(TiN)、氮化鉭(TaN)或碳化鉭(TaC)等,但不以此為限。功函數金屬層34與低 阻抗金屬層36之間可包含另一阻障層(圖未示),其中阻障層的材料可包含鈦(Ti)、氮化鈦(TiN)、鉭(Ta)、氮化鉭(TaN)等材料。低阻抗金屬層44則可選自銅(Cu)、鋁(Al)、鎢(W)、鈦鋁合金(TiAl)、鈷鎢磷化物(cobalt tungsten phosphide,CoWP)等低電阻材料或其組合。由於依據金屬閘極置換製程將虛置閘極轉換為金屬閘極乃此領域者所熟知技藝,在此不另加贅述。
形成金屬閘極18、20、22後可選擇性先去除部分功函數金屬層34與低阻抗金屬層36,然後填入一硬遮罩38於功函數金屬層34與低阻抗金屬層36上。其中硬遮罩38可為單一材料層或複合材料層,例如一包含氧化矽與氮化矽之複合層。接著平坦化後再沉積一介電層40,例如一前金屬介電層(pre-metal dielectric,PMD)於層間介電層32上並覆蓋金屬閘極18、20、22。
然後如第2圖所示,進行一微影暨蝕刻製程,例如先形成一圖案化光阻層(圖未示)於介電層40上,接著進行一蝕刻製程,去除部分介電層40與金屬閘極18兩側的層間介電層32,以形成複數個接觸洞42並暴露出源極/汲極區域26上的磊晶層28。在本實施例中,為了製作後續與源極/汲極區域26電性連接的插塞而進行之前述微影暨蝕刻製程較佳稱為第零金屬接觸圖案轉移(M0CT patterning)。
接著如第3圖所示,進行另一微影暨蝕刻製程,例如可再形成一圖案化光阻層(圖未示)於介電層40上,然後進行一蝕刻製程,去除部分介電層40與金屬閘極22上方的部分介電層40、部分層間介電層32以及硬遮罩38,以形成一接觸洞44並暴露出金屬閘 極22表面。在本實施例中,為了製作後續與金屬閘極22電性連接的插塞而進行之前述微影暨蝕刻製程較佳稱為第零金屬閘極接觸圖案轉移(M0PY patterning)。
在完成前述雙重成像暨雙重蝕刻(double-patterning and double-etching,2P2E)製成以形成接觸洞42、44之後。隨後如第4圖所示,進行一預清洗製程46,以去除接觸洞42、44內經由前述微影暨蝕刻製程後所剩餘的殘留物。
接著如第5圖所示,依序沉積一第一金屬層48及第二金屬層50於接觸洞42、44中,其中第一金屬層48與第二金屬層50較佳共形地(conformally)形成於介電層40與磊晶層28的表面及各接觸洞42、44的內側側壁。在本實施例中,第一金屬層48較佳選自鈦、鈷、鎳及鉑等所構成的群組,且最佳為鈦,而第二金屬層50則較佳包含氮化鈦、氮化鉭等金屬化合物。
在連續沉積第一金屬層48與第二金屬層50之後,然後如第6圖所示,依序進行一第一熱處理製程與一第二熱處理製程以形成一金屬矽化物52於磊晶層28上。在本實施例中,第一熱處理製程包含一常溫退火(soak anneal)製程,其溫度較佳介於500℃至600℃,且最佳為550℃,而其處理時間則較佳介於10秒至60秒,且最佳為30秒。第二熱處理製程包含一峰值退火(spike anneal)製程,其溫度較佳介於600℃至950℃,且最佳為600℃,而其處理較佳時間則較佳介於100毫秒至5秒,且最佳為5秒。
迨進行兩次熱處理製程後,如第7圖所示,形成一第三金 屬層54並填滿接觸洞42、44。在本實施例中,第三金屬層54較佳包含鎢,但不侷限於此。
最後如第8圖所示,進行一平坦化製程,例如以化學機械研磨(chemical mechanical polishing,CMP)製程部分去除第三金屬層54、部分第二金屬層50及部分第一金屬層48,甚至可視製程需求接著去除部分介電層40,以形成複數個接觸插塞56分別電連接源極/汲極區域26以及接觸插塞58電連接金屬閘極22。至此即完成本發明較佳實施例製作一鰭狀場效電晶體的流程。
依據本發明之較佳實施例,第6圖所進行之兩次熱處理製程較佳將第一金屬層48轉化為一金屬矽化物52。更具體而言,第一次熱處理製程較佳將第一金屬層48接觸磊晶層28的部分完全轉換為具有C49相位之二矽化鈦(TiSi2)金屬矽化物。而在經過第二次熱處理後,C49相位之金屬矽化物會進而轉換為阻值較低且具有C54相位的金屬矽化物。需注意的是,由於僅有與磊晶層28接觸的第一金屬層48會轉化為金屬矽化物52,亦即位於接觸洞42底部的第一金屬層48會完全轉化為金屬矽化物52,因此未與磊晶層28接觸的第一金屬層48在經過兩次熱處理製程後將不會被轉化為金屬矽化物52,且仍以原始金屬層型態設於接觸洞42、44側壁。同樣地,在接觸洞44內,與金屬閘極22接觸的第一金屬層48,在經過兩次熱處理製程後亦仍為原始金屬層型態,而不會被轉化為金屬矽化物52。
其次,由於第二金屬層50較佳用來避免第三金屬層54之金屬原子擴散至周圍的材料層中並同時增加第三金屬層54與介 電層40之間的附著力,因此從頭到尾均未反應為金屬矽化物52。以結構來看,經過兩次熱處理製程後的第二金屬層50較佳同時覆蓋於金屬矽化物52上以及未反應並設於接觸洞42、44側壁的第一金屬層48上。
請再參照第8圖,本發明另揭露一種半導體元件結構,其包含一基底12、至少一金屬閘極18設於基底12上、一鰭狀結構14設於基底12與金屬閘極18之間、一源極/汲極區域26設於鄰近金屬閘極18之基底12中、一層間介電層32設於基底12上並圍繞金屬閘極18、複數個接觸插塞56電連接源極/汲極區域26以及一金屬矽化物52設於接觸插塞56與源極/汲極區域26之間。依據本發明之較佳實施例,金屬矽化物52包含一C54相位之結構。而與金屬閘極22相接觸的接觸插塞58中仍具有二層完整的第一金屬層48與第二金屬層50。
此外,半導體元件另包含一磊晶層28設於金屬矽化物52與源極/汲極區域26之間,接觸插塞56包含一第一金屬層48環繞一第二金屬層50及一第三金屬層54,且第二金屬層50較佳直接接觸金屬矽化物52。在本實施例中,第一金屬層48是選自由鈦、鈷、鎳及鉑所構成的群組,第二金屬層50包含氮化鈦,第三金屬層54包含鎢,但不侷限於此。
綜上所述,本發明主要揭露一種鰭狀場效電晶體(FinFET)製程,其較佳於形成金屬閘極與接觸洞後(post contact)依序以兩道熱處理製程將接觸洞中的金屬層形成金屬矽化物並藉此電晶體的整體效能。更具體而言,本發明較佳於形成接觸洞後先依序沉積一第 一金屬層與第二金屬層於接觸洞內,然後利用第一道熱處理製程將接觸磊晶層或源極/汲極區域等含矽區域的第一金屬層轉換為C49相位之金屬矽化物,接著再利用第二道熱處理製程將已形成的金屬矽化物再次轉換為阻值較低且具有C54相位的金屬矽化物。之後在不去除任何未反應第一金屬層的情況下直接將一第三金屬層填入接觸洞內,並搭配化學機械研磨製程去除部分第三金屬層、第二金屬層及第一金屬層以形成複數個接觸插塞電連接源極/汲極區域及金屬閘極。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。

Claims (18)

  1. 一種製作半導體元件的方法,包含:提供一基底,該基底包含至少一金屬閘極設於其上、一源極/汲極區域設於該金屬閘極兩側的基底中以及一層間介電層環繞該金屬閘極;形成複數個接觸洞於該層間介電層中並暴露出該源極/汲極區域;形成一第一金屬層以及一第二金屬層於該接觸洞內;於形成該第一金屬層以及該第二金屬層之後進行一第一熱處理製程;以及進行一第二熱處理製程。
  2. 如申請專利範圍第1項所述之方法,另包含:形成一鰭狀結構於該基底上;以及形成該金屬閘極於該鰭狀結構上。
  3. 如申請專利範圍第1項所述之方法,其中該第一熱處理製程包含一常溫退火(soak anneal)製程,且該第二熱處理製程包含一峰值退火(spike anneal)製程。
  4. 如申請專利範圍第1項所述之方法,其中該第一熱處理製程之溫度介於500℃至600℃。
  5. 如申請專利範圍第1項所述之方法,其中該第二熱處理製程之溫度介於600℃至950℃。
  6. 如申請專利範圍第1項所述之方法,其中該第一熱處理製程之時間介於10秒至60秒。
  7. 如申請專利範圍第1項所述之方法,其中該第二熱處理製程之時間介於100毫秒至5秒。
  8. 如申請專利範圍第1項所述之方法,其中該第一金屬層選自由鈦、鈷、鎳及鉑所構成的群組,且該第二金屬層包含氮化鈦。
  9. 如申請專利範圍第1項所述之方法,另包含:形成一磊晶層於該源極/汲極上;形成一介電層於該層間介電層上;形成該等接觸洞於該介電層與該層間介電層中、形成該第一金屬層及該第二金屬層於該等接觸洞中;進行該第一熱處理製程及該第二熱處理製程以形成一金屬矽化物於該磊晶層上;形成一第三金屬層並填滿該等接觸洞;進行一平坦化製程以部分去除該第三金屬層、該第二金屬層及該第一金屬層。
  10. 如申請專利範圍第9項所述之方法,其中該第三金屬層包含鎢。
  11. 如申請專利範圍第9項所述之方法,其中該金屬矽化物包含一C54相位之結構。
  12. 如申請專利範圍第1項所述之方法,另包含於形成該第一金屬 層之前進行一預清洗製程。
  13. 一種半導體元件,包含:一基底;一金屬閘極設於該基底上;一接觸洞蝕刻停止層環繞該金屬閘極;一源極/汲極區域設於鄰近該金屬閘極之基底中;一層間介電層設於該基底上並圍繞該金屬閘極;複數個接觸插塞電連接該源極/汲極區域;以及一金屬矽化物設於該等接觸插塞及該源極/汲極區域之間,其中該金屬矽化物包含一C54相位之結構,其中該金屬矽化物兩側切齊該接觸洞蝕刻停止層之二側壁。
  14. 如申請專利範圍第13項所述之半導體元件,另包含一鰭狀結構設於該基底與該金屬閘極之間。
  15. 如申請專利範圍第13項所述之半導體元件,另包含一磊晶層設於該金屬矽化物與該源極/汲極區域之間。
  16. 如申請專利範圍第13項所述之半導體元件其中該等接觸插塞包含一第一金屬層環繞一第二金屬層及一第三金屬層。
  17. 如申請專利範圍第16項所述之半導體元件,其中該第二金屬層直接接觸該金屬矽化物。
  18. 如申請專利範圍第16項所述之半導體元件,其中該第一金屬層選自由鈦、鈷、鎳及鉑所構成的群組,該第二金屬層包含氮化鈦, 該第三金屬層包含鎢。
TW103123508A 2014-07-08 2014-07-08 一種製作半導體元件的方法 TWI620234B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
TW103123508A TWI620234B (zh) 2014-07-08 2014-07-08 一種製作半導體元件的方法
CN202110417853.5A CN113284892B (zh) 2014-07-08 2014-08-04 半导体元件及其制作方法
CN201410379206.XA CN105321810B (zh) 2014-07-08 2014-08-04 制作半导体元件的方法
US14/455,939 US9324610B2 (en) 2014-07-08 2014-08-10 Method for fabricating semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103123508A TWI620234B (zh) 2014-07-08 2014-07-08 一種製作半導體元件的方法

Publications (2)

Publication Number Publication Date
TW201603126A TW201603126A (zh) 2016-01-16
TWI620234B true TWI620234B (zh) 2018-04-01

Family

ID=55068132

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103123508A TWI620234B (zh) 2014-07-08 2014-07-08 一種製作半導體元件的方法

Country Status (3)

Country Link
US (1) US9324610B2 (zh)
CN (2) CN113284892B (zh)
TW (1) TWI620234B (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9679978B2 (en) 2015-09-24 2017-06-13 Samsung Electronics Co., Ltd. Semiconductor device and method for fabricating the same
TWI675406B (zh) * 2015-10-07 2019-10-21 聯華電子股份有限公司 半導體元件及其製作方法
US10090249B2 (en) 2015-12-17 2018-10-02 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor structure and manufacturing method thereof
CN106920839B (zh) * 2015-12-25 2021-06-22 联华电子股份有限公司 半导体元件及其制作方法
KR102526580B1 (ko) * 2016-01-11 2023-04-27 삼성전자주식회사 반도체 장치 및 그 제조 방법
TWI688042B (zh) * 2016-07-05 2020-03-11 聯華電子股份有限公司 半導體元件的製作方法
US9941278B2 (en) 2016-07-06 2018-04-10 Globalfoundries Inc. Method and apparatus for placing a gate contact inside an active region of a semiconductor
US9824921B1 (en) * 2016-07-06 2017-11-21 Globalfoundries Inc. Method and apparatus for placing a gate contact inside a semiconductor active region having high-k dielectric gate caps
US10510850B2 (en) 2016-08-03 2019-12-17 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method
US10510851B2 (en) * 2016-11-29 2019-12-17 Taiwan Semiconductor Manufacturing Company, Ltd. Low resistance contact method and structure
TWI722073B (zh) 2016-12-13 2021-03-21 聯華電子股份有限公司 半導體元件及其製作方法
KR102851234B1 (ko) * 2016-12-27 2025-08-28 에스케이하이닉스 주식회사 반도체장치 및 그 제조 방법
US10325911B2 (en) * 2016-12-30 2019-06-18 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
DE102017121297B4 (de) * 2016-12-30 2021-09-23 Taiwan Semiconductor Manufacturing Co. Ltd. Halbleitervorrichtung und Herstellungsverfahren dafür
US10283608B2 (en) * 2017-03-17 2019-05-07 Globalfoundries Inc. Low resistance contacts to source or drain region of transistor
US10861745B2 (en) 2017-11-30 2020-12-08 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of manufacture
DE102018107721B4 (de) * 2017-11-30 2023-10-19 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleitervorrichtung und Herstellungsverfahren
CN112968057B (zh) * 2018-01-15 2024-02-13 联华电子股份有限公司 半导体元件
CN110459673B (zh) * 2018-05-07 2022-11-29 联华电子股份有限公司 半导体元件及其制作方法
US10685842B2 (en) 2018-05-18 2020-06-16 Taiwan Semiconductor Manufacturing Co., Ltd. Selective formation of titanium silicide and titanium nitride by hydrogen gas control
CN112885776A (zh) * 2019-11-29 2021-06-01 广东汉岂工业技术研发有限公司 一种半导体器件及其制程方法
CN114121626B (zh) * 2020-08-27 2025-08-15 联华电子股份有限公司 一种制作半导体元件的方法
CN114242688B (zh) * 2020-09-09 2025-03-25 中芯国际集成电路制造(上海)有限公司 半导体器件及其形成方法
US20220231146A1 (en) * 2021-01-19 2022-07-21 Changxin Memory Technologies, Inc. Manufacturing method of semiconductor structure, semiconductor structure, transistor, and memory
CN115881538A (zh) * 2021-09-27 2023-03-31 联华电子股份有限公司 半导体元件及其制作方法
KR102882001B1 (ko) * 2021-11-05 2025-11-05 삼성전자주식회사 반도체 장치
WO2023231745A1 (en) * 2022-06-02 2023-12-07 Yangtze Memory Technologies Co., Ltd. Semiconductor structures and methods for forming the same
CN115295486B (zh) * 2022-08-23 2026-02-06 福建省晋华集成电路有限公司 半导体器件的形成方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5998873A (en) * 1998-12-16 1999-12-07 National Semiconductor Corporation Low contact resistance and low junction leakage metal interconnect contact structure
US20030119309A1 (en) * 2001-12-26 2003-06-26 Ryoo Chang Woo Method for forming a silicide layer of semiconductor device
US20040141721A1 (en) * 2003-01-16 2004-07-22 Hatalsky Jeffrey F. Apparatus and method for creating effects in video
US20040192026A1 (en) * 2003-03-25 2004-09-30 Nanya Technology Corporation Method of forming metal plug
US20050104091A1 (en) * 2003-11-04 2005-05-19 Tabery Cyrus E. Self aligned damascene gate
US20110248355A1 (en) * 2010-04-13 2011-10-13 Renesas Electronics Corporation Semiconductor device and manufacturing method thereof

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5937325A (en) 1997-11-07 1999-08-10 Advanced Micro Devices, Inc. Formation of low resistivity titanium silicide gates in semiconductor integrated circuits
KR100304962B1 (ko) * 1998-11-24 2001-10-20 김영환 텅스텐비트라인형성방법
JP2000323427A (ja) * 1999-03-05 2000-11-24 Sanyo Electric Co Ltd 半導体装置の製造方法
JP2001060590A (ja) * 1999-08-20 2001-03-06 Denso Corp 半導体装置の電気配線及びその製造方法
KR100434697B1 (ko) * 2001-09-05 2004-06-07 주식회사 하이닉스반도체 반도체소자의 제조방법
KR100576464B1 (ko) * 2003-12-24 2006-05-08 주식회사 하이닉스반도체 반도체소자의 도전배선 형성방법
KR100596924B1 (ko) * 2004-12-29 2006-07-06 동부일렉트로닉스 주식회사 반도체 트랜지스터 소자 및 그의 제조 방법
KR100637690B1 (ko) * 2005-04-25 2006-10-24 주식회사 하이닉스반도체 고상에피택시 방식을 이용한 반도체소자 및 그의 제조 방법
JP5309454B2 (ja) * 2006-10-11 2013-10-09 富士通セミコンダクター株式会社 半導体装置の製造方法
US7790534B2 (en) * 2007-06-15 2010-09-07 Sandisk 3D Llc Method to form low-defect polycrystalline semiconductor material for use in a transistor
US7795119B2 (en) * 2007-07-17 2010-09-14 Taiwan Semiconductor Manufacturing Company, Ltd. Flash anneal for a PAI, NiSi process
JP2011100962A (ja) * 2009-10-09 2011-05-19 Tokyo Electron Ltd 成膜方法及びプラズマ処理装置
US8653608B2 (en) * 2009-10-27 2014-02-18 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET design with reduced current crowding
US8304319B2 (en) * 2010-07-14 2012-11-06 Taiwan Semiconductor Manufacturing Company, Ltd. Method for making a disilicide
CN103117296B (zh) * 2011-11-17 2017-10-27 联华电子股份有限公司 金属氧化物半导体晶体管与其形成方法
CN103311247B (zh) * 2012-03-14 2016-07-13 中国科学院微电子研究所 半导体器件及其制造方法
CN103035718B (zh) * 2012-08-17 2015-10-14 上海华虹宏力半导体制造有限公司 半导体器件及其制作方法
CN103855077B (zh) * 2012-12-05 2018-07-10 联华电子股份有限公司 具有接触插栓的半导体结构与其形成方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5998873A (en) * 1998-12-16 1999-12-07 National Semiconductor Corporation Low contact resistance and low junction leakage metal interconnect contact structure
US20030119309A1 (en) * 2001-12-26 2003-06-26 Ryoo Chang Woo Method for forming a silicide layer of semiconductor device
US20040141721A1 (en) * 2003-01-16 2004-07-22 Hatalsky Jeffrey F. Apparatus and method for creating effects in video
US20040192026A1 (en) * 2003-03-25 2004-09-30 Nanya Technology Corporation Method of forming metal plug
US20050104091A1 (en) * 2003-11-04 2005-05-19 Tabery Cyrus E. Self aligned damascene gate
US20110248355A1 (en) * 2010-04-13 2011-10-13 Renesas Electronics Corporation Semiconductor device and manufacturing method thereof

Also Published As

Publication number Publication date
TW201603126A (zh) 2016-01-16
US9324610B2 (en) 2016-04-26
CN113284892B (zh) 2023-08-15
CN105321810A (zh) 2016-02-10
US20160013104A1 (en) 2016-01-14
CN113284892A (zh) 2021-08-20
CN105321810B (zh) 2021-05-07

Similar Documents

Publication Publication Date Title
TWI620234B (zh) 一種製作半導體元件的方法
US20250311354A1 (en) Polysilicon Design for Replacement Gate Technology
US9466678B2 (en) Semiconductor device and manufacturing method thereof
US9196694B2 (en) Integrated circuits with dual silicide contacts and methods for fabricating same
US9607892B2 (en) Method for forming a two-layered hard mask on top of a gate structure
CN102103995B (zh) 集成电路元件的形成方法
CN107968118B (zh) 鳍式场效应管及其形成方法
TWI650804B (zh) 半導體元件及其製作方法
KR20130027982A (ko) 개선된 실리사이드 형성 및 연관된 장치
CN105489490B (zh) 半导体元件及其制作方法
CN105575885A (zh) 半导体元件及其制作方法
CN106409764B (zh) 制作半导体元件的方法
TW201633537A (zh) 半導體元件及其製作方法
US9748349B2 (en) Semiconductor device
US9230816B1 (en) Method for fabricating semiconductor device
CN107104051B (zh) 半导体元件以及其制作方法
US9711394B1 (en) Method for cleaning the surface of an epitaxial layer in openings of semiconductor device
US9922974B2 (en) Semiconductor device and method for fabricating the same
CN109585377B (zh) 半导体结构及其形成方法