TWI768380B - 半導體結構及其製造方法 - Google Patents
半導體結構及其製造方法 Download PDFInfo
- Publication number
- TWI768380B TWI768380B TW109121183A TW109121183A TWI768380B TW I768380 B TWI768380 B TW I768380B TW 109121183 A TW109121183 A TW 109121183A TW 109121183 A TW109121183 A TW 109121183A TW I768380 B TWI768380 B TW I768380B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- conductive line
- dielectric
- dielectric layer
- semiconductor structure
- Prior art date
Links
Images
Classifications
-
- H10W20/43—
-
- H10W20/031—
-
- H10W20/056—
-
- H10W20/069—
-
- H10W20/076—
-
- H10W20/077—
-
- H10W20/083—
-
- H10W20/084—
-
- H10W20/089—
-
- H10W20/20—
-
- H10W20/42—
-
- H10W20/435—
-
- H10W20/47—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Geometry (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一種半導體結構包括位於第一介電質層中的第一下層導電線和第二下層導電線,以及位於覆蓋第一介電質層的第二介電質層中的上層導電線。第一下層導電線和第二下層導電線各自沿著第一方向延伸。上層導電線沿著不同於第一方向的第二方向並且至少在第二下層導電線上方延伸。半導體結構還包括位於第二介電質層中並且電連接第二下層導電線和上層導電線的通孔。通孔定位在第二下層導電線的一部分上。半導體結構還包括位於第一下層導電線上方的介電質帽蓋部。介電質帽蓋部的底表面低於第一介電質層的頂表面。
Description
本公開是關於一種半導體結構及其製造方法。
積體電路包含許多器件,例如,在半導體基板上和/或半導體基板中製造的電晶體、二極體、電容器和電阻器。這些器件最初彼此隔離,並且隨後互連在一起以在後端工藝線(back end of line,BEOL)工藝階段形成功能電路。隨著積體電路中的特徵持續縮小,互連結構對積體電路的性能和可靠性的影響有所增加。
本公開的實施例涉及一種半導體結構。半導體結構包括位於第一介電質層中的第一下層導電線和第二下層導電線。第一下層導電線和第二下層導電線各自沿第一方向延伸。半導體結構還包括位於覆蓋第一介電質層的第二介電質層中的上層導電線。上層導電線沿著不同於第一方向的第二方向並且至少在第二下層導電線上方延伸。半導體
結構還包括位於第二介電質層中並且電連接第二下層導電線和上層導電線的通孔。通孔定位在第二下層導電線的一部分上。半導體結構還包括位於第一下層導電線上方的介電質帽蓋部。介電質帽蓋部的底表面低於第一介電質層的頂表面。
本公開的實施例涉及一種半導體結構。半導體結構包括:基板、位於基板上方的第一介電質層、位於第一介電質層中並且沿著第一方向延伸的多個下層導電線、位於第一介電質層上方的蝕刻停止層、位於蝕刻停止層上方的第二介電質層、位於第二介電質層的上部中並且沿著垂直於第一方向的第二方向延伸的上層導電線、延伸穿過第二介電質層的下部以及蝕刻停止層並且將上層導電線耦合到多個下層導電線中的目標下層導電線的通孔、以及位於目標下層導電線的相對側上的多個下層導電線的相鄰下層導電線中的每個下層導電線的一部分上方的介電質帽蓋部。每個介電質帽蓋部與通孔相鄰並且位於蝕刻停止層下方。
本公開的實施例涉及一種製造半導體結構的方法。方法包括在第一介電質層中形成多個下層導電線。下層導電線包括第一下層導電線、與第一下層導電線相鄰的第二下層導電線、以及與第二下層導電線相鄰的第三下層導電線。該方法還包括凹陷第一下層導電線和第三下層導電線的位於第一介電質層的頂表面下方的部分以形成凹槽、在凹槽中形成介電質帽蓋部、在第一介電質層上方沉積第二介電質層、以及在第二介電質層中形成溝槽和通孔開口。
通孔開口暴露第二下層導電線的與介電質帽蓋部相鄰的一部分。該方法還包括分別在溝槽和通孔開口中形成上層導電線和通孔。通孔將上層導電線耦合到第二下層導電線,並且上層導電線與介電質帽蓋部重疊。
100:半導體結構
102:基板
104:互連結構
106:金屬化層
108:金屬化層
110:第一介電質層
112A:下層導電線/第一下層導電線
112B:下層導電線/第二下層導電線
112C:下層導電線/第三下層導電線
112D:下層導電線/第四下層導電線
114:金屬部分
115:光阻層
116:金屬襯墊
117:通孔定位部分
118:非通孔定位部分
119:凹槽
120:介電質帽蓋部層
121:介電質帽蓋部
122:蝕刻停止層
130:第二介電質層
132:上層導電線
132’:溝槽
134:通孔
134’:通孔開口
134A:部分
134A’:刨削部分
136:金屬部分
138:金屬襯墊
200:方法
202-218:操作
D1、D2:距離
在結合附圖閱讀時,可以從下面的具體實施方式中最佳地理解本公開。強調的是,根據通用做法,附圖的各種特徵不一定是按比例繪製的。相反,為了清楚性,各種特徵的尺寸和(一個或多個)空間關係可能被任意增大或減小。在整個說明書和附圖中,相同的參考標號表示相同的特徵。
第1A圖是根據一些實施例的半導體結構的頂視圖。
第1B圖是沿線B-B’的第1A圖的半導體結構的橫截面圖。
第2圖是根據一些實施例的製造半導體結構的方法的流程圖。
第3圖是根據一些實施例的半導體結構的初始結構的橫截面圖,該半導體結構包括基板和基板上方的第一介電質層中的多個下層導電線。
第4圖是根據一些實施例的在形成圖案化光阻層以暴露第二下層導電線的相對側上的第一下層導電線和第三下層導電線中的每一個的非通孔定位(landing)部分之後的第3圖的半導體結構的橫截面圖。
第5圖是根據一些實施例的在凹陷第一和第三下層導電線的非通孔定位部分以形成凹槽之後的第4圖的半導體結構的橫截面圖。
第6圖是根據一些實施例的在沉積介電質帽蓋部(dielectric cap)層以填充凹槽之後的第5圖的半導體結構的橫截面圖。
第7圖是根據一些實施例的在凹槽中形成介電質帽蓋部之後的第6圖的半導體結構的橫截面圖。
第8圖是根據一些實施例的在第一介電質層、多個下層導電線和介電質帽蓋部上方形成蝕刻停止層之後的第7圖的半導體結構的橫截面圖。
第9圖是根據一些實施例的在蝕刻停止層上方形成第二介電質層之後的第8圖的半導體結構的橫截面圖。
第10圖是根據一些實施例的在第二介電質層和蝕刻停止層中形成溝槽和通孔開口以暴露第二下層導電線的通孔定位部分之後的第9圖的半導體結構的橫截面圖。
第11圖是根據一些實施例的分別在溝槽和通孔開口中形成上層導電線和通孔之後的第10圖的半導體結構的橫截面圖。
第12圖是根據一些實施例的具有與第6圖的半導體結構相同的結構的半導體結構的橫截面圖。
第13圖是根據一些實施例的在介電質帽蓋部層上方形成第二介電質層之後的第12圖的半導體結構的橫截面
圖。
第14圖是根據一些實施例的在第二介電質層和介電質帽蓋部層中形成溝槽和通孔開口以暴露第二下層導電線的通孔定位部分之後的第13圖的半導體結構的橫截面圖。
第15圖是根據一些實施例的分別在溝槽和通孔開口中形成上層導電線和通孔之後的第14圖的半導體結構的橫截面圖。
以下公開內容提供了用於實現所提供的主題的不同特徵的許多不同實施例或示例。下面描述了組件、值、操作、材料、佈置等的具體示例以簡化本公開。當然,這些僅僅是示例而不意圖是限制性的。考慮其他組件、值、操作、材料、佈置等。例如,在以下描述中,在第二特徵上方或之上形成第一特徵可以包括以直接接觸的方式形成第一特徵和第二特徵的實施例,並且還可以包括可以在第一特徵和第二特徵之間形成附加特徵以使得第一特徵和第二特徵可以不直接接觸的實施例。此外,本公開可以在各種示例中重複參考標號和/或字母。該重複是為了簡單和清楚的目的,並且本身並不表示所討論的各種實施例和/或配置之間的關係。
此外,本文中可能使用了空間相關術語(例如“下方”、“之下”、“低於”、“上方”、“上部”等),
以易於描述附圖中示出的一個要素或特徵相對於另一個(一些)要素或特徵的關係。這些空間相關術語意在涵蓋器件在使用或工作中除了附圖中示出的朝向之外的不同朝向。裝置可能以其他方式定向(旋轉了90度或處於其他朝向),並且本文中所用的空間相關描述符同樣可以被相應地解釋。
在多層互連結構中,金屬線(例如,銅線)被放置在堆疊的介電質層中並且通過通孔從一個層連接到另一層。在一些情況下,使用單鑲嵌工藝或雙鑲嵌工藝製造金屬線和通孔。在這樣的工藝中,在介電質層中形成下層金屬線之後,在介電質層上方形成另一介電質層並將其圖案化以形成溝槽和通孔開口。然後用導電金屬填充溝槽和通孔開口,以分別形成上層金屬線和通孔。使用光微影工藝圖案化多個介電質層。理想地,通孔被形成為通過光微影遮罩的對準來與下面的介電質層中的相應的下層金屬線完全對準。然而,在光微影工藝中不可避免地發生一定程度的遮罩未對準,並且重疊誤差經常導致通孔相對於目標金屬線的未對準。未對準的通孔有時會導致通孔與相鄰金屬線短路,從而產生缺陷並降低積體電路的可靠性。隨著半導體技術向具有更小特徵尺寸的先進技術節點發展,相鄰金屬線之間的間隔迅速減小。因此,通孔未對準對積體電路的性能和可靠性產生更大的影響。
本公開提供了用於改善後端工藝線(BEOL)工藝中的通孔到金屬線餘量(margin)的結構和方法。在一些
實施例中,在與未對準的通孔相鄰的目標下層導電線的任一側上的每個下層導電線的一部分被凹陷,並且在相鄰的下層導電線的每個經凹陷部分上方形成介電質帽蓋部。介電質帽蓋部有助於增加通孔到導電線餘量,從而有助於防止通孔與相鄰的下層導電線短路。介電質帽蓋部還有助於減少導電線的寄生電容。結果,提高了積體電路的操作效率。
第1A圖是根據本公開的一些實施例的半導體結構100的頂視圖。第1B圖是沿線B-B’的第1A圖的半導體結構100的橫截面圖。參考第1A圖和第1B圖,根據本公開的實施例,半導體結構100包括基板102和多層互連結構104。互連結構104位於基板102上方並連接基板102中的各種有源和/或無源器件以形成積體電路。出於簡化的目的,互連結構104包括兩個金屬化層,例如,覆蓋基板102的第一金屬化層106和緊接在第一金屬化層106上方的第二金屬化層108。本領域普通技術人員將理解,在一些情況下,互連結構104包括兩個以上的金屬化層,例如,複雜積體電路中的五個、七個或甚至更多個金屬化層。此外,儘管第1B圖包括直接在基板102上方並與基板102接觸的第一金屬化層106,但在一些情況下,互連結構104包括設置在第一金屬化層106和基板102之間或者第二金屬化層108上方的一個或多個金屬化層。因此,第一金屬化層106是Mx級金屬化層,並且第二金屬化層108是M(x+1)級金屬化層。
第一金屬化層106包括第一介電質層110和嵌入第一介電質層110中的多個下層導電線。為簡單起見,第一金屬化層106包括四個導電線,例如,第一介電質層110中的第一下層導電線112A、第二下層導電線112B、第三下層導電線112C(第1A圖)、以及第四下層導電線112D(第1A圖)。第二金屬化層108包括第二介電質層130和嵌入第二介電質層130中的多個上層導電線。為簡單起見,第二金屬化層108包括單個導電線,例如,第二介電質層130中的上層導電線132。在一些實施例中,第二介電質層130通過蝕刻停止層122與第一介電質層110分離。在一些實施例中,下層導電線112A、112B、112C和112D各自沿Y方向延伸(或定向)。上層導電線132沿X方向延伸。在一些實施例中,X方向和Y方向彼此垂直。在一些實施例中,X方向是水平方向,並且Y方向是垂直方向。在一些實施例中,上層導電線132與下層導電線112A、112B、112C和112D(第1A圖)中的每一個的一部分重疊。在一些實施例中,上層導電線132與下層導電線112A、112B、112C或112D中的一些重疊。在一些實施例中,第一金屬化層106和第二金屬化層108之間的電連接是通過經由通孔134互連上層導電線132和第二下層導電線112B而形成的。通孔134延伸通過第二介電質層130和蝕刻停止層122的下部,並且與第二下層導電線112B的一部分重疊。第二下層導電線112B也稱為目標下層導電線112B。
在一些實施例中,下層導電線112A、112B、112C和112D中的每一個包括金屬部分114和圍繞金屬部分114的金屬襯墊116。類似地,上層導電線132和通孔134包括金屬部分136和圍繞金屬部分136的金屬襯墊138。此外,與通孔134相鄰的第一和第三下層導電線112A和112C中的每一個的一部分具有(相對于通孔134定位在其上的第二下層導電線112B的一部分的頂表面的)經凹陷頂表面。介電質帽蓋部121位於第一和第三下層導電線112A、112C中的每一個的經凹陷部分上方。通孔134定位在其上的第二下層導電線112B的該部分在此稱為通孔定位部分117(第1A圖),而第一和第三下層導電線112A和112C中的每一個的經凹陷部分在此稱為非通孔定位部分118(第1A圖)。在一些實施例中,通孔定位部分117位於上層導電線132和目標下層導電線112B的交叉處,並且非通孔定位部分118位於上層導電線132和與目標下層導電線112B相鄰的相應下層導電線112A或112C的交叉處。
通孔134和下面的下層導電線112A、112B、112C和112D在單獨的鑲嵌工藝中形成,每個鑲嵌工藝涉及對相應的第一介電質層110和第二介電質層130進行光微影圖案化。然而,在用於形成通孔134的通孔開口的鑲嵌工藝期間,在一些情況下,在通孔開口和目標下層導電線112B之間發生重疊誤差,這導致隨後在通孔開口中形成的通孔134與目標下層導電線112B未對準。由於光
微影條件的變化,通孔134在目標下層導電線112B的任一側上都未對準。例如,第1A圖和第1B圖中的通孔134未與目標下層導電線112B的右側對準。通孔134的未對準使得通孔134延伸超過目標下層導電線112B的右邊緣。通孔134的未對準減小了通孔134和與目標下層導電線112B相鄰的下層導電線(例如,第一下層導電線112A)之間的橫向距離。存在通孔134將目標下層導電線112B與相鄰的下層導電線112A橋接,而導致短路的風險。在一些實施例中,重疊誤差還導致在形成通孔開口期間蝕刻第一介電質層110,結果,通孔134被形成為包括嵌入第一介電質層110中的部分134A。部分134A縮短了目標下層導電線112B和相鄰的下層導電線112A之間的距離並導致電流洩漏。洩露電流隨時間增加,導致介電質擊穿,並最終導致積體電路失效。
通過在與目標下層導電線112B的通孔定位部分117相鄰的每個相鄰下層導電線112A和112C的非通孔定位部分118上方引入介電質帽蓋部121,當發生通孔134的未對準時,通孔134與相應的相鄰下層導電線(例如,第一下層導電線112A)的非通孔定位部分118之間的距離D1大於(如果第一下層導電線112A的非通孔定位部分118未被凹陷並且未在其上形成介電質帽蓋部121而形成的)相應距離D2。在相鄰的下層導電線112A和112C上引入介電質帽蓋部121因此有助於增加通孔到導電線餘量,這進而有助於防止目標下層導電線112B與相
鄰的下層導電線112A或112C短路。介電質帽蓋部121還有助於消除介電質擊穿故障,這進而有助於提高積體電路的可靠性。
第2圖是根據一些實施例的製造半導體結構(例如,第1A圖和第1B圖的半導體結構100)的方法200的流程圖。第3圖至第11圖是根據一些實施例的製造工藝的各個階段中的半導體結構100的橫截面圖。下面參考第3-11圖中的半導體結構100詳細討論方法200。在一些實施例中,在方法200之前、期間和/或之後執行附加操作,或者替換和/或消除所描述的一些操作。在一些實施例中,將附加特徵添加到半導體結構100。在一些實施例中,替換或消除下面描述的一些特徵。本領域普通技術人員將理解,儘管利用以特定循序執行的操作討論了一些實施例,但這些操作可以以另一邏輯循序執行。
參考第2圖和第3圖,方法200的執行包括執行操作202,其中,提供半導體結構100的初始結構。在第3圖中,半導體結構100的初始結構包括基板102。在一些實施例中,基板102是包括矽的半導體基板。替代地或另外地,在一些實施例中,半導體基板包括諸如鍺之類的另一基本半導體、包括砷化鎵、磷化鎵、磷化銦、砷化銦和/或銻化銦的化合物半導體、包括SiGe、GaAsP、AlGaAs、GaInAs、GaInP和/或GaInAsP的合金半導體;或其組合。在一些實施例中,基板102包括外延層。例如,基板102具有覆蓋半導體基板的外延層。此外,在
一些實施例中,基板102是絕緣體上半導體(SOI)基板。例如,基板102包括通過諸如注入氧分離(SIMOX)之類的工藝或諸如晶圓鍵合和研磨之類的其他適當的技術形成的掩埋氧化物(BOX)層。
在一些實施例中,基板102還包括有源器件,例如,p型場效應電晶體(PFET)、n型FET(NFET)、金屬氧化物半導體(MOS)電晶體、互補金屬氧化物半導體(CMOS)電晶體、雙極電晶體、高壓電晶體、和/或高頻電晶體。在一些實施例中,電晶體是平面電晶體或三維鰭型電晶體。在一些實施例中,基板102還包括無源器件,例如,電阻器、電容器和/或電感器。基板102還包括隔離結構,例如,淺溝槽隔離(STI)結構,以將各種有源和/或無源器件彼此分開。
在基板102上方形成第一金屬化層106。第一金屬化層106包括第一介電質層110和嵌入在第一介電質層110中的多個下層導電線。為簡單起見,四個下層導電線包括第3圖中的第一下層導電線112A、第二下層導電線112B、第三下層導電線112C和第四下層導電線112D。下層導電線112A、112B、112C和112D各自沿Y方向延伸。在一些實施例中,Y方向是垂直方向。下層導電線112A、112B、112C和112D被平行佈置並且通過第一介電質層110彼此隔離。在一些實施例中,每個相鄰的下層導電線112A、112B、112C和112D間隔開根據製造工藝的設計規則所允許的最小金屬線間距。相鄰的下層
導電線112A、112B、112C和112D之間的最小間距基於技術節點而變化。在一些實施例中,相鄰的下層導電線112A、112B、112C和112D之間的間隔為從約12nm至約32nm。在一些實施例中,下層導電線112A、112B、112C和112D中的每一個包括金屬部分114和圍繞金屬部分114的金屬襯墊116。金屬襯墊116將金屬部分114與第一介電質層110分開,從而防止金屬部分114中的金屬(例如,銅)擴散到第一介電質層110中。
在一些實施例中,第一介電質層110包括氧化矽。在一些實施例中,第一介電質層110包括介電常數(k)小於4的低k介電質材料。在一些實施例中,低k介電質材料具有從約1.2至約3.5的介電常數。在一些實施例中,第一介電質層110包括原矽酸四乙酯(TEOS)氧化物、未摻雜的矽酸鹽玻璃、或摻雜的矽酸鹽玻璃(例如,硼磷矽酸鹽玻璃(BPSG)、氟矽酸鹽玻璃(FSG)、磷矽酸鹽玻璃(PSG)、硼摻雜的矽酸鹽玻璃(BSG))、和/或其他合適的介電質材料。在一些實施例中,通過化學氣相沉積(CVD)、等離子體增強化學氣相沉積(PECVD)、物理氣相沉積(PVD)或旋塗來沉積第一介電質層110。在一些實施例中,通過平坦化工藝平坦化第一介電質層110或以其他方式凹陷第一介電質層110以提供平坦的頂表面。在一些實施例中,使用化學機械拋光(CMP)工藝來平坦化第一介電質層110的頂表面。
隨後,利用一個或多個光微影和蝕刻工藝來圖案化
第一介電質層110以在其中形成溝槽(未示出)。在一些實施例中,光微影工藝包括在第一介電質層110上方施加光阻層(未示出)、將光阻層暴露於圖案、執行曝光後烘烤、以及顯影抗蝕劑以形成經圖案化的光阻層(未示出)。經圖案化的光阻層暴露第一介電質層110的將形成溝槽的部分。接下來,蝕刻由經圖案化的光阻層暴露的第一介電質層110的部分以形成溝槽。在一些實施例中,使用乾法蝕刻(例如,反應離子蝕刻(RIE)或等離子蝕刻)來蝕刻第一介電質層110。在第一介電質層110中形成溝槽之後,例如通過濕法剝離或等離子體灰化來去除經圖案化的光阻層。替代地,在一些實施例中,使用硬遮罩以使得溝槽圖案通過第一蝕刻從經圖案化的光阻層轉移到硬遮罩,並然後通過第二蝕刻轉移到第一介電質層110。
此後,在溝槽中形成下層導電線112A、112B、112C和112D。首先在溝槽的側壁和底部上以及第一介電質層110的頂表面上沉積第一金屬襯墊層(未示出)。在一些實施例中,第一金屬襯墊層包括擴散阻擋材料,防止金屬部分114中的金屬擴散到第一介電質層110中。在一些實施例中,第一金屬襯墊層包括鈦(Ti)、氮化鈦(TiN)、鉭(Ta)、氮化鉭(TaN)、釕(Ru)、氮化釕(RuN)、或其他合適的擴散阻擋材料。在一些實施例中,第一金屬襯墊層包括上述擴散阻擋材料的堆疊,例如,Ti/TiN或Ta/TaN。在一些實施例中,利用諸如CVD、PECVD、PVD或原子層沉積(ALD)之類的共形沉積工藝來沉積第
一金屬襯墊層。
隨後,在第一金屬襯墊層上方沉積第一金屬層(未示出)以填充溝槽。在一些實施例中,第一金屬層包括銅(Cu)、鋁(Al)、鎢(W)、鈷(Co)、其合金、或其他合適的導電金屬。在一些實施例中,通過合適的沉積工藝沉積第一金屬層,例如,CVD、PECVD、濺射或電鍍。在一些實施例中,特別是當在第一金屬層中採用Cu或Cu合金時,在形成第一金屬層之前,在第一金屬襯墊層上形成可選的電鍍種子層(未示出)。在一些實施例中,通過包括例如CVD、PECVD、ALD和PVD的沉積工藝形成可選的電鍍種子層。
此後,使用平坦化工藝去除第一金屬層和第一金屬襯墊層的位於第一介電質層110的頂表面上方的部分。在一些實施例中,執行CMP工藝以從第一介電質層110的頂表面去除過量的擴散阻擋材料和導電金屬。每個溝槽的側壁和底部上的第一金屬襯墊層的剩餘部分構成金屬襯墊116,並且每個溝槽內的第一金屬層的剩餘部分構成金屬部分114。在CMP工藝之後,下層導電線112A、112B、112C和112D各自具有彼此共面並且與第一介電質層110的頂表面共面的頂表面。
參考第2圖和第4圖,方法200的執行包括執行操作204,其中,在第一介電質層110上方形成經圖案化的光阻層115。經圖案化的光阻層115暴露第一下層導電線112A和第三下層導電線112C中的每一個的非通孔定
位部分118。如本文所使用的,非通孔定位部分指的是下層導電線的一部分,其與通孔被定位的目標下層導電線的一部分相鄰。通過光微影工藝形成經圖案化的光阻層115。例如,首先在第一介電質層110和下層導電線112A、112B、112C和112D上方施加光阻層(未示出)。然後通過將光致抗蝕劑暴露於圖案、執行曝光後烘烤工藝、以及顯影光致抗蝕劑來圖案化光阻層,從而形成經圖案化的光阻層115。
參考第2圖和第5圖,方法200的執行包括執行操作206,其中,由經圖案化的光阻層115暴露的第一下層導電線112A和第三下層導電線112C中的每一個的非通孔定位部分118被凹陷,以在第一下層導電線112A和第三下層導電線112C中的每一個的非通孔定位部分118上方形成凹槽119。在一些實施例中,執行回蝕刻工藝以去除第一下層導電線112A和第三下層導電線112C中的每一個的非通孔定位部分118的上部,使得第一下層導電線112A和第三下層導電線112C中的每一個的非通孔定位部分118的頂表面在第一介電質層110的頂表面下方。在一些實施例中,回蝕刻工藝包括乾法蝕刻、濕法蝕刻、或其組合。在一些實施例中,使用單獨的蝕刻工藝來蝕刻第一下層導電線112A和第三下層導電線112C中的每一個中的金屬部分114和金屬襯墊116。例如,利用包括SF6、氮和氯的氣體混合物來蝕刻金屬部分114,並且採用包括氫氧化銨和過氧化氫的含水混合物的鹼性溶液來蝕
刻金屬襯墊116。凹槽119被形成為具有深度D,該深度D確定隨後在每個凹槽119中形成的介電質帽蓋部121(第1A圖和第1B圖)的厚度。在一些實施例中,每個凹槽119的深度D為從約1nm至約20nm。在形成凹槽119之後,例如通過濕法剝離或等離子體灰化去除經圖案化的光阻層115。
參考第2圖和第6圖,方法200的執行包括執行操作208,其中,在凹槽119中沉積介電質帽蓋部層120以填充凹槽119。介電質帽蓋部層120覆蓋第一介電質層110和下層導電線112A、112B、112C和112D。在一些實施例中,介電質帽蓋部層120包括碳化矽、碳氧化矽、氮化矽、氮摻雜碳化物(NDC)或其組合。在一些實施例中,介電質帽蓋部層120包括高k介電質材料,例如,HfO2、ZrO2、La2O3、Al2O3、TiO2、SrTiO3、LaAlO3或Y2O3。在一些實施例中,使用CVD、PECVD、PVD、ALD或其他合適的沉積工藝來沉積介電質帽蓋部層120。在一些實施例中,介電質帽蓋部層120包括與第一介電質層110相同的材料。在一些實施例中,介電質帽蓋部層120包括與第一介電質層110不同的材料。
參考第2圖和第7圖,方法200的執行包括執行操作210,其中,在凹槽119內形成介電質帽蓋部121,覆蓋第一和第三下層導電線112A和112C的非通孔定位部分118。在一些實施例中,通過去除第一介電質層110的頂表面上方的介電質帽蓋部層120的一部分來形成介電
質帽蓋部121。在一些實施例中,去除工藝包括執行平坦化工藝。在一些實施例中,平坦化工藝包括CMP工藝。在平坦化工藝之後,介電質帽蓋部121各自具有與第一介電質層110的頂表面共面的頂表面。凹槽119中的介電質帽蓋部121被配置為具有足夠的厚度以防止目標下層導電線112B和相鄰的第一下層導電線112A或第三下層導電線112C短路。在一些實施例中,每個介電質帽蓋部121的厚度範圍為從約1nm至約20nm。如果介電質帽蓋部121過薄,則在一些情況下,當通孔未對準發生時,介電質帽蓋部121不能使得目標下層導電線112B與相鄰的第一下層導電線112A或第三下層導電線112C充分絕緣。另一方面,如果介電質帽蓋部121過厚,則在一些情況下,介電質帽蓋部121的薄層電阻變得過高,這對RxC(電阻×電容)延遲性能產生不利影響。
參考第2圖和第8圖,方法200的執行包括執行操作212,其中,在第一介電質層110、下層導電線112A、112B、112C和112D、以及介電質帽蓋部121上方沉積蝕刻停止層122。蝕刻停止層122用於在形成溝槽和通孔開口的後續鑲嵌工藝期間控制端點。在一些實施例中,蝕刻停止層122包括相對於第一介電質層110具有高蝕刻選擇性的介電質材料。在一些實施例中,蝕刻停止層122包括碳化矽、氮化矽、氮氧化矽、碳氮化矽、矽碳氧化物、或其他合適的介電質材料。在一些實施例中,蝕刻停止層122包括與提供介電質帽蓋部121的介電質材料不同的介
電質材料。在一些實施例中,蝕刻停止層122包括與提供介電質帽蓋部121的介電質材料相同的介電質材料。在一些實施例中,使用CVD、PECVD、PVD、ALD或其他合適的沉積工藝來沉積蝕刻停止層122。蝕刻停止層122是可選的,並且在一些實施例中被省略。
參考第2圖和第9圖,方法200的執行包括執行操作214,其中,在第一介電質層上方或蝕刻停止層122(如果存在的話)上方沉積第二介電質層130。第二介電質層130包括與提供第一介電質層110的介電質材料相同或不同的介電質材料。例如,第二介電質層130包括低k介電質材料,例如,原矽酸四乙酯(TEOS)氧化物、未摻雜的矽酸鹽玻璃、摻雜的矽酸鹽玻璃,如硼磷矽酸鹽玻璃(BPSG)、氟矽酸鹽玻璃(FSG)、磷矽酸鹽玻璃(PSG)、或硼摻雜的矽酸鹽玻璃(BSG)。在一些實施例中,使用CVD、PECVD、PVD、旋塗或其他合適的沉積工藝來沉積第二介電質層130。在一些實施例中,通過平坦化工藝來平坦化第二介電質層130或以其他方式凹陷第二介電質層130以提供平坦的頂表面。在一些實施例中,使用CMP工藝來平坦化第二介電質層130。在一些實施例中,第二介電質層130包括與介電質帽蓋部層120和第一介電質層110相同的材料。在一些實施例中,第二介電質層130包括與介電質帽蓋部層120或第一介電質層110中的至少一個不同的材料。
參考第2圖和第10圖,方法200的執行包括執
行操作216,其中,形成溝槽132’和通孔開口134’以暴露第二下層導電線112B的一部分。溝槽132’包圍通孔開口134’的足跡。
在一些實施例中,使用雙鑲嵌工藝來形成溝槽132’和通孔開口134’。在一些實施例中,使用溝槽優先方案來形成溝槽132’和通孔開口134’。例如,執行第一光微影和蝕刻工藝以在第二介電質層130的上部中限定溝槽132’。第一光微影工藝包括在第二介電質層130上方施加第一光阻層(未示出)、將第一光阻層暴露於輻射圖案、執行曝光後烘烤工藝、以及顯影第一光阻層以形成經圖案化的第一光阻層(未示出)。隨後使用第一圖案化光阻層作為蝕刻遮罩來蝕刻第二介電質層130,在第二介電質層130的上部中形成溝槽132’。蝕刻工藝包括各向異性蝕刻,例如,RIE或等離子體蝕刻。在形成溝槽132’之後,例如通過濕法剝離或等離子體灰化來去除經圖案化的第一光阻層。接下來,執行第二光微影和蝕刻工藝以在溝槽132’內限定通孔開口134’。通孔開口134’延伸穿過第二介電質層130和蝕刻停止層122(如果存在的話)。第二光微影工藝包括在第二介電質層130上方施加第二光阻層(未示出)以填充溝槽132’。然後通過將第二光阻層暴露於輻射圖案、執行曝光後烘烤工藝、以及顯影第二光阻層以形成經圖案化的第二光阻層(未示出)來圖案化第二光阻層。一旦形成經圖案化的第二光阻層,則執行一個或多個各向異性工藝以使用第二圖案化光阻層作為蝕刻遮罩來蝕刻第
二介電質層130和蝕刻停止層122,從而在溝槽132’下方形成通孔開口134’。在形成通孔開口134’之後,例如通過濕法剝離或等離子體灰化去除經圖案化的第二光阻層。替代地,在一些實施例中,使用通孔優先方案來形成溝槽132’和通孔開口134’。形成工藝包括執行第一光微影和蝕刻工藝以形成第一圖案化光阻層(未示出),並使用第一圖案化光阻層作為蝕刻遮罩來蝕刻第二介電質層130以形成初始通孔開口(未示出),其中,初始通孔開口從第二介電質層130的頂表面延伸到第二介電質層130的頂表面和底表面之間的中間水準。接下來,執行第二光微影和蝕刻工藝來形成第二圖案化光阻層(未示出)以限定溝槽132’的圖案。然後,使用第二圖案化光阻層作為蝕刻遮罩來執行各向異性蝕刻,以在第二介電質層130的上部中形成溝槽132’。隨著溝槽132’形成,在溝槽132’的形成中使用的各向異性蝕刻將初始通孔向下延伸穿過第二介電質層130和蝕刻停止層122的剩餘部分,從而在溝槽132’下方形成通孔開口134’。
在一些情況下,在通孔開口134’的形成期間發生重疊誤差,導致通孔開口134’的未對準。通孔開口134’被形成為延伸超出第二下層導電線112B的邊緣。在一些實施例中,在第10圖中,儘管示出了通孔開口134’延伸超出第二下層導電線112B的右邊緣,但本公開考慮其中通孔開口134’延伸超出第二下層導電線112B的左邊緣的情況。此外,在一些實施例中,重疊誤差導致第二介電
質層130的一部分被蝕刻,因此通孔開口134’包括第一介電質層110中的刨削(gouging)部分134A’,暴露第二下層導電線112B的側壁。
參考第2圖和第11圖,方法200的執行包括執行操作218,其中,分別在溝槽132’和通孔開口134’中形成上層導電線132和通孔134。在一些實施例中,通孔134包括嵌入第一介電質層110中的部分134A。通孔134互連上層導電線132和第二下層導電線112B。上層導電線132包括金屬部分136和圍繞金屬部分136的金屬襯墊138。金屬襯墊138是可選的,並且在一些實施例中被省略。
在一些實施例中,通過在溝槽132’和通孔開口134’的側壁和底部以及第二介電質層的頂表面上沉積第二金屬襯墊層(未示出)來形成上層導電線132和通孔134。在一些實施例中,第二金屬襯墊層包括擴散阻擋材料,防止金屬部分136中的金屬擴散到第二介電質層130中。在一些實施例中,第二金屬襯墊層包括與用於在下層導電線112A、112B、112C和112D中形成金屬襯墊116的第一金屬襯墊層相同的材料。在一些實施例中,第二金屬襯墊層包括與用於在下層導電線112A、112B、112C和112D中形成金屬襯墊116的第一金屬襯墊層不同的材料。例如,在一些實施例中,第二金屬襯墊層包括Ti、TiN、Ta、TaN、Ru、RuN、或其他合適的擴散阻擋材料。在一些實施例中,第二金屬襯墊層包括上述擴散阻擋材料的
堆疊,例如,Ti/TiN或Ta/TaN。在一些實施例中,利用諸如CVD、PECVD、PVD或ALD之類的共形沉積工藝來沉積第二金屬襯墊層。
隨後,在第二金屬襯墊層上方沉積第二金屬層(未示出)以填充溝槽132’和通孔開口134’。在一些實施例中,第二金屬層包括與用於在下層導電線112A、112B、112C和112D中形成金屬部分114的第一金屬層相同的材料。在一些實施例中,第二金屬層包括與用於在下層導電線112A、112B、112C和112D中形成金屬部分114的第一金屬層不同的材料。例如,在一些實施例中,第二金屬層包括Cu、Al、W、Co、其合金、或其他合適的導電金屬。在一些實施例中,通過合適的沉積工藝沉積第二金屬層,例如,CVD、PECVD、濺射或電鍍。繼續沉積工藝,直到導電材料填充溝槽132’和通孔開口134’並在第二介電質層130上方延伸為止。在一些實施例中,當在第一金屬層中使用Cu或Cu合金時,在形成第二金屬層之前,在第二金屬襯墊層上形成可選擇的電鍍種子層(未示出)。在一些實施例中,通過沉積工藝形成可選的電鍍種子層,包括例如CVD、PECVD、ALD和PVD。
此後,使用平坦化工藝去除位於第二介電質層130的頂表面上方的第二金屬層和第二金屬襯墊層的部分。在一些實施例中,執行CMP工藝以從第二介電質層130的頂表面去除過量的擴散阻擋材料和導電金屬。在平坦化之後,保留在溝槽132’和通孔開口134’中的第二金屬層的
一部分構成金屬部分136,保留在溝槽132’和通孔開口134’中的第二金屬襯墊層的一部分構成金屬襯墊138。在CMP工藝之後,上層導電線132的頂表面與第二介電質層130的頂表面共面。
在一些實施例中,由於通孔開口134’的未對準,隨後在通孔開口134’內形成的通孔134延伸超出第二下層導電線112B的邊緣。在兩個相鄰的下層導電線(即第一和第三下層導電線112A和112C)的非通孔定位部分118上引入介電質帽蓋部121有助於增加通孔到導電線餘量,而無論通孔134與目標下層導電線112B的哪一邊未對準。結果,避免了目標下層導電線112B與相鄰的下層導電線112A或112C的意外短路。介電質帽蓋部121還有助於消除目標下層導電線112B與相鄰的下層導電線112A或112C之間的電流洩漏,這有助於消除介電質擊穿並提高佈線可靠性。
第12-15圖是根據替代實施例的半導體結構100的形成中的中間階段的橫截面圖。除非另有說明,否則這些實施例中的元件的材料和形成方法基本上與在第2-11圖中所示的實施例中由相同的參考標號表示的相同部件相同。因此,在第2-11圖所示的實施例的討論中找到第12-15圖所示的組件的形成過程和材料的細節。
這些實施例的初始步驟類似於第2-6圖以及包括與第6圖中的結構類似的結構的第12圖中的那些步驟。在第一介電質層110和下層導電線112A、112B、112C和
112D上方形成介電質帽蓋部層120之後,填充第12圖和第13圖中的凹槽119,而不是執行操作210以去除在第一介電質層110上方的介電質帽蓋部層120的部分並隨後執行操作212以在第一介電質層110上方形成蝕刻停止層122,在替代實施例中,省略了方法200的執行中的210、212。在第13圖中,方法200(第2圖)在操作210處沉積介電質帽蓋部層之後進行到操作214,其中,在介電質帽蓋部層120上方形成第二介電質層130。位於每個凹槽119內的介電質帽蓋部層120的一部分形成介電質帽蓋部121,而位於第一介電質層110上方的介電質帽蓋部層120的一部分用作蝕刻停止層,執行與第8圖中的蝕刻停止層122相同的功能。
第14圖是在第二介電質層130的上部中形成溝槽132’以及延伸穿過第二介電質層130和介電質帽蓋部層120的下部的通孔開口134’之後的視圖。第15圖是分別在溝槽132’和通孔開口134’中形成上層導電線132和通孔134之後的視圖。形成工藝類似於上面關於第10圖和第11圖描述的工藝,因此不再詳細描述。
本說明書的一個方面涉及一種半導體結構。半導體結構包括位於第一介電質層中的第一下層導電線和第二下層導電線。第一下層導電線和第二下層導電線各自沿第一方向延伸。半導體結構還包括位於覆蓋第一介電質層的第二介電質層中的上層導電線。上層導電線沿著不同於第一方向的第二方向並且至少在第二下層導電線上方延伸。半
導體結構還包括位於第二介電質層中並且電連接第二下層導電線和上層導電線的通孔。通孔定位在第二下層導電線的一部分上。半導體結構還包括位於第一下層導電線上方的介電質帽蓋部。介電質帽蓋部的底表面低於第一介電質層的頂表面。在一些實施例中,第一方向垂直於第二方向。在一些實施例中,通孔在第二方向上延伸超出第二下層導電線的邊緣。通孔所定位的第二下層導電線的該部分具有在第一下層導電線的位於介電質帽蓋部下方的一部分的頂表面上方的頂表面。在一些實施例中,介電質帽蓋部具有與第一介電質層的頂表面共面的頂表面。在一些實施例中,介電質帽蓋部包括碳化矽、氮化矽、氮摻雜碳化物、或高k介電質材料。在一些實施例中,半導體結構還包括位於第一介電質層和第二介電質層之間的蝕刻停止層。通孔延伸穿過第二介電質層的下部和蝕刻停止層的下部以接觸第二下層導電線的該部分。在一些實施例中,蝕刻停止層包括與介電質帽蓋部相同的介電質材料。在一些實施例中,蝕刻停止層包括與介電質帽蓋部不同的介電質材料。在一些實施例中,介電質帽蓋部具有從約1nm至約20nm的厚度。在一些實施例中,通孔的一部分被嵌入在第一介電質層中。在一些實施例中,第一介電質層和第二介電質層各自包括低k介電質材料。
本說明書的另一方面涉及一種半導體結構。半導體結構包括:基板、位於基板上方的第一介電質層、位於第一介電質層中並且沿著第一方向延伸的多個下層導電線、
位於第一介電質層上方的蝕刻停止層、位於蝕刻停止層上方的第二介電質層、位於第二介電質層的上部中並且沿著垂直於第一方向的第二方向延伸的上層導電線、延伸穿過第二介電質層的下部以及蝕刻停止層並且將上層導電線耦合到多個下層導電線中的目標下層導電線的通孔、以及位於目標下層導電線的相對側上的多個下層導電線的相鄰下層導電線中的每個下層導電線的一部分上方的介電質帽蓋部。每個介電質帽蓋部與通孔相鄰並且位於蝕刻停止層下方。在一些實施例中,目標下層導電線與多個下層導電線的相鄰下層導電線中的每個下層導電線之間的間隔是根據製造工藝的設計規則所允許的最小導電線間距。
本說明書的又一方面涉及一種形成半導體結構的方法。該方法包括在第一介電質層中形成多個下層導電線。該多個下層導電線包括第一下層導電線、與第一下層導電線相鄰的第二下層導電線、以及與第二下層導電線相鄰的第三下層導電線。該方法還包括凹陷第一下層導電線和第三下層導電線的位於第一介電質層的頂表面下方的部分以形成凹槽、在凹槽中形成介電質帽蓋部、在第一介電質層上方沉積第二介電質層、以及在第二介電質層中形成溝槽和通孔開口。通孔開口暴露第二下層導電線的與介電質帽蓋部相鄰的一部分。該方法還包括分別在溝槽和通孔開口中形成上層導電線和通孔。通孔將上層導電線耦合到第二下層導電線,並且上層導電線與介電質帽蓋部重疊。在一些實施例中,在第二介電質層中形成溝槽和通孔開口包括
形成暴露第二下層導電線的與介電質帽蓋部之一相鄰的經暴露部分的側壁的通孔開口。在一些實施例中,形成介電質帽蓋部包括在第一介電質層和多個下層導電線上方形成介電質帽蓋部層。介電質帽蓋部層的位於凹槽內的部分提供介電質帽蓋部,並且第二介電質層被形成在介電質帽蓋部層上方。在一些實施例中,形成溝槽和通孔開口包括蝕刻第二介電質層和介電質帽蓋部層。溝槽延伸穿過第二介電質層的上部,並且通孔開口延伸穿過第二介電質層的下部以及介電質帽蓋部層。在一些實施例中,形成介電質帽蓋部包括在第一介電質層和多個下層導電線上方形成介電質帽蓋部層,使得介電質帽蓋部層填充凹槽,並從第一介電質層的頂表面去除介電質帽蓋部層的位於第一介電質層的頂表面上方的部分。介電質帽蓋部層的保留在凹槽內的部分構成介電質帽蓋部。在一些實施例中,該方法還包括在第一介電質層、介電質帽蓋部和多個下層導電線上方形成蝕刻停止層。形成溝槽和通孔開口包括蝕刻第二介電質層和蝕刻停止層,其中,溝槽延伸穿過第二介電質層的上部,並且通孔開口延伸穿過第二介電質層的下部以及蝕刻停止層。
上文概述了一些實施例的特徵,以使本領域技術人員可以更好地理解本公開的各個方面。本領域技術人員應理解,他們可以容易地使用本公開作為基礎來設計或修改其他工藝和結構,以實施與本文所介紹的實施例相同的目的和/或實現相同的優點。本領域技術人員還應當意識到,
這些等同構造並不脫離本公開的精神和範圍,並且它們可以在不脫離本公開的精神和範圍的情況下進行各種改變、替代和變更。
100:半導體結構
102:基板
104:互連結構
106:金屬化層
108:金屬化層
110:第一介電質層
112A:下層導電線/第一下層導電線
112B:下層導電線/第二下層導電線
112C:下層導電線/第三下層導電線
112D:下層導電線/第四下層導電線
114:金屬部分
116:金屬襯墊
121:介電質帽蓋部
122:蝕刻停止層
130:第二介電質層
132:上層導電線
134:通孔
134A:部分
136:金屬部分
138:金屬襯墊
D1、D2:距離
Claims (9)
- 一種半導體結構,包括:一第一下層導電線和一第二下層導電線,該第一下層導電線和該第二下層導電線位於一第一介電質層中,其中,該第一下層導電線和該第二下層導電線各自沿著一第一方向延伸;一上層導電線,該上層導電線位於覆蓋該第一介電質層的一第二介電質層中,其中該上層導電線沿著不同於該第一方向的一第二方向並且至少在該第二下層導電線上方延伸;一通孔,該通孔位於該第二介電質層中並且電連接該第二下層導電線和該上層導電線,其中,該通孔定位在該第二下層導電線的一部分上,且該通孔具有自該第二下層導電線的一上表面向下嵌入至該第一介電質層中的一部分,該通孔的該部分的一底表面低於該第二下層導電線的該上表面;以及一介電質帽蓋部,該介電質帽蓋部位於該第一下層導電線上方但不位於該第二下層導電線上,其中該介電質帽蓋部的一底表面低於該第一介電質層的一頂表面。
- 如請求項1所述的半導體結構,其中該通孔在該第二方向上延伸超出該第二下層導電線的邊緣。
- 如請求項1所述的半導體結構,其中該通孔 所定位的該第二下層導電線的該部分具有在該第一下層導電線的位於該介電質帽蓋部下方的一部分的頂表面上方的頂表面。
- 如請求項1所述的半導體結構,其中該介電質帽蓋部具有與該第一介電質層的該頂表面共面的一頂表面。
- 如請求項1所述的半導體結構,還包一括蝕刻停止層,該蝕刻停止層位於該第一介電質層和該第二介電質層之間,其中,該通孔延伸穿過該第二介電質層的一下部和該蝕刻停止層以接觸該第二下層導電線的該部分。
- 一種半導體結構,包括:一基板;一第一介電質層,該第一介電質層位於該基板上方;多個下層導電線,該些下層導電線位於該第一介電質層中並且沿著一第一方向延伸,該些下層導電線包含一第一下層導電線及一第二下層導電線;一蝕刻停止層,該蝕刻停止層位於該第一介電質層上方;一第二介電質層,該第二介電質層位於該蝕刻停止層上方;一上層導電線,該上層導電線位於該第二介電質層的上 部中並且沿著一第二方向延伸,其中該第二方向垂直於該第一方向;一通孔,該通孔延伸穿過該第二介電質層的一下部以及該蝕刻停止層,並且將該上層導電線耦合到該些下層導電線中的該第二下層導電線,且該通孔具有自該第二下層導電線的一上表面向下嵌入至該第一介電質層中的一部分;以及一介電質帽蓋部,該介電質帽蓋部位於該第一下層導電線的上方但不位於該第二下層導電線上,其中該介電質帽蓋部與該通孔相鄰並且位於該蝕刻停止層下方,且該通孔嵌入至該第一介電質層中的該部分與該介電質帽蓋部的一最短距離小於該通孔嵌入至該第一介電質層中的該部分與該第一下層導電線的一最短距離。
- 如請求項6所述的半導體結構,其中該第一下層導電線與該第二下層導電線之間的間隔是根據製造工藝的設計規則所允許的最小導電線間距。
- 一種製造半導體結構的方法,包括:在一第一介電質層中形成多個下層導電線,其中該些下層導電線包括一第一下層導電線、與該第一下層導電線相鄰的一第二下層導電線、以及與該第二下層導電線相鄰的一第三下層導電線;凹陷該第一下層導電線和該第三下層導電線的位於該第 一介電質層的頂表面下方的部分以形成複數個凹槽;在該些凹槽中形成複數個介電質帽蓋部,其中該第二下層導電線上並無形成該些介電質帽蓋部之任一者;在該第一介電質層上方沉積一第二介電質層;在該第二介電質層中形成一溝槽和一通孔開口,其中該通孔開口暴露該第二下層導電線的與該些介電質帽蓋部相鄰的一部分,且該通孔開口自該第二下層導電線的一上表面向下延伸至該第一介電質層內,使得該通孔開口的一底表面低於該第二下層導電線的一上表面,且高於該第一下層導電線和該第三下層導電線的上表面;以及分別在該溝槽和該通孔開口中形成一上層導電線和一通孔,其中該通孔將該上層導電線耦合到該第二下層導電線,並且該上層導電線與該些介電質帽蓋部重疊。
- 如請求項8所述的方法,其中形成該些介電質帽蓋部包括:在該第一介電質層和該些下層導電線上方形成一介電質帽蓋部層,其中該介電質帽蓋部層的位於該些凹槽內的部分提供該些介電質帽蓋部,並且該第二介電質層被形成在該介電質帽蓋部層上方。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201910576756.3 | 2019-06-28 | ||
| CN201910576756.3A CN112151497B (zh) | 2019-06-28 | 2019-06-28 | 半导体结构以及形成半导体结构的方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202117980A TW202117980A (zh) | 2021-05-01 |
| TWI768380B true TWI768380B (zh) | 2022-06-21 |
Family
ID=73869518
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109121183A TWI768380B (zh) | 2019-06-28 | 2020-06-22 | 半導體結構及其製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US11276638B2 (zh) |
| KR (1) | KR102316258B1 (zh) |
| CN (1) | CN112151497B (zh) |
| TW (1) | TWI768380B (zh) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11302637B2 (en) * | 2020-08-14 | 2022-04-12 | International Business Machines Corporation | Interconnects including dual-metal vias |
| KR20230023874A (ko) | 2021-08-10 | 2023-02-20 | 삼성전자주식회사 | 반도체 소자 |
| TWI871987B (zh) * | 2022-11-14 | 2025-02-01 | 南亞科技股份有限公司 | 半導體結構及其製造方法 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201806081A (zh) * | 2016-05-17 | 2018-02-16 | Asm知識產權私人控股有限公司 | 形成金屬內連線的方法以及使用該方法製造半導體裝置的方法 |
| TW201909369A (zh) * | 2017-07-19 | 2019-03-01 | 旺宏電子股份有限公司 | 內連線結構及其製造方法 |
| TW201911482A (zh) * | 2017-08-02 | 2019-03-16 | 台灣積體電路製造股份有限公司 | 用於記憶體之同質底部電極通孔(beva) 頂表面的形成方式 |
| TW201911467A (zh) * | 2017-07-31 | 2019-03-16 | 台灣積體電路製造股份有限公司 | 半導體裝置 |
| TW201916248A (zh) * | 2017-09-29 | 2019-04-16 | 台灣積體電路製造股份有限公司 | 介電層之製造方法 |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5382545A (en) * | 1993-11-29 | 1995-01-17 | United Microelectronics Corporation | Interconnection process with self-aligned via plug |
| JPH08139194A (ja) | 1994-04-28 | 1996-05-31 | Texas Instr Inc <Ti> | 半導体デバイス上に電気接続を作製する方法および該方法により作製された電気接続を有する半導体デバイス |
| US5472913A (en) | 1994-08-05 | 1995-12-05 | Texas Instruments Incorporated | Method of fabricating porous dielectric material with a passivation layer for electronics applications |
| US20090321940A1 (en) * | 2008-06-30 | 2009-12-31 | Gerhard Kunkel | Method for Manufacturing Contact Openings, Method for Manufacturing an Integrated Circuit, an Integrated Circuit |
| DE102008063430B4 (de) | 2008-12-31 | 2016-11-24 | Advanced Micro Devices, Inc. | Verfahren zur Herstellung eines Metallisierungssystem eines Halbleiterbauelements mit zusätzlich verjüngten Übergangskontakten |
| JP5230542B2 (ja) | 2009-06-22 | 2013-07-10 | パナソニック株式会社 | 半導体装置の製造方法 |
| US8399350B2 (en) * | 2010-02-05 | 2013-03-19 | International Business Machines Corporation | Formation of air gap with protection of metal lines |
| US8803321B2 (en) * | 2012-06-07 | 2014-08-12 | International Business Machines Corporation | Dual damascene dual alignment interconnect scheme |
| US9461143B2 (en) | 2012-09-19 | 2016-10-04 | Intel Corporation | Gate contact structure over active gate and method to fabricate same |
| US9312222B2 (en) | 2013-03-12 | 2016-04-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Patterning approach for improved via landing profile |
| CN104934411A (zh) * | 2014-03-17 | 2015-09-23 | 旺宏电子股份有限公司 | 金属内连线结构及其制造方法 |
| KR102304792B1 (ko) | 2014-12-22 | 2021-09-27 | 인텔 코포레이션 | 교대하는 하드마스크 및 캡슐화 에칭정지 라이너 방식을 이용하여 가이드된 비아들을 갖는 조밀 피치형 도전성 층들에 접촉하는 방법 및 구조물 |
| CN107004634B (zh) | 2014-12-24 | 2020-10-30 | 英特尔公司 | 互连结构及其形成方法 |
| US10276436B2 (en) | 2016-08-05 | 2019-04-30 | International Business Machines Corporation | Selective recessing to form a fully aligned via |
| US10522468B2 (en) | 2017-07-31 | 2019-12-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnect structure and method |
| US10796951B2 (en) | 2017-11-30 | 2020-10-06 | Intel Corporation | Etch-stop layer topography for advanced integrated circuit structure fabrication |
-
2019
- 2019-06-28 CN CN201910576756.3A patent/CN112151497B/zh active Active
- 2019-11-07 US US16/676,819 patent/US11276638B2/en active Active
-
2020
- 2020-02-05 KR KR1020200013637A patent/KR102316258B1/ko active Active
- 2020-06-22 TW TW109121183A patent/TWI768380B/zh active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201806081A (zh) * | 2016-05-17 | 2018-02-16 | Asm知識產權私人控股有限公司 | 形成金屬內連線的方法以及使用該方法製造半導體裝置的方法 |
| TWI643292B (zh) * | 2016-05-17 | 2018-12-01 | Asm知識產權私人控股有限公司 | 形成金屬內連線的方法以及使用該方法製造半導體裝置的方法 |
| TW201909369A (zh) * | 2017-07-19 | 2019-03-01 | 旺宏電子股份有限公司 | 內連線結構及其製造方法 |
| TW201911467A (zh) * | 2017-07-31 | 2019-03-16 | 台灣積體電路製造股份有限公司 | 半導體裝置 |
| TW201911482A (zh) * | 2017-08-02 | 2019-03-16 | 台灣積體電路製造股份有限公司 | 用於記憶體之同質底部電極通孔(beva) 頂表面的形成方式 |
| TW201916248A (zh) * | 2017-09-29 | 2019-04-16 | 台灣積體電路製造股份有限公司 | 介電層之製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US11276638B2 (en) | 2022-03-15 |
| KR102316258B1 (ko) | 2021-10-26 |
| KR20210002324A (ko) | 2021-01-07 |
| US20200411431A1 (en) | 2020-12-31 |
| CN112151497A (zh) | 2020-12-29 |
| TW202117980A (zh) | 2021-05-01 |
| CN112151497B (zh) | 2023-08-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11569124B2 (en) | Interconnect structure having an etch stop layer over conductive lines | |
| CN107452672B (zh) | 半导体结构、制造其的方法及制造密封环结构的方法 | |
| CN102832200B (zh) | 半导体结构及其形成方法 | |
| KR20210012084A (ko) | 반도체 장치 | |
| US9117804B2 (en) | Interposer structure and manufacturing method thereof | |
| TWI718268B (zh) | 半導體結構的製造方法 | |
| TW202038383A (zh) | 半導體裝置及其形成方法 | |
| TWI768380B (zh) | 半導體結構及其製造方法 | |
| US10790227B2 (en) | Semiconductor device with interconnect structure and fabrication method thereof | |
| KR20180036680A (ko) | 전도성 피쳐를 형성하는 방법 | |
| TWI803495B (zh) | 半導體裝置結構的形成方法 | |
| TW202240777A (zh) | 半導體結構及其形成方法 | |
| KR100988783B1 (ko) | 반도체 소자 및 그의 제조 방법 | |
| US20250210513A1 (en) | Semiconductor device having back end of line via to metal line margin improvement and method of making | |
| TW202213561A (zh) | 半導體結構 | |
| TWI882659B (zh) | 半導體裝置及其形成方法 | |
| KR20240151387A (ko) | 반도체 장치 제조 방법 |