DE102007009817A1 - Halbleiterspeichermodul und elektronische Vorrichtung, ein Halbleiterspeichermodul umfassend, und Verfahren zu dessen Betrieb - Google Patents
Halbleiterspeichermodul und elektronische Vorrichtung, ein Halbleiterspeichermodul umfassend, und Verfahren zu dessen Betrieb Download PDFInfo
- Publication number
- DE102007009817A1 DE102007009817A1 DE102007009817A DE102007009817A DE102007009817A1 DE 102007009817 A1 DE102007009817 A1 DE 102007009817A1 DE 102007009817 A DE102007009817 A DE 102007009817A DE 102007009817 A DE102007009817 A DE 102007009817A DE 102007009817 A1 DE102007009817 A1 DE 102007009817A1
- Authority
- DE
- Germany
- Prior art keywords
- register
- input
- rank
- memory chips
- chip select
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 131
- 238000000034 method Methods 0.000 title claims description 19
- 239000000758 substrate Substances 0.000 claims abstract description 79
- 230000005540 biological transmission Effects 0.000 claims abstract description 57
- 230000000903 blocking effect Effects 0.000 claims description 4
- 230000009977 dual effect Effects 0.000 claims 3
- 230000001360 synchronised effect Effects 0.000 claims 3
- 230000005611 electricity Effects 0.000 description 2
- 230000003213 activating effect Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/04—Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
Landscapes
- Dram (AREA)
Abstract
Ein Halbleiterspeichermodul (1) umfasst ein Schaltungssubstrat (2), einen ersten, einen zweiten, einen dritten und einen vierten (100, 200, 300, 400) Rank von Speicherchips (3), ein erstes und ein zweites Register (10, 20). Das erste und das zweite Register (10, 20) umfassen jeweils einen ersten Eingang (11, 21) und einen zweiten Eingang (12, 22) zum Empfangen eines jeweiligen Chipauswahlsignals (CS0, CS2) bzw. eines jeweiligen anderen Chipauswahlsignals (CS1, CS3), mindestens einen dritten Eingang (13, 23) zum Empfangen von Befehls-/Adresssignalen (CA) und mindestens einen dritten Ausgang (16, 26). Der jeweilige mindestens eine dritte Ausgang (16, 26) sendet die Befehls-/Adresssignale (CA), wenn mindestens eines der jeweiligen Chipauswahlsignale (CS0, CS2), am jeweiligen ersten Eingang (11, 21) des jeweiligen Registers (10, 20) empfangen, das jeweilige andere Chipauswahlsignal (CS1, CS3), am jeweiligen zweiten Eingang (12, 22) des jeweiligen Registers (10, 20) empfangen, aktiv ist, und blockiert eine Übertragung der Befehls-/Adresssignale (CA), wenn sowohl das am jeweiligen ersten Eingang (11, 21) des jeweiligen Registers (10, 20) empfangene jeweilige Chipauswahlsignal (CS0, CS2) und das am jeweiligen zweiten Eingang (12, 22) des jeweiligen Registers (10, 20) empfangene jeweilige andere Chipauswahlsignal (CS1, CS3) inaktiv sind.
Description
- ERFINDUNGSGEBIET
- Die vorliegende Erfindung betrifft Halbleiterspeichermodule und elektronische Vorrichtungen, die ein Halbleiterspeichermodul umfassen, und insbesondere wenig Strom verbrauchende Halbleiterspeichermodule.
- ALLGEMEINER STAND DER TECHNIK
- Computersysteme weisen in der Regel eine Verarbeitungseinheit und ein mit ihr verbundenes Speichersystem zum Speichern von Daten auf. Das Speichersystem enthält eine Speichersteuerung und ein oder mehrere Halbleiterspeichermodule. Die Verarbeitungseinheit ist über ein Bussystem mit der Speichersteuerung verbunden, und die Speichersteuerung ist über ein Speicherbussystem an die Halbleiterspeichermodule gekoppelt. Jedes der Halbleiterspeichermodule umfasst mindestens ein Register und eine Anzahl von Gruppen, sogenannten Ranken (engl.: ranks), von Speicherchips, die an das Register gekoppelt sind. Die Register senden Befehls-/Adresssignale und Chipauswahlsignale, die sie von der Speichersteuerung empfangen, an die Ranke von Speicherchips. Zum Auswählen eines spezifischen Ranks von Speicherchips für einen Speicherzugriff werden zum Aktivieren des jeweiligen Ranks jeweilige Chipauswahlsignale verwendet. In der Regel sind Befehls-/Adresseingänge von Speicherchips von mehreren Ranken parallel an einen Ausgang eines einzelnen Registers gekoppelt. Das Register sendet Be fehls-/Adresssignale an die jeweiligen Ranke von Speicherchips, wenn mindestens eines der jeweiligen Chipauswahlsignale aktiv ist. Deshalb werden Befehls-/Adresssignale unnötig an Ranke von Speicherchips gesendet, die an das Register gekoppelt sind, aber nicht durch einen Speicherzugriff adressiert werden.
- Aufgrund der Kapazität der Speicherchips und der die Speicherchips mit dem Register koppelnden Leitungen wird immer dann von dem Halbleiterspeichermodul Strom verbraucht, wenn Datensignale übertragen werden. Deshalb wird Strom während jedes Speicherzugriffs verschwendet, wenn Befehls-/Adresssignale an eine Anzahl von Ranken von Speicherchips gesendet werden, die nicht adressiert werden.
- Aufgrund der zunehmenden Arbeitsgeschwindigkeit der Halbleiterspeichermodule nimmt zudem der Stromverbrauch weiter zu.
- Was gewünscht wird, ist ein Halbleiterspeichermodul und eine elektronische Vorrichtung, die ein Speichermodul umfasst, das wenig Strom verbraucht, und ein Verfahren zu dessen Betrieb.
- KURZE DARSTELLUNG DER ERFINDUNG
- Eine Ausführungsform der vorliegenden Erfindung stellt ein Halbleiterspeichermodul bereit, das ein Schaltungssubstrat, einen ersten, einen zweiten, einen dritten und einen vierten Rank von Speicherchips umfasst, die jeweils eine Vielzahl von Speicherchips enthalten und jeweils auf dem Schaltungssubstrat angeordnet sind. Das Halbleiterspeichermodul umfasst weiterhin ein erstes Register und ein zweites Register, die jeweils auf dem Schaltungssubstrat angeordnet sind, wobei das erste Register und das zweite Register jeweils einen ersten Eingang zum Empfangen eines jeweiligen Chipauswahlsignals mit einem eines aktiven und eines inaktiven Pegels, einen zweiten Eingang zum Empfangen eines jeweiligen anderen Chipauswahlsignals mit einem eines aktiven und eines inaktiven Pegels, mindestens einen dritten Eingang zum Empfangen von Befehls-/Adresssignalen, einen ersten Ausgang zum Senden des jeweiligen Chipauswahlsignals an die Speicherchips des ersten Ranks beziehungsweise des dritten Ranks, einen zweiten Ausgang zum Senden des jeweiligen anderen Chipauswahlsignals an die Speicherchips des zweiten Ranks beziehungsweise des vierten Ranks und mindestens einen dritten Ausgang umfasst.
- Der mindestens eine dritte Ausgang des ersten Registers sendet die Befehls-/Adresssignale an die Speicherchips des ersten Ranks und an die Speicherchips des zweiten Ranks, wenn mindestens eines des am ersten Eingang des ersten Registers empfangenen Chipauswahlsignals und des am zweiten Eingang des ersten Registers empfangenen anderen Chipauswahlsignals aktiv ist, und blockiert eine Übertragung/Schaltung der Befehls-/Adresssignale zu den Speicherchips des ersten Ranks und zu den Speicherchips des zweiten Ranks, wenn sowohl das am ersten Eingang des ersten Registers empfangene Chipauswahlsignal als auch das am zweiten Eingang des ersten Registers empfangene andere Chipauswahlsignal inaktiv sind.
- Der mindestens eine dritte Ausgang des zweiten Registers sendet die Befehls-/Adresssignale an die Speicherchips des dritten Ranks und an die Speicherchips des vierten Ranks, wenn mindestens eines des am ersten Eingang des zweiten Registers empfangenen Chipauswahlsignals und des am zweiten Eingang des zweiten Registers empfangenen anderen Chipauswahlsignals aktiv ist, und blockiert eine Übertragung/Schaltung der Befehls-/Adresssignale zu den Speicherchips des dritten Ranks und zu den Speicherchips des vierten Ranks, wenn sowohl das am ersten Eingang des zweiten Registers empfangene Chipauswahlsignal als auch das am zweiten Eingang des zweiten Registers empfangene Chipauswahlsignal inaktiv sind.
- Ein weiterer Aspekt der vorliegenden Erfindung stellt eine elektronische Vorrichtung bereit, die eine Steuerungseinrichtung, ein Bussystem und mindestens ein Halbleiterspeichermodul umfasst. Das Halbleiterspeichermodul umfasst ein Schaltungssubstrat, einen ersten, einen zweiten, einen dritten und einen vierten Rank von Speicherchips, die jeweils eine Vielzahl von Speicherchips enthalten und jeweils auf dem Schaltungssubstrat angeordnet sind. Das Halbleiterspeichermodul umfasst weiterhin ein erstes Register und ein zweites Register, die jeweils auf dem Schaltungssubstrat angeordnet sind, wobei das erste Register und das zweite Register jeweils einen an die Steuerungseinrichtung gekoppelten ersten Eingang zum Empfangen eines jeweiligen Chipauswahlsignals mit einem eines aktiven und eines inaktiven Pegels, einen an die Steuerungseinrichtung gekoppelten zweiten Eingang zum Empfangen eines jeweiligen anderen Chipauswahlsignals mit einem eines aktiven und eines inaktiven Pegels, mindestens einen an die Steuerungseinrichtung über das Bussystem gekoppelten dritten Eingang zum Empfangen von Befehls-/Adresssignalen, einen ersten Ausgang zum Senden des jeweiligen Chipauswahlsignals an die Speicherchips des ersten Ranks beziehungsweise des dritten Ranks, einen zweiten Ausgang zum Senden des jeweiligen anderen Chipauswahlsignals an die Speicherchips des zweiten Ranks beziehungsweise des vierten Ranks und mindestens einen dritten Ausgang umfassen.
- Der mindestens eine dritte Ausgang des ersten Registers sendet die Befehls-/Adresssignale an die Speicherchips des ers ten Ranks und an die Speicherchips des zweiten Ranks, wenn mindestens eines des am ersten Eingang des ersten Registers empfangenen Chipauswahlsignals und des am zweiten Eingang des ersten Registers empfangenen anderen Chipauswahlsignals aktiv ist, und blockiert eine Übertragung/Schaltung der Befehls-/Adresssignale zu den Speicherchips des ersten Ranks und zu den Speicherchips des zweiten Ranks, wenn sowohl das am ersten Eingang des ersten Registers empfangene Chipauswahlsignal als auch das am zweiten Eingang des ersten Registers empfangene andere Chipauswahlsignal inaktiv sind.
- Der mindestens eine dritte Ausgang des zweiten Registers sendet die Befehls-/Adresssignale an die Speicherchips des dritten Ranks und an die Speicherchips des vierten Ranks, wenn mindestens eines des am ersten Eingang des zweiten Registers empfangenen Chipauswahlsignals und des am zweiten Eingang des zweiten Registers empfangenen anderen Chipauswahlsignals aktiv ist, und blockiert eine Übertragung/Schaltung der Befehls-/Adresssignale zu den Speicherchips des dritten Ranks und zu den Speicherchips des vierten Ranks, wenn sowohl das am ersten Eingang des zweiten Registers empfangene Chipauswahlsignal als auch das am zweiten Eingang des zweiten Registers empfangene andere Chipauswahlsignal inaktiv sind.
- Ein weiterer Aspekt der vorliegenden Erfindung stellt ein Verfahren zum Betreiben eines Halbleiterspeichermoduls bereit. Das Verfahren umfasst das Bereitstellen eines Halbleiterspeichermoduls, wobei das Halbleiterspeichermodul ein Schaltungssubstrat, einen ersten, einen zweiten, einen dritten und einen vierten Rank von Speicherchips, die jeweils eine Vielzahl von Speicherchips enthalten und jeweils auf dem Schaltungssubstrat angeordnet sind, umfasst. Das Halbleiterspeichermodul umfasst weiterhin ein erstes Register und ein zweites Register, die jeweils auf dem Schaltungssubstrat angeordnet sind, wobei das erste Register und das zweite Register jeweils einen ersten Eingang zum Empfangen eines jeweiligen Chipauswahlsignals mit einem eines aktiven und eines inaktiven Pegels, einen zweiten Eingang zum Empfangen eines jeweiligen anderen Chipauswahlsignals mit einem eines aktiven und eines inaktiven Pegels, mindestens einen dritten Eingang zum Empfangen von Befehls-/Adresssignalen, einen ersten Ausgang zum Senden des jeweiligen Chipauswahlsignals an die Speicherchips des ersten Ranks beziehungsweise des dritten Ranks, einen zweiten Ausgang zum Senden des jeweiligen anderen Chipauswahlsignals an die Speicherchips des zweiten Ranks beziehungsweise des vierten Ranks, mindestens einen dritten Ausgang umfassen.
- Das Verfahren umfasst weiterhin ein Bestimmen, ob eines der jeweiligen Chipauswahlsignale und eines der jeweiligen anderen Chipauswahlsignale aktiv ist, Übertragen/Schalten der Befehls-/Adresssignale zu den Speicherchips des ersten Ranks und zu den Speicherchips des zweiten Ranks über den mindestens einen dritten Ausgang des ersten Registers, wenn mindestens eines des am ersten Eingang des ersten Registers empfangenen Chipauswahlsignals und des am zweiten Eingang des ersten Registers empfangenen anderen Chipauswahlsignals aktiv ist, und Blockieren einer Übertragung/Schaltung der Befehls-/Adresssignale zu den Speicherchips des ersten Ranks und zu den Speicherchips des zweiten Ranks, wenn sowohl das am ersten Eingang des ersten Registers empfangene Chipauswahlsignal als auch das am zweiten Eingang des ersten Registers empfangene andere Chipauswahlsignal inaktiv sind.
- Das Verfahren umfasst weiterhin eine Übertragung/Schaltung der Befehls-/Adresssignale über den mindestens einen dritten Ausgang des zweiten Registers zu den Speicherchips des dritten Ranks und zu den Speicherchips des vierten Ranks, wenn mindestens eines des am ersten Eingang des zweiten Registers empfangenen Chipauswahlsignals und des am zweiten Eingang des zweiten Registers empfangenen anderen Chipauswahlsignals aktiv ist, und Blockieren einer Übertragung/Schaltung der Befehls-/Adresssignale an die Speicherchips des dritten Ranks und an die Speicherchips des vierten Ranks, wenn sowohl das am ersten Eingang des zweiten Registers empfangene Chipauswahlsignal als auch das am zweiten Eingang des zweiten Registers empfangene andere Chipauswahlsignal inaktiv sind.
- KURZE BESCHREIBUNG DER ZEICHNUNGEN
-
1 zeigt schematisch ein Halbleiterspeichermodul gemäß einer Ausführungsform der vorliegenden Erfindung. -
2 zeigt eine Draufsicht auf das Halbleiterspeichermodul wie in1 dargestellt. -
3 zeigt schematisch eine elektronische Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung. -
4 zeigt schematisch eine elektronische Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung. -
5 zeigt schematisch eine Querschnittsansicht des Halbleiterspeichermoduls der in4 dargestellten elektronischen Vorrichtung. - BESCHREIBUNG BEVORZUGTER AUSFÜHRUNGSFORMEN
-
1 zeigt schematisch ein Halbleiterspeichermodul1 gemäß einer Ausführungsform der vorliegenden Erfindung. Das Halbleiterspeichermodul1 umfasst ein Schaltungssubstrat (engl.: circuit substrate)2 mit einer ersten Oberfläche S1 und einer zweiten Oberfläche S2. Das Schaltungssubstrat2 ist bevorzugt eine Leiterplatte, zum Beispiel eine gedruckte Leiterplatte mit darauf angeordneten leitfähigen Leitungen. - Das Halbleiterspeichermodul
1 weist mehrere Speicherchips3 auf, die unterschiedlichen Gruppen von Speicherchips, sogenannten Ranken von Speicherchips, zugeordnet sind, wobei jede der Gruppen bzw. Ranken von Speicherchips eine Vielzahl der mehreren Speicherchips3 umfasst. - Ein erstes Register
10 , eine erste Gruppe und eine zweite Gruppe von Speicherchips bzw. ein erster Rank100 und ein zweiter Rank200 von Speicherchips3 sind auf der ersten Oberfläche S1 angeordnet. In1 enthält jede der ersten und der zweiten Gruppe von Speicherchips bzw. jeder des ersten Ranks100 und des zweiten Ranks200 von Speicherchips3 9 Speicherchips3 . Der erste Rank100 und der zweite Rank200 können jedoch jeweils 18 Speicherchips3 umfassen. Jeder des ersten100 und zweiten200 Ranks von Speicherchips3 umfasst eine Vielzahl von Speicherchips3 . Bei dieser Ausführungsform sind die Speicherchips3 aufeinandergestapelt, und insbesondere sind die Speicherchips3 des zweiten Ranks200 auf Speicherchips3 des ersten Ranks100 gestapelt. Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 können jedoch in einer einzelnen Ebene auf der ersten Oberfläche S1 des Schaltungssubstrats2 angeordnet sein. - Das erste Register
10 weist einen ersten Eingang11 zum Empfangen eines Chipauswahlsignals CS0, einen zweiten Eingang12 zum Empfangen eines Chipauswahlsignals CS1, mindestens einen dritten Eingang13 zum Empfangen von Befehls-/Adresssignalen CA und einen vierten Eingang17 zum Empfangen eines Steuersignals CS GATE EN auf. Die Befehls-/Adresssignale können von einem Bussystem60 übertragen werden. Zudem weist das erste Register einen ersten Ausgang14 , einen zweiten Ausgang15 und mindestens einen dritten Ausgang16 auf. Chipauswahleingänge101 von Speicherchips3 des ersten Ranks100 sind parallel zum ersten Ausgang14 des ersten Registers10 gekoppelt, um das Chipauswahlsignal CS0 vom ersten Register10 zu den Speicherchips3 des ersten Ranks100 zu senden. Chipauswahleingänge201 der Speicherchips3 des zweiten Ranks200 sind parallel zum zweiten Ausgang15 des ersten Registers10 gekoppelt, um das Chipauswahlsignal CS1 vom ersten Register10 zu den Speicherchips3 des zweiten Ranks200 zu senden. Befehls-/Adresseingänge102 ,202 der Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 sind parallel zu dem mindestens einen dritten Ausgang16 des ersten Registers10 gekoppelt, um Befehls-/Adresssignale CA von dem ersten Register10 zu den Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 zu senden/zu schalten. In1 ist eine Verbindung zwischen dem mindestens einen dritten Ausgang16 des ersten Registers10 mit den Speicherchips3 des ersten Ranks100 und mit den Speicherchips3 des zweiten Ranks200 aus Gründen der besseren Klarheit durch eine einzelne Linie dargestellt. Die Verbindung kann jedoch durch ein Bussystem bereitgestellt werden. - Ein zweites Register
20 , ein dritter Rank300 und ein vierter Rank400 von Speicherchips3 sind auf der zweiten Oberfläche S2 angeordnet. In1 enthält jeder des dritten Ranks300 und des vierten Ranks400 von Speicherchips3 9 Speicherchips3 . Der dritte Rank300 und der vierte Rank400 können jedoch jeweils 18 Speicherchips3 umfassen. Jeder des dritten300 und vierten400 Ranks von Speicherchips3 umfasst eine Vielzahl von Speicherchips3 . Bei dieser Ausführungsform sind die Speicherchips3 aufeinandergestapelt, und insbesondere sind die Speicherchips3 des vierten Ranks400 auf Speicherchips3 des dritten Ranks300 gestapelt. Speicherchips3 des dritten Ranks300 und des vierten Ranks400 können jedoch in einer einzelnen Ebene auf der zweiten Oberfläche S2 des Schaltungssubstrats2 angeordnet sein. - Das zweite Register
20 weist einen ersten Eingang21 zum Empfangen eines Chipauswahlsignals CS2, einen zweiten Eingang22 zum Empfangen eines Chipauswahlsignals CS3, mindestens einen dritten Eingang23 zum Empfangen von Befehls-/Adresssignalen CA und einen vierten Eingang17 zum Empfangen eines Steuersignals CS GATE EN auf. Zudem weist das zweite Register20 einen ersten Ausgang24 , einen zweiten Ausgang25 und mindestens einen dritten Ausgang26 auf. Chipauswahleingänge301 von Speicherchips3 des dritten Ranks300 sind parallel zum ersten Ausgang24 des zweiten Registers20 gekoppelt, um das Chipauswahlsignal CS2 vom zweiten Register20 zu den Speicherchips3 des dritten Ranks300 zu senden. Chipauswahleingänge401 der Speicherchips3 des vierten Ranks400 sind parallel zum zweiten Ausgang25 des zweiten Registers20 gekoppelt, um das Chipauswahlsignal CS3 vom zweiten Register20 zu den Speicherchips3 des vierten Ranks400 zu senden. Befehls-/Adresseingänge302 ,402 der Speicherchips3 des dritten Ranks300 und des vierten Ranks400 sind parallel zu dem mindestens einen dritten Ausgang26 des zweiten Registers20 gekoppelt, um Befehls-/Adresssignale CA zu den Speicherchips3 des dritten Ranks300 und des vierten Ranks400 zu senden/zu schalten. In1 ist eine Verbindung zwischen dem mindestens einen dritten Ausgang26 des zweiten Registers20 mit den Speicherchips3 des dritten Ranks300 und mit den Speicherchips3 des vierten Ranks400 aus Gründen der besseren Klarheit durch eine einzelne Linie dargestellt. Die Verbindung kann jedoch durch ein Bussystem bereitgestellt werden. - Bevorzugt sind die Speicherchips
3 DRAM-Speicherchips, die einen dynamischen Direktzugriff bereitstellen. Jedoch können andere Speicherchips wie etwa SDRAM-Speicherchips verwendet werden. - Ein Speicherchip kann aktiviert werden durch Anlegen eines aktiven Chipauswahlsignals an den Chipauswahleingang des Speicherchips. Zum Aktivieren des Speicherchips wird ein Wert von 0 zu dem Chipauswahleingang der Speicherchips geschickt. Wenn ein Wert von 1 an den Chipauswahleingang des Speicherchips angelegt wird, ist der Speicherchip inaktiv. Die Verwendung von Chipauswahlsignalen gestattet das Auswählen spezifischer Speicherchips während eines Speicherzugriffs zum Lesen von Daten aus dem Speicherchip oder Schreiben von Daten in den Speicherchip.
- Insbesondere sind die Chipauswahleingänge von Speicherchips jeweiliger Gruppen bzw. Ranke von Speicherchips parallel an einen entsprechenden ersten bzw. zweiten Ausgang eines entsprechenden Registers zur Übertragung eines entsprechenden Chipauswahlsignals gekoppelt, wodurch das gleichzeitige Auswählen der Speicherchips der Gruppe bzw. des Ranks von Speicherchips während eines Speicherzugriffs zum Lesen von Daten aus den Speicherchips der Gruppe bzw. des Ranks von Speicherchips oder Schreiben von Daten in die Speicherchips der Gruppe bzw. des Ranks von Speicherchips ermöglicht wird.
- Das Steuersignal CS GATE EN wird an den vierten Eingang
17 des ersten Registers10 und an den vierten Eingang27 des zweiten Registers20 parallel gekoppelt und kann von einer Hauptplatine (engl.: motherboard) eines Computers geliefert werden. - Das Steuersignal CS GATE EN weist einen eines aktiven und eines inaktiven Pegels auf. Das Halbleiterspeichermodul kann in einem ersten Modus, bei dem dieses Steuersignal CS GATE EN inaktiv ist, und in einem zweiten Modus, bei dem dieses Steuersignal CS GATE EN aktiv ist, betrieben werden.
- Im ersten Arbeitsmodus wird ein inaktiver Pegel des Steuersignals CS GATE EN an den vierten Eingang
17 des ersten Registers10 und an den vierten Eingang27 des zweiten Registers20 angelegt. Die an dem mindestens einen dritten Eingang13 des ersten Registers10 angelegten Befehls-/Adresssignale CA werden über den mindestens einen dritten Ausgang16 des ersten Registers10 zu den Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 übertragen, und die an dem mindestens einen dritten Eingang23 des zweiten Registers20 angelegten Befehls-/Adresssignale CA werden über den mindestens einen dritten Ausgang26 des zweiten Registers20 an die Speicherchips3 des dritten Ranks300 und des vierten Ranks400 übertragen. - Im zweiten Arbeitsmodus wird ein aktiver Pegel des Steuersignals CS GATE EN an den vierten Eingang
17 des ersten Registers10 angelegt. Die Übertragung von an den mindestens einen dritten Eingang13 angelegten Befehls-/Adresssignalen CA an Speicherchips3 über den mindestens einen dritten Ausgang16 hängt von dem Pegel der Chipauswahlsignale CS0 und CS1 ab. - Wenn mindestens eines der Chipauswahlsignale CS0 und CS1 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang
16 an die Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 übertragen. Wenn beide Chipauswahlsignale CS0 und CS1 inaktiv sind, dann wird die Übertragung der Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang16 zu den Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 blockiert. - Zudem wird im zweiten Arbeitsmodus ein aktiver Pegel des Steuersignals CS GATE EN an den vierten Eingang
27 des zweiten Registers20 angelegt. Die Übertragung von an den mindestens einen dritten Eingang23 angelegten Befehls-/Adresssignalen CA an Speicherchips3 über den mindestens einen dritten Ausgang26 hängt von dem Pegel der Chipauswahlsignale CS2 und CS3 ab. Wenn mindestens eines der Chipauswahlsignale CS2 und CS3 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang26 an die Speicherchips3 des dritten Ranks300 und des vierten Ranks400 übertragen. Wenn beide Chipauswahlsignale CS2 und CS3 inaktiv sind, dann wird die Übertragung der Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang26 zu den Speicherchips3 des dritten Ranks300 und des vierten Ranks400 blockiert. - Dementsprechend leitet im zweiten Arbeitsmodus der jeweilige mindestens eine dritte Ausgang
16 ,26 jedes des ersten10 und zweiten20 Registers die Befehls-/Adresssignale CA nur dann weiter, wenn das Register10 ,20 ein Chipauswahlsignal empfängt, das sich auf einen Rank bezieht, der mit dem jeweiligen Register10 ,20 verbunden ist. Dadurch wird der Strom, der während eines Speicherzugriffs verbraucht wird, bei dem nur mit einem einzelnen Register verbundene Ranke adressiert werden, reduziert. Diese Reduktion des Stromverbrauchs redu ziert auch die im Halbleiterspeichermodul1 erzeugte Wärme, und deshalb ist weniger Kühlung, zum Beispiel durch eine Luftströmung bereitgestellt, des Halbleiterspeichermoduls erforderlich. Dies reduziert vorteilhafterweise die Kosten des Halbleiterspeichermoduls und die Wartungskosten. -
2 zeigt eine Draufsicht auf das Halbleiterspeichermodul1 wie in1 dargestellt. Speicherchips3 sind auf einer ersten Oberfläche S1 eines Schaltungssubstrats2 montiert. Bei dieser Ausführungsform sind Speicherchips3 mit U1 bis U36 gekennzeichnet. Die Speicherchips U1 bis U36 sind in zwei Ebenen angeordnet. Die Speicherchips U1 bis U18 sind auf dem Schaltungssubstrat2 befestigt, und Speicherchips U19 bis U36 sind auf Speicherchips U1 bis U18 gestapelt. Durch Stapeln der Speicherchips aufeinander wird die Dichte von Speicherchips auf dem Schaltungssubstrat2 erhöht. Speicherchips U1 bis U36 sind in Ranken von Speicherchips gruppiert. Bei dieser Ausführungsform umfasst ein erster Rank100 Speicherchips U1 bis U18 und ein zweiter Rank200 von Speicherchips umfasst Speicherchips U19 bis U36. Andere Zusammensetzungen des ersten100 und zweiten Ranks200 sind jedoch möglich. Es ist auch möglich, dass U1 bis U3636 gestapelte Chips sind, wobei U1 bis U18 auf der ersten Oberfläche S1 des Schaltungssubstrats2 und U19 bis U36 auf einer (in2 nicht gezeigten) zweiten Oberfläche des Schaltungssubstrats2 platziert sind. - Ein Randstecker
8 mit Anschlusskontakten (engl.: pins)9 ist an einem langen Ende des Schaltungssubstrats2 angeordnet. Der Randstecker8 stellt eine Verbindung zwischen dem Halbleiterspeichermodul1 und einer externen Einrichtung wie etwa einer Steuerungseinrichtung durch beispielsweise ein Bussystem bereit. Ein Ende jedes der Anschlusskontakte9 ist an das Register10 durch (nicht gezeigte) leitfähige Leitungen gekoppelt, die auf dem Schaltungssubstrat2 für die Übertragung elektrischer Signale angeordnet sind. Ein anderes Ende jedes der Anschlusskontakte9 stellt eine Verbindung zu einer Steckerbuchse einer externen Einrichtung bereit (nicht gezeigt in2 ). -
3 zeigt schematisch eine elektronische Vorrichtung gemäß einer Ausführungsform der vorliegenden Erfindung. Die elektronische Vorrichtung umfasst ein erstes Halbleiterspeichermodul1 , ein zweites Halbleiterspeichermodul1' , eine Steuerungseinrichtung50 und ein Bussystem60 . Das erste1 und zweite1' Halbleiterspeichermodul sind über das Bussystem60 an die Steuerungseinrichtung50 zur Übertragung elektrischer Signale, zum Beispiel Befehls-/Adresssignale CA, gekoppelt. Das erste1 und zweite1' Halbleiterspeichermodul umfasst bevorzugt eine Steckverbindung wie etwa einen in3 nicht gezeigten Randstecker zum Verbinden mit dem Bussystem60 . In der Regel umfasst das Bussystem60 (in3 nicht gezeigte) Steckerbuchsen, in die das erste1 und zweite1' Halbleiterspeichermodul eingesteckt werden. Das Bussystem60 kann eine Vielzahl von Steckerbuchsen zum Verbinden einer Vielzahl von Halbleiterspeichermodulen mit der Steuerungseinrichtung50 umfassen. Ein am Ende des Bussystems60 angeordneter Busabschluss61 schließt das Bussystem60 ab. - Jedes des ersten
1 und zweiten1' Halbleiterspeichermoduls umfasst ein erstes Register10 ,30 , ein zweites Register20 ,40 , einen ersten100 ,500 , einen zweiten200 ,600 , einen dritten300 ,700 und einen vierten Rank400 ,800 von Speicherchips (in3 nicht gezeigt). - Jedes des ersten
10 ,30 und zweiten20 ,40 Registers des ersten1 und zweiten1' Halbleiterspeichermoduls weist einen an die Steuerungsschaltung50 gekoppelten ersten Eingang11 ,21 ,31 ,41 zum Empfangen eines jeweiligen Chipauswahlsignals CS0, CS2, CS4, CS6, einen an die Steuerungseinrichtung50 gekoppelten zweiten Eingang12 ,22 ,32 ,42 zum Empfangen eines jeweiligen anderen Chipauswahlsignals CS1, CS3, CS5, CS7 und mindestens einen an die Steuerungseinrichtung50 gekoppelten dritten Eingang13 ,23 ,33 ,43 zum Empfangen von Befehls-/Adresssignalen CA auf. - Jedes des ersten
10 ,30 und zweiten20 ,40 Registers des ersten1 und zweiten1' Halbleiterspeichermoduls weist einen jeweiligen vierten Eingang17 ,27 ,37 ,47 zum Empfangen eines Steuersignals CS GATE EN auf. Das Steuersignal CS GATE EN ist parallel an die vierten Eingänge17 ,27 ,37 ,47 gekoppelt und kann von einer Hauptplatine eines Computers bereitgestellt werden, oder es kann auf dem Halbleiterspeichermodul1 selbst verdrahtet sein. - Zudem weist jedes des ersten
10 ,30 und zweiten20 ,40 Registers des ersten1 und zweiten1' Halbleiterspeichermoduls einen ersten Ausgang14 ,24 ,34 ,44 , einen zweiten Ausgang15 ,25 ,35 ,45 und mindestens einen dritten Ausgang16 ,26 ,36 ,46 auf. - Chipauswahleingänge von Speicherchips (in
3 nicht gezeigt) des ersten Ranks100 des ersten Halbleiterspeichermoduls1 sind an den ersten Ausgang14 des ersten Registers10 des ersten Halbleiterspeichermoduls1 für die Übertragung des Chipauswahlsignals CS0 an die (in3 nicht gezeigten) Speicherchips des ersten Ranks100 des ersten Halbleiterspeichermoduls1 gekoppelt. - Chipauswahleingänge von Speicherchips (in
3 nicht gezeigt) des zweiten Ranks200 des ersten Halbleiterspeichermoduls1 sind an den zweiten Ausgang15 des ersten Registers10 des ersten Halbleiterspeichermoduls1 für die Übertragung des Chipauswahlsignals CS1 an die (in3 nicht gezeigten) Speicherchips des zweiten Ranks200 und des ersten Halbleiterspeichermoduls1 gekoppelt. - Chipauswahleingänge von Speicherchips (in
3 nicht gezeigt) des dritten Ranks300 des ersten Halbleiterspeichermoduls1 sind an den ersten Ausgang24 des zweites Registers20 des ersten Halbleiterspeichermoduls1 für die Übertragung des Chipauswahlsignals CS2 an die (in3 nicht gezeigten) Speicherchips des dritten Ranks300 und des ersten Halbleiterspeichermoduls1 gekoppelt. - Chipauswahleingänge von Speicherchips (in
3 nicht gezeigt) des vierten Ranks400 des ersten Halbleiterspeichermoduls1 sind an den zweiten Ausgang25 des zweites Registers20 des ersten Halbleiterspeichermoduls1 für die Übertragung des Chipauswahlsignals CS3 an die (in3 nicht gezeigten) Speicherchips des vierten Ranks400 des ersten Halbleiterspeichermoduls1 gekoppelt. - Chipauswahleingänge von Speicherchips (in
3 nicht gezeigt) des ersten Ranks500 des zweiten Halbleiterspeichermoduls1' sind an den ersten Ausgang34 des ersten Registers30 des zweiten Halbleiterspeichermoduls1' für die Übertragung des Chipauswahlsignals CS4 an die (in3 nicht gezeigten) Speicherchips des ersten Ranks500 des zweiten Halbleiterspeichermoduls1' gekoppelt. - Chipauswahleingänge von Speicherchips (in
3 nicht gezeigt) des zweiten Ranks600 des zweiten Halbleiterspeichermoduls1' sind an den zweiten Ausgang35 des ersten Registers30 des zweiten Halbleiterspeichermoduls1' für die Übertragung des Chipauswahlsignals CS5 an die (in3 nicht gezeigten) Speicherchips des zweiten Ranks600 des zweiten Halbleiterspeichermoduls1' gekoppelt. - Chipauswahleingänge von Speicherchips (in
3 nicht gezeigt) des dritten Ranks700 des zweiten Halbleiterspeichermoduls1' sind an den ersten Ausgang44 des zweites Registers40 des zweiten Halbleiterspeichermoduls1' für die Übertragung des Chipauswahlsignals CS6 an die (in3 nicht gezeigten) Speicherchips des dritten Ranks700 des zweiten Halbleiterspeichermoduls1' gekoppelt. - Chipauswahleingänge von Speicherchips (in
3 nicht gezeigt) des vierten Ranks800 des zweiten Halbleiterspeichermoduls1' sind an den zweiten Ausgang45 des zweites Registers40 des zweiten Halbleiterspeichermoduls1' für die Übertragung des Chipauswahlsignals CS7 an die (in3 nicht gezeigten) Speicherchips des vierten Ranks800 des zweiten Halbleiterspeichermoduls1' gekoppelt. - Die Befehls-/Adresseingänge der Speicherchips (in
3 nicht gezeigt) des ersten Ranks100 und des zweiten Ranks200 des ersten Halbleiterspeichermoduls1 sind parallel an den mindestens einen dritten Ausgang16 des ersten Registers10 des ersten Halbleiterspeichermoduls1 für die Übertragung von Befehls-/Adresssignalen zu den (in3 nicht gezeigten) Speicherchips des ersten Ranks100 und des zweiten Ranks200 des ersten Halbleiterspeichermoduls1 gekoppelt. - Die Befehls-/Adresseingänge der Speicherchips (in
3 nicht gezeigt) des dritten Ranks300 und des vierten Ranks400 des ersten Halbleiterspeichermoduls1 sind parallel an den mindestens einen dritten Ausgang26 des zweiten Registers20 des ersten Halbleiterspeichermoduls1 für die Übertragung von Befehls-/Adresssignalen zu den (in3 nicht gezeigten) Speicherchips des dritten Ranks300 und des vierten Ranks400 des ersten Halbleiterspeichermoduls1 gekoppelt. - Die Befehls-/Adresseingänge der Speicherchips (in
3 nicht gezeigt) des ersten Ranks500 und des zweiten Ranks600 des zweiten Halbleiterspeichermoduls1' sind parallel an den mindestens einen dritten Ausgang36 des ersten Registers30 des zweiten Halbleiterspeichermoduls1' für die Übertragung von Befehls-/Adresssignalen zu den (in3 nicht gezeigten) Speicherchips des ersten Ranks500 und des zweiten Ranks600 des zweiten Halbleiterspeichermoduls1' gekoppelt. - Die Befehls-/Adresseingänge der Speicherchips (in
3 nicht gezeigt) des dritten Ranks700 und des vierten Ranks800 des zweiten Halbleiterspeichermoduls1' sind parallel an den mindestens einen dritten Ausgang46 des zweiten Registers40 des zweiten Halbleiterspeichermoduls1' für die Übertragung von Befehls-/Adresssignalen zu den (in3 nicht gezeigten) Speicherchips des dritten Ranks700 und des vierten Ranks800 des zweiten Halbleiterspeichermoduls1' gekoppelt. - Wenn ein inaktiver Pegel des Steuersignals CS GATE EN an jeden der vierten Eingänge
16 ,26 ,36 ,46 des jeweiligen ersten10 ,30 und zweiten20 ,40 Registers des jeweiligen ersten1 und zweiten1' Halbleiterspeichermoduls angelegt wird, dann werden die an den mindestens einen dritten Eingang13 des ersten Registers10 des ersten Halbleiterspeichermoduls1 an gelegten Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang16 des ersten Registers10 des ersten Halbleiterspeichermoduls1 zu den Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 des ersten Halbleiterspeichermoduls1 übertragen, werden die an den mindestens einen dritten Eingang23 des zweiten Registers20 des ersten Halbleiterspeichermoduls1 angelegten Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang26 des zweiten Registers20 des ersten Halbleiterspeichermoduls1 zu den Speicherchips3 des dritten Ranks300 und des vierten Ranks400 des ersten Halbleiterspeichermoduls1 übertragen, werden die an den mindestens einen dritten Eingang33 des ersten Registers30 des zweiten Halbleiterspeichermoduls1' angelegten Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang36 des ersten Registers30 des zweiten Halbleiterspeichermoduls1' zu den Speicherchips3 des ersten Ranks500 und des zweiten Ranks600 des zweiten Halbleiterspeichermoduls1' übertragen, werden die an den mindestens einen dritten Eingang43 des zweiten Registers40 des zweiten Halbleiterspeichermoduls1' angelegten Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang46 des zweiten Registers40 des zweiten Halbleiterspeichermoduls1' zu den Speicherchips3 des dritten Ranks700 und des vierten Ranks800 des zweiten Halbleiterspeichermoduls1' übertragen. - Wenn ein aktiver Pegel des Steuersignals CS GATE EN an jeden der vierten Eingänge
17 ,27 ,37 ,47 des jeweiligen ersten10 ,30 und zweiten20 ,40 Registers des jeweiligen ersten1 und zweiten1' Halbleiterspeichermoduls angelegt wird, dann hängt die Übertragung von an jeweilige der mindestens einen dritten Eingänge13 ,23 ,33 ,43 angelegten Befehls-/Adresssignale CA von den jeweiligen Chipauswahlsignalen CS0 bis CS7 ab. - Wenn mindestens eines der jeweils an den ersten Eingang
11 und den zweiten Eingang12 des ersten Registers10 des ersten Halbleiterspeichermoduls1 gekoppelten Chipauswahlsignale CS0 und CS1 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang16 zu den Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 des ersten Halbleiterspeichermoduls1 übertragen. Wenn beide Chipauswahlsignale CS0 und CS1 inaktiv sind, dann wird die Übertragung von Befehls-/Adresssignalen CA über den mindestens einen dritten Ausgang16 zu den Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 blockiert. - Wenn mindestens eines der jeweils an den ersten Eingang
21 und den zweiten Eingang22 des zweiten Registers20 des ersten Halbleiterspeichermoduls1 gekoppelten Chipauswahlsignale CS2 und CS3 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang26 zu den Speicherchips3 des dritten Ranks300 und des vierten Rank400 des ersten Halbleiterspeichermoduls1 übertragen. Wenn beide Chipauswahlsignale CS2 und CS3 inaktiv sind, dann wird die Übertragung von Befehls-/Adresssignalen CA über den mindestens einen dritten Ausgang26 zu den Speicherchips3 des dritten Ranks300 und des vierten Ranks400 blockiert. - Wenn mindestens eines der jeweils an den ersten Eingang
31 und den zweiten Eingang32 des ersten Registers30 des zweiten Halbleiterspeichermoduls1' gekoppelten Chipauswahlsignale CS4 und CS5 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang36 zu den Speicherchips3 des ersten Ranks500 und des zweiten Ranks600 des zweiten Halbleiterspeichermoduls1' übertragen. Wenn beide Chipauswahlsignale CS4 und CS5 inaktiv sind, dann wird die Übertragung von Befehls-/Adresssignalen CA über den min destens einen dritten Ausgang36 zu den Speicherchips3 des ersten Ranks500 und des zweiten Ranks600 blockiert. - Wenn mindestens eines der jeweils an den ersten Eingang
41 und den zweiten Eingang42 des zweiten Registers40 des zweiten Halbleiterspeichermoduls1' gekoppelten Chipauswahlsignale CS6 und CS7 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang46 zu den Speicherchips3 des dritten Ranks700 und des vierten Ranks800 des zweiten Halbleiterspeichermoduls1' übertragen. Wenn beide Chipauswahlsignale CS6 und CS7 inaktiv sind, dann wird die Übertragung von Befehls-/Adresssignalen CA über den mindestens einen dritten Ausgang46 zu den Speicherchips3 des dritten Ranks700 und des vierten Ranks800 blockiert. -
4 zeigt schematisch eine elektronische Vorrichtung nach einer Ausführungsform der Erfindung. Die elektronische Vorrichtung umfasst ein Halbleiterspeichermodul1 , ein Bussystem60 und eine Steuerungseinrichtung50 wie etwa einen Speichercontroller. - Das Halbleiterspeichermodul
1 umfasst einen ersten100 , einen zweiten200 , einen dritten300 , einen vierten400 , einen fünften500 , einen sechsten600 , einen siebten700 und einen achten800 Rank von Speicherchips, die auf einem Schaltungssubstrat1 angeordnet sind. Zudem umfasst das Halbleiterspeichermodul1 ein erstes10 , ein zweites20 , ein drittes30 und ein viertes40 Register. - Jedes des ersten
10 , des zweiten20 , des dritten30 und des vierten40 Registers weist einen jeweiligen an die Steuerungseinrichtung50 gekoppelten ersten Eingang11 ,20 21 ,31 ,41 zum Empfangen eines jeweiligen Chipauswahlsignals CS0, CS2, CS4, CS6, CS8, einen jeweiligen an die Steuerungseinrichtung50 gekoppelten zweiten Eingang12 ,22 ,32 ,42 zum Empfangen eines jeweiligen anderen Chipauswahlsignals CS1, CS3, CS5, CS7 und mindestens einen an die Steuerungseinrichtung50 gekoppelten dritten Eingang13 ,23 ,33 ,43 zum Empfangen von Befehls-/Adresssignalen CA auf. - Jedes des ersten
10 , des zweiten20 , des dritten30 und des vierten40 Registers weist einen jeweiligen vierten Eingang17 ,27 ,37 ,47 zum Empfangen eines Steuersignals CS GATE EN auf, wobei das Steuersignal CS GATE EN parallel an die vierten Eingänge17 ,27 ,37 und47 gekoppelt ist. - Zudem weist jedes des ersten
10 , des zweiten20 , des dritten30 und des vierten40 Registers einen jeweiligen ersten Ausgang14 ,24 ,34 ,44 , einen jeweiligen zweiten Ausgang15 ,25 ,35 ,45 und mindestens einen jeweiligen dritten Ausgang16 ,26 ,36 ,46 auf. Die Chipauswahleingänge von Speicherchips (in4 nicht gezeigt) des ersten Ranks100 sind an den ersten Ausgang14 des ersten Registers10 für die Übertragung des Chipauswahlsignals CS0 gekoppelt, die Chipauswahleingänge von den Speicherchips des zweiten Ranks200 sind an den zweiten Ausgang15 des ersten Registers10 für die Übertragung des Chipauswahlsignals CS1 gekoppelt, die Chipauswahleingänge von den Speicherchips des dritten Ranks300 sind an den ersten Ausgang24 des zweiten Registers20 für die Übertragung des Chipauswahlsignals CS2 gekoppelt, die Chipauswahleingänge von den Speicherchips (in4 nicht gezeigt) des vierten Ranks400 sind an den zweiten Ausgang25 des zweiten Registers20 für die Übertragung des Chipauswahlsignals CS3 gekoppelt, die Chipauswahleingänge von den Speicherchips (in4 nicht gezeigt) des fünften Ranks500 sind an den ersten Ausgang34 des dritten Registers30 für die Übertragung des Chipauswahl signals CS4 gekoppelt, die Chipauswahleingänge von den Speicherchips (in4 nicht gezeigt) des sechsten Ranks600 sind an den zweiten Ausgang35 des dritten Registers30 für die Übertragung des Chipauswahlsignals CS5 gekoppelt, die Chipauswahleingänge von den Speicherchips (in4 nicht gezeigt) des siebten Ranks700 sind an den ersten Ausgang44 des vierten Registers40 für die Übertragung des Chipauswahlsignals CS6 gekoppelt, und die Chipauswahleingänge von den Speicherchips (in4 nicht gezeigt) des achten Ranks800 sind an den zweiten Ausgang45 des vierten Registers40 für die Übertragung des Chipauswahlsignals CS7 gekoppelt. - Befehls-/Adresseingänge von Speicherchips (in
4 nicht gezeigt) des ersten Ranks100 und des zweiten Ranks200 sind parallel an den mindestens einen dritten Ausgang16 des ersten Registers10 für die Übertragung von Befehls-/Adresssignalen zu den (in4 nicht gezeigten) Speicherchips des ersten Ranks100 und des zweiten Ranks200 gekoppelt. - Befehls-/Adresseingänge von Speicherchips (in
4 nicht gezeigt) des dritten Ranks300 und des vierten Ranks400 sind parallel an den mindestens einen dritten Ausgang26 des zweiten Registers20 für die Übertragung von Befehls-/Adresssignalen zu den (in4 nicht gezeigten) Speicherchips des dritten Ranks300 und des vierten Ranks400 gekoppelt. - Befehls-/Adresseingänge von Speicherchips (in
4 nicht gezeigt) des fünften Ranks500 und des sechsten Ranks600 sind parallel an den mindestens einen dritten Ausgang36 des dritten Registers30 für die Übertragung von Befehls-/Adresssignalen zu den (in4 nicht gezeigten) Speicherchips des fünften Ranks500 und des sechsten Ranks600 gekoppelt. - Befehls-/Adresseingänge von Speicherchips (in
4 nicht gezeigt) des siebten Ranks700 und des achten Ranks800 sind parallel an den mindestens einen dritten Ausgang46 des vierten Registers40 für die Übertragung von Befehls-/Adresssignalen zu den (in4 nicht gezeigten) Speicherchips des siebten Ranks700 und des achten Ranks800 gekoppelt. - Wenn ein inaktiver Pegel des Steuersignals CS GATE EN an jeden der vierten Eingänge
16 ,26 ,36 ,46 des jeweiligen ersten10 , zweiten20 , dritten30 , vierten40 , fünften50 , sechsten60 , siebten70 und achten80 Registers angelegt wird, dann werden die an den mindestens einen dritten Eingang13 des ersten Registers10 angelegten Befehls-/Adresssignale über den mindestens einen dritten Ausgang16 des ersten Registers10 an die Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 übertragen, werden die an den mindestens einen dritten Eingang23 des zweiten Registers20 angelegten Befehls-/Adresssignale über den mindestens einen dritten Ausgang26 des zweiten Registers20 an die Speicherchips3 des dritten Ranks300 und des vierten Ranks400 übertragen, werden die an den mindestens einen dritten Eingang33 des dritten Registers30 angelegten Befehls-/Adresssignale über den mindestens einen dritten Ausgang36 des dritten Registers30 an die Speicherchips3 des fünften Ranks500 und des sechsten Ranks600 übertragen, werden die an den mindestens einen dritten Eingang43 des vierten Registers40 angelegten Befehls-/Adresssignale über den mindestens einen dritten Ausgang46 des vierten Registers40 an die Speicherchips3 des siebten Ranks700 und des achten Ranks800 übertragen. - Wenn ein aktiver Pegel des Steuersignals CS GATE EN an jeden der vierten Eingänge
17 ,27 ,37 ,47 des jeweiligen ersten10 , zweiten20 , dritten30 , vierten40 , fünften50 , sechsten60 , siebten70 und achten80 Registers angelegt wird, dann hängt die Übertragung von an die jeweiligen mindestens einen dritten Eingänge13 ,23 ,33 ,43 angelegten Befehls-/Adresssignale CA von den jeweiligen Chipauswahlsignalen CS0 bis CS7 ab. - Wenn mindestens eines der jeweils an den ersten Eingang
11 und den zweiten Eingang12 des ersten Registers10 gekoppelten Chipauswahlsignale CS0 und CS1 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang16 zu den Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 übertragen. Wenn beide Chipauswahlsignale CS0 und CS1 inaktiv sind, dann wird die Übertragung von Befehls-/Adresssignalen CA über den mindestens einen dritten Ausgang16 zu den Speicherchips3 des ersten Ranks100 und des zweiten Ranks200 blockiert. - Wenn mindestens eines der jeweils an den ersten Eingang
21 und den zweiten Eingang22 des zweiten Registers20 gekoppelten Chipauswahlsignale CS2 und CS3 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang26 zu den Speicherchips3 des dritten Ranks300 und des vierten Ranks400 übertragen. Wenn beide Chipauswahlsignale CS2 und CS3 inaktiv sind, dann wird die Übertragung von Befehls-/Adresssignalen CA über den mindestens einen dritten Ausgang26 zu den Speicherchips3 des dritten Ranks300 und des vierten Ranks400 blockiert. - Wenn mindestens eines der jeweils an den ersten Eingang
31 und den zweiten Eingang32 des dritten Registers30 gekoppelten Chipauswahlsignale CS4 und CS5 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang36 zu den Speicherchips3 des fünften Ranks500 und des sechsten Ranks600 übertragen. Wenn beide Chipauswahlsig nale CS4 und CS5 inaktiv sind, dann wird die Übertragung von Befehls-/Adresssignalen CA über den mindestens einen dritten Ausgang36 zu den Speicherchips3 des fünften Ranks500 und des sechsten Ranks600 blockiert. - Wenn mindestens eines der jeweils an den ersten Eingang
41 und den zweiten Eingang42 des vierten Registers40 gekoppelten Chipauswahlsignale CS6 und CS7 aktiv ist, dann werden die Befehls-/Adresssignale CA über den mindestens einen dritten Ausgang46 zu den Speicherchips3 des siebten Ranks700 und des achten Ranks800 übertragen. Wenn beide Chipauswahlsignale CS6 und CS7 inaktiv sind, dann wird die Übertragung von Befehls-/Adresssignalen CA über den mindestens einen dritten Ausgang46 zu den Speicherchips3 des siebten Ranks700 und des achten Ranks800 blockiert. -
5 zeigt schematisch eine Querschnittsansicht des Halbleiterspeichermoduls1 der elektronischen Vorrichtung von4 . Das Halbleiterspeichermodul1 umfasst ein erstes Schaltungssubstrat2 und ein zweites Schaltungssubstrat2' , die jeweils eine erste Oberfläche S1, S1' und eine zweite Oberfläche S2, S2' aufweisen. - Ein erstes Register
10 ist auf der ersten Oberfläche S1 des ersten Schaltungssubstrats2 angeordnet, ein zweites Register20 ist auf der zweiten Oberfläche S2 des ersten Schaltungssubstrats2 angeordnet, ein drittes Register30 ist auf der ersten Oberfläche S1' des zweiten Schaltungssubstrats2' angeordnet, und ein viertes Register40 ist auf der zweiten Oberfläche S2' des zweiten Schaltungssubstrats2' angeordnet. - Ein jeweiliger erster Rank
100 ,500 und ein jeweiliger zweiter Rank200 ,600 von Speicherchips (in5 nicht gezeigt) sind auf der jeweiligen ersten Oberfläche S1, S1' des jeweiligen Schaltungssubstrats1 ,1' angeordnet. - Ein jeweiliger dritter Rank
300 ,700 und ein jeweiliger vierter Rank400 ,800 von Speicherchips (in5 nicht gezeigt) sind auf der jeweiligen zweiten Oberfläche S2, S2' des jeweiligen Schaltungssubstrats1 ,1' angeordnet. - In der Regel sind (in
5 nicht gezeigte) Speicherchips durch Lötkugeln80 an jeweilige Schaltungssubstrate gekoppelt, um eine elektrische Verbindung zwischen den Speicherchips und den Schaltungssubstraten bereitzustellen. - Eine Steckverbindung
70 sorgt für eine Verbindung zwischen dem ersten Schaltungssubstrat2 und dem zweiten Schaltungssubstrat2' für die Übertragung elektrischer Signale. Die Steckverbindung70 enthält einen auf der ersten Oberfläche S1' des zweiten Schaltungssubstrats2' angeordneten Stecker70B und einen auf der zweiten Oberfläche S2 des ersten Schaltungssubstrats1 angeordneten Steckerbuchse70A . - Ein an einem Ende des ersten Schaltungssubstrats
2 angeordneter Randstecker8 sorgt für eine elektrische Verbindung zwischen der elektronischen Vorrichtung und einem Bussystem (in5 nicht gezeigt) für die Übertragung elektrischer Signale zwischen einer externen Einrichtung wie etwa der in4 dargestellten Steuerungseinrichtung und der elektronischen Vorrichtung über ein Bussystem.
Claims (36)
- Halbleiterspeichermodul (
1 ), umfassend: – ein Schaltungssubstrat (2 ), – einen ersten (100 ), einen zweiten (200 ), einen dritten (300 ) und einen vierten (400 ) Rank von Speicherchips (3 ), die jeweils eine Vielzahl von Speicherchips (3 ) enthalten und jeweils auf dem Schaltungssubstrat (2 ) angeordnet sind, – ein erstes Register (10 ) und ein zweites Register (20 ), die jeweils auf dem Schaltungssubstrat (2 ) angeordnet sind, wobei das erste Register (10 ) und das zweite Register (20 ) jeweils umfassen: – einen ersten Eingang (11 ,21 ) zum Empfangen eines jeweiligen Chipauswahlsignals (CS0, CS2) mit einem eines aktiven und eines inaktiven Pegels, – einen zweiten Eingang (12 ,22 ) zum Empfangen eines jeweiligen anderen Chipauswahlsignals (CS1, CS3) mit einem eines aktiven und eines inaktiven Pegels, – mindestens einen dritten Eingang (13 ,23 ) zum Empfangen von Befehls-/Adresssignalen (CA), – einen ersten Ausgang (14 ,24 ) zum Senden des jeweiligen Chipauswahlsignals (CS0, CS2) an die Speicherchips (3 ) des ersten Ranks (100 ) beziehungsweise des dritten Ranks (300 ), – einen zweiten Ausgang (15 ,25 ) zum Senden des jeweiligen anderen Chipauswahlsignals (CS1, CS3) an die Speicherchips (3 ) des zweiten Ranks (200 ) beziehungsweise des vierten Ranks (400 ), – mindestens einen dritten Ausgang (16 ,26 ), wobei der mindestens eine dritte Ausgang (16 ) des ersten Registers (10 ) die Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des ersten Ranks (100 ) und an die Speicherchips (3 ) des zweiten Ranks (200 ) sendet, wenn mindestens eines des am ersten Eingang (11 ) des ersten Registers (10 ) empfangenen Chipauswahlsignals (CS0) und des am zweiten Eingang (12 ) des ersten Registers (10 ) empfangenen anderen Chipauswahlsignals (CS1) aktiv ist, und eine Übertragung der Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des ersten Ranks (100 ) und an die Speicherchips (3 ) des zweiten Ranks (200 ) blockiert, wenn sowohl das am ersten Eingang (11 ) des ersten Registers (10 ) empfangene Chipauswahlsignal (CS0) als auch das am zweiten Eingang (12 ) des ersten Registers (10 ) empfangene andere Chipauswahlsignal (CS1) inaktiv sind, wobei der mindestens eine dritte Ausgang (26 ) des zweiten Registers (20 ) die Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des dritten Ranks (300 ) und an die Speicherchips (3 ) des vierten Ranks (400 ) sendet, wenn mindestens eines des am ersten Eingang (21 ) des zweiten Registers (20 ) empfangenen Chipauswahlsignals (CS2) und des am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangenen anderen Chipauswahlsignals (CS3) aktiv ist, und eine Übertragung der Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des dritten Ranks (300 ) und an die Speicherchips (3 ) des vierten Ranks (400 ) blockiert, wenn sowohl das am ersten Eingang (21 ) des zweiten Registers (20 ) empfangene Chipauswahlsignal (CS2) als auch das am ersten Eingang (22 ) des zweiten Registers (20 ) empfangene andere Chipauswahlsignal (CS3) inaktiv sind. - Halbleiterspeichermodul (
1 ) nach Anspruch 1, wobei das Schaltungssubstrat (2 ) eine erste Oberfläche (S1) und eine zweite Oberfläche (S2) aufweist, wobei das erste Register (10 ) und die Speicherchips (3 ) des ersten Ranks (100 ) auf der ersten Oberfläche (S1) angeordnet sind und die Speicherchips (3 ) des zweiten Ranks (200 ) auf den Speicherchips (3 ) des ersten Ranks (100 ) gestapelt sind, und wobei das zweites Register (20 ) und die Speicherchips (3 ) des dritten Ranks (300 ) auf der zweiten Oberfläche (S2) angeordnet sind und die Speicherchips (3 ) des vierten Ranks (400 ) auf den Speicherchips (3 ) des dritten Ranks (300 ) gestapelt sind. - Halbleiterspeichermodul (
1 ) nach Anspruch 1 oder 2, wobei das Schaltungssubstrat (2 ) einen Randstecker (8 ) mit Anschlusskontakten (9 ) zum Übertragen elektrischer Signale zwischen dem Schaltungssubstrat (2 ) und einer externen Einrichtung umfasst. - Halbleiterspeichermodul (
1 ) nach Anspruch 3, wobei Enden der Anschlusskontakt (9 ) des Randsteckers (8 ) über jeweilige auf dem Schaltungssubstrat (2 ) angeordnete leitfähige Leitungen mit dem ersten Eingang (11 ,21 ), mit dem zweiten Eingang (12 ,22 ) und mit mindestens einem dritten Eingang (13 ,23 ) jedes des ersten Registers (10 ) und des zweiten Registers (20 ) verbunden sind. - Halbleiterspeichermodul (
1 ) nach Anspruch 3 oder 4, wobei die elektrischen Signale die jeweiligen Chipauswahlsignale (CS0, CS2), die jeweiligen anderen Chipauswahlsignale (CS1, CS3) und die Befehls-/Adresssignale (CA) umfassen. - Halbleiterspeichermodul (
1 ) nach einem der Ansprüche 1 bis 5, wobei jedes des ersten Registers (10 ) und des zweiten Registers (20 ) einen vierten Eingang (17 ,27 ) zum Empfangen eines Steuersignals (CS GATE EN) mit einem eines aktiven oder eines inaktiven Pegels umfasst, wobei der mindestens eine dritte Ausgang (16 ) des ersten Registers (10 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (11 ) des ersten Registers (10 ) empfangenen Chipauswahlsignals (CS0) und des am zweiten Eingang (12 ) des ersten Registers (10 ) empfangenen anderen Chipauswahlsignals (CS1) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (11 ) des ersten Registers (10 ) empfangene Chipauswahlsignal (CS0) und das am zweiten Eingang (12 ) des ersten Registers (10 ) empfangene andere Chipauswahlsignal (CS1) inaktiv sind, wobei der mindestens eine dritte Ausgang (16 ) des ersten Registers (10 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist, der mindestens eine dritte Ausgang (26 ) des zweiten Registers (20 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (21 ) des zweiten Registers (20 ) empfangenen Chipauswahlsignals (CS2) und des am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangenen anderen Chipauswahlsignal (CS3) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (21 ) des zweiten Registers (20 ) empfangene Chipauswahlsignal (CS2) als auch das am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangene andere Chipauswahlsignal (CS3) inaktiv sind, wobei der mindestens eine dritte Ausgang (26 ) des zweiten Registers (20 ) die Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist. - Halbleiterspeichermodul (
1 ) nach einem der Ansprüche 1 bis 6, wobei das Halbleiterspeichermodul (1 ) eine auf dem Schaltungssubstrat (2 ) angeordnete Steckerbuchse (70A ) aufweist, wobei das Halbleiterspeichermodul (1 ) weiterhin umfasst: – ein weiteres Schaltungssubstrat (2' ) mit einem darauf angeordneten Stecker (70B ), – einen fünften (500 ), einen sechsten (600 ), einen siebten (700 ) und einen achten (800 ) Rank von Speicherchips (3 ), die jeweils eine Vielzahl von Speicherchips (3 ) enthalten und jeweils auf dem anderen Schaltungssubstrat (2' ) angeordnet sind, – ein drittes Register (30 ) und ein viertes Register (40 ), die jeweils auf dem anderen Schaltungssubstrat (2' ) angeordnet sind, wobei das dritte Register (30 ) und das vierte Register (40 ) jeweils umfassen: – einen ersten Eingang (31 ,41 ) zum Empfangen eines jeweiligen Chipauswahlsignals (CS4, CS6) mit einem eines aktiven und eines inaktiven Pegels, – einen zweiten Eingang (32 ,42 ) zum Empfangen eines jeweiligen anderen Chipauswahlsignals (CS5, CS7) mit einem eines aktiven und eines inaktiven Pegels, – mindestens einen dritten Eingang (33 ,43 ) zum Empfangen von Befehls-/Adresssignalen (CA), – einen ersten Ausgang (34 ,44 ) zum Senden des jeweiligen Chipauswahlsignals (CS4, CS6) an die Speicherchips (3 ) des fünften Ranks (500 ) beziehungsweise des siebten Ranks (700 ), – einen zweiten Ausgang (35 ,45 ) zum Senden des jeweiligen anderen Chipauswahlsignals (CS5, CS7) an die Speicherchips (3 ) des sechsten Ranks (600 ) beziehungsweise des achten Ranks (800 ), – mindestens einen dritten Ausgang (36 ,46 ), wobei die Steckerbuchse (70A ) der Leiterplatte (2 ) und der Stecker (70B ) der anderen Leiterplatte (2' ) gekoppelt sind und eine elektrische Verbindung für die Übertragung der jeweiligen Chipauswahlsignale (CS0, CS2, CS4, CS6), der jeweiligen anderen Chipauswahlsignale (CS1, CS3, CS5, CS7) und der Befehls-/Adresssignale (CA) zwischen der Leiterplatte (2 ) und der anderen Leiterplatte (2' ) bereitstellen; wobei der mindestens eine dritte Ausgang (36 ) des dritten Registers (30 ) die Befehls-/Adresssignale (CA) sendet, wenn mindestens eines des am ersten Eingang (31 ) des dritten Registers (30 ) empfangenen Chipauswahlsignals (CS4) und des am zweiten Eingang (32 ) des dritten Registers (30 ) empfangenen anderen Chipauswahlsignals (CS5) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn sowohl das am ersten Eingang (31 ) des dritten Registers (30 ) empfangene Chipauswahlsignal (CS4) als auch das am zweiten Eingang (32 ) des dritten Registers (30 ) empfangene andere Chipauswahlsignal (CS5) inaktiv sind, wobei der mindestens eine dritte Ausgang (46 ) des vierten Registers (40 ) die Befehls-/Adresssignale (CA) sendet, wenn mindestens eines des am ersten Eingang (41 ) des vierten Registers (40 ) empfangenen Chipauswahlsignals (CS6) und des am zweiten Eingang (42 ) des vierten Registers (40 ) empfangenen anderen Chipauswahlsignals (CS7) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn sowohl das am ersten Eingang (41 ) des vierten Registers (40 ) empfangene Chipauswahlsignal (CS6) als auch das am zweiten Eingang (42 ) des vierten Registers (40 ) empfangene andere Chipauswahlsignal (CS7) inaktiv sind. - Halbleiterspeichermodul (
1 ) nach Anspruch 7, wobei das andere Schaltungssubstrat (2' ) eine erste Oberfläche (S1') und eine zweite Oberfläche (S2') aufweist, wobei das dritte Register (30 ), die Speicherchips (3 ) des fünften Ranks (500 ) und die Speicherchips (3 ) des sechsten Ranks (600 ) auf der ersten Oberfläche (S1') des anderen Schaltungssubstrats angeordnet sind, und wobei das vierte Register (40 ), die Speicherchips (3 ) des siebten Ranks (700 ) und die Speicherchips (3 ) des achten Ranks (800 ) auf der zweiten Oberfläche (S2') des anderen schaltungssubstrats angeordnet sind. - Halbleiterspeichermodul (
1 ) nach einem der Ansprüche 7 bis 8, wobei das dritte Register (30 ) und das vierte Register (40 ) jeweils einen vierten Eingang (37 ,47 ) zum Empfangen eines Steuersignals (CS GATE EN) mit einem eines aktiven und eines inaktiven Pegels umfasst, wobei der mindestens eine dritte Ausgang (36 ) des dritten Registers (30 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (31 ) des dritten Registers (30 ) empfangenen Chipauswahlsignals (CS4) und des am zweiten Eingang (32 ) des dritten Registers (30 ) empfangenen anderen Chipauswahlsignals (CS5) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (31 ) des dritten Registers (30 ) empfangene Chipauswahlsignal (CS4) und das am zweiten Eingang (32 ) des dritten Registers (30 ) empfangene andere Chipauswahlsignal (CS5) inaktiv sind, wobei der mindestens eine dritte Ausgang (36 ) des dritten Registers (30 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist, der mindestens eine dritte Ausgang (46 ) des vierten Registers (40 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (41 ) des vierten Registers (40 ) empfangenen Chipauswahlsignals (CS6) und des am zweiten Eingang (42 ) des vierten Registers (40 ) empfangenen anderen Chipauswahlsignals (CS7) aktiv ist, und die Befehls-/Adresssignale (CA) 5 blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (41 ) des vierten Registers (40 ) empfangene Chipauswahlsignal (CS6) als auch das am zweiten Eingang (42 ) des vierten Registers (40 ) empfangene andere Chip auswahlsignal (CS7) inaktiv sind, wobei der mindestens eine dritte Ausgang (46 ) des vierten Registers (40 ) die Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist. - Halbleiterspeichermodul (
1 ) nach einem der Ansprüche 1 bis 9, wobei die Speicherchips (3 ) dynamische Direktzugriffsspeicherchips sind. - Halbleiterspeichermodul (
1 ) nach einem der Ansprüche 1 bis 9, wobei die Speicherchips (3 ) synchrone dynamische Direktzugriffsspeicherchips sind. - Halbleiterspeichermodul (
1 ) nach einem der Ansprüche 1 bis 11, wobei das Halbleiterspeichermodul (1 ) ein Dual-Inline-Speichermodul ist. - Elektronische Vorrichtung, umfassend: – eine Steuerungseinrichtung (
50 ), – ein Bussystem (60 ), – mindestens ein Halbleiterspeichermodul (1 ), umfassend: – ein Schaltungssubstrat (2 ), – einen ersten (100 ), einen zweiten (200 ), einen dritten (300 ) und einen vierten (400 ) Rank von Speicherchips (3 ), die jeweils eine Vielzahl von Speicherchips (3 ) enthalten und jeweils auf dem Schaltungssubstrat (2 ) angeordnet sind, – ein erstes Register (10 ) und ein zweites Register (20 ), die jeweils auf dem Schaltungssubstrat (2 ) angeordnet sind, wobei das erste Register (10 ) und das zweite Register (20 ) jeweils umfassen: – einen an die Steuerungseinrichtung (50 ) gekoppelten ersten Eingang (11 ,21 ) zum Empfangen eines jeweiligen Chipauswahlsignals (CS0, CS2) mit einem eines aktiven und eines inaktiven Pegels, – einen an die Steuerungseinrichtung (50 ) gekoppelten zweiten Eingang (12 ,22 ) zum Empfangen eines jewei ligen anderen Chipauswahlsignals (CS1, CS3) mit einem eines aktiven und eines inaktiven Pegels, – mindestens einen an die Steuerungseinrichtung (50 ) über das Bussystem (60 ) gekoppelten dritten Eingang (13 ,23 ) zum Empfangen von Befehls-/Adresssignalen (CA), – einen ersten Ausgang (14 ,24 ) zum Senden des jeweiligen Chipauswahlsignals (CS0, CS2) an die Speicherchips (3 ) des ersten Ranks (100 ) beziehungsweise des dritten Ranks (300 ), – einen zweiten Ausgang (15 ,25 ) zum Senden des jeweiligen anderen Chipauswahlsignals (CS1, CS3) an die Speicherchips (3 ) des zweiten Ranks (200 ) beziehungsweise des vierten Ranks (400 ), – mindestens einen dritten Ausgang (16 ,26 ), wobei der mindestens eine dritte Ausgang (16 ) des ersten Registers (10 ) die Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des ersten Ranks (100 ) und an die Speicherchips (3 ) des zweiten Ranks (200 ) sendet, wenn mindestens eines des am ersten Eingang (11 ) des ersten Registers (10 ) empfangenen Chipauswahlsignals (CS0) und des am zweiten Eingang (12 ) des ersten Registers (10 ) empfangenen anderen Chipauswahlsignals (CS1) aktiv ist, und eine Übertragung der Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des ersten Ranks (100 ) und an die Speicherchips (3 ) des zweiten Ranks (200 ) blockiert, wenn sowohl das am ersten Eingang (11 ) des ersten Registers (10 ) empfangene Chipauswahlsignal (CS0) als auch das am zweiten Eingang (12 ) des ersten Registers (10 ) empfangene andere Chipauswahlsignal (CS1) inaktiv sind, wobei der mindestens eine dritte Ausgang (26 ) des zweiten Registers (20 ) die Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des dritten Ranks (300 ) und an die Speicherchips (3 ) des vierten Ranks (400 ) sendet, wenn mindestens eines des am ersten Eingang (21 ) des zweiten Registers (20 ) empfangenen Chipauswahlsignals (CS2) und des am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangenen anderen Chipauswahlsignals (CS3) aktiv ist, und eine Übertragung der Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des dritten Ranks (300 ) und an die Speicherchips (3 ) des vierten Ranks (400 ) blockiert, wenn sowohl das am ersten Eingang (21 ) des zweiten Registers (20 ) empfangene Chipauswahlsignal (CS2) als auch das am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangene andere Chipauswahlsignal (CS3) inaktiv sind. - Elektronische Vorrichtung nach Anspruch 13, wobei das Schaltungssubstrat (
2 ) eine erste Oberfläche (S1) und eine zweite Oberfläche (S2) aufweist, wobei das erste Register (10 ) und die Speicherchips (3 ) des ersten Ranks (100 ) auf der ersten Oberfläche (S1) angeordnet sind und die Speicherchips (3 ) des zweiten Ranks (200 ) auf den Speicherchips (3 ) des ersten Ranks (100 ) gestapelt sind, und wobei das zweites Register (20 ) und die Speicherchips (3 ) des dritten Ranks (300 ) auf der zweiten Oberfläche (S2) angeordnet sind und die Speicherchips (3 ) des vierten Ranks (400 ) auf den Speicherchips (3 ) des dritten Ranks (300 ) gestapelt sind. - Elektronische Vorrichtung nach Anspruch 13 oder 14, wobei das Schaltungssubstrat (
2 ) einen Randstecker (8 ) mit Anschlusskontakten (9 ) zum Übertragen elektrischer Signale zwischen dem Schaltungssubstrat (2 ) und einer externen Einrichtung umfasst. - Elektronische Vorrichtung nach Anspruch 15, wobei Enden der Anschlusskontakte (
9 ) des Randsteckers (8 ) über jeweilige auf dem Schaltungssubstrat (2 ) angeordnete leitfähige Leitungen mit dem ersten Eingang (11 ,21 ), mit dem zweiten Eingang (12 ,22 ) und mit mindestens einem dritten Eingang (13 ,23 ) jedes des ersten Registers (10 ) und des zweiten Registers (20 ) verbunden sind. - Elektronische Vorrichtung nach Anspruch 15 oder 16, wobei die elektrischen Signale die jeweiligen Chipauswahlsignale (CS0, CS2), die jeweiligen anderen Chipauswahlsignale (CS1, CS3) und die Befehls-/Adresssignale (CA) umfassen.
- Elektronische Vorrichtung nach einem der Ansprüche 13 bis 17, wobei jedes des ersten Registers (
10 ) und des zweiten Registers (20 ) einen vierten Eingang (17 ,27 ) zum Empfangen eines Steuersignals (CS GATE EN) mit einem eines aktiven oder eines inaktiven Pegels umfasst, wobei der mindestens eine dritte Ausgang (16 ) des ersten Registers (10 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (11 ) des ersten Registers (10 ) empfangenen Chipauswahlsignals (CS0) und des am zweiten Eingang (12 ) des ersten Registers (10 ) empfangenen anderen Chipauswahlsignals (CS1) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (11 ) des ersten Registers (10 ) empfangene Chipauswahlsignal (CS0) als auch das am zweiten Eingang (12 ) des ersten Registers (10 ) empfangene andere Chipauswahlsignal (CS1) inaktiv sind, wobei der mindestens eine dritte Ausgang (16 ) des ersten Registers (10 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist, der mindestens eine dritte Ausgang (26 ) des zweiten Registers (20 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (21 ) des zweiten Registers (20 ) empfangenen Chipauswahlsignals (CS2) und des am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangenen anderen Chipauswahlsignals (CS3) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (21 ) des zweiten Registers (20 ) empfangene Chipauswahlsignal (CS2) als auch das am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangene andere Chipauswahlsignal (CS3) inaktiv sind, wobei der mindestens eine dritte Ausgang (26 ) des zweiten Registers (20 ) die Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist. - Elektronische Vorrichtung nach einem der Ansprüche 13 bis 18, wobei das Halbleiterspeichermodul (
1 ) eine auf dem Schaltungssubstrat (2 ) angeordnete Steckerbuchse (70A ) aufweist, wobei das Halbleiterspeichermodul (1 ) weiterhin umfasst: – ein weiteres Schaltungssubstrat (2' ) mit einem darauf angeordneten Stecker (70B ), – einen fünften (500 ), einen sechsten (600 ), einen siebten (700 ) und einen achten (800 ) Rank von Speicherchips (3 ), die jeweils eine Vielzahl von Speicherchips (3 ) enthalten und jeweils auf dem anderen Schaltungssubstrat (2' ) angeordnet sind, – ein drittes Register (30 ) und ein viertes Register (40 ), die jeweils auf dem anderen Schaltungssubstrat (2' ) angeordnet sind, wobei das dritte Register (30 ) und das vierte Register (40 ) jeweils umfassen: – einen an die Steuerungseinrichtung (50 ) gekoppelten ersten Eingang (31 ,41 ) zum Empfangen eines jeweiligen Chipauswahlsignals (CS4, CS6) mit einem eines aktiven und eines inaktiven Pegels, – einen an die Steuerungseinrichtung (50 ) gekoppelten zweiten Eingang (32 ,42 ) zum Empfangen eines jeweiligen anderen Chipauswahlsignals (CS5, CS7) mit einem eines aktiven und eines inaktiven Pegels, – mindestens einen an die Steuerungseinrichtung (50 ) ü ber das Bussystem (60 ) gekoppelten dritten Eingang (33 ,43 ) zum Empfangen von Befehls-/Adresssignalen (CA), – einen ersten Ausgang (34 ,44 ) zum Senden des jeweiligen Chipauswahlsignals (CS4, CS6) an die Speicherchips (3 ) des fünften Ranks (500 ) beziehungsweise des siebten Ranks (700 ), – einen zweiten Ausgang (35 ,45 ) zum Senden des jeweiligen anderen Chipauswahlsignals (CS5, 35 CS7) an die Speicherchips (3 ) des sechsten Ranks (600 ) beziehungsweise des achten Ranks (800 ), – mindestens einen dritten Ausgang (36 ,46 ), wobei die Steckerbuchse (70A ) der Leiterplatte (2 ) und der Stecker (70B ) der anderen Leiterplatte (2' ) gekoppelt sind und eine elektrische Verbindung für die Übertragung der jeweiligen Chipauswahlsignale, der jeweiligen anderen Chipauswahlsignale und der Befehls-/Adresssignale (CA) zwischen der Leiterplatte (2 ) und der anderen Leiterplatte (2' ) bereitstellen; wobei der mindestens eine dritte Ausgang (36 ) des dritten Registers (30 ) die Befehls-/Adresssignale (CA) sendet, wenn mindestens eines des am ersten Eingang (31 ) des dritten Registers (30 ) empfangenen Chipauswahlsignals (CS4) und des am zweiten Eingang (32 ) des dritten Registers (30 ) empfangenen anderen Chipauswahlsignals (CS5) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn sowohl das am ersten Eingang (31 ) des dritten Registers (30 ) empfangene Chipauswahlsignal (CS4) als auch das am zweiten Eingang (32 ) des dritten Registers (30 ) empfangene andere Chipauswahlsignal (CS5) inaktiv sind, wobei der mindestens eine dritte Ausgang (46 ) des vierten Registers (40 ) die Befehls-/Adresssignale (CA) sendet, wenn mindestens eines des am ersten Eingang (41 ) des vierten Registers (40 ) empfangenen Chipauswahlsignals (CS6) und des am zweiten Eingang (42 ) des vierten Registers (40 ) empfangenen anderen Chipauswahlsignals (CS7) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn sowohl das am ersten Eingang (41 ) des vierten Regis ters (40 ) empfangene Chipauswahlsignal (CS6) als auch das am zweiten Eingang (42 ) des vierten Registers (40 ) empfangene andere Chipauswahlsignal (CS7) inaktiv sind. - Elektronische Vorrichtung nach Anspruch 19, wobei das andere Schaltungssubstrat (
2' ) eine erste Oberfläche (S1') und eine zweite Oberfläche (S2') aufweist, wobei das dritte Register (30 ), die Speicherchips (3 ) des fünften Ranks (500 ) und die Speicherchips (3 ) des sechsten Ranks (600 ) auf der ersten Oberfläche (S1') des anderen Schaltungssubstrats angeordnet sind, und wobei das vierte Register (40 ), die Speicherchips (3 ) des siebten Ranks (700 ) und die Speicherchips (3 ) des achten Ranks (800 ) auf der zweiten Oberfläche (S2') des anderen Schaltungssubstrats angeordnet sind. - Elektronische Vorrichtung nach Anspruch 19 oder 20, wobei jedes des dritten Registers (
30 ) und des vierten Registers (40 ) einen vierten Eingang (37 ,37 ) zum Empfangen eines Steuersignals (CS GATE EN) mit einem eines aktiven oder eines inaktiven Pegels umfasst, wobei der mindestens eine dritte Ausgang (36 ) des dritten Registers (30 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (31 ) des dritten Registers (30 ) empfangenen Chipauswahlsignals (CS4) und des am zweiten Eingang (32 ) des dritten Registers (30 ) empfangenen anderen Chipauswahlsignals (CS5) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (31 ) des dritten Registers (30 ) empfangene Chipauswahlsignal (CS4) und das am zweiten Eingang (32 ) des dritten Registers (30 ) empfangene andere Chipauswahlsignal (CS5) inaktiv sind, wobei der mindestens eine dritte Ausgang (36 ) des dritten Registers (30 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist, der mindestens eine dritte Ausgang (46 ) des vierten Re gisters (40 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (41 ) des vierten Registers (40 ) empfangenen Chipauswahlsignals (CS6) und des am zweiten Eingang (42 ) des vierten Registers (40 ) empfangenen anderen Chipauswahlsignals (CS7) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (41 ) des vierten Registers (40 ) empfangene Chipauswahlsignal (CS6) als auch das am zweiten Eingang (42 ) des vierten Registers (40 ) empfangene andere Chipauswahlsignal (CS7) inaktiv sind, wobei der mindestens eine dritte Ausgang (46 ) des vierten Registers (40 ) die Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist. - Elektronische Vorrichtung nach einem der Ansprüche 13 bis 21, wobei die Speicherchips (
3 ) dynamische Direktzugriffsspeicherchips sind. - Elektronische Vorrichtung nach einem der Ansprüche 13 bis 21, wobei die Speicherchips (
3 ) synchrone dynamische Direktzugriffsspeicherchips sind. - Elektronische Vorrichtung nach einem der Ansprüche 13 bis 23, wobei das Halbleiterspeichermodul (
1 ) ein Dual-Inline-Speichermodul ist. - Verfahren zum Betreiben eines Halbleiterspeichermoduls, wobei das Verfahren umfasst: – Bereitstellen eines Halbleiterspeichermoduls (
1 ), das umfasst: – ein Schaltungssubstrat (2 ), – einen ersten (100 ), einen zweiten (200 ), einen dritten (300 ) und einen vierten (400 ) Rank von Speicherchips (3 ), die jeweils eine Vielzahl von Speicherchips (3 ) enthalten und jeweils auf dem Schaltungssubstrat (2 ) angeordnet sind, – ein erstes Register (10 ) und ein zweites Register (20 ), die jeweils auf dem Schaltungssubstrat (2 ) angeordnet sind, wobei das erste Register (10 ) und das zweite Register (20 ) jeweils umfassen: – einen ersten Eingang (11 ,21 ) zum Empfangen eines jeweiligen Chipauswahlsignals (CS0, CS2) mit einem eines aktiven und eines inaktiven Pegels, – einen zweiten Eingang (12 ,22 ) zum Empfangen eines jeweiligen anderen Chipauswahlsignals (CS1, CS3) mit einem eines aktiven und eines inaktiven Pegels, – mindestens einen dritten Eingang (13 ,23 ) zum Empfangen von Befehls-/Adresssignalen (CA), – einen ersten Ausgang (14 ,24 ) zum Senden des jeweiligen Chipauswahlsignals (CS0, CS2) an die Speicherchips (3 ) des ersten Ranks (100 ) beziehungsweise des dritten Ranks (300 ), – einen zweiten Ausgang (15 ,25 ) zum Senden des jeweiligen Chipauswahlsignals (CS1, CS3) an die Speicherchips (3 ) des zweiten Ranks (200 ) beziehungsweise des vierten Ranks (400 ), – mindestens einen dritten Ausgang (16 ,26 ), Bestimmen, ob eines der jeweiligen Chipauswahlsignale (CS0, CS2) und eines der jeweiligen anderen Chipauswahlsignale (CS1, CS3) aktiv ist, Senden der Befehls-/Adresssignale (CA) zu den Speicherchips (3 ) des ersten Ranks (100 ) und zu den Speicherchips (3 ) des zweiten Ranks (200 ) über den mindestens einen dritten Ausgang (16 ) des ersten Registers (10 ), wenn mindestens eines des am ersten Eingang (11 ) des ersten Registers (10 ) empfangenen Chipauswahlsignals (CS0) und des am zweiten Eingang (12 ) des ersten Registers (10 ) empfangenen anderen Chipauswahlsignals (CS1) aktiv ist, und Blockieren einer Übertragung der Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des ersten Ranks (100 ) und an die Speicherchips (3 ) des zweiten Ranks (200 ), wenn sowohl das am ersten Eingang (11 ) des ersten Registers (10 ) empfangene Chipauswahlsignal (CS0) als auch das am zweiten Eingang (12 ) des ersten Registers (10 ) empfangene andere Chipauswahlsignal (CS1) inaktiv sind, Senden der Befehls-/Adresssignale (CA) über den mindestens einen dritten Ausgang (26 ) des zweiten Registers (20 ) an die Speicherchips (3 ) des dritten Ranks (300 ) und an die Speicherchips (3 ) des vierten Ranks (400 ), wenn mindestens eines des am ersten Eingang (21 ) des zweiten Registers (20 ) empfangenen Chipauswahlsignals (CS2) und des am zweiten Eingang (22 ) des zweiten Registers empfangenen anderen Chipauswahlsignals (CS3) aktiv ist, und Blockieren einer Übertragung der Befehls-/Adresssignale (CA) an die Speicherchips (3 ) des dritten Ranks (300 ) und an die Speicherchips (3 ) des vierten Ranks (400 ), wenn sowohl das am ersten Eingang (21 ) des zweiten Registers (20 ) empfangene Chipauswahlsignal (CS2) als auch das am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangene andere Chipauswahlsignal (CS3) inaktiv sind. - Verfahren nach Anspruch 25, wobei das Schaltungssubstrat (
2 ) eine erste Oberfläche (S1) und eine zweite Oberfläche (S2) aufweist, wobei das erste Register (10 ) und die Speicherchips (3 ) des ersten Ranks (100 ) auf der ersten Oberfläche (S1) angeordnet sind und die Speicherchips (3 ) des zweiten Ranks (200 ) auf den Speicherchips (3 ) des ersten Ranks (100 ) gestapelt sind, und wobei das zweite Register (20 ) und die Speicherchips (3 ) des dritten Ranks (300 ) auf der zweiten Oberfläche (S2) angeordnet sind und die Speicherchips (3 ) des vierten Ranks (400 ) auf den Speicherchips (3 ) des dritten Ranks (300 ) gestapelt sind. - Verfahren nach Anspruch 25 oder 26, wobei das Schaltungssubstrat (
2 ) einen Randstecker (8 ) mit Anschlusskontakten (9 ) zum Übertragen elektrischer Signale zwischen dem Schaltungssubstrat (2 ) und einer externen Einrichtung umfasst. - Verfahren nach Anspruch 27, wobei Enden der Anschlusskon takte (
9 ) des Randsteckers (8 ) über jeweilige auf dem Schaltungssubstrat (2 ) angeordnete leitfähige Leitungen mit dem ersten Eingang (11 ,21 ), mit dem zweiten Eingang (12 ,22 ) und mit mindestens einem dritten Eingang (13 ,23 ) jedes des ersten Registers (10 ) und des zweiten Registers (20 ) verbunden sind. - Verfahren nach Anspruch 27 oder 28, wobei die elektrischen Signale die jeweiligen Chipauswahlsignale (CS0, CS2), die jeweiligen anderen Chipauswahlsignale (CS1, CS3) und die Befehls-/Adresssignale (CA) umfassen.
- Verfahren nach einem der Ansprüche 25 bis 29, wobei jedes des ersten Registers (
10 ) und des zweiten Registers (20 ) einen vierten Eingang (17 ,27 ) zum Empfangen eines Steuersignals (CS GATE EN) mit einem eines aktiven oder eines inaktiven Pegels umfasst, wobei der mindestens eine dritte Ausgang (16 ) des ersten Registers (10 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (11 ) des ersten Registers (10 ) empfangenen Chipauswahlsignals (CS0) und des am zweiten Eingang (12 ) des ersten Registers (10 ) empfangenen anderen Chipauswahlsignals (CS1) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (11 ) des ersten Registers (10 ) empfangene Chipauswahlsignal (CS0) und das am zweiten Eingang (12 ) des ersten Registers (10 ) empfangene andere Chipauswahlsignal (CS1) inaktiv sind, wobei der mindestens eine dritte Ausgang (16 ) des ersten Registers (10 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist, der mindestens eine dritte Ausgang (26 ) des zweiten Registers (20 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (21 ) des zweiten Registers empfangenen Chipauswahlsignals (CS2) und des am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangenen anderen Chipauswahlsignals (CS3) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (21 ) des zweiten Registers (20 ) empfangene Chipauswahlsignal (CS2) als auch das am zweiten Eingang (22 ) des zweiten Registers (20 ) empfangene andere Chipauswahlsignal (CS3) inaktiv sind, wobei der mindestens eine dritte Ausgang (26 ) des zweiten Registers (20 ) die Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist. - Verfahren nach einem der Ansprüche 25 bis 30, wobei das Halbleiterspeichermodul (
1 ) einer auf dem Schaltungssubstrat (2 ) angeordneten Steckerbuchse (70A ) aufweist, wobei das Halbleiterspeichermodul (1 ) weiterhin umfasst: – ein weiteres Schaltungssubstrat (2' ) mit einem darauf angeordneten Stecker (70B ), – einen fünften (500 ), einen sechsten (600 ), einen siebten (700 ) und einen achten (800 ) Rank von Speicherchips (3 ), die jeweils eine Vielzahl von Speicherchips (3 ) enthalten und jeweils auf dem anderen Schaltungssubstrat (2' ) angeordnet sind, – ein drittes Register (30 ) und ein viertes Register (40 ), die jeweils auf dem anderen Schaltungssubstrat (2' ) angeordnet sind, wobei das dritte Register (30 ) und das vierte Register (40 ) jeweils umfassen: – einen ersten Eingang (31 ,41 ) zum Empfangen eines jeweiligen Chipauswahlsignals (CS4, CS6) mit einem eines aktiven und eines inaktiven Pegels, – einen zweiten Eingang (32 ,42 ) zum Empfangen eines jeweiligen Chipauswahlsignals (CS5, CS7) mit einem eines aktiven und eines inaktiven Pegels, – mindestens einen dritten Eingang (33 ,43 ) zum Empfangen von Befehls-/Adresssignalen (CA), – einen ersten Ausgang (34 ,44 ) zum Senden des jeweiligen Chipauswahlsignals (CS4, CS6) an die Speicherchips (3 ) des fünften Ranks (500 ) beziehungsweise des sieb ten Ranks (700 ), – einen zweiten Ausgang (35 ,45 ) zum Senden des jeweiligen Chipauswahlsignals (CS5, CS7) an die Speicherchips (3 ) des sechsten Ranks (600 ) beziehungsweise des achten Ranks (800 ), – mindestens einen dritten Ausgang (36 ,46 ), wobei die Steckerbuchse (70A ) der Leiterplatte (2 ) und der Stecker (70B ) der anderen Leiterplatte (2' ) gekoppelt sind und eine elektrische Verbindung für die Übertragung der jeweiligen Chipauswahlsignale, der jeweiligen anderen Chipauswahlsignale und der Befehls-/Adresssignale (CA) zwischen der Leiterplatte (2 ) und der anderen Leiterplatte (2' ) bereitstellen; wobei der mindestens eine dritte Ausgang (36 ) des dritten Registers (30 ) die Befehls-/Adresssignale (CA) sendet, wenn mindestens eines des am ersten Eingang (31 ) des dritten Registers (30 ) empfangenen Chipauswahlsignals (CS4) und des am zweiten Eingang (32 ) des dritten Registers (30 ) empfangenen anderen Chipauswahlsignals (CS5) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn sowohl das am ersten Eingang (31 ) des dritten Registers (30 ) empfangene Chipauswahlsignal (CS4) als auch das am zweiten Eingang (32 ) des dritten Registers (30 ) empfangene andere Chipauswahlsignal (CS5) inaktiv sind, wobei der mindestens eine dritte Ausgang (46 ) des vierten Registers (40 ) die Befehls-/Adresssignale (CA) sendet, wenn mindestens eines des am ersten Eingang (41 ) des vierten Registers (40 ) empfangenen Chipauswahlsignals (CS6) und des am zweiten Eingang (42 ) des vierten Registers (40 ) empfangenen anderen Chipauswahlsignals (CS7) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn sowohl das am ersten Eingang (41 ) des vierten Registers (40 ) empfangene Chipauswahlsignal (CS6) als auch das am zweiten Eingang (42 ) des vierten Registers (40 ) empfangene andere Chipauswahlsignal (CS7) inaktiv sind. - Verfahren nach Anspruch 31, wobei das andere Schaltungssubstrat (
2' ) eine erste Oberfläche (S1') und eine zweite Oberfläche (S2') aufweist, wobei das dritte Register (30 ), die Speicherchips (3 ) des fünften Ranks (500 ) und die Speicherchips (3 ) des sechsten Ranks (600 ) auf der ersten Oberfläche (S1') des anderen Schaltungssubstrats angeordnet sind, und wobei das vierte Register (40 ), die Speicherchips (3 ) des siebten Ranks (700 ) und die Speicherchips (3 ) des achten Ranks (800 ) auf der zweiten Oberfläche (S2') des anderen Schaltungssubstrats angeordnet sind. - Verfahren nach Anspruch 31 oder 32, wobei jedes des dritten Registers (
30 ) und des vierten Registers (40 ) einen vierten Eingang (37 ,47 ) zum Empfangen eines Steuersignals (CS GATE EN) mit einem eines aktiven oder eines inaktiven Pegels umfasst, wobei der mindestens eine dritte Ausgang (36 ) des dritten Registers (30 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (31 ) des dritten Registers (30 ) empfangenen Chipauswahlsignals (CS4) und des am zweiten Eingang (32 ) des dritten Registers (30 ) empfangenen anderen Chipauswahlsignals (CS5) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (31 ) des dritten Registers (30 ) empfangene Chipauswahlsignal (CS4) als auch das am zweiten Eingang (32 ) des dritten Registers (30 ) empfangene andere Chipauswahlsignal (CS5) inaktiv sind, wobei der mindestens eine dritte Ausgang (36 ) des dritten Registers (30 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist, der mindestens eine dritte Ausgang (46 ) des vierten Registers (40 ) Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn mindestens eines des am ersten Eingang (41 ) des vierten Registers (40 ) empfangenen Chipauswahlsignals (CS6) und des am zweiten Eingang (42 ) des zweiten Registers (40 ) empfangenen anderen Chipauswahlsignals (CS7) aktiv ist, und die Befehls-/Adresssignale (CA) blockiert, wenn das Steuersignal (CS GATE EN) aktiv ist und wenn sowohl das am ersten Eingang (41 ) des vierten Registers (40 ) empfangene Chipauswahlsignal (CS6) als auch das am zweiten Eingang (42 ) des vierten Registers (40 ) empfangene andere Chipauswahlsignal (CS7) inaktiv sind, wobei der mindestens eine dritte Ausgang (46 ) des vierten Registers (40 ) die Befehls-/Adresssignale (CA) sendet, wenn das Steuersignal (CS GATE EN) inaktiv ist. - Verfahren nach einem der Ansprüche 25 bis 33, wobei die Speicherchips (
3 ) dynamische Direktzugriffsspeicherchips sind. - Verfahren nach einem der Ansprüche 25 bis 33, wobei die Speicherchips (
3 ) synchrone dynamische Direktzugriffsspeicherchips sind. - Verfahren nach einem der Ansprüche 25 bis 35, wobei das Halbleiterspeichermodul (
1 ) ein Dual-Inline-Speichermodul ist.
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/364,135 | 2006-02-28 | ||
| US11/364,135 US7359257B2 (en) | 2006-02-28 | 2006-02-28 | Semiconductor memory module and electronic apparatus including a semiconductor memory module and method for operating thereof |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE102007009817A1 true DE102007009817A1 (de) | 2007-09-06 |
| DE102007009817B4 DE102007009817B4 (de) | 2012-08-30 |
Family
ID=38329502
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE102007009817A Expired - Fee Related DE102007009817B4 (de) | 2006-02-28 | 2007-02-28 | Halbleiterspeichermodul und elektronische Vorrichtung, ein Halbleiterspeichermodul umfassend, und Verfahren zu dessen Betrieb |
Country Status (2)
| Country | Link |
|---|---|
| US (2) | US7359257B2 (de) |
| DE (1) | DE102007009817B4 (de) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9412423B2 (en) * | 2012-03-15 | 2016-08-09 | Samsung Electronics Co., Ltd. | Memory modules including plural memory devices arranged in rows and module resistor units |
| US9426916B1 (en) * | 2012-08-11 | 2016-08-23 | Netlist, Inc. | Arrangement of memory devices in a multi-rank memory module |
| US9496633B1 (en) | 2015-06-22 | 2016-11-15 | Intel Corporation | Memory module adaptor card |
| US12424249B2 (en) * | 2023-01-19 | 2025-09-23 | SK Hynix Inc. | Buffer chip, and semiconductor package including the buffer chip and a memory chip |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3742051B2 (ja) * | 2002-10-31 | 2006-02-01 | エルピーダメモリ株式会社 | メモリモジュール、メモリチップ、及びメモリシステム |
| US7142461B2 (en) * | 2002-11-20 | 2006-11-28 | Micron Technology, Inc. | Active termination control though on module register |
| KR100585099B1 (ko) * | 2003-08-13 | 2006-05-30 | 삼성전자주식회사 | 적층형 메모리 모듈 및 메모리 시스템. |
-
2006
- 2006-02-28 US US11/364,135 patent/US7359257B2/en not_active Ceased
-
2007
- 2007-02-28 DE DE102007009817A patent/DE102007009817B4/de not_active Expired - Fee Related
-
2010
- 2010-04-14 US US12/759,827 patent/USRE43162E1/en active Active - Reinstated
Also Published As
| Publication number | Publication date |
|---|---|
| US20070201256A1 (en) | 2007-08-30 |
| US7359257B2 (en) | 2008-04-15 |
| DE102007009817B4 (de) | 2012-08-30 |
| USRE43162E1 (en) | 2012-02-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE60308183T2 (de) | Pufferanordnung für speicher | |
| DE69725519T2 (de) | Verbindung eines Doppelspannungsmoduls | |
| DE60016220T2 (de) | Speichererweiterungsmodul mit einer vielzahl von speicherbanken und einer banksteuerungschaltung | |
| DE60005127T2 (de) | Tragbares elektronisches Gerät | |
| DE10262374B4 (de) | System zur Erzeugung und Verteilung von Versorgungsspannungen in Speichersystemen | |
| DE10233865B4 (de) | Speichermodul | |
| DE60221407T2 (de) | Speichersystem und Speichersubsystem | |
| DE112006003224B4 (de) | Polaritätsbetriebener dynamischer, schaltkreisintegrierter Abschluss | |
| DE112011105909B4 (de) | Speichergerät mit Speicherchiplagenschichten, Speicherchiplagenelement mit Kopplungsstrukturen und System umfassend Speicherstapel, Prozessor und Systemelement | |
| DE112006003267B4 (de) | Zeitlich multiplexierter dynamischer, schaltkreisintegrierter Abschluss | |
| DE69025090T2 (de) | Schaltungsplatte für modularen Rechnerspeicher | |
| US7298625B1 (en) | Expansion structure of memory module slot | |
| DE102013109131B4 (de) | Halbleitervorrichtung mit linienförmigem Graben zum Definieren eines aktiven Bereichs sowie Verfahren zur Herstellung derselben | |
| DE102004062194A1 (de) | Integrierte Halbleiterschaltungs-Vorrichtung | |
| DE102008052466A1 (de) | Speichersystem mit erweiterter Speicherdichtefähigkeit | |
| DE102007009817B4 (de) | Halbleiterspeichermodul und elektronische Vorrichtung, ein Halbleiterspeichermodul umfassend, und Verfahren zu dessen Betrieb | |
| DE102008048845A1 (de) | Eine Struktur zur gemeinschaftlichen Nutzung intern erzeugter Spannungen durch Chips bei Mehrchipgehäusen | |
| DE112006001208B4 (de) | Identische Chips mit verschiedenen Operationen in einem System | |
| EP0691655B1 (de) | Modulkarte | |
| DE10022479A1 (de) | Anordnung zur Übertragung von Signalen zwischen einer Datenverarbeitungseinrichtung und einer Funktionseinheit | |
| DE102022102789A1 (de) | Massepin für vorrichtung-zu-vorrichtung-verbindung | |
| DE102006051514A1 (de) | Speichermodul und Verfahren zum Betreiben eines Speichermoduls | |
| DE60128323T2 (de) | Datenverarbeitungsgerät und eine Speicherkarte mit dem Gerät | |
| DE10250156A1 (de) | Speichermodul und Speicheranordnung mit abzweigfreien Signalleitungen und verteilten kapazitiven Lasten | |
| DE102006017947B4 (de) | Speicherbaustein, entsprechende Baugruppe sowie entsprechendes Herstellungsverfahren |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OP8 | Request for examination as to paragraph 44 patent law | ||
| R016 | Response to examination communication | ||
| R016 | Response to examination communication | ||
| R016 | Response to examination communication | ||
| R018 | Grant decision by examination section/examining division | ||
| R082 | Change of representative |
Representative=s name: , |
|
| R020 | Patent grant now final |
Effective date: 20121201 |
|
| R081 | Change of applicant/patentee |
Owner name: INFINEON TECHNOLOGIES AG, DE Free format text: FORMER OWNER: QIMONDA AG, 81739 MUENCHEN, DE Owner name: POLARIS INNOVATIONS LTD., IE Free format text: FORMER OWNER: QIMONDA AG, 81739 MUENCHEN, DE |
|
| R081 | Change of applicant/patentee |
Owner name: POLARIS INNOVATIONS LTD., IE Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG, 85579 NEUBIBERG, DE |
|
| R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |