[go: up one dir, main page]

TWI777415B - 半導體裝置及其形成方法 - Google Patents

半導體裝置及其形成方法 Download PDF

Info

Publication number
TWI777415B
TWI777415B TW110105690A TW110105690A TWI777415B TW I777415 B TWI777415 B TW I777415B TW 110105690 A TW110105690 A TW 110105690A TW 110105690 A TW110105690 A TW 110105690A TW I777415 B TWI777415 B TW I777415B
Authority
TW
Taiwan
Prior art keywords
trench isolation
shallow trench
isolation region
forming
semiconductor device
Prior art date
Application number
TW110105690A
Other languages
English (en)
Other versions
TW202145361A (zh
Inventor
朱峯慶
李威養
楊豐誠
陳燕銘
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/888,264 external-priority patent/US11854688B2/en
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202145361A publication Critical patent/TW202145361A/zh
Application granted granted Critical
Publication of TWI777415B publication Critical patent/TWI777415B/zh

Links

Images

Classifications

    • GPHYSICS
    • G16INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR SPECIFIC APPLICATION FIELDS
    • G16HHEALTHCARE INFORMATICS, i.e. INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR THE HANDLING OR PROCESSING OF MEDICAL OR HEALTHCARE DATA
    • G16H40/00ICT specially adapted for the management or administration of healthcare resources or facilities; ICT specially adapted for the management or operation of medical equipment or devices
    • G16H40/20ICT specially adapted for the management or administration of healthcare resources or facilities; ICT specially adapted for the management or operation of medical equipment or devices for the management or administration of healthcare resources or facilities, e.g. managing hospital staff or surgery rooms
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q50/00Information and communication technology [ICT] specially adapted for implementation of business processes of specific business sectors, e.g. utilities or tourism
    • G06Q50/10Services
    • G06Q50/16Real estate
    • G06Q50/163Real estate management
    • GPHYSICS
    • G16INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR SPECIFIC APPLICATION FIELDS
    • G16HHEALTHCARE INFORMATICS, i.e. INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR THE HANDLING OR PROCESSING OF MEDICAL OR HEALTHCARE DATA
    • G16H40/00ICT specially adapted for the management or administration of healthcare resources or facilities; ICT specially adapted for the management or operation of medical equipment or devices
    • G16H40/60ICT specially adapted for the management or administration of healthcare resources or facilities; ICT specially adapted for the management or operation of medical equipment or devices for the operation of medical equipment or devices
    • G16H40/63ICT specially adapted for the management or administration of healthcare resources or facilities; ICT specially adapted for the management or operation of medical equipment or devices for the operation of medical equipment or devices for local operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L63/00Network architectures or network communication protocols for network security
    • H04L63/08Network architectures or network communication protocols for network security for authentication of entities
    • H04L63/0876Network architectures or network communication protocols for network security for authentication of entities based on the identity of the terminal or configuration, e.g. MAC address, hardware or software configuration or device fingerprint
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/013Manufacturing their source or drain regions, e.g. silicided source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0144Manufacturing their gate insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0151Manufacturing their isolation regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0158Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/834Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
    • H10W10/014
    • H10W10/17
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q10/00Administration; Management
    • G06Q10/20Administration of product repair or maintenance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/791Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
    • H10D30/797Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/82Heterojunctions
    • H10D62/822Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/021Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0167Manufacturing their channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/017Manufacturing their source or drain regions, e.g. silicided source or drain regions

Landscapes

  • Engineering & Computer Science (AREA)
  • Business, Economics & Management (AREA)
  • Health & Medical Sciences (AREA)
  • General Business, Economics & Management (AREA)
  • Biomedical Technology (AREA)
  • Primary Health Care (AREA)
  • General Health & Medical Sciences (AREA)
  • Public Health (AREA)
  • Tourism & Hospitality (AREA)
  • Medical Informatics (AREA)
  • Epidemiology (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computing Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Marketing (AREA)
  • Signal Processing (AREA)
  • Human Resources & Organizations (AREA)
  • General Engineering & Computer Science (AREA)
  • Economics (AREA)
  • Strategic Management (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Element Separation (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

在此提供一種進行預清潔製程以移除半導體裝置中的氧化物的方法以及藉由此方法形成的半導體裝置。在一實施例中,此方法包括形成淺溝槽隔離區域於半導體基板上;形成閘極堆疊於淺溝槽隔離區域上;使用非等向性蝕刻製程蝕刻相鄰於閘極堆疊的淺溝槽隔離區域;以及在使用非等向性蝕刻製程蝕刻淺溝槽隔離區域之後,使用等向性蝕刻製程蝕刻淺溝槽隔離區域,其中用於等向性蝕刻製程的製程氣體包括氟化氫及氨氣。

Description

半導體裝置及其形成方法
本發明實施例係有關於一種半導體結構,且特別係有關於一種具有良好的淺溝槽隔離區域剖面輪廓的半導體裝置及其形成方法。
半導體裝置使用於各種電子應用中,例如,個人電腦、行動電話、數位相機及其他電子設備。半導體裝置通常藉由以下方式而製造,包括在半導體基板上依序沉積絕緣或介電層、導電層及半導體層,使用微影製程圖案化上述各材料層,藉以在此半導體基板上形成電路組件及元件。
半導體產業藉由不斷降低最小部件尺寸以持續提高各種電子組件(例如,電晶體、二極體、電阻、電容等)的積體密度,這允許將更多的部件集積到特定區域中。
本揭露之一實施例揭示一種半導體裝置的形成方法,包括:形成淺溝槽隔離區域於半導體基板之上;形成閘極堆疊於上述淺溝槽隔離區域之上;使用非等向性蝕刻製程蝕刻相鄰於上述閘極堆疊的上述淺溝槽隔離區域;以及在使用上述非等向性蝕刻製程蝕刻上述淺溝槽隔離區域之後,使用等向性蝕刻製程蝕刻上述淺溝槽隔離區域,其中用於上述等向性蝕刻製程的製程氣體包括氟化氫及氨氣。
本揭露之一實施例揭示一種半導體裝置的形成方法,包括:形成閘極堆疊於半導體鰭片之上,其中上述半導體鰭片從半導體基板延伸;非等向性地蝕刻上述半導體鰭片,以形成第一凹口;以及使用無電漿的乾式蝕刻製程而等向性地蝕刻上述半導體鰭片,以從上述半導體鰭片移除氧化物。
本揭露之一實施例揭示一種半導體裝置,包括:淺溝槽隔離區域,位於半導體基板之上;閘極電極,位於上述淺溝槽隔離區域之上;以及第一介電材料,位於上述淺溝槽隔離區域之上且圍繞上述閘極電極,其中上述第一介電材料具有第一圓形剖面輪廓低於上述淺溝槽隔離區域的頂表面5 nm至25 nm的第一距離,且上述第一介電材料具有第二圓形剖面輪廓從上述第一圓形剖面輪廓延伸延伸到低於上述淺溝槽隔離區域的上述頂表面10 nm至30 nm的第二距離。
以下的揭露內容提供許多不同的實施例或範例以實施本案的不同部件(feature)。以下的揭露內容敘述各個構件及其排列方式的特定範例,以簡化說明。當然,這些特定的範例並非用以限定。例如,若是本說明書敘述了一第一部件形成於一第二部件之上或上方,即表示其可能包含上述第一部件與上述第二部件是直接接觸的實施例,亦可能包含了有額外的部件形成於上述第一部件與上述第二部件之間,而使上述第一部件與第二部件可能未直接接觸的實施例。另外,以下揭露的不同範例可能重複使用相同的參照符號及/或標記。這些重複係為了簡化與清晰的目的,並非用以限定所討論的不同實施例及/或結構之間有特定的關係。
此外,其與空間相關用詞,例如“在…下方”、“下方”、“較低的”、“上方”、“較高的”及類似的用詞,係為了便於描述圖式中一個元件或部件與另一個(些)元件或部件之間的關係。除了在圖式中繪示的方位外,這些空間相關用詞意欲包含部件的裝置之不同方位。裝置能夠以其他方式定向(旋轉90度或其他方向),並且本文中所使用的空間相關用詞可以同樣地被相應地解釋。
各個實施例提供了進行經過改良的預清潔製程以移除半導體裝置中的原生氧化物(native oxide)層的方法,以及藉由此方法而形成的半導體裝置。此預清潔製程可以是無電漿(plasma-less)的乾式蝕刻製程。在一些實施例中,此預清潔製程可以在形成矽基板中的磊晶源極/汲極區域之前,使用例如,氟化氫(HF)及氨氣(NH3 )之類的蝕刻劑從形成於鰭片中的凹口中移除氧化物(例如,原生氧化物)。使用無電漿乾式蝕刻製程進行預清潔製程,可以減少從淺溝槽隔離(shallow trench isolation, STI)區域中移除的材料,並且提供更良好的淺溝槽隔離區域剖面輪廓。這可能導致藉由包括此預清潔製程在內的方法而形成的半導體裝置具有增加的崩潰電壓(breakdown voltage)、更好的性能以及較少的裝置缺陷。
第1圖繪示出依據一些實施例之鰭式場效電晶體(fin field-effect transistor, FinFET)的示範例。此鰭式場效電晶體包括位於基板50 (例如,半導體基板)上的鰭片55。淺溝槽隔離區域58設置於基板50中,鰭片55位於相鄰的淺溝槽隔離區域58上方並從相鄰的淺溝槽隔離區域58之間突出。雖然將淺溝槽隔離區域58描述/繪示為與基板50分離,但是如本文所使用,技術用語「基板」可用於僅指稱半導體基板,或是用於僅指稱包括隔離區域的半導體基板。另外,雖然將鰭片55繪示為與基板50相同的單一連續材料,但是鰭片55及/或基板50可以包括單一材料或多種材料。在本文中,鰭片55指的是指位於相鄰的淺溝槽隔離區域58之間延伸的部分。
閘極介電層100沿著側壁並且位於鰭片55的頂表面之上,閘極電極102位於閘極介電層100之上。磊晶源極/汲極區92設置在鰭片55、閘極介電層100及閘極電極102的相對兩側。第1圖進一步繪示在後續的圖式中所使用的參考剖面。剖面A-A’沿著閘極電極102的縱軸,並且在,例如,垂直於鰭式場效電晶體的磊晶源極/汲極區92之間的電流流動方向的方向上。剖面B-B’垂直於剖面A-A’,且沿著鰭片55的縱軸,並且在,例如,鰭式場效電晶體的磊晶源極/汲極區92之間的電流流動的方向上。剖面C-C’平行於剖面A-A’,並且延伸穿過鰭式場效電晶體的磊晶源極/汲極區92。剖面D-D’平行於剖面B-B’,並且延伸穿過鰭式場效電晶體的鰭片55。為了清楚起見,後續的圖式將參考這些參考剖面。
本文所討論的一些實施例是在使用閘極後製製程(gate-last process)形成的鰭式場效電晶體的背景下討論的。在一些實施例中,可以使用閘極先製製程(gate-first process)。而且,一些實施例考慮了使用在平面裝置,例如,平面場效電晶體、奈米結構(例如,奈米片、奈米線、全繞式閘極(gate-all-around)或其他類似物)場效電晶體(nanostructure field effect transistors, NSFETs)中的方面。
第2圖到第17D圖是依據一些實施例之製造鰭式場效電晶體的中間階段的剖面示意圖。第2圖到第5圖繪示了第1圖所繪示的參考剖面A-A’。第6A圖、第12A圖、第13A圖、第14A圖、第15A圖、第16A圖及第17A圖是沿著第1圖所繪示的參考剖面A-A’所繪示。第6B圖、第7B圖、第8B圖、第9B圖、第10B圖、第11B圖、第12B圖、第13B圖、第14B圖、第15B圖、第15C圖、第16B圖及第17B圖是沿著第1圖所繪示的參考剖面B-B’所繪示。第7A圖、第8A圖、第9A圖、第10A圖、第11A圖、第11C圖及第12C圖是沿著第1圖所繪示的參考剖面C-C’所繪示。第9C圖、第10C圖、第12D圖、第17C圖及第17D圖是沿著第1圖所繪示的參考剖面D-D’所繪示。
在第2圖中,提供基板50。基板50可以是半導體基板,例如,塊體(bulk)半導體、絕緣體上覆半導體(semiconductor-on-insulator, SOI)基板或其他類似物,其可以被摻雜(例如,用p型或n型摻質)或未摻雜。基板50可以是晶圓,例如,矽晶圓。通常,絕緣體上覆半導體基板是形成在絕緣體層上的一層半導體材料。絕緣體層可以是,例如,埋藏氧化物(buried oxide, BOX)層、氧化矽層或其他類似物。絕緣層設置在通常為矽或玻璃基板的基板上。也可使用其他基板,例如,多層(multi-layered)或漸變(gradient)基板。在一些實施例中,基板50的半導體材料可包括矽;鍺;化合物半導體,包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦(indium antimonide);合金半導體,包括矽鍺(silicon-germanium)、磷砷化鎵(gallium arsenide phosphide)、砷化銦鋁(aluminum indium arsenide)、砷化鎵鋁(aluminum gallium arsenide)、砷化銦鎵(gallium indium arsenide)、磷化銦鎵(gallium indium phosphide)及/或磷砷化銦鎵(gallium indium arsenide phosphide);或上述之組合。
基板50具有區域50N和區域50P。區域50N可用於形成n型裝置,例如,n型金屬氧化物半導體(NMOS)電晶體,例如,n型鰭式場效電晶體。區域50P可用於形成p型裝置,例如,p型金屬氧化物半導體(PMOS)電晶體,例如,p型鰭式場效電晶體。區域50N可與區域50P物理性地分開(如分隔線51所示),並且可在區域50N及區域50P與半導體裝置之間設置任何數量的裝置部件(例如,其他主動裝置、摻雜區域、隔離結構等)。
在第3圖中,形成鰭片55於基板50中。鰭片55是半導體條帶(semiconductor strip)。在一些實施例中,可藉由在基板50中蝕刻溝槽,以在基板50中形成鰭片55。蝕刻可以是任何可接受的蝕刻製程,例如,反應離子蝕刻(reactive ion etch, RIE)、中性粒子束蝕刻(neutral beam etch, NBE)、其他類似方法或上述之組合。蝕刻可以是非等向性的。
可藉由任何合適的方法將鰭片55圖案化。舉例而言,可使用一個或多個光微影製程(photolithography)將鰭片55圖案化,包括雙重圖案化(double-patterning)製程或多重圖案化(multi-patterning)製程。一般而言,雙重圖案化或多重圖案化製程結合了光微影製程及自對準製程(self-aligned process),以創造具有較小節距的圖案,舉例而言,此圖案所具有的節距比使用單一直接光微影製程所能夠得到的節距更小。舉例而言,在一些實施例中,形成犧牲層於基板之上並使用光微影製程將其圖案化。使用自對準製程形成間隔物於經過圖案化的犧牲層旁。之後,移除犧牲層,並且可接著使用剩餘的間隔物將鰭片55圖案化。在一些實施例中,罩幕(或其他層)可保留在鰭片55上。
在第4圖中,形成淺溝槽隔離區域58相鄰於鰭片55。可以藉由將絕緣材料(未單獨繪示出)形成於基板50之上並且位於相鄰的鰭片55之間,而形成淺溝槽隔離區域58。絕緣材料可以是氧化物(例如,氧化矽)、氮化物、其他類似物或上述之組合,並且可藉由下列方法形成,包括高密度電漿化學氣相沉積(high density plasma chemical vapor deposition, HDP-CVD)、流動式化學氣相沉積(flowable chemical vapor deposition, FCVD) (例如,在遠距電漿系統中進行的基於CVD的材料沉積,以及後固化(post curing)而使其轉化為另一種材料,例如,氧化物)、其他類似方法或上述之組合。可使用藉由任何可接受的方法所形成的其他絕緣材料。在所示的實施例中,絕緣材料是藉由流動式化學氣相沉積製程所形成的氧化矽。當形成絕緣材料後,即可進行退火製程。在一些實施例中,形成絕緣材料,使得多餘的絕緣材料覆蓋鰭片55。絕緣材料可以包括單層或可以利用多層。舉例而言,在一些實施例中,可以先沿著基板50及鰭片55的表面形成順應性的襯層(未繪示)。此後,可以在襯層上形成填充材料,例如,如上文中所討論的填充材料。
之後,對絕緣材料進行移除製程,以移除位於鰭片55上方的多餘的絕緣材料。在一些實施例中,可使用平坦化製程(例如,化學機械研磨)、回蝕刻製程、上述之組合或其他類似方法。平坦化製程可以使絕緣材料與鰭片55平坦化。平坦化製程暴露出鰭片55,使得在平坦化製程完成之後,鰭片55的頂表面與絕緣材料的頂表面是齊平的。
之後,將絕緣材料凹陷化,以形成如第4圖所繪示的淺溝槽隔離區域58。將絕緣材料凹陷化,以使鰭片55的上部分及基板50的上部分從相鄰的淺溝槽隔離區域58之間突出。此外,淺溝槽隔離區域58的頂表面可以具有如圖式所繪示的平坦表面、凸表面、凹表面(例如,碟形凹陷)或上述之組合。淺溝槽隔離區域58的頂表面可以藉由適當的蝕刻而形成為平坦的、凸的及/或凹的。可使用可接受的蝕刻製程將淺溝槽隔離區域58凹陷化,例如,對絕緣材料的材料具有選擇性的蝕刻製程(例如,以比鰭片55的材料更快的速率蝕刻絕緣材料的材料)。舉例而言,可使用,例如,使用稀氫氟酸的氧化物移除。
關於第2圖到第4圖所描述的製程僅僅是可以形成鰭片55的一個示範例。在一些實施例中,可藉由磊晶成長製程形成鰭片55。舉例而言,可形成介電層於基板50的頂表面之上,並且可蝕刻形成穿過此介電層的溝槽,以暴露出下方的基板50。可在此溝槽中磊晶成長同質磊晶結構(homoepitaxial structure),並且可將此介電層凹陷化,使得同質磊晶結構從介電層突出而形成鰭片。另外,在一些實施例中,異質磊晶結構(heteroepitaxial structure)可使用於鰭片55。舉例而言,可以凹陷化第4圖中的鰭片55,並且可以磊晶成長與鰭片55不同的材料於經過凹陷化的鰭片55之上。在如此的實施例中,鰭片55包括經過凹陷化的材料以及設置在此經過凹陷化的材料上方的磊晶成長材料。在一些實施例中,可形成介電層於基板50的頂表面之上,並且可蝕刻形成穿過此介電層的溝槽。之後,可使用與基板50不同的材料在溝槽中磊晶成長異質磊晶結構,並且可將此介電層凹陷化,使得異質磊晶結構從介電層突出而形成鰭片55。在磊晶成長同質磊晶結構或異質磊晶結構的一些實施例中,可在成長過程中原位(in-situ)摻雜磊晶成長的材料,如此可省略原位摻雜之前及之後的佈植,雖然原位摻雜和佈植摻雜亦可一起使用。
再者,在區域50N (例如,NMOS區域)中磊晶成長與在區域50P (例如,PMOS區域)中的材料不同的材料,如此可能是有優點的。在一些實施例中,鰭片55的上部分可由矽鍺(Six Ge1-x ,其中x可以在0至1的範圍內)、碳化矽、純的或實質上純的鍺、III-V族化合物半導體、II-VI化合物半導體或其他類似物所形成。舉例而言,用以形成III-V化合物半導體的可用材料包括但不限於砷化銦、砷化鋁、砷化鎵、磷化銦、氮化鎵、砷化鎵銦(indium gallium arsenide)、砷化鋁銦(indium aluminum arsenide)、銻化鎵、銻化鋁、磷化鋁、磷化鎵或其他類似物。
此外,在第4圖中,可在鰭片55及/或基板50中形成適當的井區域(未繪示)。在一些實施例中,可形成P型井於區域50N中,並且可形成N型井於區域50P中。在一些實施例中,形成P型井或N型井於區域50N及區域50P的兩者中。
在具有不同井類型的實施例中,可使用光阻或其他罩幕(未繪示),以實現用於區域50N及區域50P的不同佈植步驟。舉例而言,可在區域50N中的鰭片55及淺溝槽隔離區域58上方形成光阻。將光阻圖案化以暴露基板50的區域50P,例如,PMOS區域。可藉由使用旋轉塗佈技術以形成光阻,並且可使用可接受的光微影技術對光阻進行圖案化。當將光阻圖案化之後,在區域50P中進行n型雜質佈植,並且光阻可作為罩幕,以實質上防止n型雜質被佈植到區域50N,例如,NMOS區域中。此n型雜質可以是磷、砷、銻或其他類似物,且其佈植到此區域中的濃度等於或小於1x1018 原子/cm3 ,例如,在大約1x1016 原子/cm3 與大約1x1018 原子/cm3 之間。佈植之後,例如,藉由可接受的灰化(ashing)製程移除光阻。
在對區域50P進行佈植之後,在區域50P中的鰭片55及淺溝槽隔離區域58上方形成光阻。將光阻圖案化以暴露基板50的區域50N,例如,NMOS區域。可藉由使用旋轉塗佈技術以形成光阻,並且可使用可接受的光微影技術對光阻進行圖案化。當將光阻圖案化之後,在區域50N中進行p型雜質佈植,並且光阻可作為罩幕,以實質上防止p型雜質被佈植到區域50P,例如,PMOS區域中。此p型雜質可以是硼、氟化硼(boron fluoride)、銦或其他類似物,且其佈植到此區域中的濃度等於或小於1x1018 原子/cm3 ,例如,在大約1x1016 原子/cm3 與大約1x1018 原子/cm3 之間。佈植之後,例如,藉由可接受的灰化製程移除光阻。
在區域50N及區域50P的佈植之後,可進行退火,以修復佈植損傷並且活化所佈植的p型及/或n型雜質。在一些實施例中,磊晶鰭片的成長材料可以在成長期間被原位摻雜,如此可省略佈植,雖然原位摻雜及佈植摻雜亦可一起使用。
在第5圖中,形成虛置介電層60於鰭片55及基板50上。虛置介電層60可以是,例如,氧化矽、氮化矽、上述之組合或其他類似物,並且可以藉由可接受的技術沉積或熱成長。形成虛置閘極層62於虛置介電層60之上,並且形成罩幕層64於虛置閘極層62之上。虛置閘極層62可以沉積在虛置介電層60之上,之後被平坦化,例如,藉由化學機械研磨。罩幕層64可以沉積在虛置閘極層62之上。虛置閘極層62可以是導電材料或非導電材料,並且可以選自以下之群組,此群組包括非晶矽、多晶矽、多晶矽鍺(poly-crystalline silicon-germanium)、金屬氮化物、金屬矽化物、金屬氧化物及金屬。可以藉由物理氣相沉積(physical vapor deposition, PVD)、化學氣相沉積(chemical vapor deposition, CVD)、濺鍍沉積(sputter deposition)或本技術領域中已知的且用於沉積所選材料的其他技術,而沉積虛置閘極層62。虛置閘極層62可以由淺溝槽隔離區域58的材料具有高蝕刻選擇性的其他材料所製成。罩幕層64可以包括,例如,氮化矽、氮氧化矽或其他類似物。在本實施例中,形成單一個虛置閘極層62及單一個罩幕層64跨越區域50N及區域50P。應注意的是,虛置介電層60被繪示為僅覆蓋鰭片55及基板50,這僅是基於說明的目的。在一些實施例中,可沉積虛置介電層60,使得虛置介電層60覆蓋淺溝槽隔離區域58,且在虛置閘極層62與淺溝槽隔離區域58之間延伸。
第6A圖到第17D圖繪示出實施例裝置的製造中的各種附加步驟。第6A圖到第17D圖繪示出位於區域50N與區域50P其中之一的部件。例如,第6A圖到第17D圖所繪示的結構可以適用於區域50N與區域50P兩者。在每個圖式的說明中描述了區域50N與區域50P的結構上的差異(如果有的話)。
在第6A圖及第6B圖中,可使用可接受的光微影及蝕刻技術對罩幕層64 (參照第5圖)進行圖案化,以形成罩幕74。可藉由可接受的蝕刻技術將罩幕74的圖案轉移到虛置閘極層62,以形成虛置閘極72。在一些實施例中,罩幕74的圖案也被轉移到虛置介電層60。虛置閘極72覆蓋鰭片55的相應的通道區域68。罩幕74的圖案可以用於將每個虛置閘極72與相鄰的虛置閘極物理性地分隔。虛置閘極72還可以具有一個長度方向,此長度方向實質上垂直於相應的磊晶鰭片55的長度方向。虛置介電層60、虛置閘極72與罩幕74可以合稱為「虛置閘極堆疊」。
在第7A圖及第7B圖中,在第6A圖及第6B圖所繪示的結構上方形成第一間隔物層80及第二間隔物層82。在第7A圖及第7B圖中,第一間隔物層80形成在淺溝槽隔離區域58的頂表面上、鰭片55及罩幕74的頂表面及側壁上、以及虛置閘極72及虛置介電層60的側壁上。第二間隔物層82沉積在第一間隔物層80之上。第一間隔物層80可以藉由熱氧化而形成,或是藉由化學氣相沉積、原子層沉積(atomic layer deposition, ALD)或其他類似方法而沉積。第一間隔物層80可以由氧化矽、氮化矽、氮氧化矽或其他類似物所形成。第二間隔物層82可以藉由化學氣相沉積、原子層沉積或其他類似方法而沉積。第二間隔物層82可以由氧化矽、氮化矽、氮氧化矽或其他類似物所形成。
在第8A圖及第8B圖中,蝕刻第一間隔物層80及第二間隔物層82,以形成第一間隔物81及第二間隔物83。可以使用適當的蝕刻製程,以蝕刻第一間隔物層80及第二間隔物層82,例如,非等向性蝕刻製程(例如,乾式蝕刻製程)或其他類似製程。第一間隔物81及第二間隔物83可以設置在鰭片55的側壁上、虛置介電層60的側壁上、虛置閘極72的側壁上及罩幕74的側壁上。由於用於蝕刻第一間隔層80及第二間隔層82的蝕刻製程,以及鰭片55與虛置閘極堆疊之間的不同高度,導致相鄰於鰭片55的第一間隔物81及第二間隔物83與相鄰於虛置閘極堆疊的第一間隔物81及第二間隔物83可以具有不同的高度。更具體而言,如第8A圖及第8B圖所繪示,在一些實施例中,第一間隔物81及第二間隔物83可以部分地向上延伸到鰭片55的側壁及虛置閘極堆疊的側壁。在一些實施例中,第一間隔物81及第二間隔物83可以延伸到虛置閘極堆疊的頂表面。
在形成第一間隔物81及第二間隔物83之後,可進行用於輕摻雜源極/汲極(lightly doped source/drain, LDD)區域(未明確繪示出)的佈植。在具有不同裝置類型的實施例中,類似於上文在第4圖中所討論的佈植,可在區域50N上方形成罩幕,例如光阻,同時暴露區域50P,並且可將適當類型(例如,p型)的雜質佈植到位於區域50P中的暴露的鰭片55及基板50中。然後可移除罩幕。隨後,可在區域50P上方形成罩幕,例如光阻,同時暴露區域50N,並且可將適當類型(例如,n型)的雜質佈植到位於區域50N中的暴露的鰭片55及基板50中。然後可移除罩幕。上述n型雜質可以是先前討論的任何n型雜質,並且上述p型雜質可以是先前討論的任何p型雜質。輕摻雜源極/汲極區域可具有在大約1x1015 原子/cm3 與大約1x1019 原子/cm3 之間的雜質濃度。可進行退火以修復佈植損傷,並且活化所佈植的雜質。
應注意的是,以上所揭露一般性地描述了形成間隔物及輕摻雜源極/汲極區域的製程。可以使用其他製程和順序。舉例而言,可以使用更少的間隔物或額外的間隔物,可以使用不同的步驟順序(例如,可以在形成第二間隔物83之前形成第一間隔物81,可以形成並移除額外的間隔物,及/或其他類似之變化)。
在第9A圖到第9C圖中,形成第一凹口86於鰭片55及基板50中,且形成第二凹口88於淺溝槽隔離區域58中。如第9A圖所繪示,淺溝槽隔離區域58的頂表面可以齊平於基板50的頂表面。可以蝕刻基板50,以使第一凹口86的底表面位於淺溝槽隔離區域58的頂表面之上或之下。可以蝕刻鰭片55,以形成第一凹口86,使得後續可以形成磊晶源極/汲極區域(例如,下文中關於第11A圖到第11C圖所討論的磊晶源極/汲極區域92)於第一凹口86中。用於形成第一凹口86的蝕刻製程可以是對鰭片55及基板50的材料具有選擇性的(例如,以比淺溝槽隔離區域58的材料更快的速率蝕刻鰭片55及基板50的材料的蝕刻製程)。然而,可以藉由用於形成第一凹口86的蝕刻製程而移除來自淺溝槽隔離區域58的一些材料,以形成第二凹口88。
可以藉由使用非等向性蝕刻製程(例如,反應離子蝕刻、中性粒子束蝕刻、其他類似方法或上述之組合)蝕刻鰭片55、基板50及淺溝槽隔離區域58,而形成第一凹口86及第二凹口88。在一些實施例中,用於蝕刻鰭片55、基板50及淺溝槽隔離區域58的製程氣體可以包括溴化氫(HBr)、甲烷(CH4)及氦氣(He),然而任何合適的製程氣體皆可用於蝕刻鰭片55、基板50及淺溝槽隔離區域58。在用於形成第一凹口86及第二凹口88的蝕刻製程期間,第一間隔物81、第二間隔物83及罩幕74遮蔽部分的鰭片55、基板50及淺溝槽隔離區域58。可以使用單個蝕刻製程或多個蝕刻製程而形成第一凹口86及第二凹口88。也可以使用定時蝕刻製程,以在第一凹口86到達期望的深度之後,停止對第一凹口86及第二凹口88的蝕刻。
如第9A圖所繪示,形成在相鄰的鰭片55之間的第二凹口88可具有大約3 nm至大約5 nm或是大約3 nm至大約10 nm的寬度W1 ,以及大約3 nm至大約8 nm或是大約3 nm至大約20 nm的深度D1 。設置在相鄰的鰭片55外部的第二凹口88可具有大約5 nm至大約25 nm或是大約10 nm至大約20 nm的深度D2 。如第9B圖所繪示,形成在鰭片55與基板50中的第一凹口86可具有大約40 nm至約60 nm或是大約45 nm至大約55 nm的深度D3 。如第9C圖所繪示,形成在虛設閘極堆疊附近的第二凹口可具有大約20 nm至大約28 nm或是大約22 nm至大約26 nm的寬度W2 ,以及大約5 nm至大約25 nm或是大約10 nm至大約20 nm的深度D4
在第10A圖到第10C圖中,進行預清潔製程,以從鄰近第一凹口86的鰭片55及基板50的表面移除氧化物(例如,原生氧化物)。預清潔製程也可以從淺溝槽隔離區域58中移除材料,而延伸第二凹口88。預清潔製程可以進行等向性乾式蝕刻製程或其他類似製程。在一些實施例中,預清潔製程可以使用無電漿的氣態蝕刻製程。預清潔製程可以使用第一製程氣體(例如,氟化氫)及第二製程氣體(例如,氨氣、氬氣(Ar)、氦氣(He)、氫氣、上述之組合或其他類似物)。在預清潔製程中,第一製程氣體的流量可以是大約2 sccm至大約7 sccm或是大約3 sccm至大約5 sccm,並且第二製程氣體的流量可以是大約6 sccm至大約20 sccm或是大約10 sccm至大約16 sccm。第一製程氣體與第二製程氣體的流量比率可以是大約1:10至大約1:1或是大約1:5至大約1:2。預清潔製程可以在大約5℃至大約15℃的溫度下、大約1 Torr至大約3 Torr的壓力下,並且在大約70秒至大約80秒的持續期間內進行。預清潔製程可以從鄰近第一凹口86的鰭片55及基板50的表面移除厚度為小於約4 nm或約3 nm至約5 nm的氧化物層。
習知的預清潔製程可以使用基於電漿(plasma-based)的乾式蝕刻製程,其包括自由基,例如,氟(F)自由基。與無電漿的氣體清潔製程相比,習知的預清潔製程可以在較高的溫度與較高的壓力下進行較短的時間。與可能使用基於電漿的製程或濕法蝕刻製程的習知預清潔製程相比,使用無電漿的氣態清潔製程減少了第一間隔物81及第二間隔物83下方的淺溝槽隔離區域58的底切(under-cutting)。如此將增加崩潰電壓,並且導致裝置具有更好的性能及較少的裝置缺陷。
如第10A圖所繪示,位於鰭片55外部的第二凹口88可以具有剖面輪廓,此剖面輪廓具有第一圓形剖面輪廓及第二圓形剖面輪廓,其中第一圓形剖面輪廓延伸到大約5 nm至大約25 nm或是大約10 nm至大約20 nm的深度D5 ,且第二圓形剖面輪廓從第一圓形剖面輪廓的底部延伸到大約10 nm至大約30 nm或是大約15 nm至大約25 nm的深度D6 。深度D5 與深度D6 的比率可以是大約5:6至大約2:3或是大約4:5至大約7:10。第二凹口88可將第一間隔物81及第二間隔物底切小於約3 nm或約3 nm至約5 nm的橫向距離LD1 。位於相鄰的鰭片55之間的第二凹口88可具有大約3 nm至大約5 nm、大約5 nm至大約7 nm、或是大約5 nm至大約12 nm的最大寬度W3 ,以及大約5 nm至大約10 nm或是大約5 nm至大約22 nm的深度D7
如第10C圖所繪示,相鄰於虛設閘極堆疊的第二凹口88也可以具有剖面輪廓,此剖面輪廓具有第一圓形剖面輪廓及第二圓形剖面輪廓,其中第一圓形剖面輪廓延伸到大約5 nm至大約25 nm、大約7 nm至大約27 nm、或是從大約10 nm至大約20 nm的深度D8 ,且第二圓形剖面輪廓從第一圓形剖面輪廓的底部延伸至大約10 nm至大約30 nm或是大約15 nm至大約25 nm的深度D9 。深度D8 與深度D9 的比率可以是大約5:6至大約2:3或是大約4:5至大約7:10。第二凹口88可將第一間隔物81及第二間隔物底切小於約3 nm或約3 nm至約5 nm的橫向距離LD2 。第一圓形剖面輪廓可具有大約25 nm至大約30 nm或是大約26 nm至大約29 nm的最大寬度W4 ,且第二圓形剖面輪廓可具有大約5 nm至大約10 nm或是大約6 nm至大約9 nm的最大寬度W5 。寬度W4 與寬度W5 的比率可以是從大約6:1至大約5:1。分隔相鄰的第二凹口88的淺溝槽隔離區域58的寬度W6 可以大於約24 nm或從約20 nm至約28 nm。在形成第一凹口86及第二凹口88之後,第一間隔物81及第二間隔物83可以具有相鄰於虛置閘極堆疊的頂部的厚度T1 以及相鄰於虛置閘極堆疊的底部的厚度T2 。厚度T2 與厚度T1 的比率可以是大約1至大約1.2或是大約1.05至大約1.15。
使用第一製程氣體及第二製程氣體進行預清潔處理,可允許從鰭片55及基板50的與第一凹口86相鄰的表面移除氧化物層,同時使得從淺溝槽隔離區域58移除的材料量最小化。在一些實施例中,預清潔製程可以比其他移除氧化物層的方法具有更少的橫向蝕刻,並且可以產生具有更好剖面輪廓的淺溝槽隔離區域58及第二凹口88。舉例而言,在虛置閘極堆疊與淺溝槽隔離區域58的頂部的界面附近可以形成較少的扭結(kink)。使用此預清潔製程導致藉由包括此預清潔製程在內的方法而形成的半導體裝置具有增加的崩潰電壓、更好的性能以及較少的裝置缺陷。
在進行預清潔製程之後,可以在淺溝槽隔離區域58上進行佈植。可以使用佈植,以增加淺溝槽隔離區域58的電阻,如此可以進一步增加崩潰電壓、提高性能並且減少裝置缺陷。可以將雜質(例如,磷離子、硼離子、上述之組合或其他類似物)佈植到淺溝槽隔離區域58中。淺溝槽隔離區域58可以具有大於約1x1015 原子/cm3 或是約1x1015 原子/cm3 至約1x1016 原子/cm3 的雜質濃度。可以在大約50℃至大約70℃或是大約55℃至大約65℃的溫度下佈植雜質。可使用退火以修復佈植損傷,並且活化所佈植的雜質。
在第11A圖到第11C圖中,在第一凹口86中形成磊晶源極/汲極區域92,以在鰭片55的通道區域68上施加應力,進而改善性能。如第10B圖所繪示,在第一凹口86中形成磊晶源極/汲極區域92,使得每一個虛置閘極72分別設置在相鄰的一對磊晶源極/汲極區域92之間。在一些實施例中,第一間隔物81是用以將磊晶源極/汲極區域92與虛設閘極72分開適當的橫向距離,使得磊晶源極/汲極區域92不會造成後續形成的鰭式場效電晶體的閘極短路。
可藉由遮蔽區域50P (例如,PMOS區域)而形成位於區域50N (例如,NMOS區域)中的磊晶源極/汲極區域92。然後,在第一凹口86中磊晶成長磊晶源極/汲極區域92。磊晶源極/汲極區域92可包括任何可接受的材料,例如,可適用於n型鰭式場效電晶體。舉例而言,若鰭片55是矽,則磊晶源極/汲極區域92可包括施加拉伸應變於鰭片55上的材料,例如,矽、碳化矽、摻雜磷的碳化矽、磷化矽或其他類似物。磊晶源極/汲極區域92可具有從鰭片55的相應表面突起的表面並且可以具有刻面(facet)。
可藉由遮蔽區域50N (例如,NMOS區域)而形成位於區域50P (例如,PMOS區域)中的磊晶源極/汲極區域92。然後,在第一凹口86中磊晶成長磊晶源極/汲極區域92。磊晶源極/汲極區域92可包括任何可接受的材料,例如,可適用於p型鰭式場效電晶體。若鰭片55是矽,則磊晶源極/汲極區域92可包括在通道區域68中施加壓縮應變於鰭片55上的材料,例如,矽鍺、摻雜硼的矽鍺、鍺、鍺錫(germanium tin)或其他類似物。磊晶源極/汲極區域92可具有從鰭片55的相應表面突起的表面並且可以具有刻面。
可使用摻質佈植磊晶源極/汲極區域92、鰭片55及/或基板50,以形成源極/汲極區域,類似於上文所討論的用於形成輕摻雜源極/汲極區域的製程,然後進行退火。源極/汲極區域的雜質濃度可以在大約1x1019 原子/cm3 與大約1x1021 原子/cm3 之間。用於源極/汲極區域的n型及/或p型雜質可以是上文所討論的任何雜質。在一些實施例中,可在成長期間原位摻雜磊晶源極/汲極區域92。
作為用於在區域50N及區域50P中形成磊晶源極/汲極區域92的磊晶製程的結果,磊晶源極/汲極區域的上表面具有刻面,這些刻面橫向地向外擴展超過鰭片55的側壁。在一些實施例中,這些刻面導致鰭式場效電晶體的相鄰的磊晶源極/汲極區域92合併,如第11A圖所繪示。在一些實施例中,如第11C圖所繪示,在磊晶製程完成之後,相鄰的磊晶源極/汲極區域92保持分離。在第11A圖及第11C圖所繪示的實施例中,可以將第一間隔物81形成為覆蓋鰭片55的側壁的一部分,其中此鰭片55的側壁的此部分在淺溝槽隔離區域58上方延伸,而阻擋磊晶成長。在一些實施例中,可以調整用於形成第一間隔物81的間隔物蝕刻,以移除間隔物材料,進而允許磊晶成長的區域延伸到淺溝槽隔離區域58的表面。
在第12A圖至第12D圖中,分別沉積第一層間介電材料(ILD) 96於第6A圖、第11A圖、第11B圖及第10C圖所繪示的結構上(第7A圖至第10C圖的製程不會改變第6A圖所繪示的剖面,第6A圖繪示出虛置閘極72以及受到虛置閘極72保護的鰭片55,並且第1A圖至第11C圖的製程不會改變第10C圖所繪示的剖面,第10C圖繪示出形成在淺溝槽隔離區域58中的第二凹口88)。第一層間介電材料96可由介電材料所形成,並且可藉由任何合適的方法而沉積,例如,化學氣相沉積、電漿輔助化學氣相沉積(plasma enhanced chemical vapor deposition, PECVD)或流動式化學氣相沉積。介電材料可包括磷矽酸鹽玻璃(phospho-silicate glass, PSG)、硼矽酸鹽玻璃(boro-silicate glass, BSG)、摻雜硼的磷矽酸鹽玻璃(boron-doped phospho-silicate glass, BPSG)、未摻雜的矽酸鹽玻璃(undoped silicate glass, USG)或其他類似物。可以使用藉由任何可接受的方法而形成的其他絕緣材料。在一些實施例中,接觸蝕刻停止層(contact etch stop layer, CESL) 94設置在第一層間介電材料96與磊晶源極/汲極區域92、罩幕74、第一間隔物81、第二間隔物83及淺溝槽隔離區域58之間。接觸蝕刻停止層94可包括介電材料,例如,氮化矽、氧化矽、氮氧化矽或其他類似物,其蝕刻速率與位於其上方的第一層間介電材料96的材料的蝕刻速率不同。
在第13A圖及第13B圖中,可進行平坦化製程(例如,化學機械研磨),以使第一層間介電材料96的頂表面與虛置閘極72的頂表面或罩幕74的頂表面彼此齊平。平坦化製程可以也移除位於虛置閘極72上的罩幕74,以及沿著罩幕74的側壁的第一間隔物81的一部分。在平坦化製程之後,虛置閘極72的頂表面、第一間隔物81的頂表面與第一層間介電材料96的頂表面是彼此齊平的。因此,虛置閘極72的頂表面穿過第一層間介電材料96而暴露。在一些實施例中,可以保留罩幕74,在這種情況下,平坦化製程使第一層間介電材料96的頂表面與罩幕74的頂表面及第一間隔物81的頂表面彼此齊平。
在第14A圖及第14B圖中,在一個或複數個蝕刻步驟中移除虛置閘極72及罩幕74 (如果存在),以形成第二凹口98。虛置介電層60在第二凹口98中的部分也可以被移除。在一些實施例中,只有虛置閘極72被移除,而虛置介電層60被保留並且受到第二凹口98所暴露。在一些實施例中,虛置介電層60從位於晶粒的第一區域(例如,核心邏輯區域)的第二凹口98中被移除,並且保留在位於晶粒的第二區域(例如,輸入/輸出區域)的第二凹口98中。在一些實施例中,藉由非等向性的乾式蝕刻製程移除虛置閘極72。舉例而言,蝕刻製程可包括使用反應氣體的乾式蝕刻製程,此反應氣體選擇性地以較第一層間介電材料96或第一間隔物81更快的速率蝕刻虛置閘極72。每一個第二凹口98暴露及/或覆蓋各自的鰭片55的通道區域68。每一個通道區域68設置在相鄰的一對磊晶源極/汲極區域92之間。在移除期間,當蝕刻虛置閘極72時,虛置介電層60可以被使用作為蝕刻停止層。在移除虛置閘極72之後,可以視需要而移除虛置介電層60。
在第15A圖及第15B圖中,形成閘極介電層100及閘極電極102作為替換閘極。第15C圖繪示出第15B圖的區域101的詳細剖面圖。閘極介電層100順應性地沉積在第二凹口98中,例如,在鰭片55的頂表面及側壁上、在第一間隔物81的頂表面及側壁上、在淺溝槽隔離區域58的頂表面上、在第一層間介電材料96的頂表面上、在第二間隔物83的頂表面上及在接觸蝕刻停止層94的頂表面上。依據一些實施例,閘極介電層100包括氧化矽、氮化矽或上述之多層結構。在一些實施例中,閘極介電層100包括高介電常數(high-k)介電材料,並且在這些實施例中,閘極介電層100可以具有大於約7.0的k值,並且可包括下列金屬的金屬氧化物或矽酸鹽,這些金屬包括:鉿、鋁、鋯、鑭、錳、鋇、鈦、鉛及上述之組合。閘極介電層100的形成方法可包括分子束沉積(molecular-beam deposition, MBD)、原子層沉積、電漿輔助化學氣相沉積及其他類似方法。在虛置介電層60的一部分保留在第二凹口98中的實施例中,閘極介電層100包括虛置介電層60的材料(例如,二氧化矽)。
複數個閘極電極102分別沉積在複數個閘極介電層100上,並填充第二凹口98的其餘部分。閘極電極102可包括含金屬的材料,例如,氮化鈦、氧化鈦、氮化鉭、碳化鉭、鈷、釕、鋁、鎢、上述之組合或上述之多層結構。舉例而言,雖然在第15B圖中繪示單層閘極電極102,但是閘極電極102可包括任何數量的襯層102A、任何數量的功函數調整層102B及填充材料102C,如第15C圖所繪示。在填充第二凹口98之後,可以進行平坦化製程(例如,化學機械研磨),以移除閘極介電層100的多餘部分及閘極電極102的材料的多餘部分,這些多餘部分位於第一層間介電材料96的頂表面之上。閘極電極102及閘極介電層100的材料的其餘部分因此形成所得到的鰭式場效電晶體的替換閘極。閘極電極102與閘極介電層100可以合稱為「閘極堆疊」。閘極與閘極堆疊可以沿著鰭片55的通道區域68的側壁延伸。
區域50N與區域50P中的閘極介電層100的形成可以同時發生,使得每一個區域中的閘極介電層100由相同的材料形成,並且閘極電極102的形成可以同時發生,使得每一個區域中的閘極電極102由相同的材料形成。在一些實施例中,每一個區域中的閘極介電層100可以藉由不同的製程形成,使得閘極介電層100可以是不同的材料,及/或每一個區域中的閘極電極102可以藉由不同的製程形成,使得閘極電極102可以是不同的材料。當使用不同的製程時,可以使用各種遮蔽步驟,以遮蔽並暴露適當的區域。
在第16A圖及第16B圖中,第二層間介電材料106沉積在第一層間介電材料96上。在一些實施例中,第二層間介電材料106是藉由流動式化學氣相沉積方法形成的可流動薄膜。在一些實施例中,第二層間介電材料106由介電材料形成,例如,磷矽酸鹽玻璃、硼矽酸鹽玻璃、摻雜硼的磷矽酸鹽玻璃、未摻雜的矽酸鹽玻璃或其他類似物,並且第二層間介電材料106可藉由的任何合適的方法而沉積,例如,化學氣相沉積及電漿輔助化學氣相沉積。在一些實施例中,在形成第二層間介電材料106之前,將閘極堆疊(包括閘極介電層100及相應上方的閘極電極102)凹陷化,使得凹口形成於閘極堆疊正上方並且位於第一間隔物81相對的兩個部分之間。將包括一層或多層介電材料(例如,氮化矽、氮氧化矽或其他類似物)的閘極罩幕104填充於此凹口中,然後進行平坦化製程,以移除在第一層間介電材料96上方延伸的介電材料的多餘部分。後續形成的閘極接觸件(例如,閘極接觸件112,請參照下文關於第17A圖及第17B圖所討論的內容)穿過閘極罩幕104而接觸經過凹陷化的閘極電極102的頂表面。
在第17A圖至第17D圖中,形成閘極接觸件112及源極/汲極接觸件114穿過第二層間介電材料106及第一層間介電材料96。形成用於源極/汲極接觸件114的開口穿過第一層間介電材料96及第二層間介電材料106,並且形成用於閘極接觸件112的開口穿過第二層間介電材料106及閘極罩幕104。可以使用可接受的光微影及蝕刻技術以形成開口。在開口中形成襯層(例如,擴散阻障層、黏著層或其他類似物)及導電材料。襯層可包括鈦、氮化鈦、鉭、氮化鉭或其他類似物。導電材料可以是銅、銅合金、銀、金、鎢、鈷、鋁、鎳或其他類似物。可進行平坦化製程(例如,化學機械研磨),以從第二層間介電材料106的表面移除多餘的材料。剩餘的襯層及導電材料在開口中形成源極/汲極接觸件114及閘極接觸件112。可進行退火製程,以在磊晶源極/汲極區域92與源極/汲極接觸件114之間的界面處形成矽化物。源極/汲極接觸件114物理性且電性耦合到磊晶源極/汲極區域92,並且閘極接觸件112物理性且電性耦合到閘極電極102。源極/汲極接觸件114與閘極接觸件112可在不同的製程中形成,或者可在相同的製程中形成。雖然繪示出形成為相同的剖面,但是應當理解,源極/汲極接觸件114與閘極接觸件112中的每一個可以形成為不同的剖面,如此可避免接觸件的短路。
如第17C圖所繪示,源極/汲極接觸件114可以在淺溝槽隔離區域58的頂表面下方延伸從大約5 nm至大約10 nm或是從大約6 nm至大約9 nm的距離D10 。從接觸蝕刻停止層94的側壁延伸到源極/汲極接觸件114的側壁的第一層間介電材料96的寬度W7 可以是大約5 nm至大約10 nm,並且源極/汲極接觸件114的寬度W8 可以是大約15 nm至大約20 nm。寬度W8 與寬度W7 的比率可以是從大約3:1至大約4:1。如第17D圖所繪示,在一些實施例中,源極/汲極接觸件114的底表面可以設置在淺溝槽隔離區域58的頂表面上方。例如,源極/汲極接觸件114的底表面可以設置在淺溝槽隔離區域58的頂表面上一段距離D11 ,且此距離D11 可以是大約2 nm至大約8 nm或是大約3 nm至大約6 nm。源極/汲極接觸件114可以連接到兩個或多個磊晶源極/汲極區域92,並且第17C圖及第17D圖繪示出位於磊晶源極/汲極區域92之間的源極/汲極接觸件114。源極/汲極接觸件114可以與閘極堆疊隔開至少6 nm或是約4 nm至約10 nm的橫向距離LD3 。將源極/汲極接觸件114與閘極堆疊至少分開如此的橫向距離將有助於增加崩潰電壓,改善裝置性能並且減少裝置缺陷。
如第17C圖及第17D圖所繪示,第一層間介電材料96可以具有實質上筆直的垂直側壁,此垂直側壁從齊平於閘極罩幕104的頂表面、第一間隔物81的頂表面及第二間隔物83的頂表面點延伸到齊平於閘極介電層100的底表面、第一間隔物81的底表面及第二間隔物83的底表面的點。第一層間介電材料96的側壁可以具有第一圓形剖面輪廓,此第一圓形剖面輪廓從齊平於閘極介電層100的底表面、第一間隔物81的底表面及第二間隔物83的底表面的點延伸到淺溝槽隔離區域58的頂表面下方的第一深度。第一圓形剖面輪廓可以具有第一直徑。第一層間介電材料96的側壁可以具有第二圓形剖面輪廓,此第二圓形剖面輪廓從第一深度延伸到淺溝槽隔離區域58的頂表面下方的第二深度。第二圓形剖面輪廓可以具有小於第一直徑的第二直徑。第二直徑與第一直徑的比率可以為大約5:6至大約2:3或是大約4:5至大約7:10,並且第一深度與第二深度的比率可以為大約4:1至大約7:1或是大約5:1至大約6:1。如在第17C圖及第17D圖中進一步所繪示,源極/汲極接觸件114的上部分的側壁可以是實質上筆直且垂直的,而源極/汲極接觸件114的下部分的側壁可以具有圓形的剖面輪廓。
如上所述,在淺溝槽隔離區域58上使用上述預清潔製程及上述佈植製程,分別減少了淺溝槽隔離區域58的材料損失,並且提高淺溝槽隔離區域58的電阻。如此將有助於增加崩潰電壓,改善裝置性能並且減少藉由上述製程所形成的半導體裝置中的裝置缺陷。
本文所揭露的鰭式場效電晶體實施例還可以應用於奈米結構裝置,例如,奈米結構(例如,奈米片、奈米線、全繞式閘極或其他類似物)場效電晶體。在奈米結構場效電晶體實施例中,鰭片由奈米結構代替,此奈米結構是藉由對通道層及犧牲層交替排列的多層堆疊進行圖案化而形成。藉由與上述實施例類似的方式而形成虛置閘極堆疊及源極/汲極區域。在移除虛置閘極堆疊之後,可以在通道區域域中部分地或完全地移除犧牲層。藉由與上述實施例類似的方式而形成替換閘極結構,替換閘極結構可以部分地或完全地填充藉由移除犧牲層而留下的開口,並且替換閘極結構可以部分或完全圍繞奈米結構場效電晶體裝置的通道區域中的通道層。可以藉由與上述實施例類似的方式而形成層間介電材料以及連接到替換閘極結構及源極/汲極區域的接觸件。可以藉由如美國專利申請公開號2016/0365414中所揭露的內容而形成奈米結構裝置,且此文獻藉由引用整體而併入本文。
依據一實施例,提供一種半導體裝置的形成方法,包括形成淺溝槽隔離區域於半導體基板之上;形成閘極堆疊於上述淺溝槽隔離區域之上;使用非等向性蝕刻製程蝕刻相鄰於上述閘極堆疊的上述淺溝槽隔離區域;以及在使用上述非等向性蝕刻製程蝕刻上述淺溝槽隔離區域之後,使用等向性蝕刻製程蝕刻上述淺溝槽隔離區域,其中用於上述等向性蝕刻製程的製程氣體包括氟化氫及氨氣。在一實施例中,氟化氫在上述等向性蝕刻製程期間的流量是2 sccm至7 sccm,且氨氣在上述等向性蝕刻製程期間的流量是6 sccm至20 sccm。在一實施例中,在上述等向性蝕刻製程期間,氨氣的流量對氟化氫的流量的比率是3:1。在一實施例中,其中上述非等向性蝕刻製程將上述淺溝槽隔離區域蝕刻到低於上述淺溝槽隔離區域的頂表面下方5 nm至25 nm之間的深度,且上述等向性蝕刻製程將上述淺溝槽隔離區域蝕刻到低於上述淺溝槽隔離區域的上述頂表面下方10 nm至30 nm之間的深度。在一實施例中,其中上述半導體裝置的形成方法更包括在使用上述等向性蝕刻製程蝕刻上述淺溝槽隔離區域之後,佈植雜質到上述淺溝槽隔離區域中。在一實施例中,其中上述雜質包括磷,且其中上述淺溝槽隔離區域被摻雜到磷濃度為至少1x1015 原子/cm3 。在一實施例中,使用上述等向性蝕刻製程蝕刻上述淺溝槽隔離區域持續70秒至80秒。在一實施例中,使用上述非等向性蝕刻製程蝕刻上述淺溝槽隔離區域在上述淺溝槽隔離區域中形成第一圓形剖面輪廓,其中上述第一圓形剖面輪廓低於上述淺溝槽隔離區域的頂表面5 nm至25 nm的深度,且其中使用上述等向性蝕刻製程蝕刻上述淺溝槽隔離區域在上述淺溝槽隔離區域中形成第二圓形剖面輪廓及第三圓形剖面輪廓,其中上述第二圓形剖面輪廓低於上述淺溝槽隔離區域的上述頂表面5 nm至25 nm的深度,且上述第三圓形剖面輪廓從上述第二圓形剖面輪廓延伸延伸到低於上述淺溝槽隔離區域的上述頂表面10 nm至30 nm的深度。
依據另一實施例,提供一種半導體裝置的形成方法,包括形成閘極堆疊於半導體鰭片之上,其中上述半導體鰭片從半導體基板延伸;非等向性地蝕刻上述半導體鰭片,以形成第一凹口;以及使用無電漿的乾式蝕刻製程而等向性地蝕刻上述半導體鰭片,以從上述半導體鰭片移除氧化物。在一實施例中,等向性地蝕刻上述半導體鰭片包括將上述半導體鰭片暴露在包括氟化氫及氨氣的製程氣體中。在一實施例中,氨氣在上述製程氣體中的流量對氟化氫在上述製程氣體中的流量的比率是3:1。在一實施例中,氨氣在上述製程氣體中的流量是6 sccm至20 sccm,且氟化氫在上述製程氣體中的流量是2 sccm至7 sccm。在一實施例中,其中上述半導體裝置的形成方法更包括在等向性地蝕刻上述半導體鰭片之後,磊晶成長源極/汲極區域於上述第一凹口中。
依據又一實施例,提供一種半導體裝置,包括淺溝槽隔離區域,位於半導體基板之上;閘極電極,位於上述淺溝槽隔離區域之上;以及第一介電材料,位於上述淺溝槽隔離區域之上且圍繞上述閘極電極,其中上述第一介電材料具有第一圓形剖面輪廓低於上述淺溝槽隔離區域的頂表面5 nm至25 nm的第一距離,且上述第一介電材料具有第二圓形剖面輪廓從上述第一圓形剖面輪廓延伸延伸到低於上述淺溝槽隔離區域的上述頂表面10 nm至30 nm的第二距離。在一實施例中,其中上述半導體裝置更包括閘極間隔物相鄰於上述閘極電極,其中上述第一介電材料在上述閘極間隔物下方延伸3 nm至5 nm的橫向距離。在一實施例中,其中上述淺溝槽隔離區域受到磷的摻雜。在一實施例中,其中上述淺溝槽隔離區域受到磷的摻雜直到摻質濃度為至少1x1015 原子/cm3 。在一實施例中,其中上述第一圓形剖面輪廓具有25 nm至30 nm的最大寬度,且其中上述第二圓形剖面輪廓具有5 nm至10 nm的最大寬度。在一實施例中,其中上述第一介電材料包括接觸蝕刻停止層及層間介電材料位於上述接觸蝕刻停止層之上。在一實施例中,其中上述半導體裝置更包括源極/汲極接觸件延伸至少部分地穿過上述第一介電材料,其中上述源極/汲極接觸件的底表面設置於上述淺溝槽隔離區域的頂表面下方。
前述內文概述了許多實施例的部件,使本技術領域中具有通常知識者可以從各個方面更佳地了解本發明實施例。本技術領域中具有通常知識者應可理解,且可輕易地以本發明實施例為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本發明的發明精神與範圍。在不背離本發明的發明精神與範圍之前提下,可對本發明進行各種改變、置換或修改。
雖然本發明已以數個較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作任意之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
50:基板 50N:區域 50P:區域 51:分隔線 55:鰭片 58:淺溝槽隔離區域 60:虛置介電層 62:虛置閘極層 64:罩幕層 68:通道區域 72:虛置閘極 74:罩幕 80:第一間隔物層 81:第一間隔物 82:第二間隔物層 83:第一間隔物 86:第一凹口 88:第二凹口 92:磊晶源極/汲極區域 94:接觸蝕刻停止層 96:第一層間介電材料 98:第二凹口 100:閘極介電層 101:區域 102:閘極電極 102A:襯層 102B:功函數調整層 102C:填充材料 104:閘極罩幕 106:第二層間介電材料 112:閘極接觸件 114:源極/汲極接觸件 D1 :深度 D2 :深度 D3 :深度 D4 :深度 D5 :深度 D6 :深度 D7 :深度 D8 :深度 D9 :深度 D10 :距離 D11 :距離 LD1 :橫向距離 LD2 :橫向距離 LD3 :橫向距離 T1 :厚度 T2 :厚度 W1 :寬度 W2 :寬度 W3 :最大寬度 W4 :最大寬度 W5 :最大寬度 W6 :寬度 W7 :寬度 W8 :寬度
依據以下的詳細說明並配合所附圖式做完整揭露。應注意的是,依據本產業的一般作業,圖式並未必按照比率繪製。事實上,可能任意的放大或縮小元件的尺寸,以做清楚的說明。 第1圖是依據一些實施例之包括鰭式場效電晶體的半導體裝置的示範例的三維立體圖。 第2圖、第3圖、第4圖、第5圖、第6A圖、第6B圖、第7A圖、第7B圖、第8A圖、第8B圖、第9A圖、第9B圖、第9C圖、第10A圖、第10B圖、第10C圖、第11A圖、第11B圖、第11C圖、第12A圖、第12B圖、第12C圖、第12D圖、第13A圖、第13B圖、第14A圖、第14B圖、第15A圖、第15B圖、第15C圖、第16A圖、第16B圖、第17A圖、第17B圖、第17C圖及第17D圖是依據一些實施例之製造半導體裝置的中間階段的剖面示意圖。
50:基板
58:淺溝槽隔離區域
60:虛置介電層
72:虛置閘極
74:罩幕
81:第一間隔物
83:第一間隔物
88:第二凹口
D8:深度
D9:深度
LD2:橫向距離
T1:厚度
T2:厚度
W4:最大寬度
W5:最大寬度
W6:寬度

Claims (15)

  1. 一種半導體裝置的形成方法,包括:形成一淺溝槽隔離區域於一半導體基板之上;形成一閘極堆疊於該淺溝槽隔離區域之上;使用一非等向性蝕刻製程蝕刻相鄰於該閘極堆疊的該淺溝槽隔離區域,其中使用該非等向性蝕刻製程蝕刻該淺溝槽隔離區域在該淺溝槽隔離區域中形成一第一圓形剖面輪廓,且該第一圓形剖面輪廓低於該淺溝槽隔離區域的一頂表面一第一深度;以及在使用該非等向性蝕刻製程蝕刻該淺溝槽隔離區域之後,使用一等向性蝕刻製程蝕刻該淺溝槽隔離區域,其中用於該等向性蝕刻製程的製程氣體包括氟化氫及氨氣,其中使用該等向性蝕刻製程蝕刻該淺溝槽隔離區域在該淺溝槽隔離區域中形成一第二圓形剖面輪廓及一第三圓形剖面輪廓,該第二圓形剖面輪廓低於該淺溝槽隔離區域的該頂表面該第一深度,且該第三圓形剖面輪廓從該第二圓形剖面輪廓延伸到低於該淺溝槽隔離區域的該頂表面一第二深度。
  2. 如請求項1所述之半導體裝置的形成方法,其中氟化氫在該等向性蝕刻製程期間的一流量是2sccm至7sccm,且氨氣在該等向性蝕刻製程期間的一流量是6sccm至20sccm。
  3. 如請求項1所述之半導體裝置的形成方法,其中在該等向性蝕刻製程期間,氨氣的一流量對氟化氫的一流量的一比率是3:1。
  4. 如請求項1所述之半導體裝置的形成方法,其中該非等向性蝕刻製程將該淺溝槽隔離區域蝕刻到低於該淺溝槽隔離區域的一頂表面下方5nm至25nm之間的一深度,且其中該等向性蝕刻製程將該淺溝槽隔離區域蝕刻到低於 該淺溝槽隔離區域的該頂表面下方10nm至30nm之間的一深度。
  5. 如請求項1所述之半導體裝置的形成方法,其中使用該等向性蝕刻製程蝕刻該淺溝槽隔離區域持續70秒至80秒。
  6. 如請求項1所述之半導體裝置的形成方法,其中該第一深度為5nm至25nm,且該第二深度為10nm至30nm。
  7. 一種半導體裝置的形成方法,包括:形成一閘極堆疊於一半導體鰭片之上,其中該半導體鰭片從一半導體基板延伸;非等向性地蝕刻該半導體鰭片,以移除該半導體鰭片的材料並在該半導體鰭片中形成一第一凹口;沿著由該第一凹口暴露的該半導體鰭片的表面形成一氧化物;以及使用一無電漿的乾式蝕刻製程而等向性地蝕刻該半導體鰭片,以從該半導體鰭片移除該氧化物。
  8. 如請求項7所述之半導體裝置的形成方法,其中等向性地蝕刻該半導體鰭片包括將該半導體鰭片暴露在包括氟化氫及氨氣的一製程氣體中。
  9. 如請求項7所述之半導體裝置的形成方法,更包括在等向性地蝕刻該半導體鰭片之後,磊晶成長一源極/汲極區域於該第一凹口中。
  10. 一種半導體裝置,包括:一淺溝槽隔離區域,位於一半導體基板之上;一閘極電極,位於該淺溝槽隔離區域之上;以及一第一介電材料,位於該淺溝槽隔離區域之上且圍繞該閘極電極,其中該第一介電材料具有一第一圓形剖面輪廓低於該淺溝槽隔離區域的一頂表面5nm至 25nm的一第一距離,且該第一介電材料具有一第二圓形剖面輪廓從該第一圓形剖面輪廓延伸延伸到低於該淺溝槽隔離區域的該頂表面10nm至30nm的一第二距離。
  11. 如請求項10所述之半導體裝置,更包括一閘極間隔物相鄰於該閘極電極,其中該第一介電材料在該閘極間隔物下方延伸3nm至5nm的一橫向距離。
  12. 如請求項10所述之半導體裝置,其中該淺溝槽隔離區域受到磷的摻雜直到一摻質濃度為至少1x1015原子/cm3
  13. 如請求項10所述之半導體裝置,其中該第一圓形剖面輪廓具有25nm至30nm的一最大寬度,且其中該第二圓形剖面輪廓具有5nm至10nm的一最大寬度。
  14. 如請求項10所述之半導體裝置,其中該第一介電材料包括一接觸蝕刻停止層及一層間介電材料位於該接觸蝕刻停止層之上。
  15. 如請求項10所述之半導體裝置,更包括一源極/汲極接觸件延伸至少部分地穿過該第一介電材料,其中該源極/汲極接觸件的一底表面設置於該淺溝槽隔離區域的一頂表面下方。
TW110105690A 2020-02-19 2021-02-19 半導體裝置及其形成方法 TWI777415B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202062978617P 2020-02-19 2020-02-19
US62/978,617 2020-02-19
US16/888,264 US11854688B2 (en) 2020-02-19 2020-05-29 Semiconductor device and method
US16/888,264 2020-05-29

Publications (2)

Publication Number Publication Date
TW202145361A TW202145361A (zh) 2021-12-01
TWI777415B true TWI777415B (zh) 2022-09-11

Family

ID=77060844

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110105690A TWI777415B (zh) 2020-02-19 2021-02-19 半導體裝置及其形成方法

Country Status (3)

Country Link
US (2) US20220359066A1 (zh)
DE (1) DE102020115279B4 (zh)
TW (1) TWI777415B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102020115279B4 (de) * 2020-02-19 2024-08-01 Taiwan Semiconductor Manufacturing Co., Ltd. Verfahren zum ausbilden einer halbleitervorrichtung
US20240332354A1 (en) * 2023-03-28 2024-10-03 Taiwan Semiconductor Manufacturing Co., Ltd. Nanostructure field-effect transistor device and method of forming
US20240381636A1 (en) * 2023-05-12 2024-11-14 Nanya Technology Corporation Semiconductor device and manufacturing method thereof

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080171438A1 (en) * 2007-01-11 2008-07-17 Micron Technology, Inc. Methods of uniformly removing silicon oxide, a method of removing a sacrifical oxide, and an intermediate semiconductor device structure
US20140061794A1 (en) * 2012-08-29 2014-03-06 International Business Machines Corporation Finfet with self-aligned punchthrough stopper

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5616513A (en) * 1995-06-01 1997-04-01 International Business Machines Corporation Shallow trench isolation with self aligned PSG layer
US6686252B2 (en) * 2001-03-10 2004-02-03 International Business Machines Corporation Method and structure to reduce CMOS inter-well leakage
JP2005332885A (ja) * 2004-05-18 2005-12-02 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法
JP4762998B2 (ja) 2005-10-27 2011-08-31 東京エレクトロン株式会社 処理方法及び記録媒体
US20100109045A1 (en) 2008-10-30 2010-05-06 Chartered Semiconductor Manufacturing Ltd. Integrated circuit system employing stress-engineered layers
US9647071B2 (en) 2015-06-15 2017-05-09 Taiwan Semiconductor Manufacturing Company, Ltd. FINFET structures and methods of forming the same
US10679995B2 (en) 2018-07-31 2020-06-09 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method
KR102788877B1 (ko) * 2019-05-30 2025-04-01 삼성전자주식회사 게이트 구조물 및 분리 구조물을 포함하는 반도체 소자
DE102020115279B4 (de) * 2020-02-19 2024-08-01 Taiwan Semiconductor Manufacturing Co., Ltd. Verfahren zum ausbilden einer halbleitervorrichtung
US11854688B2 (en) * 2020-02-19 2023-12-26 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080171438A1 (en) * 2007-01-11 2008-07-17 Micron Technology, Inc. Methods of uniformly removing silicon oxide, a method of removing a sacrifical oxide, and an intermediate semiconductor device structure
US20140061794A1 (en) * 2012-08-29 2014-03-06 International Business Machines Corporation Finfet with self-aligned punchthrough stopper

Also Published As

Publication number Publication date
DE102020115279A1 (de) 2021-08-19
DE102020115279B4 (de) 2024-08-01
US20220359066A1 (en) 2022-11-10
US20240387028A1 (en) 2024-11-21
TW202145361A (zh) 2021-12-01

Similar Documents

Publication Publication Date Title
TWI725588B (zh) 半導體裝置的形成方法及半導體裝置
US11854688B2 (en) Semiconductor device and method
TW202125597A (zh) 半導體裝置及其形成方法
TWI882052B (zh) 半導體裝置及其製造方法
TW202147414A (zh) 半導體裝置及其形成方法
CN112086514A (zh) 半导体装置
TW202129840A (zh) 半導體裝置及其形成方法
US20240387028A1 (en) Semiconductor device and method
US11682711B2 (en) Semiconductor device having multi-layered gate spacers
TWI767509B (zh) 半導體裝置的製造方法
TW202234525A (zh) 半導體裝置的形成方法
TW202133327A (zh) 半導體裝置
TWI873436B (zh) 半導體裝置及製造半導體裝置的方法
TW202322399A (zh) 半導體裝置及其製造方法
US20240387681A1 (en) Semiconductor devices and methods of manufacture
TW202109885A (zh) 半導體裝置
TWI821740B (zh) 奈米片的氟摻入方法
TWI785661B (zh) 半導體裝置及其形成方法
TWI888620B (zh) 半導體裝置及其形成方法
TW202303984A (zh) 半導體裝置及其製造方法
CN113206089B (zh) 半导体器件和方法
TWI865137B (zh) 半導體裝置的形成方法
US20240363349A1 (en) Semiconductor device and method of manufacture
TW202425101A (zh) 半導體裝置及其形成方法
CN114551578A (zh) 半导体装置和其形成方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent