TWI821740B - 奈米片的氟摻入方法 - Google Patents
奈米片的氟摻入方法 Download PDFInfo
- Publication number
- TWI821740B TWI821740B TW110132811A TW110132811A TWI821740B TW I821740 B TWI821740 B TW I821740B TW 110132811 A TW110132811 A TW 110132811A TW 110132811 A TW110132811 A TW 110132811A TW I821740 B TWI821740 B TW I821740B
- Authority
- TW
- Taiwan
- Prior art keywords
- fluorine
- dielectric layer
- layer
- nanostructures
- gate dielectric
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
- H10D62/118—Nanostructure semiconductor bodies
-
- H10D64/01332—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6757—Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
-
- H10D64/0134—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0144—Manufacturing their gate insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
-
- H10P32/20—
-
- H10P95/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/014—Manufacture or treatment of FETs having zero-dimensional [0D] or one-dimensional [1D] channels, e.g. quantum wire FETs, single-electron transistors [SET] or Coulomb blockade transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6735—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes having gates fully surrounding the channels, e.g. gate-all-around
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
- H10D62/118—Nanostructure semiconductor bodies
- H10D62/119—Nanowire, nanosheet or nanotube semiconductor bodies
- H10D62/121—Nanowire, nanosheet or nanotube semiconductor bodies oriented parallel to substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/015—Manufacture or treatment removing at least parts of gate spacers, e.g. disposable spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/018—Spacers formed inside holes at the prospective gate locations, e.g. holes left by removing dummy gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/667—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/681—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered
- H10D64/685—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered being perpendicular to the channel plane
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0181—Manufacturing their gate insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Solid-Sorbent Or Filter-Aiding Compositions (AREA)
- Silicates, Zeolites, And Molecular Sieves (AREA)
- Inorganic Compounds Of Heavy Metals (AREA)
Abstract
一種奈米片的氟摻入方法,包括以下步驟:在基板上形成複數個奈米結構;蝕刻該些奈米結構以形成凹槽;在凹槽中形成源極/汲極區域;移除該些奈米結構的第一奈米結構,留下該些奈米結構的第二奈米結構;在第二奈米結構上方及周圍沈積閘極介電層;在閘極介電層上沈積保護材料;對保護材料進行氟處理;移除保護材料;在閘極介電層上沈積第一導電材料;及在第一導電材料上沈積第二導電材料。
Description
本揭示內容關於一種奈米片的氟摻入方法。
半導體裝置係用於各種電子應用中,諸如個人電腦、行動電話、數位相機及其他電子設備。通常藉由以下方式製備半導體裝置:依次在半導體基板上沈積絕緣或介電質層、導電層及半導體材料層,及使用微影術對各材料層進行圖案化以在該些材料層上形成電路組件及元件。
半導體工業藉由不斷減小最小特徵尺寸來繼續提高各種電子組件(例如,電晶體、二極體、電阻器、電容器等)的積體密度,此舉允許將更多的組件整合至給定區域中。然而,隨著最小特徵尺寸的減小,出現了應解決的其他問題。
根據本揭露的一些實施例中,一種奈米片的氟摻入方法,包含以下步驟。在一基板上形成複數個奈米結構;蝕刻該些奈米結構以形成多個凹槽;在該些凹槽中形成多
個源極/汲極區域;移除該些奈米結構的多個第一奈米結構,留下該些奈米結構的多個第二奈米結構;在該些第二奈米結構上方及周圍沈積一閘極介電層;在該閘極介電層上沈積一保護材料;對該保護材料進行一氟處理;移除該保護材料;在該閘極介電層上沈積一第一導電材料;及在該第一導電材料上沈積一第二導電材料。
根據本揭露的一些實施例中,一種奈米片的氟摻入方法包含以下步驟。在一基板上形成多個奈米結構;在該基板上方及該些奈米結構周圍形成一第一介電層;在該第一介電層上方形成一第二介電層;在該第二介電層上方沈積一第一導電材料;在該第一導電材料上方形成一含氟層;將氟自該含氟層擴散至該第二介電層,其中擴散氟之步驟改變了該第一介電層及該第二介電層的一擊穿電壓;移除該含氟層;及在該第二介電層上方形成一第二導電材料。
根據本揭露的一些實施例中,一種奈米片的氟摻入方法包含以下步驟。在一基板上形成多個第一奈米結構及多個第二奈米結構;移除該些第一奈米結構;在該些第二奈米結構周圍形成一第一閘極介電層;調諧該第一閘極介電層的一擊穿電壓;及在該第一閘極介電層上方形成一第一導電材料。調諧該擊穿電壓之步驟包含以下步驟。在該第一閘極介電層上方形成一保護材料;在該保護材料上方形成一含氟層;將氟自該含氟層穿過該保護材料擴散至該第一閘極介電層中;及移除該保護材料。
20:分隔器
50:基板
50N:n型區域
50P:p型區域
50I:區域
51A~51C:第一半導體層
52A~52C:第一奈米結構
53A~53C:第二半導體層
54A~54C:第二奈米結構
55:奈米結構
60:仿真介電層
64:多層堆疊
66:鰭片
68:隔離區域
70:仿真介電層
71:仿真閘極介電層
72:仿真閘極層
74:罩幕層
76:仿真閘極
78:罩幕
80:第一間隔物層
81:第一間隔物
82:第二間隔物層
83:第二間隔物
86:第一凹槽
88:側壁凹槽
90:第一內間隔物
92:磊晶源極/汲極區域
92A:第一半導體材料層
92B:第二半導體材料層
92C:第三半導體材料層
94:接觸蝕刻終止層
96:第一層間介電質
98:第二凹槽
100:閘極介電層
101:第一閘極介電層
102:閘電極
103:第二閘極介電層
104:罩幕
105:第一導電材料
106:第二層間介電質
107:第二導電材料
107A:第一部分
107B:第二部分
107S:介面
108:第三凹槽
110:矽化物區域
112、114:觸點
117:黏著層
119:填充金屬
121:第三導電材料
123:阻障層
125:填充金屬
127:閘電極
130:開口
140:保護材料
144:含氟層
200:退火製程
A-A'、B-B'、C-C':剖面
X-X'、Y-Y':線
結合附圖,根據以下詳細描述可以最好地理解本揭示內容的各態樣。注意,根據行業中的標準實務,各種特徵未按比例繪製。實際上,為了討論清楚起見,各種特徵的尺寸可任意增加或減小。
第1圖以立體圖示出了根據一些實施例的奈米結構場效電晶體(nanostructure field-effect transistor,nano-FET)的實例。
第2圖、第3圖、第4圖、第5圖、第6A圖、第6B圖、第7A圖、第7B圖、第8A圖、第8B圖、第9A圖、第9B圖、第10A圖、第10B圖、第11A圖、第11B圖、第11C圖、第12A圖、第12B圖、第12C圖、第12D圖、第13A圖、第13B圖、第13C圖、第14A圖、第14B圖、第15A圖、第15B圖、第16A圖、第16B圖、第17A圖、第17B圖、第18A圖、第18B圖、第19A圖、第19B圖、第20A圖、第20B圖、第21A圖、第21B圖、第22A圖、第22B圖、第23A圖、第23B圖、第24A圖、第24B圖、第25A圖、第25B圖、第25C圖、第25D圖、第26A圖、第26B圖、第27A圖、第27B圖、第27C圖、第28A圖、第28B圖、第28C圖、第29A圖、第29B圖及第29C圖為根據一些實施例的製造奈米FET的中間階段的剖面圖。
第30A圖、第30B圖及第30C圖為根據一些其他實施例的奈米FET的剖面圖。
以下揭示內容提供了用於實現揭露的不同特徵的許多不同的實施例或實例。以下描述組件及佈置的特定實例用以簡化本揭示內容。當然,該些僅為實例,並不旨在進行限制。例如,在下面的描述中在第二特徵上方或之上形成第一特徵可包括其中第一及第二特徵直接接觸形成的實施例,並且亦可包括其中在第一與第二特徵之間形成附加特徵的實施例,以使得第一及第二特徵可以不直接接觸。此外,本揭示內容可以在各個實例中重複元件符號或字母。此重複係出於簡單及清楚的目的,其本身並不指定所討論之各種實施例或組態之間的關係。
此外,為了便於描述,本文中可以使用諸如「在……下方」、「在……下」、「下方」、「在……上方」、「上方」之類的空間相對術語,來描述如圖中所示的一個元件或特徵與另一元件或特徵的關係。除了在附圖中示出的方位之外,空間相對術語意在涵蓋裝置在使用或操作中的不同方位。設備可以其他方式定向(旋轉90度或以其他方位),並且在此使用的空間相對描述語亦可被相應地解釋。
各種實施例提供具有經氟處理的閘極介電層(例如,介面層及高k閘極介電層)的閘極堆疊。例如,在形成閘極介電層之後,形成保護層以防止高k閘極介電層在隨後的氟處理期間免受損壞或蝕刻。氟處理藉由在保護層上沈積含氟層或藉由將保護層的上部分轉換為含氟層而開始。形成含氟層後,進行退火製程,以將氟自含氟層穿過保護層
擴散至閘極介電層中。氟可填充閘極介電層中(例如,高k閘極介電層中)的一些或全部空位。此外,氟可在介面層與底層的半導體基板之間的介面附近附著至懸掛鍵(例如,矽懸掛鍵)。因此,可調諧高k閘極介電層及介面層的有效氧化物厚度(例如,電壓調諧),同時亦提高可靠性及移動性。可以改進的產率及功能製造具有更大強健性的半導體裝置。
第1圖以立體圖示出了根據一些實施例的奈米FET(例如,奈米線FET、奈米片FET、奈米結構FET等)的實例。奈米FET包含位於基板50(例如,半導體基板)的鰭片66上的奈米結構55(例如,奈米片、奈米線等),其中奈米結構55用作奈米FET的通道區域。奈米結構55可包括p型奈米結構、n型奈米結構或其組合。隔離區域68設置在相鄰鰭片66之間,該些鰭片66可以在相鄰隔離區域68上方及之間突出。儘管將隔離區域68描述/示出為與基板50分離,如本文所用,術語「基板」可指代單獨的半導體基板或半導體基板與隔離區域的組合。此外,儘管鰭片66的底部分示出為具有基板50的單一連續材料,但鰭片66及/或基板50的底部分可包含單一材料或多種材料。在本文中,鰭片66係指在相鄰隔離區域68之間延伸的部分。
閘極介電層100位於鰭片66的頂表面上方且沿著奈米結構55的頂面、側壁及底表面。閘電極102位於閘極介電層100上方。磊晶源極/汲極區域92設置在閘極
介電層100及閘電極102的相對側上的鰭片66上。
第1圖進一步示出了在後面的圖式中使用的參考剖面。剖面A-A'沿著閘電極102的縱軸並且在例如垂直於奈米FET的磊晶源極/汲極區域92之間的電流方向的方向上。剖面B-B'垂直於剖面A-A'並且平行於奈米FET的鰭片66的縱軸且在例如奈米FET的磊晶源極/汲極區域92之間的電流的方向上。剖面C-C'平行於剖面A-A'且延伸穿過奈米FET的磊晶源極/汲極區域。為了清楚起見,後續附圖參考該些參考剖面。
本文討論的一些實施例在使用後閘極製程形成的奈米FET的背景下進行討論。在其他實施例中,可以使用先閘極製程。此外,一些實施例考慮了在平面裝置,諸如平面FET或鰭式場效應電晶體(fin field-effect transistor,FinFET),中使用的態樣。
第2圖至第30C圖為根據一些實施例的製造奈米FET的中間階段的剖面圖。第2圖至第5圖、第6A圖、第13A圖、第14A圖、第15A圖、第16A圖、第17A圖、第18A圖、第19A圖、第20A圖、第21A圖、第22A圖、第23A圖、第24A圖、第25A圖、第26A圖、第27A圖、第28A圖、第29A圖及第30A圖示出了如第1圖所示的參考剖面A-A'。第6B圖、第7B圖、第8B圖、第9B圖、第10B圖、第11B圖、第11C圖、第12B圖、第12D圖、第13B圖、第14B圖、第15B圖、第16B圖、第17B圖、第18B圖、第19B圖、第
20B圖、第21B圖、第22B圖、第23B圖、第24B圖、第25B圖、第26B圖、第27B圖、第28B圖、第29B圖及第30B圖示出了如第1圖所示的參考剖面B-B'。第7A圖、第8A圖、第9A圖、第10A圖、第11A圖、第12A圖、第12C圖、第13C圖、第25C圖、第27C圖、第28C圖、第29C圖及第30C圖示出了如第1圖所示的參考剖面C-C'。
在第2圖中,提供了基板50。基板50可以為半導體基板,諸如體半導體、絕緣層上半導體(semiconductor-on-insulator,SOI)基板,可以(例如,用p型或n型摻雜劑)摻雜或不摻雜。基板50可以為晶圓,諸如矽晶圓。通常,SOI基板為形成在絕緣體層上的半導體材料層。絕緣體層可為例如埋入式氧化物(buried oxide,BOX)層、氧化矽層等。絕緣體層設置在基板上,通常為矽或玻璃基板。亦可使用其他基板,諸如多層或梯度基板。在一些實施例中,基板50的半導體材料可包括矽;鍺;化合物半導體,包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;合金半導體,包括矽鍺、砷磷化鎵、砷化鋁銦、砷化鋁鎵、砷化鎵銦、磷化鎵銦及/或砷磷化鎵銦;或其組合。
基板50具有n型區域50N及p型區域50P。n型區域50N可用於形成n型裝置,諸如NMOS電晶體(例如,n型奈米FET),而p型區域50P可用於形成p型裝置,諸如PMOS電晶體(例如,p型奈米FET)。n型區域
50N可以與p型區域50P實體分離(如分隔器20所示),並且n型區域50N與p型區域50P之間可以設置任意數量的裝置特徵(例如,其他主動裝置、摻雜區域、隔離結構等)。儘管示出了一個n型區域50N及一個p型區域50P,但可以提供任意數量的n型區域50N及p型區域50P。在一些實施例中,可經由一或多個合適的佈植步驟在基板50中形成一或多個阱及/或抗穿通(anti-punch through,APT)層。
進一步地,在第2圖中,多層堆疊64形成在基板50上。多層堆疊64包括第一半導體層51A~C(統稱為第一半導體層51)及第二半導體層53A~C(統稱為第二半導體層53)的交替層。出於說明的目的並且如下文更詳細討論,將移除第二半導體層53並且將第一半導體層51圖案化以在p型區域50P中形成奈米FET的通道區域。此外,將移除第一半導體層51並且將第二半導體層53圖案化以在n型區域50N中形成奈米FET的通道區域。然而,在一些實施例中,可移除第一半導體層51並且可圖案化第二半導體層53以在n型區域50N中形成奈米FET的通道區域,並且可移除第二半導體層53並且可圖案化第一半導體層51以在p型區域50P中形成奈米FET的通道區域。
在其他實施例中,可移除第一半導體層51並且可圖案化第二半導體層53以在n型區域50N及p型區域50P兩者中形成奈米FET的通道區域。在其他實施例中,
可移除第二半導體層53並且可圖案化第一半導體層51以在n型區域50N及p型區域50P兩者中形成非FET的通道區域。在這些實施例中,n型區域50N及p型區域50P中的通道區域可具有相同的材料成分(例如,矽等)並且可同時形成。第30A圖至第30C圖示出了由這些實施例產生的結構,其中p型區域50P及n型區域50N兩者中的通道區域例如包含矽。
為了說明的目的,多層堆疊64被示為包括第一半導體層51及第二半導體層53中的每一者的三層。在一些實施例中,多層堆疊64可包括任意數量的第一半導體層51及第二半導體層53。多層堆疊64的每一層可使用諸如化學氣相沈積(chemical vapor deposition,CVD)、原子層沈積(atomic layer deposition,ALD)、氣相磊晶(vapor phase epitaxy,VPE)、分子束磊晶(molecular beam epitaxy,MBE)等的製程磊晶生長。在各種實施例中,第一半導體層51可由適用於p型奈米FET的第一半導體材料形成,例如矽鍺等,而第二半導體層53可由適用於n型奈米FET的第二半導體材料形成,例如矽、矽碳等。出於說明的目的,多層堆疊64被示為具有適用於p型奈米FET的最底部半導體層。在一些實施例中,多層堆疊64可形成,以使得最底層為適用於n型奈米FET的半導體層。
第一半導體材料及第二半導體材料可為具有彼此高蝕刻選擇性的材料。如此,可移除第一半導體材料的第
一半導體層51,而不顯著移除n型區域50N中的第二半導體材料的第二半導體層53,從而允許圖案化第二半導體層53以形成n型奈米FET的通道區域。類似地,可移除第二半導體材料的第二半導體層53,而不顯著移除p型區域50P中的第一半導體材料的第一半導體層51,從而允許圖案化第一半導體層51以形成p型奈米FET的通道區域。在其他實施例中,n型區域50N及p型區域50P中的通道區域可以同時形成並且具有相同的材料成分,例如矽、矽鍺等。第28A圖、第28B圖及第28C圖示出了由這些實施例產生的結構,其中p型區域50P及n型區域50N兩者中的通道區域例如包含矽。
現參看第3圖,根據一些實施例,鰭片66形成在基板50中並且奈米結構55形成在多層堆疊64中。在一些實施例中,奈米結構55及鰭片66可以藉由在多層堆疊64及基板50中蝕刻溝槽而分別形成在多層堆疊64及基板50中。蝕刻可為任何可接受的蝕刻製程,例如活性離子蝕刻(reactive ion etch,RIE)、中性束蝕刻(neutral beam etch,NBE)等或其組合。蝕刻可為各向異性的。藉由蝕刻多層堆疊64形成奈米結構55可進一步由第一半導體層51界定第一奈米結構52A~52C(統稱為第一奈米結構52)且由第二半導體層53界定第二奈米結構54A~54C(統稱為第二奈米結構54)。第一奈米結構52及第二奈米結構54可以進一步統稱為奈米結構55。
可藉由任何合適的方法圖案化鰭片66及奈米結構
55。例如,可以使用一或多種微影術製程圖案化鰭片66及奈米結構55,包括雙重圖案化或多重圖案化製程。通常,雙重圖案化製程或多重圖案化製程結合微影術與自對準製程,從而允許創建圖案,該些圖案的節距例如小於使用單一直接微影術製程獲得的節距。例如,在一些實施例中,使用微影術製程對形成於基板上方的犧牲層進行圖案化。使用自對準製程在圖案化的犧牲層旁邊形成間隔物。然後移除犧牲層,然後可使用剩餘的間隔物來圖案化鰭片66。
為了說明的目的,第3圖示出了n型區域50N及p型區域50P中的鰭片66具有基本相等的寬度。在一些實施例中,n型區域50N中的鰭片66的寬度可大於或小於p型區域50P中的鰭片66的寬度。此外,儘管鰭片66及奈米結構55中的每一者被示為始終具有一致的寬度,但在其他實施例中,鰭片66及/或奈米結構55可具有錐形側壁,使得鰭片66及/或奈米結構55中的每一者的寬度在朝向基板50的方向上連續增加。在這些實施例中,每一奈米結構55可具有不同的寬度並且形狀為梯形。
在第4圖中,淺溝槽隔離(shallow trench isolation,STI)區域68形成為與鰭片66相鄰。STI區域68可藉由在基板50、鰭片66及奈米結構55上方以及相鄰鰭片66之間沈積絕緣材料來形成。絕緣材料可為氧化物,例如氧化矽、氮化物等或其組合,並且可藉由高密度電漿CVD(high-density plasma CVD,HDP-CVD)、可流動CVD(flowable CVD,FCVD)
等或其組合。可使用藉由任何可接受的製程形成的其他絕緣材料。在圖示的實施例中,絕緣材料為由FCVD製程形成的氧化矽。一旦形成絕緣材料,便可執行退火製程。在實施例中,絕緣材料形成為使得多餘的絕緣材料覆蓋奈米結構55。儘管絕緣材料被示為單層,但一些實施例可以利用多層。例如,在一些實施例中,可以首先沿著基板50、鰭片66及奈米結構55的表面形成襯墊(未單獨示出)。此後,填充材料,諸如上面討論的那些材料可以形成在襯墊上。
然後對絕緣材料應用移除製程以移除奈米結構55上多餘的絕緣材料。在一些實施例中,可利用平坦化製程,諸如化學機械拋光(chemical mechanical polish,CMP)、回蝕製程及其組合等。平坦化製程曝露奈米結構55,使得在平坦化製程完成之後奈米結構55的頂表面與絕緣材料齊平。
然後使絕緣材料凹陷以形成STI區域68。使絕緣材料凹陷,使得n型區域50N及p型區域50P中的鰭片66的上部分自相鄰STI區域68之間突出。此外,STI區域68的頂表面可具有如圖所示的平坦表面、凸面、凹面(例如凹陷)或其組合。STI區域68的頂表面可以藉由適當的蝕刻形成為平坦的、凸出的及/或凹入的。可以使用可接受的蝕刻製程使STI區域68凹陷,諸如對絕緣材料的材料具有選擇性的蝕刻製程(例如,以比蝕刻鰭片66及奈米結構55的材料更快的速率蝕刻絕緣材料的材料)。例如,可
使用例如使用稀氫氟酸(dilute hydrofluoric,dHF)的氧化物移除。
先前關於第2圖至第4圖描述的製程僅僅為如何形成鰭片66及奈米結構55的一個實例。在一些實施例中,可以使用罩幕及磊晶生長製程來形成鰭片66及/或奈米結構55。例如,可以在基板50的頂表面上方形成介電層,並且溝槽可以蝕刻穿過該介電層以曝露底層的基板50。可在溝槽中磊晶生長磊晶結構,並且介電層可凹陷,以使磊晶結構自介電層突出以形成鰭片66及/或奈米結構55。磊晶結構可包含前述的交替半導體材料,諸如第一半導體材料及第二半導體材料。在磊晶生長磊晶結構的一些實施例中,磊晶生長的材料可以在生長期間原位摻雜,儘管原位及佈植摻雜可以一起使用,但此舉可以消除之前及/或隨後的佈植。
此外,僅出於說明的目的,第一半導體層51(及所得的第一奈米結構52)及第二半導體層53(及所得的第二奈米結構54)在本文中說明及討論為在p型區域50P及n-類型區域50N中包含相同材料。因此,在一些實施例中,第一半導體層51及第二半導體層53中的一者或兩者可為不同的材料或者以不同的順序形成在p型區域50P及n型區域50N中。
此外,在第4圖中,可以在鰭片66、奈米結構55及/或STI區域68中形成適當的阱(未單獨示出)。在具有不同阱類型的實施例中,n型區域50N及p型區域50P
的不同佈植步驟可以使用光阻劑或其他罩幕(未單獨示出)來實現。例如,可以在n型區域50N及p型區域50P中的鰭片66及STI區域68上方形成光阻劑。圖案化光阻劑以曝露p型區域50P。光阻劑可以藉由使用旋塗技術形成並且可以使用可接受的微影術技術進行圖案化。一旦圖案化光阻劑,在p型區域50P中進行n型雜質佈植,並且光阻劑可充當罩幕以基本上防止n型雜質佈植至n型區域50N中。n型雜質可為佈植在該區域中的磷、砷、銻等,濃度在約1013原子/cm3至約1014原子/cm3的範圍內。在佈植之後,諸如藉由可接受的灰化製程移除光阻劑。
在佈植p型區域50P之後或之前,在p型區域50P及n型區域50N中的鰭片66、奈米結構55及STI區域68上方形成光阻劑或其他罩幕(未單獨示出)。圖案化光阻劑以曝露n型區域50N。光阻劑可以藉由使用旋塗技術形成並且可以使用可接受的微影術技術進行圖案化。一旦圖案化光阻劑,便可在n型區域50N中進行p型雜質佈植,並且光阻劑可充當罩幕以基本上防止p型雜質佈植至p型區域50P中。p型雜質可為佈植在該區域中的硼、氟化硼、銦等,濃度在約1013原子/cm3至約1014原子/cm3的範圍內。在佈植之後,例如藉由可接受的灰化製程可以移除光阻劑。
在n型區域50N及p型區域50P的佈植之後,可以執行退火以修復佈植損傷且激活佈植的p型及/或n型雜質。在一些實施例中,磊晶鰭片的生長材料可以在生長期
間原位摻雜,此舉可以消除佈植,儘管原位及佈植摻雜可以一起使用。
在第5圖中,在鰭片66及/或奈米結構55上形成仿真介電層70。仿真介電層70可為例如氧化矽、氮化矽及其組合等,並且可根據可接受的技術進行沈積或熱生長。在仿真介電層70上方形成仿真閘極層72,並且在仿真閘極層72上方形成罩幕層74。仿真閘極層72可沈積在仿真介電層70上方,然後諸如藉由CMP進行平坦化。罩幕層74可沈積在仿真閘極層72上方。仿真閘極層72可為導電或非導電材料並且可以選自非晶矽、多晶矽(polysilicon)、多晶矽鍺(poly-SiGe)、金屬氮化物、金屬矽化物、金屬氧化物及金屬。可藉由物理氣相沈積(physical vapor deposition,PVD)、CVD、濺射沈積或用於沈積所選材料的其他技術來沈積仿真閘極層72。仿真閘極層72可以由對隔離區域的蝕刻具有高蝕刻選擇性的其他材料製成。罩幕層74可包括例如氮化矽、氮氧化矽等。在該實例中,跨越n型區域50N及p型區域50P形成單一仿真閘極層72及單一罩幕層74。應注意,僅出於說明的目的,示出了仿真介電層70僅覆蓋鰭片66及奈米結構55。在一些實施例中,可以沈積仿真介電層70,使得仿真介電層70覆蓋STI區域68,使得仿真介電層70在仿真閘極層72與STI區域68之間延伸。
第6A圖至第15B圖示出了製造實施例裝置中的各種附加步驟。第6A圖、第7A圖、第8A圖、第9A圖、
第10A圖、第11A圖、第12A圖、第12C圖、第13A圖、第13C圖、第14A圖及第15A圖示出了n型區域50N或p型區域50P中的特徵。在第6A圖及第6B圖中,罩幕層74(參見第5圖)可以使用可接受的微影術及蝕刻技術圖案化以形成罩幕78。罩幕78的圖案然後可以轉移至仿真閘極層72及仿真介電層70以分別形成仿真閘極76及仿真閘極介電層71。仿真閘極76覆蓋鰭片66的相應通道區域。罩幕78的圖案可用於將仿真閘極76中的每一者與相鄰仿真閘極76實體分離。仿真閘極76亦可具有大致垂直於各個鰭片66的長度方向。
在第7A圖及第7B圖中,第一間隔物層80及第二間隔物層82分別形成在第6A圖及第6B圖所示的結構上。隨後將第一間隔物層80及第二間隔物層82圖案化以作為用於形成自對準源極/汲極區域的間隔物。在第7A圖及第7B圖中,第一間隔物層80形成在STI區域68的頂表面上;鰭片66、奈米結構55及罩幕78的頂表面及側壁上;以及仿真閘極76及仿真閘極介電層71的側壁上。在第一間隔物層80上方沈積第二間隔物層82。第一間隔物層80可以使用諸如熱氧化的技術由氧化矽、氮化矽、氮氧化矽等形成或可藉由CVD、ALD等沈積。第二間隔物層82可以由具有與第一間隔物層80的材料不同的蝕刻速率的材料形成,諸如氧化矽、氮化矽、氮氧化矽等,並且可藉由CVD、ALD等沈積。
在形成第一間隔物層80之後並且在形成第二間隔
物層82之前,可以進行輕摻雜源極/汲極(lightly doped source/drain,LDD)區域(未單獨示出)的佈植。在具有不同裝置類型的實施例中,類似於上面在第4圖中討論的佈植,可以在n型區域50N上方形成罩幕,諸如光阻劑,同時曝露p型區域50P,並且適當類型(例如,p型)雜質可佈植至p型區域50P中曝露的鰭片66及奈米結構55中。然後可以移除罩幕。隨後,在曝露n型區域50N的同時,可以在p型區域50P上方形成罩幕,諸如光阻劑,並且可以將適當類型(例如,n型)的雜質佈植至n型區域50N中的曝露的鰭片66及奈米結構55中。然後可以移除罩幕。n型雜質可為先前討論的任何n型雜質,並且p型雜質可為先前討論的任何p型雜質。輕摻雜源極/汲極區域的雜質濃度可在約1×1015原子/cm3至約1×1019原子/cm3的範圍內。退火可用於修復佈植損傷並激活佈植的雜質。
在第8A圖及第8B圖中,蝕刻第一間隔物層80及第二間隔物層82以形成第一間隔物81及第二間隔物83。如下文將更詳細地討論,第一間隔物81及第二間隔物83用於自對準隨後形成的源極/汲極區域,以及在後續處理期間保護鰭片66及/或奈米結構55的側壁。第一間隔物層80及第二間隔物層82可以使用合適的蝕刻製程進行蝕刻,例如各向同性蝕刻製程(例如濕式蝕刻製程)、各向異性蝕刻製程(例如乾式蝕刻製程)及其組合等。在一些實施例中,第二間隔物層82的材料具有與第一間隔物層80的材料不同的蝕刻速率,使得在圖案化第二間隔物層82時第一間隔
物層80可以充當蝕刻終止層,並且在圖案化第一間隔物層80時第二間隔物層82可以充當罩幕。例如,可以使用各向異性蝕刻製程來蝕刻第二間隔物層82,其中第一間隔物層80充當蝕刻終止層,其中如第8A圖所示,第二間隔物層82的剩餘部分形成第二間隔物83。此後,在蝕刻第一間隔物層80的曝露部分的同時,第二間隔物83充當罩幕,從而形成如第8A圖所示的第一間隔物81。
如第8A圖所示,第一間隔物81及第二間隔物83設置在鰭片66及/或奈米結構55的側壁上。如第8B圖所示,在一些實施例中,可以自與罩幕78、仿真閘極76及仿真閘極介電層71相鄰的第一間隔物層80上方移除第二間隔物層82,並且第一間隔物81設置在罩幕78、仿真閘極76及仿真介電層60的側壁上。在其他實施例中,第二間隔物層82的一部分可以保留在與罩幕78、仿真閘極76及仿真閘極介電層71相鄰的第一間隔物層80上。
注意,上述揭示內容通常描述了形成間隔物及LDD區域的製程。可以使用其他製程及順序。例如,可以使用更少或附加間隔物,可以使用不同順序的步驟(例如,可以在沈積第二間隔物層82之前圖案化第一間隔物81),可以形成及移除附加間隔物等。此外,可以使用不同的結構及步驟來形成n型及p型裝置。
在第9A圖及第9B圖中,根據一些實施例,第一凹槽86形成在鰭片66、奈米結構55及基板50中。隨後將在第一凹槽86中形成磊晶源極/汲極區域。第一凹槽86
可延伸穿過第一奈米結構52及第二奈米結構54,且進入基板50中。如第9A圖所示,STI區域68的頂表面可以與第一凹槽86的底表面齊平。在各種實施例中,可蝕刻鰭片66,使得第一凹槽86的底表面設置在STI區域68的頂表面下方等。可藉由使用諸如RIE、NBE等的各向異性蝕刻製程蝕刻鰭片66、奈米結構55及基板50來形成第一凹槽86。第一間隔物81、第二間隔物83及罩幕78在用於形成第一凹槽86的蝕刻製程期間遮罩鰭片66、奈米結構55及基板50。單一蝕刻製程或多個蝕刻製程可用於蝕刻奈米結構55及/或鰭片66的每一層。定時蝕刻製程可用於在第一凹槽86達到期望深度之後終止第一凹槽86的蝕刻。
在第10A圖及第10B圖中,由第一凹槽86曝露的第一半導體材料(例如,第一奈米結構52)形成的多層堆疊64的層的側壁的部分被蝕刻以在n型區域50N中形成側壁凹槽88,並且由第一凹槽86曝露的第二半導體材料(例如,第二奈米結構54)形成的多層堆疊64的層的部分側壁被蝕刻以在p型區域50P中形成側壁凹槽88。儘管凹槽88中的第一奈米結構52及第二奈米結構54的側壁在第10B圖中示為直的,但側壁可為凹的或凸的。可以使用各向同性蝕刻製程蝕刻側壁,諸如濕式蝕刻等。可使用罩幕(未示出)保護p型區域50P,同時對第一半導體材料有選擇性的蝕刻劑用於蝕刻第一奈米結構52,使得第二奈米結構54及基板50與n型區域50N中的第一奈米結構52
相比保持相對未蝕刻。類似地,可以使用罩幕(未示出)保護n型區域50N,同時使用對第二半導體材料有選擇性的蝕刻劑來蝕刻第二奈米結構54,使得第一奈米結構52及基板50與p型區域50P中的第二奈米結構54相比保持相對未蝕刻。在第一奈米結構52包括例如SiGe並且第二奈米結構54包括例如Si或SiC的實施例中,可以使用四甲基氫氧化銨(TMAH)、氫氧化銨(NH4OH)等的乾式蝕刻製程來蝕刻n型區域50N中的第一奈米結構52的側壁,並且可以使用氟化氫、另一氟基氣體等的乾式蝕刻製程來蝕刻p型區域50P中的第二奈米結構54的側壁。
在第11A圖至第11C圖中,第一內間隔物90形成在側壁凹槽88中。第一內間隔物90可以藉由在第10A圖及第10B圖所示的結構上沈積內間隔物層(未單獨示出)來形成。第一內間隔物90充當隨後形成的源極/汲極區域與閘極結構之間的隔離特徵。如下文將更詳細討論,源極/汲極區域將形成在凹槽86中,而n型區域50N中的第一奈米結構52及p型區域50P中的第二奈米結構54替換為相應的閘極結構。
內間隔物層可以藉由保形沈積製程沈積,例如CVD、ALD等。內間隔物層可包含諸如氮化矽或氮氧化矽的材料,但可以使用任何合適的材料,諸如具有小於約3.5的k值的低介電常數(低k)材料。然後可以各向異性地蝕刻內間隔物層以形成第一內間隔物90。儘管第一內間隔物90的外側壁圖示為與n型區域50N中的第二奈米結構54的側
壁齊平並且與p型區域50P中的第一奈米結構52的側壁齊平,但第一內間隔物90的外側壁可分別延伸超出第二奈米結構54及/或第一奈米結構52的側壁或自該些側壁凹陷。
此外,儘管第一內間隔物90的外側壁在第11B圖中被示為直的,但第一內間隔物90的外側壁可為凹的或凸的。例如,第11C圖示出了實施例,其中第一奈米結構52的側壁為凹的,第一內間隔物90的外側壁為凹的,並且第一內間隔物自n型區域50N中的第二奈米結構54的側壁凹陷。亦示出了實施例,其中第二奈米結構54的側壁為凹的,第一內間隔物90的外側壁為凹的,並且第一內間隔物自p型區域50P中的第一奈米結構52的側壁凹陷。可以藉由諸如RIE、NBE等的各向異性蝕刻製程來蝕刻內間隔物層。第一內間隔物90可用於防止隨後形成的源極/汲極區域(如磊晶源極/汲極區域92,在下面關於第12A圖至第12C圖討論)受到後續蝕刻製程(諸如用於形成閘極結構的蝕刻製程)的損壞。
在第12A圖至第12C圖中,磊晶源極/汲極區域92形成在第一凹槽86中。在一些實施例中,源極/汲極區域92可以對n型區域50N中的第二奈米結構54及p型區域50P中的第一奈米結構52施加應力,從而提高性能。如第12B圖所示,磊晶源極/汲極區域92形成在第一凹槽86中,使得每一仿真閘極76設置在相應的相鄰磊晶源極/汲極區域92對之間。在一些實施例中,第一間隔物81用
於將磊晶源極/汲極區域92與仿真閘極72分隔開,並且第一內間隔物90用於將磊晶源極/汲極區域92與奈米結構55分開適當的橫向距離,使得磊晶源極/汲極區域92不與所得奈米FET的隨後形成的閘極短路。
n型區域50N(例如NMOS區域)中的磊晶源極/汲極區域92可以藉由遮罩p型區域50P(例如PMOS區域)來形成。然後,磊晶源極/汲極區域92在n型區域50N中的第一凹槽86中磊晶生長。磊晶源極/汲極區域92可包括適用於n型奈米FET的任何可接受的材料。例如,若第二奈米結構54為矽,則磊晶源極/汲極區域92可包括在第二奈米結構54上施加拉伸應變的材料,例如矽、碳化矽、磷摻雜的碳化矽、磷化矽等。磊晶源極/汲極區域92可具有自奈米結構55的相應上表面凸起的表面並且可以具有刻面。
p型區域50P(例如PMOS區域)中的磊晶源極/汲極區域92可以藉由遮罩n型區域50N(例如NMOS區域)來形成。然後,磊晶源極/汲極區域92在p型區域50P中的第一凹槽86中磊晶生長。磊晶源極/汲極區域92可包括適用於p型奈米FET的任何可接受的材料。例如,若第一奈米結構52為矽鍺,則磊晶源極/汲極區域92可包含在第一奈米結構52上施加壓縮應變的材料,例如矽鍺、硼摻雜矽鍺、鍺、鍺錫等。磊晶源極/汲極區域92亦可以具有自多層堆疊64的相應表面凸起的表面並且可以具有刻面。
磊晶源極/汲極區域92、第一奈米結構52、第二奈米結構54及/或基板50可以佈植摻雜劑以形成源極/汲極區域,類似於之前討論的用於形成輕摻雜源極/汲極區域,然後進行退火的製程。源極/汲極區域可具有介於約1×1019原子/cm3與約1×1021原子/cm3之間的雜質濃度。源極/汲極區域的n型及/或p型雜質可為先前討論的任何雜質。在一些實施例中,磊晶源極/汲極區域92可以在生長期間原位摻雜。
由於用於在n型區域50N及p型區域50P中形成磊晶源極/汲極區域92的磊晶製程,磊晶源極/汲極區域92的上表面具有刻面,該些刻面橫向向外延伸超出奈米結構55的側壁。在一些實施例中,這些刻面導致相同NSFET的相鄰磊晶源極/汲極區域92合併,如第12A圖所示。在其他實施例中,如第12C圖所示,在完成磊晶製程之後,相鄰的磊晶源極/汲極區域92保持分離。在第12A圖及第12C圖所示的實施例中,第一間隔物81可以形成至STI區域68的頂表面,從而阻止磊晶生長。在其他一些實施例中,第一間隔物81可以覆蓋奈米結構55的部分側壁,從而進一步阻礙磊晶生長。在一些其他實施例中,可以調整用於形成第一間隔物81的間隔物蝕刻以移除間隔物材料,從而允許磊晶生長區域延伸至STI區域58的表面。
磊晶源極/汲極區域92可包含一或多個半導體材料層。例如,磊晶源極/汲極區域92可包含第一半導體材料層92A、第二半導體材料層92B及第三半導體材料層
92C。任何數量的半導體材料層可以用於磊晶源極/汲極區域92。第一半導體材料層92A、第二半導體材料層92B及第三半導體材料層92C中的每一者可以由不同的半導體材料形成並且可以摻雜至不同的摻雜劑濃度。在一些實施例中,第一半導體材料層92A可具有小於第二半導體材料層92B且大於第三半導體材料層92C的摻雜劑濃度。在磊晶源極/汲極區域92包含三個半導體材料層的實施例中,可以沈積第一半導體材料層92A,可以在第一半導體材料層92A上沈積第二半導體材料層92B,並且可以在第二半導體材料層92B上沈積第三半導體材料層92C。
第12D圖示出了實施例,其中n型區域50N中的第一奈米結構52的側壁及p型區域50P中的第二奈米結構54的側壁為凹的,第一內間隔物90的外側壁為凹的,並且第一內間隙物90分別自第二奈米結構54及第一奈米結構52的側壁凹陷。如第12D圖中所示,磊晶源極/汲極區域92可以形成為與第一內間隔物90接觸並且可以延伸經過n型區域50N中的第二奈米結構54的側壁及經過p型區域50P中的第一奈米結構52的側壁。此外,在第一內間隔物90自第二奈米結構54及/或第一奈米結構52的側壁凹陷的實施例中,磊晶源極/汲極區域92可分別形成在第二奈米結構54及/或第一奈米結構52之間。
在第13A圖至第13C圖中,第一層間介電質(interlayer dielectric,ILD)96沈積在第6A圖、第12B圖及第12A圖中所示的結構上(第7A圖至第12D
圖的製程不改變第6A圖中所示的剖面)。第一ILD 96可以由介電材料形成,並且可以藉由任何合適的方法沈積,例如CVD、電漿增強CVD(plasma-enhanced CVD,PECVD)或FCVD。介電材料可包括磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、摻硼磷矽酸鹽玻璃(BPSG)、未摻雜矽酸鹽玻璃(USG)等。可以使用藉由任何可接受的製程形成的其他絕緣材料。在一些實施例中,接觸蝕刻終止層(contact etch stop layer,CESL)94設置在第一ILD 96與磊晶源極/汲極區域92、罩幕78及第一間隔物81之間。CESL 94可包含介電材料,例如具有與上覆第一ILD 96的材料不同的蝕刻速率的氮化矽、氧化矽、氧氮化矽等。
在第14A圖及第14B圖中,可以執行平坦化製程,例如CMP,以使第一ILD 96的頂表面與仿真閘極76或罩幕78的頂表面齊平。平坦化製程亦可以移除仿真閘極76上的罩幕78,以及沿罩幕78側壁的部分第一側牆81。在平坦化製程之後,在製程變化中仿真閘極76、第一間隔物81及第一ILD 96的頂表面齊平。因此,仿真閘極72的頂表面由第一ILD 96曝露。在一些實施例中,可以保留罩幕78,在此情況下,平坦化製程使第一ILD 96的頂表面與罩幕78的頂表面及第一間隔物81齊平。
在第15A圖及第15B圖中,在一或多個蝕刻步驟中移除仿真閘極72及罩幕78(若存在),從而形成第二凹槽98。亦可移除第二凹槽98中的部分仿真介電層60。在
一些實施例中,藉由各向異性乾式蝕刻製程移除仿真閘極72及仿真介電層60。例如,蝕刻製程可包括使用反應氣體的乾式蝕刻製程,該乾式蝕刻製程以比第一ILD 96或第一間隔物81更快的速率選擇性地蝕刻仿真閘極72。每一第二凹槽98曝露及/或覆蓋部分奈米結構55,這些部分在隨後完成的奈米FET中充當通道區域。奈米結構55用作通道區域的部分設置在相鄰的磊晶源極/汲極區域92對之間。在移除期間,當蝕刻仿真閘極72時,仿真介電層60可以用作蝕刻終止層。然後可以在移除仿真閘極72之後移除仿真介電層60。
在第16A圖及第16B圖中,為了形成開口130,可以藉由在n型區域50N上方形成罩幕(未示出)且使用對第二奈米結構54的材料具有選擇性的蝕刻劑執行各向同性蝕刻製程(諸如,濕式蝕刻),來移除p型區域50P中的第二奈米結構54,而與第二奈米結構54相比,第一奈米結構52、基板50、STI區域68保持相對未蝕刻。在第二奈米結構54包括例如SiGe,並且第一奈米結構52包括例如Si或SiC的實施例中,氟化氫、另一氟基氣體等可用於移除p型區域50P中的第二奈米結構54。在移除製程之後,開口130包含位於每一第一奈米結構52之間的區域50I。
在其他實施例中,例如藉由移除n型區域50N及p型區域50P中的第一奈米結構52或藉由移除n型區域50N及p型區域50P中的第二奈米結構54,n型區域50N
及p型區域50P中的通道區域可以同時形成。在這些實施例中,n型奈米FET及p型奈米FET的通道區域可以具有相同的材料成分,例如矽、矽鍺等。第28A圖、第28B圖及第28C圖示出了由這些實施例產生的結構,其中p型區域50P及n型區域50N中的通道區域由第二奈米結構54提供並且例如包含矽。
在第17A圖至第26B圖中,根據一些實施例,形成閘極介電層100及閘電極102/127用於替代第二凹槽98中的閘極結構。閘極介電層100(例如,高k閘極介電層)及閘電極102(例如,功函數金屬或WFM層)分別用鋁及氟處理。作為下文更詳細討論的鋁及氟浸泡的結果,所得電晶體的平帶電壓(VFB)可朝著WFM層的金屬的帶邊緣增加,所得電晶體的臨限電壓可降低,並且可以提高裝置性能。
n型區域50N及p型區域50P中的閘極介電層的形成可同時發生,使得每一區域中的閘極介電層由相同的材料形成,並且閘電極的形成可發生同時,使得每一區域中的閘電極由相同的材料形成。在一些實施例中,每一區域中的閘極介電層可以由不同的製程形成,使得閘極介電層可為不同的材料及/或具有不同的層數,並且/或每一區域中的閘電極可以藉由不同的製程形成,使得閘電極可為不同的材料及/或具有不同的層數。當使用不同的製程時,可以使用各種遮罩步驟來遮罩及曝露適當的區域。在以下描述中,分別形成n型區域50N的閘電極及p型區域50P
的閘電極。
第17A圖至第25D圖示出了形成閘極介電層100、執行氟處理及在p型區域50P中形成閘電極102。在一些實施例中,至少在p型區域50P中形成閘電極102的同時,可遮罩n型區域50N。儘管示出了p型區域50P,但閘極介電層100可以同時或分開地形成在n型區域50N中。此外,亦可在n型區域50N中同時或分開地進行氟處理。
在第17A圖及第17B圖中,閘極介電層100保形地沈積在p型區域50P中的第二凹槽98中。閘極介電層100包含一或多個介電層,例如氧化物、金屬氧化物等或其組合。例如,在一些實施例中,閘極介電層100可包含第一閘極介電層101(例如,包含氧化矽等)及在第一閘極介電層101上的第二閘極介電層103(例如,包含金屬氧化物等)。在一些實施例中,第二閘極介電層103包括高k介電質材料,並且在這些實施例中,第二閘極介電層103可具有大於約7.0的k值,並且可包括金屬氧化物或鉿、鋁、鋯、鑭、錳、鋇、鈦、鉛或其組合的矽酸鹽。在一些實施例中,第一閘極介電層101可稱為介面層,並且第二閘極介電層103可稱為高k閘極介電層。在一些實施例中,閘極介電層100的形成可包括在材料中形成空位或空隙。例如,空位可為第一閘極介電層101及第二閘極介電層103的部分,其中介電材料在沈積期間或之後可能沒有完全凝聚。此外,在基板50(例如,鰭片66)上方形成第一閘極介電層101亦可能導致在第一閘極介電層101與基板
50之間的介面處的懸掛鍵(例如,矽懸掛鍵),例如,由於形成期間反應不完全。
在n型區域50N及p型區域50P中,閘極介電層100的結構可以相同或不同。例如,在p型區域50P中形成閘極介電層100的同時,可以遮罩或曝露n型區域50N。在曝露n型區域50N的實施例中,閘極介電層100可以同時形成在n型區域50N中。閘極介電層100的形成方法可以包括分子束沈積(molecular-beam deposition,MBD)、ALD、PECVD等。
在第18A圖及第18B圖中,保護材料140保形地沈積在閘極介電層100上方。在一些實施例中,保護材料140為包括氮化鈦、氮化鉭、氮化矽鈦(TiSiN或TSN)等的導電材料。可藉由CVD、ALD、PECVD等沈積保護材料140。例如,保護材料140可在約300℃與約600℃之間的溫度及約0.2托與約50托之間的壓力下形成。如下所述,保護材料140將在隨後的處理步驟期間,例如在氟處理期間,保護底層的閘極介電層100。
可沈積保護材料140以圍繞第一奈米結構52中的每一者並且形成為在約5埃與約20埃之間的厚度。大於5埃的保護材料140確保沈積完整的單層(例如,氮化鈦)。小於20埃的保護材料140確保在氟處理期間所需或足夠量的氟能夠穿過保護材料140且進入閘極介電層100。此外,小於20的保護材料140確保閘極介電層100保持可能自保護材料140擴散的金屬元素的低濃度位準。
在第19A圖及第19B圖中,藉由沈積製程或浸泡製程在保護材料140上方形成含氟層144。在使用諸如CVD、ALD等沈積製程的實施例中,在保護材料140的表面上方沈積含氟層144。例如,含氟前驅物及還原劑前驅物流過保護材料140的表面。含氟前驅物可為WF6,並且還原劑前驅物可為SiH4、B2H6、H2等或其組合。保護材料140的存在防止前驅物(例如,含氟前驅物)蝕刻第二閘極介電層103。含氟層144可在約250℃與約475℃之間的溫度及約0.5托與約400托之間的壓力下沈積。氟為沈積含氟層144期間在未發生直至完成的反應中移除的氣相副產物的一部分。結果,沈積在保護材料140上的含氟層144可主要包含鎢,其中在層中保留微量的氟。例如,沈積的含氟層144中的氟濃度可小於約30%。
在使用浸泡製程的實施例中,含氟前驅物流過保護材料140的表面,以將保護材料140的上部分轉換為含氟層144。含氟前驅物可為WF6、NF3、CF4、CaF2、CrF6、MoF6等或其組合。含氟前驅物的分子在擴散至保護材料140的上部分時可保持完整,或者含氟前驅物的分子可至少部分解離。在一些未具體說明的實施例中,浸泡製程可進一步在保護材料140的表面上形成不連續的含氟殘留物。浸泡製程可在約250℃與約475℃之間的溫度下、在約0.5托與約50托之間的壓力下持續進行約0.1秒至約1小時。
在第20A圖及第20B圖中,執行退火製程200,
以將氟自含氟層144穿過保護材料140擴散至閘極介電層100中。保護材料140中存在金屬(例如,鈦),並且含氟層144(例如,鎢)可進一步幫助將氟吸引及驅動至閘極介電層100中。一些氟填充閘極介電層100中的空位或微空隙,並且一些氟可在第一閘極介電層101與基板50之間的介面處附著至矽懸掛鍵。退火製程200可在約150℃與約750℃之間的溫度下進行並且持續時間在約0.5秒與約60秒之間。
在退火製程200之後,第二閘極介電層103(例如,包括氧化鉿)可具有在約0.005與約0.05之間的氟-金屬(例如,氟-鉿)原子比。此外,一些氟可能會到達第一閘極介電層101且導致第一閘極介電層101的少量再生長。在閘極介電層100(例如,第二閘極介電層103)中引入氟或增加氟濃度允許調諧閘極結構的臨限或擊穿電壓。然而,閘極介電層100中過量的氟,例如第二閘極介電層103中大於約0.05的氟鉿比,可能導致第一閘極介電層101中的電容等效厚度(capacitance equivalent thickness,CET)損失(例如,過度的再生長)。此外,退火製程200可以導致來自保護材料140的金屬(例如,鈦)及/或來自含氟層144的金屬(例如,鎢)到達閘極介電層100。例如,第二閘極介電層103可具有在約0.1%與約5%之間的鈦原子濃度及在約0.1%與約5%之間的鎢原子濃度。到達第二閘極介電層103的鈦及/或鎢可能導致額外的氟移動至第一閘極介電層101中。將第二閘極介電層103中的這些
濃度中的每一者保持在5%以下會降低可能由這些金屬引起的CET且保持閘極介電層100的所需品質及有效氧化物厚度。
在第21A圖及第21B圖中,使用蝕刻製程移除含氟層144及保護材料140,以曝露第二閘極介電層103。例如,蝕刻製程可為使用HCl、H2O2、H2O等及其組合或任何合適的材料作為蝕刻劑的各向同性濕式蝕刻。根據一些實施例,可以使用包含HCl、H2O2及H2O的蝕刻劑的組合來移除含氟層144及保護材料140。在其他實施例中,蝕刻製程及蝕刻劑的組合可用於移除含氟層144,而另一蝕刻製程及/或蝕刻劑的組合可用於移除保護材料140。
在第22A圖及第22B圖中,閘電極102的第一導電材料105保形地沈積在閘極介電層100上方。在一些實施例中,第一導電材料105為包括氮化鈦、氮化鉭、氮化矽鈦等的p型WFM層。第一導電材料105可由CVD、ALD、PECVD、PVD等沈積。可以沈積第一導電材料105以圍繞每一第一奈米結構52。在一些實施例中,第一導電材料105可以僅部分地填充區域50I。因此,在沈積第一導電材料105之後,開口130可以保留在第一奈米結構52之間的區域50I中。在其他實施例中,第一導電材料105可以完全填充區域50I的剩餘部分。
儘管未具體示出,但可以在不形成保護材料140的情況下進行氟處理。例如,在進行氟處理之前,可以在第
二閘極介電層103上形成第一導電材料105。之後,為了進行氟處理,(例如,使用沈積製程或浸泡製程)在第一導電材料105上方形成含氟層144,並且執行退火製程200以使氟自含氟層144穿過第一導電材料105擴散至閘極介電層100,如上所述。隨後的蝕刻製程(例如,如上所述)可用於移除含氟層144,而第一導電材料105保持完整。在一些實施例中,蝕刻製程可繼續超出含氟層144以移除一部分第一導電材料105,例如,以將第一導電材料105減小至所需厚度。
在其他實施例中,在不需要首先形成保護材料140或第一導電材料105的情況下,對第二閘極介電層103進行氟處理。例如,可以使用沈積製程或浸泡製程來形成含氟層144。然而,在不存在保護材料140的情況下,用於形成含氟層144的含氟前驅物可能將第二閘極介電層103蝕刻至多約2埃。結果,使用沈積製程將在第二閘極介電層103上方沈積含氟層144,而使用浸泡製程將第二閘極介電層103的上部分轉換為含氟層144。然後執行退火製程200,以將氟自含氟層144直接擴散至閘極介電層100中。因此,可以在更溫和的條件下執行退火製程200,例如在約150℃與約700℃之間的溫度下,在約0.1托與約50托之間的壓力,以及約0.1秒與約60分鐘之間的持續時間。在退火製程200之後,(例如,以上述方式)移除含氟層144,以曝露第二閘極介電層103。
在第23A圖及第23B圖中,第二導電材料107保
形地沈積在第一導電材料105上。在一些實施例中,第二導電材料107為包括氮化鈦、氮化鉭、氮化鎢、氮化鉬等的p型WFM。第二導電材料107可由CVD、ALD、PECVD、PVD等沈積。
第二導電材料107可填充第一奈米結構52之間的區域50I的任何剩餘部分(例如,填充開口130)。例如,第二導電材料107可沈積在第一導電材料105上,直至合併且接縫在一起為止,並且在一些實施例中,可藉由第二導電材料107的第一部分107A(例如,導電材料107A)接觸區域50I中的第二導電材料107的第二部分107B(例如,導電材料107B)來形成介面107S。
在第24A圖及第24B圖中,黏著層117保形地沈積在第二導電材料107上方。在一些實施例中,黏著層117保形地沈積在p型區域50P中的第二導電材料107上。在一些實施例中,黏著層117包括氮化鈦、氮化鉭等。黏著層117可由CVD、ALD、PECVD、PVD等沈積。例如,黏著層117可替代地稱為膠層並且提高第二導電材料107與上覆填充金屬119之間的黏著。
在第25A圖至第25D圖中,沈積閘電極102的剩餘部分,以填充第二凹槽98的剩餘部分。例如,填充金屬119可沈積在黏著層117上方。在一些實施例中,填充金屬119包含鈷、釕、鋁、鎢及其組合等,該填充金屬119由CVD、ALD、PECVD、PVD等沈積。所得閘電極102用於替代閘極,並且可包含第一導電材料105、第二導電
材料107、黏著層117及填充金屬119。第25C圖示出了沿第25B圖(例如,在區域50I中)的線X-X'的俯視圖,而第25D圖示出了沿第25B圖(例如,經由第一奈米結構52中的一者)的線Y-Y'的俯視圖。
在p型區域50P中,閘極介電層100、第一導電材料105、第二導電材料107、黏著層117及填充金屬119可以各自形成在第一奈米結構52的頂表面、側壁及底表面上。閘極介電層100、第一導電材料105、第二導電材料107、黏著層117及填充金屬119亦可沈積在第一ILD 96、CESL 94、第一間隔物81及STI區域68的頂表面上。在填充第二凹槽98之後,可以執行平坦化製程,例如CMP,以移除閘極介電層100、第一導電材料105、第二導電材料107、黏著層117及填充金屬119的多餘部分,這些多餘部分在第一ILD 96的頂表面上方。閘電極102及閘極介電層100的材料的剩餘部分因此形成所得奈米FET的替代閘極結構。閘電極102及閘極介電層100可統稱為「閘極結構」。
第26A圖及第26B圖示出了n型區域50N中的閘極堆疊。在n型區域50N中形成閘極堆疊可包括首先移除n型區域50N中的第一奈米結構52。可藉由在p型區域50P上方形成罩幕(未示出)及使用對第一奈米結構52的材料具有選擇性的蝕刻劑執行各向同性蝕刻製程(諸如,濕式蝕刻),來移除第一奈米結構52,同時與第一奈米結構52相比,第二奈米結構54、基板50及STI區域68保持
相對未蝕刻。在第一奈米結構52A~52C包括例如SiGe並且第二奈米結構54A~54C包括例如Si或SiC的實施例中,四甲基氫氧化銨(TMAH)、氫氧化銨(NH4OH)等可用於移除n型區域50N中的第一奈米結構52。
然後在n型區域50N中的第二奈米結構54上方及周圍形成閘極堆疊。閘極堆疊包括閘極介電層100及閘電極127。在一些實施例中,n型區域50N及p型區域50P中的閘極介電層100可以同時形成,並且氟處理亦可以同時進行。此外,閘電極127的至少一部分可以在形成閘電極102之前或之後(諸如在遮罩p型區域50P的同時)形成(參見第25A圖至第25D圖)。因此,閘電極127可包含與閘電極102不同的材料。例如,閘電極127可包含第三導電材料121、阻障層123及填充金屬125。第三導電材料121可為包含n型金屬的n型WFM層,例如鈦鋁、碳化鈦鋁、鉭鋁、碳化鉭及其組合等。第三導電材料121可由CVD、ALD、PECVD、PVD等沈積。阻障層123可包含氮化鈦、氮化鉭、碳化鎢及其組合等,並且阻障層123可進一步用作黏著層。阻障層123可由CVD、ALD、PECVD、PVD等沈積。填充金屬125可包含鈷、釕、鋁、鎢及其組合等,該填充金屬125由CVD、ALD、PECVD、PVD等沈積。填充金屬125可具有或可不具有相同的材料成分並且與填充金屬119同時沈積。
儘管未具體示出,但可以在n型區域50N中進行氟處理而不形成保護材料140,類似於上文關於p型區域
50P的描述。例如,在進行氟處理之前,可以在第二閘極介電層103上形成第三導電材料121。之後,形成含氟層144,進行退火製程200,並且移除含氟層144,而第三導電材料121保持完整。在另一實施例中,在進行氟處理之前,在n型區域50N及p型區域50P中同時形成第一導電材料105(而非第三導電材料121)。然後可在兩個區域中同時進行氟處理。在移除n型區域50N中的含氟層144期間,第一導電材料105亦可移除或者可以至少部分地保持完整。然後可在該結構上方形成第三導電材料121及閘電極127的剩餘部分。
在其他實施例中,在不需要首先形成保護材料140、第一導電材料105或第三導電材料121的情況下,可對第二閘極介電層103進行氟處理,類似於上文關於p型區域50P所述。在氟處理及移除含氟層144之後,可在第二閘極介電層103上形成第三導電材料121。
根據一些實施例,n型區域50N中的閘極介電層100可以與p型區域中的閘極介電層100同時形成。氟處理(例如,沈積保護材料140、形成含氟層144、進行退火製程以及移除含氟層144及保護材料140)亦可以在兩個區域中同時進行。在氟處理之後,部分閘極堆疊可以在兩個區域中連續,或者可遮罩其中一個區域,而在另一區域中形成其餘的閘極堆疊,如上所述。
根據其他實施例,例如當區域(例如,p型區域50P及n型區域50N)中的閘極介電層100分開形成時或者當
閘極介電層100將具有不同的成分或規格,亦可單獨進行氟處理。例如,可以在每一區域中同時形成閘極介電層100,然後遮罩其中一個區域以進行氟處理,完成另一區域的閘極堆疊。可以利用這些方法的任何合適組合而在每一區域中形成一些或全部閘極堆疊,並且所有這些組合完全包括在實施例的範疇內。
仍參看第26A圖及第26B圖,在填充n型區域50N中的第二凹槽98之後,可以執行平坦化製程,例如CMP,以移除閘極介電層100及閘電極127的多餘部分,這些多餘部分在第一ILD 96的頂表面上方。因此,閘電極127及閘極介電層100的材料的剩餘部分形成n型區域50N的所得奈米FET的替代閘極結構。用於移除p型區域50P中的閘電極102的多餘材料及移除n型區域50N中的閘電極127的多餘材料的CMP製程可以同時或分開進行。
在第27A圖至第27C圖中,閘極結構(例如,閘電極102及閘電極127)為凹陷的,使得在閘極結構的正上方及第一間隔物81的相對部分之間形成凹槽。包含一或多層介電材料(例如氮化矽、氮氧化矽等)的罩幕104填充在凹槽中,接著進行平坦化製程以移除在第一ILD 96上延伸的介電材料的多餘部分。所形成的閘極觸點(諸如閘極觸點114,在下文關於第29A圖至第29C圖討論)穿過閘極罩幕104,以接觸凹陷的閘電極102/127的頂表面。
如第27A圖至第27C圖進一步所示,第二ILD 106沈積在第一ILD 96上方及閘極罩幕104上方。在一
些實施例中,第二ILD 106為由FCVD形成的可流動膜。在一些實施例中,第二ILD 106由諸如PSG、BSG、BPSG、USG等的介電材料形成,並且可以藉由諸如CVD、PECVD等的任何合適的方法來沈積。
在第28A圖至第28C圖中,蝕刻第二ILD 106、第一ILD 96、CESL 94及閘極罩幕104以形成曝露磊晶源極/汲極區域92及/或閘極結構的第三凹槽108。第三凹槽108可藉由使用諸如RIE、NBE等的各向異性蝕刻製程的蝕刻來形成。在一些實施例中,可使用第一蝕刻製程經由第二ILD 106及第一ILD 96蝕刻第三凹槽108;可以使用第二蝕刻製程經由閘極罩幕104蝕刻;然後可以使用第三蝕刻製程經由CESL 94蝕刻。可以在第二ILD 106上方形成且圖案化諸如光阻劑的罩幕,以自第一蝕刻製程及第二蝕刻製程中遮罩第二ILD 106的部分。在一些實施例中,蝕刻製程可能會過度蝕刻,因此,第三凹槽108延伸至磊晶源極/汲極區域92及/或閘極結構中,並且第三凹槽108的底部可以與磊晶源極/汲極區域92及/或閘極結構的頂表面齊平(例如處於相同位準,或與基板具有相同距離)或低於(例如,更靠近基板)磊晶源極/汲極區域92的頂表面。儘管第28B圖將第三凹槽108圖示為在相同剖面中曝露磊晶源極/汲極區域92及閘極結構,但在各種實施例中,磊晶源極/汲極區域92及閘極結構可以在不同剖面中曝露,從而降低隨後形成的觸點短路的風險。
在形成第三凹槽108之後,在磊晶源極/汲極區域
92上方形成矽化物區域110。在一些實施例中,矽化物區域110藉由以下步驟形成:首先在磊晶源極/汲極區域92的曝露部分上沈積能夠與底層的磊晶源極/汲極區域92的半導體材料(例如,矽、矽鍺、鍺)反應的金屬(未示出)諸如鎳、鈷、鈦、鉭、鉑、鎢、其他貴金屬、其他難熔金屬、稀土金屬或其合金,以形成矽化物或鍺化物區域,然後執行熱退火製程以形成矽化物區域110。然後例如藉由蝕刻製程移除沈積金屬的未反應部分。儘管矽化物區域110被稱為矽化物區域,但矽化物區域110亦可為鍺化物區域或矽鍺區域(例如,包含矽化物及鍺化物的區域)。在實施例中,矽化物區域110包含TiSi,並且具有在約2nm與約10nm之間的範圍內的厚度。
接著,在第29A圖至第29C圖中,觸點112及114(亦可稱為接觸插塞)形成在第三凹槽108中。觸點112及114可各自包含一層或多層,諸如阻障層、擴散層及填充材料。例如,在一些實施例中,觸點112及114各自包括阻障層及導電材料,並且電耦合至底層的導電特徵(例如,所示實施例中的閘電極102、閘電極127及/或矽化物區域110)。觸點114電耦合至閘電極102及127且可稱為閘極觸點,並且觸點112電耦合至矽化物區域110且可稱為源極/汲極觸點。阻障層可包括鈦、氮化鈦、鉭、氮化鉭等。導電材料可為銅、銅合金、銀、金、鎢、鈷、鋁、鎳等。可以執行諸如CMP的平坦化製程以自第二ILD 106的表面移除多餘的材料。
第30A圖至第30C圖示出了根據一些其他實施例的裝置的剖面圖。第30A圖示出了第1圖所示的參考剖面A-A'。第30B圖示出了第1圖所示的參考剖面B-B'。第30C圖示出了第1圖所示的參考剖面C-C'。相似元件符號表示由如以上實施例中討論的相似製程形成的相似元件,例如第29A圖至第29C圖的結構。然而,在第30A圖至第30C圖中,n型區域50N及p型區域50P中的通道區域包含相同材料。例如,包含矽的第二奈米結構54為p型區域50P中的p型奈米FET及n型區域50N中的n型奈米FET提供通道區域。例如,結構可以例如藉由以下步驟形成:自p型區域50P及n型區域50N兩者同時移除第一奈米結構52,在p型區域50P中的第二奈米結構54周圍沈積閘極介電層100及閘電極102,及在n型區域50N中的第二奈米結構54周圍沈積閘極介電層100及閘電極127。或者,第二奈米結構54可以自p型區域50P及n型區域50N兩者移除,並且第一奈米結構52可以為p型區域50P中的p型奈米FET及n型區域50N中的n型奈米FET提供通道區域。
可以實現多個優點。各種實施例提供具有經氟處理的閘極介電層的閘極堆疊以增加產率並改善與閘極介電層相關的可靠性及移動性。特別地,氟處理將氟擴散至閘極介電層中以填充空位、附著至懸掛鍵且實現所需有效氧化物厚度。例如,首先在閘極介電層上方形成保護材料以保護閘極介電層(例如,高k閘極介電層)在氟處理期間不被
蝕刻。氟處理以沈積製程或浸泡製程開始,以在保護材料上形成含氟層。然後執行退火製程以驅動或擴散來自含氟層的一些氟穿過保護材料且進入閘極介電層。然後移除含氟層及保護材料,並且形成閘極堆疊的剩餘層(例如,閘電極層)。在一些實施例中,僅完全移除含氟層,而全部或部分保護材料保留至部分閘電極。實施例導致所需量的氟擴散至閘極介電層中,從而實現增加產率及改進裝置性能的益處。
在一些實施例中,一種奈米片的氟摻入方法包括以下步驟:在基板上形成複數個奈米結構;蝕刻該些奈米結構以形成多個凹槽;在該些凹槽中形成多個源極/汲極區域;移除該些奈米結構的多個第一奈米結構,留下該些奈米結構的多個第二奈米結構;在該些第二奈米結構上方及周圍沈積閘極介電層;在閘極介電層上沈積保護材料;對保護材料進行氟處理;移除保護材料;在閘極介電層上沈積第一導電材料;及在第一導電材料上沈積第二導電材料。在另一實施例中,進行氟處理之步驟包含以下步驟:在保護材料上方形成含氟層。在另一實施例中,在保護材料上形成含氟層之步驟包含以下步驟:將保護材料的上部分轉換為含氟層。在另一實施例中,進行氟處理之步驟進一步包含以下步驟:對含氟層進行退火製程。在另一實施例中,執行退火製程之步驟包含以下步驟:將氟自含氟層擴散至閘極介電層中。在另一實施例中,該方法進一步包括以下步驟:移除含氟層。在另一實施例中,含氟層進一步包含
鎢。在另一實施例中,執行氟處理之步驟包含以下步驟:用氟填充閘極介電層中的多個空位。
在一些實施例中,一種奈米片的氟摻入方法包括以下步驟:在基板上形成多個奈米結構;在基板上方及該些奈米結構周圍形成第一介電層;在第一介電層上方形成第二介電層;在第二介電層上方沈積第一導電材料;在第一導電材料上方形成含氟層;將氟自含氟層擴散至第二介電層,其中擴散氟之步驟改變了第一介電層及第二介電層的擊穿電壓;移除含氟層;及在第二介電層上方形成第二導電材料。在另一實施例中,移除含氟層之步驟包含以下步驟:移除第一導電材料的一部分。在另一實施例中,在形成第二導電材料之前,移除第一導電材料。在另一實施例中,在第一導電材料上方進一步形成第二導電材料。在另一實施例中,第一導電材料包含氮化鈦、氮化鉭及氮化鈦矽中的至少一者。在另一實施例中,擴散氟之步驟包含以下步驟:進行退火製程,且其中在擴散氟之步驟之後,第二介電層包含介於0.005與0.05之間的氟-金屬原子比。在另一實施例中,擴散氟之步驟進一步包含以下步驟:將氟擴散至第一介電層中,且其中氟的第一部分填充第二介電層中的多個空位,且其中氟的第二部分在基板與第一介電層之間的介面處附著至多個矽懸掛鍵。
在一些實施例中,一種奈米片的氟摻入方法包括以下步驟:在基板上形成多個第一奈米結構及多個第二奈米結構;移除該些第一奈米結構;在該些第二奈米結構周圍
形成第一閘極介電層;調諧第一閘極介電層的擊穿電壓,調諧擊穿電壓之步驟包含以下步驟:在第一閘極介電層上方形成保護材料;在保護材料上方形成含氟層;將氟自含氟層穿過保護材料擴散至第一閘極介電層中;及移除保護材料;及在第一閘極介電層上方形成第一導電材料。在另一實施例中,形成含氟層之步驟包含以下步驟:將保護材料的上部分轉換為含氟層。在另一實施例中,含氟層進一步包含鎢。在另一實施例中,將氟自含氟層擴散穿過保護材料之步驟包含以下步驟:進行退火製程,且其中第一閘極介電層包含介於0.05與0.005之間的氟-金屬原子比。在另一實施例中,該方法進一步包括以下步驟:在形成第一閘極介電層之前,在該些第二奈米結構周圍形成第二閘極介電層;及將氟自含氟層穿過保護材料,穿過第一閘極介電層,擴散至第二閘極介電層中。
上文概述了數個實施例的特徵,使得本領域技術人員可以更好地理解本揭示內容的各態樣。本領域技術人員應理解,本領域技術人員可以容易地將本揭示內容用作設計或修改其他製程及結構的基礎,以實現與本文介紹的實施例相同的目的及/或實現相同的優點。本領域技術人員亦應認識到,該些等效構造不脫離本揭示內容的精神及範疇,並且在不脫離本揭示內容的精神及範疇的情況下,該些等效構造可以進行各種改變、替代及變更。
50:基板
55:奈米結構
66:鰭片
68:隔離區域
92:磊晶源極/汲極區域
100:閘極介電層
102:閘電極
A-A'、B-B'、C-C':剖面
Claims (10)
- 一種奈米片的氟摻入方法,包含以下步驟:在一基板上形成複數個奈米結構;蝕刻該些奈米結構以形成多個凹槽;在該些凹槽中形成多個源極/汲極區域;移除該些奈米結構的多個第一奈米結構,留下該些奈米結構的多個第二奈米結構;在該些第二奈米結構上方及周圍沈積一閘極介電層;在該閘極介電層上沈積一保護材料;對該保護材料進行一氟處理;移除該保護材料,以露出該閘極介電層的一上表面;在該閘極介電層的該上表面上沈積一第一導電材料;及在該第一導電材料上沈積一第二導電材料。
- 如請求項1所述之方法,其中進行該氟處理之步驟包含以下步驟:在該保護材料上方形成一含氟層。
- 如請求項2所述之方法,其中在該保護材料上方形成該含氟層之步驟包含以下步驟:將該保護材料的一上部分轉換為該含氟層。
- 如請求項2所述之方法,其中進行該氟處理之步驟進一步包含以下步驟:對該含氟層進行一退火製程。
- 如請求項4所述之方法,其中進行該退火製程之步驟包含以下步驟:將氟自該含氟層擴散至該閘極介電層中。
- 如請求項2所述之方法,進一步包含以下步驟:移除該含氟層。
- 如請求項2所述之方法,其中該含氟層進一步包含鎢。
- 如請求項1所述之方法,其中進行該氟處理之步驟包含以下步驟:用氟填充該閘極介電層中的多個空位。
- 一種奈米片的氟摻入方法,包含以下步驟:在一基板上形成多個奈米結構;在該基板上方及該些奈米結構周圍形成一第一介電層;在該第一介電層上方形成一第二介電層;在該第二介電層上方沈積一第一導電材料;在該第一導電材料上方形成一含氟層;將氟自該含氟層擴散至該第二介電層,其中擴散氟之步驟改變了該第一介電層及該第二介電層的一擊穿電壓;移除該含氟層;及 在該第二介電層上方形成一第二導電材料,其中該第二導電材料直接接觸該第二介電層。
- 一種奈米片的氟摻入方法,包含以下步驟:在一基板上形成多個第一奈米結構及多個第二奈米結構;移除該些第一奈米結構;在該些第二奈米結構周圍形成一第一閘極介電層;調諧該第一閘極介電層的一擊穿電壓,調諧該擊穿電壓之步驟包含以下步驟:在該第一閘極介電層上方形成一保護材料;在該保護材料上方形成一含氟層;將氟自該含氟層穿過該保護材料擴散至該第一閘極介電層中;及移除該保護材料,以露出該第一閘極介電層的一上表面;及在該第一閘極介電層的該上表面上方形成一第一導電材料。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202163181595P | 2021-04-29 | 2021-04-29 | |
| US63/181,595 | 2021-04-29 | ||
| US17/378,017 | 2021-07-16 | ||
| US17/378,017 US11915937B2 (en) | 2021-04-29 | 2021-07-16 | Fluorine incorporation method for nanosheet |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202307932A TW202307932A (zh) | 2023-02-16 |
| TWI821740B true TWI821740B (zh) | 2023-11-11 |
Family
ID=82974614
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110132811A TWI821740B (zh) | 2021-04-29 | 2021-09-03 | 奈米片的氟摻入方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US11915937B2 (zh) |
| CN (1) | CN114975585A (zh) |
| TW (1) | TWI821740B (zh) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US12324216B2 (en) * | 2021-08-30 | 2025-06-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal gates for multi-gate devices and fabrication methods thereof |
| US12550374B2 (en) * | 2022-07-05 | 2026-02-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and formation method thereof |
| US20250126870A1 (en) * | 2023-10-15 | 2025-04-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device structure and methods of forming the same |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201916125A (zh) * | 2017-09-28 | 2019-04-16 | 台灣積體電路製造股份有限公司 | 半導體裝置及其形成方法 |
| TW202002011A (zh) * | 2018-06-12 | 2020-01-01 | 台灣積體電路製造股份有限公司 | 半導體製程所用的方法 |
| TW202044589A (zh) * | 2019-05-24 | 2020-12-01 | 台灣積體電路製造股份有限公司 | 半導體結構及其形成方法 |
| TW202109678A (zh) * | 2019-08-30 | 2021-03-01 | 台灣積體電路製造股份有限公司 | 半導體裝置之製造方法 |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8952458B2 (en) * | 2011-04-14 | 2015-02-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Gate dielectric layer having interfacial layer and high-K dielectric over the interfacial layer |
| US9236267B2 (en) | 2012-02-09 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cut-mask patterning process for fin-like field effect transistor (FinFET) device |
| US9006829B2 (en) | 2012-08-24 | 2015-04-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Aligned gate-all-around structure |
| US9209247B2 (en) | 2013-05-10 | 2015-12-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned wrapped-around structure |
| US9136332B2 (en) | 2013-12-10 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company Limited | Method for forming a nanowire field effect transistor device having a replacement gate |
| US9136106B2 (en) | 2013-12-19 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for integrated circuit patterning |
| US9608116B2 (en) | 2014-06-27 | 2017-03-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | FINFETs with wrap-around silicide and method forming the same |
| US9412817B2 (en) | 2014-12-19 | 2016-08-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Silicide regions in vertical gate all around (VGAA) devices and methods of forming same |
| US9536738B2 (en) | 2015-02-13 | 2017-01-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Vertical gate all around (VGAA) devices and methods of manufacturing the same |
| US9502265B1 (en) | 2015-11-04 | 2016-11-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Vertical gate all around (VGAA) transistors and methods of forming the same |
| US9520482B1 (en) | 2015-11-13 | 2016-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of cutting metal gate |
| US9960053B2 (en) * | 2015-12-15 | 2018-05-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET doping methods and structures thereof |
| US10692866B2 (en) * | 2018-07-16 | 2020-06-23 | International Business Machines Corporation | Co-integrated channel and gate formation scheme for nanosheet transistors having separately tuned threshold voltages |
| US11081584B2 (en) * | 2018-10-30 | 2021-08-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of manufacturing semiconductor devices using a capping layer in forming gate electrode and semiconductor devices |
| US11069534B2 (en) * | 2018-10-31 | 2021-07-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of manufacturing semiconductor devices and semiconductor devices |
| US10985265B2 (en) * | 2019-08-22 | 2021-04-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming semiconductor device structure |
| US11049937B2 (en) | 2019-10-18 | 2021-06-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate structures for semiconductor devices |
-
2021
- 2021-07-16 US US17/378,017 patent/US11915937B2/en active Active
- 2021-09-03 TW TW110132811A patent/TWI821740B/zh active
-
2022
- 2022-01-18 CN CN202210055609.3A patent/CN114975585A/zh active Pending
-
2024
- 2024-01-12 US US18/412,173 patent/US12451359B2/en active Active
-
2025
- 2025-07-28 US US19/282,843 patent/US20250357129A1/en active Pending
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201916125A (zh) * | 2017-09-28 | 2019-04-16 | 台灣積體電路製造股份有限公司 | 半導體裝置及其形成方法 |
| TW202002011A (zh) * | 2018-06-12 | 2020-01-01 | 台灣積體電路製造股份有限公司 | 半導體製程所用的方法 |
| TW202044589A (zh) * | 2019-05-24 | 2020-12-01 | 台灣積體電路製造股份有限公司 | 半導體結構及其形成方法 |
| TW202109678A (zh) * | 2019-08-30 | 2021-03-01 | 台灣積體電路製造股份有限公司 | 半導體裝置之製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202307932A (zh) | 2023-02-16 |
| US20220351976A1 (en) | 2022-11-03 |
| US12451359B2 (en) | 2025-10-21 |
| US11915937B2 (en) | 2024-02-27 |
| US20240177996A1 (en) | 2024-05-30 |
| CN114975585A (zh) | 2022-08-30 |
| US20250357129A1 (en) | 2025-11-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11854688B2 (en) | Semiconductor device and method | |
| KR102571916B1 (ko) | 게이트 구조물 및 그 형성 방법 | |
| US12283613B2 (en) | Gate structures in transistors and method of forming same | |
| TWI878746B (zh) | 金屬閘極鰭片電極結構及其形成方法 | |
| TWI843997B (zh) | 半導體裝置、電晶體及形成半導體裝置的方法 | |
| US12451359B2 (en) | Fluorine incorporation method for nanosheet | |
| TWI860699B (zh) | 半導體裝置以及其形成之方法 | |
| US20240371875A1 (en) | Gate structures in transistor devices and methods of forming same | |
| US20220359066A1 (en) | Semiconductor Device and Method | |
| US20220328319A1 (en) | Transistor Gate Structure and Method of Forming | |
| TWI801923B (zh) | 半導體元件及其製造方法 | |
| TWI789779B (zh) | 電晶體及形成源極/汲極區域的方法 | |
| CN118762994A (zh) | 半导体装置的形成方法 | |
| TWI821724B (zh) | 電晶體、電晶體中的閘極結構及閘極結構之形成方法 | |
| US20210359096A1 (en) | Transistor gates and method of forming | |
| TWI894872B (zh) | 半導體裝置以及其製造方法 |