[go: up one dir, main page]

TWI776911B - 半導體元件及其製作方法 - Google Patents

半導體元件及其製作方法 Download PDF

Info

Publication number
TWI776911B
TWI776911B TW107122765A TW107122765A TWI776911B TW I776911 B TWI776911 B TW I776911B TW 107122765 A TW107122765 A TW 107122765A TW 107122765 A TW107122765 A TW 107122765A TW I776911 B TWI776911 B TW I776911B
Authority
TW
Taiwan
Prior art keywords
single diffusion
diffusion isolation
gate
fin
region
Prior art date
Application number
TW107122765A
Other languages
English (en)
Other versions
TW202006790A (zh
Inventor
李志成
李凱霖
陳威任
Original Assignee
聯華電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯華電子股份有限公司 filed Critical 聯華電子股份有限公司
Priority to TW107122765A priority Critical patent/TWI776911B/zh
Priority to US16/052,600 priority patent/US10566244B2/en
Priority to US16/726,201 priority patent/US11011430B2/en
Publication of TW202006790A publication Critical patent/TW202006790A/zh
Application granted granted Critical
Publication of TWI776911B publication Critical patent/TWI776911B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • H10B12/056Making the transistor the transistor being a FinFET
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/113Isolations within a component, i.e. internal isolations
    • H10D62/115Dielectric isolations, e.g. air gaps
    • H10D62/116Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0151Manufacturing their isolation regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0158Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0172Manufacturing their gate conductors
    • H10D84/0177Manufacturing their gate conductors the gate conductors having different materials or different implants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0188Manufacturing their isolation regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/834Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/853Complementary IGFETs, e.g. CMOS comprising FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/201Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI
    • H10D86/215Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI comprising FinFETs
    • H10P14/6334
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/791Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
    • H10D30/797Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/82Heterojunctions
    • H10D62/822Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Physics & Mathematics (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本發明揭露一種製作半導體元件的方法。首先提供一基底,該基底上具有一第一區域以及一第二區域,然後形成一第一鰭狀結構於基底上,形成一第一閘極結構以及一第二閘極結構於第一鰭狀結構上,利用一圖案化遮罩去除第一閘極結構以及部分第一鰭狀結構以形成一第一凹槽,接著再形成一第一介電層於第一凹槽內以形成一第一單擴散隔離結構並環繞第二閘極結構。

Description

半導體元件及其製作方法
本發明是關於一種製作半導體元件的方法,尤指一種分隔鰭狀結構以形成單擴散隔離(single diffusion break,SDB)結構的方法。
近年來,隨著場效電晶體(field effect transistors,FETs)元件尺寸持續地縮小,習知平面式(planar)場效電晶體元件之發展已面臨製程上之極限。為了克服製程限制,以非平面(non-planar)之場效電晶體元件,例如鰭狀場效電晶體(fin field effect transistor,Fin FET)元件來取代平面電晶體元件已成為目前之主流發展趨勢。由於鰭狀場效電晶體元件的立體結構可增加閘極與鰭狀結構的接觸面積,因此,可進一步增加閘極對於載子通道區域的控制,從而降低小尺寸元件面臨的汲極引發能帶降低(drain induced barrier lowering,DIBL)效應,並可以抑制短通道效應(short channel effect,SCE)。再者,由於鰭狀場效電晶體 元件在同樣的閘極長度下會具有更寬的通道寬度,因而可獲得加倍的汲極驅動電流。甚而,電晶體元件的臨界電壓(threshold voltage)亦可藉由調整閘極的功函數而加以調控。
在現行的鰭狀場效電晶體元件製程中,鰭狀結構周圍形成淺溝隔離後通常會以蝕刻方式去除部分鰭狀結構與淺溝隔離形成凹槽,然後填入絕緣物以形成單擴散隔離結構並將鰭狀結構分隔為兩部分。然而現今單擴散隔離結構與金屬閘極的製程在搭配上仍存在許多問題,因此如何改良現有鰭狀場效電晶體製程與架構即為現今一重要課題。
本發明揭露一種製作半導體元件的方法。首先提供一基底,該基底上具有一第一區域以及一第二區域,然後形成一第一鰭狀結構於基底上,形成一第一閘極結構以及一第二閘極結構於第一鰭狀結構上,利用一圖案化遮罩去除第一閘極結構以及部分第一鰭狀結構以形成一第一凹槽,接著再形成一第一介電層於第一凹槽內以形成一第一單擴散隔離結構並環繞第二閘極結構。
依據本發明一實施例又包含形成第一鰭狀結構於第一區域上以及一第二鰭狀結構於第二區域上,去除部分第二鰭狀結構以形成一第二凹槽,形成一第二介電層於第二凹槽內,平坦化第二介電層以形成第二單擴散隔離結構,形成第一閘極結構以及第二閘極結構於第 一區域以及一第三閘極結構於第二單擴散隔離結構上,形成該圖案化遮罩於第一區域以及第二區域,利用圖案化遮罩去除第一閘極結構以及部分第一鰭狀結構以形成第一凹槽,形成第一介電層於第一凹槽內並環繞第二閘極結構以及第三閘極結構,最後再進行一金屬閘極置換製程將第二閘極結構以及第三閘極結構轉換為金屬閘極。
本發明另一實施例揭露一種半導體元件,其主要包含:一基底,該基底上具有一第一區域以及一第二區域;一第一鰭狀結構設於第一區域上以及一第二鰭狀結構設於第二區域上;一第一單擴散隔離結構設於第一區域內;以及一第二單擴散隔離結構設於第二區域內,其中該第一單擴散隔離結構以及該第二單擴散隔離結構包含不同高度。
12:基底
14:NMOS區域
16:PMOS區域
18:鰭狀結構
20:鰭狀結構
22:淺溝隔離
24:單擴散隔離結構
26:單擴散隔離結構
28:凹槽
30:第一部分
32:第二部分
34:介電層
36:閘極結構
38:閘極結構
40:閘極結構
42:閘極結構
44:閘極結構
46:閘極結構
48:閘極介電層
50:閘極材料層
52:側壁子
54:源極/汲極區域
56:層間介電層
58:圖案化遮罩
60:介質層
62:高介電常數介電層
64:功函數金屬層
66:功函數金屬層
68:阻障層
70:低阻抗金屬層
72:閘極結構
74:閘極結構
76:閘極結構
78:閘極結構
80:硬遮罩
82:凹槽
84:介電層
第1圖為本發明一實施例之一半導體元件之上視圖。
第2圖至第6圖為本發明一實施例製作半導體元件之方法示意圖。
請參照第1圖至第2圖,其中第1圖為本發明一實施例製作一半導體元件之上視圖,第2圖至第6圖為本發明一實施例製作第1圖之半導體元件之方法示意圖,其中第2圖至第6圖左半部為第1圖中沿著切線AA'方向製作半導體元件之剖面示意圖,第2圖至第6圖右半部則為第1 圖中沿著切線BB'製作半導體元件之剖面示意圖。如第1圖至第2圖所示,首先提供一基底12,例如一矽基底或矽覆絕緣(SOI)基板,並於基底12上定義一第一電晶體區例如一NMOS區域14以及一第二電晶體區例如一PMOS區域16。然後分別於NMOS區域14以及PMOS區域16形成至少一鰭狀結構18於基底12上。在本實施例中,設於各電晶體區的鰭狀結構18雖以四根為例,但所設置的鰭狀結構18數量均可依據產品需求任意調整,並不侷限於此。
依據本發明之較佳實施例,鰭狀結構18較佳透過側壁圖案轉移(sidewall image transfer,SIT)等技術製得,其程序大致包括:提供一佈局圖案至電腦系統,並經過適當地運算以將相對應之圖案定義於光罩中。後續可透過光微影及蝕刻製程,以形成多個等距且等寬之圖案化犧牲層於基底上,使其個別外觀呈現條狀。之後依序施行沉積及蝕刻製程,以於圖案化犧牲層之各側壁形成側壁子。繼以去除圖案化犧牲層,並在側壁子的覆蓋下施行蝕刻製程,使得側壁子所構成之圖案被轉移至基底內,再伴隨鰭狀結構切割製程(fin cut)而獲得所需的圖案化結構,例如條狀圖案化鰭狀結構。
除此之外,鰭狀結構18之形成方式又可包含先形成一圖案化遮罩(圖未示)於基底12上,再經過一蝕刻製程,將圖案化遮罩之圖案轉移至基底12中以形成鰭狀結構18。另外,鰭狀結構18之形成方式也可以先形成一圖案化硬遮罩層(圖未示)於基底12上,並利用磊晶製程於暴露出於圖案化硬遮罩層之基底12上成長出例如包含矽鍺的半導體層,而此半導體層即可作為相對應的鰭狀結構18。這些形成鰭狀結構 18的實施例均屬本發明所涵蓋的範圍。
然後形成一淺溝隔離(shallow trench isolation,STI)22環繞鰭狀結構18。在本實施例中,形成淺溝隔離22的方式可先利用一可流動式化學氣相沉積(flowable chemical vapor deposition,FCVD)製程形成一氧化矽層於基底12上並完全覆蓋鰭狀結構18。接著利用化學機械研磨(chemical mechanical polishing,CMP)製程並搭配蝕刻製程去除部分氧化矽層,使剩餘的氧化矽層低於鰭狀結構18表面以形成淺溝隔離22。
接著於PMOS區域16形成至少一單擴散隔離結構(single diffusion break,SDB)26橫跨鰭狀結構20。在本實施例中,形成單擴散隔離結構26的步驟可先形成一圖案化遮罩(圖未示)於基底12上並覆蓋所有NMOS區域14以及部分PMOS區域16,然後利用圖案化遮罩(圖未示)進行一蝕刻製程,沿著與鰭狀結構20垂直的方向去除PMOS區域16中部分鰭狀結構20與淺溝隔離22以形成凹槽28並同時將PMOS電晶體區16的各鰭狀結構20分隔為兩部分。以第1圖中PMOS區域16所形成的凹槽28為例,凹槽28較佳將各鰭狀結構20分隔為位於單擴散隔離結構26左側的第一部分30與位於右側的第二部分32,其中所形成的凹槽28即用來定義出後續單擴散隔離結構所形成的位置。
隨後形成一介電層34於PMOS區域的凹槽28內並填滿各凹槽28,再利用一平坦化製程,例如以回蝕刻或化學機械研磨製程去除部分介電層34,使剩餘的介電層34約略切齊各鰭狀結構20的頂面以形成單擴散隔離結構26。在本實施例中,NMOS區域14與PMOS區域16 的鰭狀結構18、20較佳沿著一第一方向(例如X方向)延伸而於PMOS電晶體區16所形成的單擴散隔離結構26則沿著一與第一方向垂直的第二方向(例如Y方向)延伸。
然後分別於NMOS區域14與PMOS區域16的鰭狀結構18、20上形成閘極結構36、38、40、42、44、46。在本實施例中,閘極結構36、38、40、42、44、46之製作方式可依據製程需求以先閘極(gate first)製程、後閘極(gate last)製程之先高介電常數介電層(high-k first)製程以及後閘極製程之後高介電常數介電層(high-k last)製程等方式製作完成。以本實施例之後高介電常數介電層製程為例,可先依序形成一閘極介電層或介質層、一由多晶矽所構成之閘極材料層以及一選擇性硬遮罩於基底12上,並利用一圖案化光阻(圖未示)當作遮罩進行一圖案轉移製程,以單次蝕刻或逐次蝕刻步驟,去除部分閘極材料層與部分閘極介電層,然後剝除圖案化光阻,以於基底12上形成由圖案化之閘極介電層48與圖案化之閘極材料層50所構成的閘極結構36、38、40、42、44、46。
然後在各閘極結構36、38、40、42、44、46側壁形成至少一側壁子52,接著於側壁子52兩側的鰭狀結構18、20以及/或基底12中形成一源極/汲極區域54及/或磊晶層(圖未示),並選擇性於源極/汲極區域54及/或磊晶層的表面形成一金屬矽化物(圖未示)。在本實施例中,各側壁子52可為單一側壁子或複合式側壁子,例如可細部包含一偏位側壁子以及一主側壁子。其中偏位側壁子與主側壁子可包含相同或不同材料,且兩者均可選自由氧化矽、氮化矽、氮氧化矽以及氮碳化矽 所構成的群組。源極/汲極區域54可依據所置備電晶體的導電型式而包含不同摻質與磊晶材料,例如NMOS區域14的源極/汲極區域54可包含碳化矽(SiC)或磷化矽(SiP)而PMOS區域16的源極/汲極區域54可包含鍺化矽(SiGe),但均不限於此。
隨後如第3圖所示,形成一圖案化遮罩58於NMOS區域14以及PMOS區域16,其中圖案化遮罩58較佳覆蓋NMOS區域14的閘極結構38以及PMOS區域16的所有閘極結構42、44、46並暴露出NMOS區域14的閘極結構36、40頂部。然後利用圖案化遮罩58在不去除側壁子52的情況下去除閘極結構36、40以及部分鰭狀結構18以形成凹槽82。如同第2圖於PMOS區域16形成單擴散隔離結構26前所形成的凹槽28,本階段於NMOS區域14所形成的凹槽82較佳將各鰭狀結構18分隔為各凹槽82左側的第一部分30與右側的第二部分32,其中所形成的凹槽82即用來定義出後續單擴散隔離結構的位置。
如第4圖所示,接著去除圖案化遮罩58,並形成一介電層84於NMOS區域14以及PMOS區域16,其中介電層84較佳填滿凹槽82外又同時覆蓋NMOS區域14以及PMOS區域16的閘極結構38、42、44、46。
隨後如第5圖所示,進行一平坦化製程,例如利用CMP去除部分介電層84,使填入凹槽82的介電層84頂部約略切齊側壁子52頂部形成單擴散隔離結構24並同時形成層間介電層56環繞NMOS區域14以及PMOS區域16的閘極結構38、42、44、46周圍。需注意的是,由於單擴散隔離結構24與層間介電層56較佳在同一道製程形成因此兩者較 佳包含相同材料,但NMOS區域14的單擴散隔離結構24以及PMOS區域16的單擴散隔離結構26可依據製程需求包含相同或不同材料。例如在本實施例中,NMOS區域14的單擴散隔離結構24與層間介電層56較佳由氧化矽所構成而PMOS區域16的單擴散隔離結構26則由氮化矽或氮碳化矽所構成。但不侷限於此,依據本發明其他實施例NMOS區域14的單擴散隔離結構24、層間介電層56以及PMOS區域16的單擴散隔離結構26均可選自由氧化矽、氮化矽、氮碳化矽以及碳氧化矽(silicon oxycarbonitride,SiOCN)所構成的群組。
此外,本實施例於NMOS區域14所形成的單擴散隔離結構24底部雖較佳切齊PMOS區域16中單擴散隔離結構26的底部同時單擴散隔離結構24頂部又切齊層間介電層56,但不侷限於此,依據本發明其他實施例NMOS區域14的單擴散隔離結構24又可在其頂部切齊層間介電層56的情況下調整其底部深度,例如單擴散隔離結構24底部又可選擇略低或略高於PMOS區域16的單擴散隔離結構26底部,這些變化型均屬本發明所涵蓋的範圍。
如第6圖所示,然後進行一金屬閘極置換製程將NMOS區域14的閘極結構38與PMOS區域16的閘極結構42、44、46轉換為金屬閘極。舉例來說,可先利用圖案化遮罩為遮罩進行一乾蝕刻或濕蝕刻製程,例如利用氨水(ammonium hydroxide,NH4OH)或氫氧化四甲銨(Tetramethylammonium Hydroxide,TMAH)等蝕刻溶液來去除NMOS區域14閘極結構38與PMOS區域16閘極結構42、44、46中的閘極材料層50甚至閘極介電層48,以於NMOS區域14與PMOS區域16的層間介電層 56中形成複數個凹槽(圖未示)。之後依序形成另一選擇性介質層60或閘極介電層、一高介電常數介電層62、一選擇性阻障層(圖未示)以及一功函數金屬層64於NMOS區域14與PMOS區域16的凹槽內,形成另一圖案化遮罩(圖未示)例如圖案化光阻覆蓋NMOS區域14,利用蝕刻去除PMOS區域16的功函數金屬層64,去除圖案化遮罩後再形成另一功函數金屬層66於NMOS區域14與PMOS區域16。然後再依序形成另一阻障層68例如上阻障層以及一低阻抗金屬層70於凹槽內並填滿凹槽。
在本實施例中,高介電常數介電層62包含介電常數大於4的介電材料,例如選自氧化鉿(hafnium oxide,HfO2)、矽酸鉿氧化合物(hafnium silicon oxide,HfSiO4)、矽酸鉿氮氧化合物(hafnium silicon oxynitride,HfSiON)、氧化鋁(aluminum oxide,Al2O3)、氧化鑭(lanthanum oxide,La2O3)、氧化鉭(tantalum oxide,Ta2O5)、氧化釔(yttrium oxide,Y2O3)、氧化鋯(zirconium oxide,ZrO2)、鈦酸鍶(strontium titanate oxide,SrTiO3)、矽酸鋯氧化合物(zirconium silicon oxide,ZrSiO4)、鋯酸鉿(hafnium zirconium oxide,HfZrO4)、鍶鉍鉭氧化物(strontium bismuth tantalate,SrBi2Ta2O9,SBT)、鋯鈦酸鉛(lead zirconate titanate,PbZrxTi1-xO3,PZT)、鈦酸鋇鍶(barium strontium titanate,BaxSr1-xTiO3,BST)、或其組合所組成之群組。
功函數金屬層64較佳用以調整形成金屬閘極之功函數,使其適用於N型電晶體(NMOS)或P型電晶體(PMOS)。在本實施例中,功函數金屬層64較佳為N型功函數金屬層,其可選用功函數為3.9電子伏特(eV)~4.3eV的金屬材料,如鋁化鈦(TiAl)、鋁化鋯(ZrAl)、鋁化鎢 (WAl)、鋁化鉭(TaAl)、鋁化鉿(HfAl)或TiAlC(碳化鈦鋁)等,但不以此為限。功函數金屬層66則較佳為P型功函數金屬層,其可選用功函數為4.8eV~5.2eV的金屬材料,如氮化鈦(TiN)、氮化鉭(TaN)或碳化鉭(TaC)等,但不以此為限。另外設於高介電常數介電層62與功函數金屬層64之間的阻障層以及設於功函數金屬層66與低阻抗金屬層70之間的阻障層68可包含鈦(Ti)、氮化鈦(TiN)、鉭(Ta)、氮化鉭(TaN)等材料。低阻抗金屬層70則可選自銅(Cu)、鋁(Al)、鎢(W)、鈦鋁合金(TiAl)、鈷鎢磷化物(cobalt tungsten phosphide,CoWP)等低電阻材料或其組合。
接著進行一平坦化製程,例如利用CMP去除NMOS區域14與PMOS區域16的部分低阻抗金屬層70、部分阻障層68、部分功函數金屬層66、部分功函數金屬層64、部分高介電常數介電層62以及設於PMOS區域16的圖案化遮罩58,以於NMOS區域14單擴散隔離結構24之間的鰭狀結構18上形成由金屬閘極72所構成的閘極結構38並同時於PMOS區域16的單擴散隔離結構24正上方與鰭狀結構20上方形成由金屬閘極74、76、78所構成的閘極結構42、44、46。
之後可去除部分由金屬閘極與多晶矽閘極所構成的閘極結構38、42、44、46,再進行一沉積製程以及一平坦化製程,以於各閘極結構38、42、44、46上形成由例如氮化矽所構成的硬遮罩80。然後可依據製程需求進行後續接觸插塞製程與金屬內連線製程,例如可於NMOS區域14與PMOS區域16的層間介電層56內形成接觸插塞電連接源極/汲極區域54,並於層間介電層56上形成金屬內連線電連接接觸插塞。至此即完成本發明之半導體元件的製作。
請繼續參照第6圖,第6圖另揭露本發明一實施例之半導體元件之結構示意圖。如第6圖所示,半導體元件主要包含一NMOS區域14以及PMOS區域16定義於基底12上,鰭狀結構18設於NMOS區域14以及鰭狀結構20設於PMOS區域16,單擴散隔離結構24設於NMOS區域14內以及單擴散隔離結構26設於PMOS區域16內,閘極結構38設於NMOS區域14的鰭狀結構18上,閘極結構42、44、46設於PMOS區域16的鰭狀結構20上以及層間介電層56環繞閘極結構38、42、44、46。
在本實施例中,單擴散隔離結構24以及單擴散隔離結構26較佳包含不同高度,其中單擴散隔離結構24以及單擴散隔離結構26底部較佳彼此切齊於基底12內,同時單擴散隔離結構24上表面較佳切齊層間介電層56以及閘極結構38、42、44、46上表面而單擴散隔離結構26上表面則切齊基底12或鰭狀結構20上表面。另外單擴散隔離結構24較佳與層間介電層56包含相同材料但與單擴散隔離結構26包含不同材料,例如本實施例中單擴散隔離結構24較佳與層間介電層56較佳由氧化矽所構成而單擴散隔離結構26則由氮化矽或氮碳化矽所構成。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
12:基底
14:NMOS區域
16:PMOS區域
18:鰭狀結構
20:鰭狀結構
24:單擴散隔離結構
26:單擴散隔離結構
34:介電層
38:閘極結構
42:閘極結構
44:閘極結構
46:閘極結構
52:側壁子
54:源極/汲極區域
56:層間介電層
60:介質層
62:高介電常數介電層
64:功函數金屬層
66:功函數金屬層
68:阻障層
70:低阻抗金屬層
72:閘極結構
74:閘極結構
76:閘極結構
78:閘極結構
80:硬遮罩
84:介電層

Claims (18)

  1. 一種製作半導體元件的方法,包含:提供一基底,該基底上具有一第一區域以及一第二區域;形成一第一鰭狀結構於該第一區域及一第二鰭狀結構於該第二區域;形成一第二單擴散隔離結構於該第二鰭狀結構中;形成一第一閘極結構以及一第二閘極結構於該第一鰭狀結構上;利用一圖案化遮罩去除該第一閘極結構以及部分該第一鰭狀結構以形成一第一凹槽;以及形成一第一介電層於該第一凹槽內以形成一第一單擴散隔離結構並環繞該第二閘極結構,其中該第一單擴散隔離結構的上表面切齊該第二閘極結構的上表面,且該第二單擴散隔離結構的上表面切齊該第二鰭狀結構的上表面。
  2. 如申請專利範圍第1項所述之方法,另包含:去除部分該第二鰭狀結構以形成一第二凹槽;形成一第二介電層於該第二凹槽內;以及平坦化該第二介電層以形成該第二單擴散隔離結構。
  3. 如申請專利範圍第2項所述之方法,其中該第一鰭狀結構以及該第二鰭狀結構係沿著一第一方向延伸且該第一單擴散隔離結構以及該第二單擴散隔離結構係沿著一第二方向延伸。
  4. 如申請專利範圍第3項所述之方法,其中該第一方向垂直該第二方向。
  5. 如申請專利範圍第2項所述之方法,其中該第一單擴散隔離結構以及該第二單擴散隔離結構包含不同材料。
  6. 如申請專利範圍第2項所述之方法,另包含:形成該第一閘極結構以及該第二閘極結構於該第一區域以及一第三閘極結構於該第二單擴散隔離結構上;形成該圖案化遮罩於該第一區域以及該第二區域;利用該圖案化遮罩去除該第一閘極結構以及部分第一鰭狀結構以形成該第一凹槽;形成該第一介電層於該第一凹槽內並環繞該第二閘極結構以及該第三閘極結構;以及進行一金屬閘極置換製程將該第二閘極結構以及該第三閘極結構轉換為金屬閘極。
  7. 如申請專利範圍第1項所述之方法,另包含進行一流動式化學氣相沉積(flowable chemical vapor deposition,FCVD)製程以形成該第一介電層。
  8. 如申請專利範圍第1項所述之方法,另包含平坦化該第一介電層以形成該第一單擴散隔離結構以及一層間介電層於該第二閘極結構周圍。
  9. 如申請專利範圍第1項所述之方法,其中該第一區域包含一NMOS區域且該第二區域包含一PMOS區域。
  10. 如申請專利範圍第1項所述之方法,其中形成該第二單擴散隔離結構於該第二鰭狀結構中後,再形成該第一閘極結構以及該第二閘極結構於該第一鰭狀結構上,之後再形成該第一單擴散隔離結構。
  11. 一種半導體元件,包含:一基底,該基底上具有一第一區域以及一第二區域;一第一鰭狀結構設於該第一區域上以及一第二鰭狀結構設於該第二區域上;一第一閘極結構設於該第一區域之該第一鰭狀結構上;一第一單擴散隔離結構設於該第一區域內;以及一第二單擴散隔離結構設於該第二區域內,其中該第一單擴散隔離結構以及該第二單擴散隔離結構包含不同高度,該第一單擴散隔離結構的上表面切齊該第一閘極結構的上表面,且該第二單擴散隔離結構的上表面切齊該第二鰭狀結構的上表面。
  12. 如申請專利範圍第11項所述之半導體元件,其中該第一鰭狀結構以及該第二鰭狀結構係沿著一第一方向延伸且該第一單擴散隔離結構以及該第二單擴散隔離結構係沿著一第二方向延伸。
  13. 如申請專利範圍第12項所述之半導體元件,其中該第一方 向垂直該第二方向。
  14. 如申請專利範圍第11項所述之半導體元件,其中該第一單擴散隔離結構以及該第二單擴散隔離結構包含不同材料。
  15. 如申請專利範圍第11項所述之半導體元件,另包含:一第二閘極結構設於該第二區域之該第二鰭狀結構上;一第三閘極結構設於該第二區域之該第二單擴散隔離結構上;以及一層間介電層環繞該第一閘極結構、該第二閘極結構以及該第三閘極結構。
  16. 如申請專利範圍第15項所述之半導體元件,其中該層間介電層的上表面切齊該第一閘極結構、該第二閘極結構以及該第三閘極結構上表面。
  17. 如申請專利範圍第15項所述之半導體元件,其中該第一單擴散隔離結構的上表面切齊該層間介電層的上表面。
  18. 如申請專利範圍第15項所述之半導體元件,其中該第一單擴散隔離結構的上表面切齊該第二閘極結構以及該第三閘極結構的上表面。
TW107122765A 2018-07-02 2018-07-02 半導體元件及其製作方法 TWI776911B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW107122765A TWI776911B (zh) 2018-07-02 2018-07-02 半導體元件及其製作方法
US16/052,600 US10566244B2 (en) 2018-07-02 2018-08-01 Semiconductor device and method for fabricating the same
US16/726,201 US11011430B2 (en) 2018-07-02 2019-12-23 Semiconductor device and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107122765A TWI776911B (zh) 2018-07-02 2018-07-02 半導體元件及其製作方法

Publications (2)

Publication Number Publication Date
TW202006790A TW202006790A (zh) 2020-02-01
TWI776911B true TWI776911B (zh) 2022-09-11

Family

ID=69007753

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107122765A TWI776911B (zh) 2018-07-02 2018-07-02 半導體元件及其製作方法

Country Status (2)

Country Link
US (2) US10566244B2 (zh)
TW (1) TWI776911B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI782109B (zh) 2018-10-03 2022-11-01 聯華電子股份有限公司 製作半導體元件的方法
US10700065B2 (en) 2018-10-10 2020-06-30 Apple Inc. Leakage current reduction in electrical isolation gate structures
US11075120B2 (en) * 2019-08-16 2021-07-27 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET device and method
US11456246B2 (en) * 2020-07-21 2022-09-27 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device structure and methods of forming the same
CN114512441A (zh) * 2020-11-16 2022-05-17 联华电子股份有限公司 半导体元件及其制作方法
TW202443904A (zh) * 2023-04-12 2024-11-01 聯華電子股份有限公司 半導體元件

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9653583B1 (en) * 2016-08-02 2017-05-16 Globalfoundries Inc. Methods of forming diffusion breaks on integrated circuit products comprised of finFET devices
US10008599B1 (en) * 2017-01-23 2018-06-26 United Microelectronics Corp. Complementary metal oxide semiconductor device and method of forming the same

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8502316B2 (en) 2010-02-11 2013-08-06 Taiwan Semiconductor Manufacturing Company, Ltd. Self-aligned two-step STI formation through dummy poly removal
WO2012132219A1 (ja) * 2011-03-29 2012-10-04 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
US8735991B2 (en) 2011-12-01 2014-05-27 Taiwan Semiconductor Manufacturing Company, Ltd. High gate density devices and methods
US8860148B2 (en) 2012-04-11 2014-10-14 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for FinFET integrated with capacitor
US8969163B2 (en) 2012-07-24 2015-03-03 International Business Machines Corporation Forming facet-less epitaxy with self-aligned isolation
US8609510B1 (en) 2012-09-21 2013-12-17 Globalfoundries Inc. Replacement metal gate diffusion break formation
US9349837B2 (en) 2012-11-09 2016-05-24 Taiwan Semiconductor Manufacturing Company, Ltd. Recessing STI to increase Fin height in Fin-first process
US9660022B2 (en) * 2015-08-20 2017-05-23 United Microelectronics Corp. Semiconductive device with a single diffusion break and method of fabricating the same
US9761495B1 (en) * 2016-02-23 2017-09-12 Globalfoundries Inc. Methods of performing concurrent fin and gate cut etch processes for FinFET semiconductor devices and the resulting devices
US10103172B2 (en) * 2016-09-22 2018-10-16 Samsung Electronics Co., Ltd. Method for high performance standard cell design techniques in finFET based library using local layout effects (LLE)

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9653583B1 (en) * 2016-08-02 2017-05-16 Globalfoundries Inc. Methods of forming diffusion breaks on integrated circuit products comprised of finFET devices
US10008599B1 (en) * 2017-01-23 2018-06-26 United Microelectronics Corp. Complementary metal oxide semiconductor device and method of forming the same

Also Published As

Publication number Publication date
TW202006790A (zh) 2020-02-01
US20200135582A1 (en) 2020-04-30
US11011430B2 (en) 2021-05-18
US20200006153A1 (en) 2020-01-02
US10566244B2 (en) 2020-02-18

Similar Documents

Publication Publication Date Title
CN109873035B (zh) 半导体元件及其制作方法
TWI728139B (zh) 半導體元件及其製作方法
CN106803484B (zh) 半导体元件及其制作方法
TWI716601B (zh) 半導體元件及其製作方法
TWI776911B (zh) 半導體元件及其製作方法
CN107808849B (zh) 半导体元件及其制作方法
TWI761529B (zh) 半導體元件及其製作方法
CN109216191B (zh) 半导体元件及其制作方法
CN107346739A (zh) 半导体元件及其制作方法
CN111769045B (zh) 半导体元件及其制作方法
TWI729181B (zh) 半導體元件及其製作方法
TWI728162B (zh) 半導體元件及其製作方法
US20250014948A1 (en) Semiconductor device and method for fabricating the same
CN109728080B (zh) 隧道场效应晶体管及其制作方法
CN115206802A (zh) 横向扩散金属氧化物半导体元件及其制作方法
CN107546119B (zh) 半导体元件及其制作方法
CN114975284A (zh) 一种具有不对称功函数金属层的半导体元件
CN114597129A (zh) 半导体元件及其制作方法
TWI788487B (zh) 半導體元件
CN114497034A (zh) 半导体元件
TWI890603B (zh) 半導體元件及其製作方法
CN113314467B (zh) 半导体元件及其制作方法
TW202514919A (zh) 半導體元件及其製作方法
TW202441791A (zh) 半導體元件及其製作方法
TW202501551A (zh) 半導體元件及其製作方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent