[go: up one dir, main page]

TWI752808B - 積體電路構造及其形成的方法 - Google Patents

積體電路構造及其形成的方法 Download PDF

Info

Publication number
TWI752808B
TWI752808B TW110102895A TW110102895A TWI752808B TW I752808 B TWI752808 B TW I752808B TW 110102895 A TW110102895 A TW 110102895A TW 110102895 A TW110102895 A TW 110102895A TW I752808 B TWI752808 B TW I752808B
Authority
TW
Taiwan
Prior art keywords
circuit
fin structures
cells
circuit cells
units
Prior art date
Application number
TW110102895A
Other languages
English (en)
Other versions
TW202147617A (zh
Inventor
蕭錦濤
曾健庭
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202147617A publication Critical patent/TW202147617A/zh
Application granted granted Critical
Publication of TWI752808B publication Critical patent/TWI752808B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D89/00Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
    • H10D89/10Integrated device layouts
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0167Manufacturing their channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0193Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0195Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including vertical IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/853Complementary IGFETs, e.g. CMOS comprising FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/859Complementary IGFETs, e.g. CMOS comprising both N-type and P-type wells, e.g. twin-tub

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Architecture (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Physics & Mathematics (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一種積體電路結構包含第一及第二電路單元列。第一電路單元列中的每個第一電路單元包括第一及第二鰭狀結構,第一鰭狀結構具有一第一導電類型的第一源極/汲極區,第二鰭狀結構具有一第二導電類型的第二源極/汲極區。第二電路單元列中的每個第二電路單元包括第三及第四鰭狀結構,第三鰭狀結構具有第一導電類型的第三源極/汲極區,第四鰭狀結構具有第二導電類型的第四源極/汲極區。每個第一電路單元具有同一第一數量的第一鰭狀結構。每個第二電路單元具有同一第二數量的第三鰭狀結構,第二數量小於第一數量。

Description

積體電路構造及其形成的方法
本揭露係關於一種積體電路結構及其設計與製作方法。
在過去的數十年中,半導體元件的尺寸微縮遵循莫耳定律。由於微影製程及整合限制,製造製程的進步無法獨立地跟上持續的元件尺寸縮小趨勢,因此佈局設計技術亦有助於進一步縮小半導體元件的尺寸。
在本揭露內容的一些實施例中,積體電路結構包含在一第一方向上延伸之一或多個第一電路單元列及一或多個第一電路單元列。每個第一電路單元列包括沿著該第一方向佈置之複數第一電路單元,其中該些第一電路單元中的每個第一電路單元包括一或多個第一鰭狀結構及一或多個第二鰭狀結構,該一或多個第一鰭狀結構具有一第一導電類型的第一源極/汲極區,該一或多個第二鰭狀結構具有一第二導電類型的第二源極/汲極區,該第二導電類型與該第一導電類型相反。每個第二電路單元列包括沿著該第一 方向佈置之複數第二電路單元,其中該些第二電路單元中的每個第二電路單元包括一或多個第三鰭狀結構及一或多個第四鰭狀結構,該一或多個第三鰭狀結構具有該第一導電類型的第三源極/汲極區,該一或多個第四鰭狀結構具有該第二導電類型的第四源極/汲極區。該些第一電路單元具有同一第一數量的該一或多個第一鰭狀結構,且該些第二電路單元具有同一第二數量的該一或多個第三鰭狀結構,該第二數量小於該一或多個第一鰭狀結構的該第一數量。
在本揭露內容的一些實施例中,積體電路結構結構包含複數第一電路單元及複數第二電路單元。每個第一電路單元具有一第一數量的一或多個P型場效應晶體管(PFET)鰭狀結構,其中該些第一電路單元的一第一子集係沿著一第一方向設置在一第一電路單元列中。每個第二電路單元具有一第二數量的一或多個PFET鰭狀結構,該第二數量與該第一數量不同,其中該些第二電路單元的一第一子集沿著該第一方向設置在鄰接該第一電路單元列的一第二電路單元列中。該第一電路單元列中的該一或多個PFET鰭狀結構中的每個PFET鰭狀結構橫跨該些第一電路單元的該第一子集的整體,且該第二電路單元列中的該一或多個PFET鰭狀結構中的每個PFET鰭狀結構橫跨該些第二電路單元的該第一子集的整體。
在本揭露內容的一些實施例中,一種方法包含以下步驟:在一佈局中,放置複數第一電路單元,每個第一電路單元具有一第一NFET鰭狀結構數量;將該些第一電路 單元交換成複數第二電路單元,每個第二電路單元具有一第二NFET鰭狀結構數量,該第二NFET鰭狀結構數量小於該第一NFET鰭狀結構數量;在將該些第一電路單元交換成該些第二電路單元之後,標識該佈局中之一時序關鍵路徑;將該經標識時序關鍵路徑中之該些第二電路單元中的一些第二電路單元交換成複數第三電路單元,每個第三電路單元具有一第三NFET鰭狀結構數量,該第三NFET鰭狀結構數量大於該第二NFET鰭狀結構數量;在將該經標識時序關鍵路徑中之該些第二電路單元中的一些第二電路單元交換成複數第三電路單元之後,基於該佈局製作一積體電路。
BB1,BB2:底部邊界
TB1,TB2:頂部邊界
SB1,SB2:相對側邊界
SDP:P型源極/汲極區
SDN:N型源極/汲極區
SS:基材
tox:厚度
50:FinFET元件
60:閘極
60A:閘極電極
60B:閘極介電層
70:源極區
80:汲極區
90:P型FinFET
91:N型FinFET
92:介電隔離結構/STI
93:N型井
94:P型井
95:PFET鰭狀結構
96:NFET鰭狀結構
97:閘極介電
98:閘極電極
99:閘極接觸
100,1100,1200:積體電路
101,1101,1201:網格
110,120,130,140,1110,1120,1130:電路單元群組
1210,1220,1230:電路單元群組
111~114,121~124,131~134,141~144:電路單元
C101~C111,C201~C207,C301~C308:電路單元
C401~C411,C501~C507,C601~C608:電路單元
151~161:閘極結構
172:隔離結構
174:閘極間隔件
176:中間層介電層/ILD
400:基材
500:方法
S501~S506,S1409:操作
600:非SiGe基材
610:SiGe晶磊層
710:SiGe鰭狀結構
720,722,724:非SiGe鰭狀結構
800:圖案化遮罩
810,820:空穴
1300:資訊處理系統/HIS
1310:處理單元
1312:輸入/輸出組件/I/O組件
1314:顯示器
1316:LAN/WAN
1320:中央處理單元/CPU
1322:記憶體
1324:大量儲存裝置
1326:視訊轉接器
1328:I/O界面
1330:匯流排
1340:網路界面
1350:遮罩製造公司
1352:遮罩製作工具
1360:IC製作廠
1362:IC製作工具
1400:IC設計流程
1420:IC製造流程
S1401:行為上/功能上設計
S1402:設計約束
S1403:合成
S1404:放置及佈線
S1405:功率減少
S1406,S1408:靜態時序分析
S1407:時序回復
S1410:電路單元集庫組
1420:IC製造流程
S1421:遮罩製作階段
S1422:IC產生製程階段
1500:參考IC設計流程
S1501,1511,S1521:合成階段
S1502,S1512,S1522:APR階段
S1503:STA階段
1510:第一經改良IC設計流程
S1513:功率最小化階段
S1514,S1524:第一STA階段
S1515:時序回復階段
S1516:第二STA階段
1520:第二經改良IC設計流程
S1523:合法放置階段
S1525:時序回復階段
1600:圖表
本揭示案之態樣在結合附圖閱讀以下詳細說明時得以最清晰地理解。應注意,依據產業中的標準實務,各種特徵不按比例繪製。事實上,各種特徵的尺寸可任意增大或減小,以便於論述明晰。
圖1為範例FinFET元件的立體視圖。
圖2例示CMOS配置中之FinFET電晶體的剖面圖。
圖3例示根據一些實施例,藉由本揭露內容的系統及方法所設計之範例性積體電路的一些電路單元的鰭狀結構佈局的俯視圖。
圖4A例示根據一些實施例之具有圖3的鰭狀結構佈局之範例性積體電路的俯視圖。
圖4B為沿著圖4A中之B-B'線所取得之剖面圖。
圖4C為沿著圖4A中之C-C'線所取得之剖面圖。
圖4D為沿著圖4A中之D-D'線所取得之剖面圖
圖4E為沿著圖4A中之E-E'線所取得之剖面圖。
圖5為根據本揭露內容的一些實施例之製作積體電路的範例方法的流程圖。
圖6A、7A、8A、9A、及10A例示根據本揭露內容的一些實施例之圖5的方法在各種製造階段之積體電路的俯視圖。
圖6B、7B、8B、9B、及10B例示根據本揭露內容的一些實施例之圖5的方法在各種製造階段之積體電路的剖面圖。
圖6C、7C、8C、9C、及10C例示根據本揭露內容的一些實施例之圖5的方法在各種製造階段之積體電路的剖面圖。
圖11例示根據一些實施例,藉由本揭露內容的系統及方法所設計之另一範例性積體電路的一些電路單元的鰭狀結構佈局的俯視圖。
圖12例示根據一些實施例,藉由本揭露內容的系統及方法所設計之另一範例性積體電路的一些電路單元的鰭狀結構佈局的俯視圖。
圖13為根據本揭露內容的一些實施例之包含資訊處理系統(IHS)、遮罩製造公司、及IC廠之方塊圖。
圖14例示根據本揭露內容的一些實施例之包含IC設計流 程及IC製造流程之流程圖。
圖15例示根據本揭露內容的一些實施例之包含參考IC設計流程、第一經改良IC設計流程、及第二經改良IC設計流程之流程圖。
圖16為提供從參考IC設計流程所生成之佈局、第一經改良IC設計流程所生成之佈局、及從第二經改良IC設計流程所生成之佈局的範例模擬結果之圖表。
以下揭露內容提供用於實行所提供的標的的不同特徵的許多不同的實施例或範例。下文描述組件及佈置之特定範例以簡化本揭露內容。當然,此等僅為範例且未意圖具限制性。例如,在下文的描述中,在第二特徵之上或上之第一特徵的形成操作可包含以直接接觸方式形成第一特徵及第二特徵的實施例,且亦可包含在第一特徵與第二特徵之間形成額外特徵,使得第一特徵及第二特徵可不直接接觸的實施例。此外,在各種範例中,本揭露內容可能重複元件符號及/或字母。此重複係出於簡單及清楚的目的,且其本身並不規範所述的各種實施例及/或配置之間的關係。
再者,為了便於描述,本文中可使用諸如「在...之下」、「在...下方」、「較低」、「在...上方」、「較高」、及類似者的空間相對術語來描述圖示中所例示之一個元件或特徵與另一元件(等)或特徵(等)的關係。除了圖 示中所描繪的方位之外,空間相對術語亦意圖涵蓋元件在使用或操作中之不同方位。設備能以其他方式定向(旋轉90度或以其他定向),且本文中使用的空間相對描述語可同樣以相應的方式解釋。
本揭露內容的實施例關於,但並不限於,鰭狀結構場效電晶體(FinFET)元件。FinFET元件,舉例而言,可為包含P型金屬-氧化物-半導體(PMOS)FinFET元件及N型金屬-氧化物-半導體(NMOS)FinFET元件之互補金屬-氧化物-半導體(CMOS)元件。下文揭露內容將繼續以一或多個FinFET範例,例示本揭露內容的各種實施例。然而,應當理解,除非特別聲明,本申請案不應限於特定類型的元件。
已在半導體產業中獲得FinFET元件的普及使用。參考圖1,例示範例FinFET元件50的立體視圖。FinFET元件50為非平面多閘極電晶體,此多閘極電晶體是構建在基板(諸如塊狀基板)之上。薄的含矽「類鰭狀結構」結構(以下稱作「鰭狀結構」)形成FinFET元件50的主體。鰭狀結構沿著圖1中所示的X方向延伸。鰭狀結構具有沿著沿Y方向所量測之鰭狀結構寬度Wfin,Y方向與X方向正交。FinFET元件50的閘極60圍繞此鰭狀結構周圍,舉例而言,圍繞鰭狀結構的頂表面及相對側表面周圍。因而,一部分閘極60位於Z方向的鰭狀結構之上,Z方向與X方向及Y方向均正交。
LG表示在X方向上所量測之閘極60的長度(或寬 度,取決於視角)。閘極60可包含閘極電極60A及閘極介電層60B。閘極介電層60B具有在Y方向量測之厚度tox。一部分閘極60位於諸如淺溝槽隔離(STI)之介電隔離結構之上。FinFET元件50的源極區70及汲極區80形成在閘極60的相對側上之鰭狀結構的延伸部中。被閘極60所圍繞之鰭狀結構的一部分作為FinFET元件50的通道區。鰭的尺寸決定FinFET元件50的有效通道長度。
圖2繪示CMOS配置中FinFET電晶體的概略剖面側視圖。CMOS FinFET包含基材SS,例如矽基材。在基材SS中形成N型井93及P型井94。在N型井93及P型井94之上形成諸如淺溝槽隔離(STI)的介電隔離結構92。在N型晶體管93之上形成P型FinFET 90,並在P型晶體管94之上形成N型FinFET 91。P型FinFET 90包含向上突起至STI 92之外的PFET鰭狀結構95,而N型FinFET 91包含向上突起至STI 92之外的NFET鰭狀結構96。PFET鰭狀結構95包含P型FinFET 90的通道區,而NFET鰭狀結構96包含N型FinFET 91的通道區。在一些實施例中,PFET鰭狀結構95是由針對應變及/或應力增強之矽鍺(SiGe)所構成,且NFET鰭狀結構96是由矽所構成。在鰭狀結構95至96之上及在STI 92之上形成閘極介電質97,並在閘極介電質97之上形閘極電極98。在一些實施例中,閘極介電質97包含高k值介電材料,而閘極電極98包含金屬閘極電極,諸如鎢及/或其他耐火金屬。在一些其他實施例中,閘極介電質97可 包含SiON,而閘極電極98可包含多晶矽。在閘極電極98之上形成閘極接觸99,以提供至閘極之電連接。
FinFET元件提供比平面金屬氧化物半導體場效應電晶體(MOSFET)元件更優之數個優勢。此等優勢包含更好的晶片面積效率、經改良載流遷移率、及與平面元件的製作製程兼容之製作製程。因而,使用FinFET元件設計一部分或整個IC晶片的積體電路(IC)晶片是有優勢的。
IC設計為基於選自電路單元集庫之電路單元集合。佈局(layout)包含至少一個針對特定用途所客製化邏輯方塊。邏輯方塊為放置在垂直及水平佈線軌道的佈線網格中之電路單元佈置。在佈線軌道上佈線導電結構,諸如金屬線路,以提供電路單元之間之連接。可藉由自動放置及佈線(APR)工具執行IC佈局的設計,此工具包含放置器及佈線器,藉由從標準電路單元集庫中選擇標準電路單元,並根據一定數量的設計規則放置及佈線電路單元。放置器決定積體電路的每個標準電路單元的最佳位置,且佈線器優化輸入/輸出線路的佈線及標準電路單元之間之連接,使得IC佈局不致因輸入/輸出及其他佈線線路而變得過於擁擠。
具有較少鰭狀結構之電路單元被用於實現高整合及低功率消耗,而具有較多鰭狀結構之電路單元被用於實現高速操作(即,高效能操作)。隨著對適用於某些應用(例如,服務器晶片、行動裝置晶片、等)之更高速度及較低功 率積體電路之需求不斷增加,修改邏輯方塊以包含具有較少鰭狀結構之電路單元及具有較多鰭狀結構之電路單元二者。此混合電路單元設計通常會獲致具有斷續PFET鰭狀結構的放置及佈線佈局。為了製作具有此佈局的IC結構,進行鰭狀結構斷裂製程(可互換地稱作鰭狀結構切割製程),以將連續PFET鰭狀結構斷裂成多個斷續PFET鰭狀結構。然而,斷裂製程會導致由SiGe所形成的PFET鰭狀結構中之應力鬆弛,進而會導致PFET鰭狀結構中之空穴遷移率減少,從而使P型FinFET的導通電流下降。
在一些實施例中,提供一種佈局設計方法,此方法用於放置具有較少鰭狀結構之電路單元及具有較多鰭狀結構之電路單元。此佈局設計方法設計儲存奇數列電路單元之奇數列電路單元集庫,此等奇數列電路單元共享相同PFET鰭狀結構數量,並設計儲存偶數列電路單元之偶數列電路單元集庫,此等偶數列電路單元共享相同PFET鰭狀結構數量。奇數列電路單元的PFET鰭狀結構數量與偶數列電路單元的PFET鰭狀結構數量不同。再者,奇數列電路單元至少在NFET鰭狀結構數量上彼此不同。類似地,偶數列電路單元至少在NFET鰭狀結構數量上彼此不同。藉由使用此佈局設計方法,可在佈局中生成高速電路單元(可互換地稱作速度優先電路單元)及較低功率電路單元(可互換地稱作功率優先電路單元),而不在佈局中生成斷續PFET鰭狀結構。
舉例而言,在奇數列電路單元的PFET鰭狀結構 數量大於偶數列電路單元的PFET鰭狀結構數量之一些實施例中,可藉由沿著奇數列並排放置奇數列電路單元來形成速度優先電路單元(即,具有更多的鰭狀結構),且可藉由沿著偶數列並排放置偶數列電路單元來形成功率優先電路單元(即,具有較少鰭狀結構),而不在奇數列亦或偶數列中生成斷續PFET鰭狀結構。另一方面,在偶數列電路單元的PFET鰭狀結構數量大於基數列電路單元的PFET鰭狀結構數量之一些實施例中,可藉由沿著偶數列並排放置偶數列電路單元來形成速度優先電路單元,且可藉由沿著基數列並排放置基數列電路單元來形成功率優先電路單元,而不在偶數列亦或基數列中生成斷續PFET鰭狀結構。
圖3例示根據一些實施例,藉由本揭露內容的系統及方法所設計之範例性積體電路100的一些電路單元的鰭狀結構佈局的俯視圖。然而,並非所有例示之組件皆為必需,且本揭露內容的實施例可包含未顯示於圖3中之額外組件。可在不脫離本文所述的本揭露內容的範圍的情況下對組件的佈置及類型進行各種變化。可包含額外、不同、或更少組件。
如圖3中所例示,積體電路100包含電路單元群組110、120、130、及140,此等電路單元群組相對於網格(grid)101在各自的「電路單元列(cell row)」或「列」中佈置(即,編排)。再者,在一些實施例中,每個電路單元群組包含沿著相應列並排設置的一或多個電路單 元。舉例而言,電路單元群組110包含佈置在網格101的第一列(Row1)中之電路單元111、112、113、及114;電路單元群組120包含佈置在網格101的第二列(Row2)中之電路單元121、122、123、及124;電路單元群組130包含佈置在網格101的第三列(Row3)中之電路單元131、132、133、及134;電路單元群組140包含佈置在網格101的第四列(Row4)中之電路單元141、142、143及144。在一些實施例中,積體電路100包含除了四列以外之其他數量的列。複數列Row1至Row4中的每個列均沿著X方向延伸。在一些實施例中,X方向為積體電路100的俯視圖的水平方向。在一些實施例中,X方向為除了水平方向以外之方向。複數列Row1至Row4中的列在與X方向垂直之Y方向中彼此鄰接。在一些實施例中,Y方向為積體電路100的俯視圖的垂直方向。在一些實施例中,Y方向為除了垂直方向以外之方向。
從具有不同PFET鰭狀結構數量的相應標準電路單元庫中提取電路單元群組110、120、130、及140的電路單元。藉由範例而非限制性,從奇數列電路單元集庫中提取電路單元群組110及130的電路單元,此奇數列電路單元集庫包含複數奇數列電路單元,每個電路單元共享第一PFET鰭狀結構數量;及從偶數列電路單元集庫中提取電路單元群組120及140的電路單元,此偶數列電路單元集庫包含複數偶數列電路單元,每個電路單元共享第二PFET鰭狀結構數量。換言之,電路單元111至114為奇 數列電路單元集庫的子集、電路單元131至134為奇數列電路單元集庫的另一子集、電路單元121至124為偶數列電路單元集庫的子集、而電路單元141至144為偶數列電路單元集庫的另一子集。因為從奇數列電路單元集庫中所提取之電路單元111至114及131至134共享相同的第一PFET鰭狀結構數量(例如,在範例積體電路100中之兩個PFET鰭狀結構FP_odd),且從偶數列電路單元集庫中所提取之電路單元121至124及141至144共享相同的第兩PFET鰭狀結構數量(例如,在範例積體電路100中之一個PFET鰭狀結構FP_even),所以積體電路100不包含斷續PFET鰭狀結構。奇數列電路單元集庫中之電路單元111至114、131至134及偶數列電路單元集庫中之電路單元121至124、141至1441中的每個電路單元,均與特定的邏輯功能及/或特性(例如,時序特性)相關。據此,雖然從奇數列電路單元集庫中提取電路單元111至114及131至134,但並非所有電路單元皆共享相同電路單元寬度(例如,沿X方向所量測之寬度)。類似地,雖然從偶數列電路單元集庫中提取電路單元121至124及141至144,但並非所有電路單元皆共享相同電路單元寬度。
在一些實施例中,沿著網格101的Row1,電路單元111至114分別包含沿著X方向連續地延伸跨過電路單元111至114之兩個PFET鰭狀結構FP_odd;沿著網格101的Row2,電路單元121至124分別包含沿著X方向連續地延伸跨過電路單元121至124之一個 PFET鰭狀結構FP_even;沿著網格101的Row3,電路單元131至134分別包含沿著X方向連續地延伸跨過電路單元131至134之兩個PFET鰭狀結構FP_odd;沿著網格101的Row4,電路單元141至144分別包含沿著X方向連續地延伸跨過電路單元141至144之一個PFET鰭狀結構FP_even。在此配置中,相同奇數列(例如,Row1或Row3)中之電路單元共享相同PFET鰭狀結構數量(例如,兩個PFET鰭狀結構FP_odd),而相同偶數列(例如,Row2或Row4)中之電路單元共享相同PFET鰭狀結構數量(例如,一個PFET鰭狀結構FP_even)。據此,所有PFET鰭狀結構FP_odd及FP_even均無需鰭狀結構切割製程,因而可防止PFET鰭狀結構FP_odd及FP_even中,源自於鰭狀結構切割製程所導致的應力鬆弛。
再者,沿著網格101的Row1,電路單元111包含兩個NFET鰭狀結構FN_odd、電路單元112包含一個NFET鰭狀結構FN_odd、電路單元113包含兩個NFET FN_odd、而電路單元114包含一個NFET鰭狀結構FN_odd。類似地,沿著網格101的Row3,電路單元131包含兩個NFET鰭狀結構FN_odd、電路單元132包含一個NFET鰭狀結構FN_odd、電路單元133包含兩個NFET FN_odd、而電路單元134包含一個NFET鰭狀結構FN_odd。換言之,Row1中之電路單元111至114及Row3中之電路單元131至134中的兩個相鄰電 路單元至少在NFET鰭狀結構數量上不同。據此,可使用鰭狀結構切割製程將單個連續NFET鰭狀結構斷裂成複數斷續NFET鰭狀結構FN_odd,製作Row1及Row3中之電路單元的NFET鰭狀結構。由於NFET鰭狀結構(例如,無鍺的矽鰭狀結構)比PFET鰭狀結構(例如,矽鍺鰭狀結構)受到較少的鰭狀結構切割製程所造成之應力鬆弛,故用於製作斷續NFET鰭狀結構FN_odd的鰭狀結構切割製程將不會對Row1及Row3中之電路單元NFET的導通電流造成影響或影響不大。
沿著網格101的Row2,電路單元121包含一個NFET鰭狀結構FN_even、電路單元122包含兩個NFET鰭狀結構FN_even、電路單元123包含一個NFET FN_even、而電路單元124包含兩個NFET鰭狀結構FN_even。類似地,沿著網格101的Row4,電路單元141包含一個NFET鰭狀結構FN_even、電路單元142包含兩個NFET鰭狀結構FN_even、電路單元143包含一個NFET FN_even、而電路單元144包含兩個NFET鰭狀結構FN_even。換言之,Row2中之電路單元121至124及Row4中之電路單元141至144中的兩個相鄰電路單元至少在NFET鰭狀結構數量上不同。據此,可使用鰭狀結構切割製程將單個連續NFET鰭狀結構斷裂成複數斷續NFET鰭狀結構FN_even,製作Row2及Row4中之電路單元的NFET鰭狀結構。由於NFET鰭狀結構(例如,無鍺的矽鰭狀結構)比PFET鰭狀結構(例如,矽鍺鰭 狀結構)受到較少的鰭狀結構切割製程所造成之應力鬆弛,故用於製作斷續NFET鰭狀結構FN_even的鰭狀結構切割製程將不會對Row2及Row4中之電路單元NFET的導通電流造成影響或影響不大。
Row1中之電路單元111、113及Row3中之電路單元131、133具有兩個PFET鰭狀結構及兩個NFET鰭狀結構,且因此可在奇數列電路單元集庫中將此等電路單元標識為2P2N電路單元。Row1中之電路單元112、114及Row3中之電路單元132、134具有兩個PFET鰭狀結構及一個NFET鰭狀結構,且因此可在奇數列電路單元集庫中將此等電路單元標識為2P1N電路單元。Row2中之電路單元121、123及Row4中之電路單元141、143具有一個PFET鰭狀結構及一個NFET鰭狀結構,且因此可在偶數列電路單元集庫中將此等電路單元標識為1P1N電路單元。Row2中之電路單元122、124及Row4中之電路單元142、144具有一個PFET鰭狀結構及二個NFET鰭狀結構,且因此可在偶數列電路單元集庫中將此等電路單元標識為1P2N電路單元。據此,奇數列電路單元集庫至少包含2P2N電路單元及2P1N電路單元,而偶數列電路單元集庫至少包含1P2N電路單元及1P1N電路單元。因此,奇數列電路單元集庫中之電路單元的最大鰭狀結構數量(例如,四個鰭狀結構)大於偶數列電路單元集庫中之電路單元的最大鰭狀結構數量(例如,三個鰭狀結構)。因此,奇數列電路單元能在更高速度運列,且因此適 用於高速應用。偶數列電路單元能以較少功率運列,且因此可用於低功率應用。然而,在一些其他實施例中,奇數列電路單元集庫中之電路單元的最大鰭狀結構數量可小於偶數列電路單元集庫中之電路單元的最大鰭狀結構數量,且因此奇數列電路單元可用於低功率應用,而偶數列電路單元適用於高速應用。
在一些實施例中,包含2P2N電路單元2P1N電路單元、1P2N電路單元、及1P1N電路單元之積體電路100適用於行動裝置晶片。然而,如上文所述之奇數列電路單元集庫及偶數列電路單元集庫中之PFET鰭狀結構數量及NFET鰭狀結構數量,並不旨在限制本揭露內容的實施例,且奇數列電路單元集庫及偶數列電路單元集庫可包含除了前述電路單元以外之電路單元。舉例而言,在一些其他實施例中,奇數列電路單元集庫包含3P3N電路單元(例如,具有三個PFET鰭狀結構及三個NFET鰭狀結構之電路單元)及3P2N電路單元(例如,具有三個PFET鰭狀結構及兩個NFET鰭狀結構之電路單元),且偶數列電路單元集庫包含2P3N電路單元(例如,具有兩個PFET鰭狀結構的電路單元及三個NFET鰭狀結構之電路單元)及2P2N電路單元(例如,具有兩個PFET鰭狀結構及兩個NFET鰭狀結構之電路單元)。包含3P3N電路單元、3P2N電路單元、2P3N電路單元、及2N2N電路單元之積體電路適用於,例如,伺服器晶片,其對速度的要求比對行動裝置的要求更嚴格。
在一些實施例中,奇數列電路單元集庫中之電路單元及偶數列電路單元集庫中之電路單元為標準電路單元。標準電路單元包含,但不限於,INV、AND、OR、NAND、NOR、XOR、AOI、OAI、MUX、BUFF、加法器、填充器、正反器、鎖存器、延遲、時鐘單元、或類似物。替代地,此等電路單元為客製電路單元。
奇數列電路單元集庫中之電路單元111至114、131至134中的每個電路單元具有大致上矩形,此矩形包含頂部邊界TB1、底部邊界BB1、及相對側邊界SB1。頂部邊界TB1及底部邊界BB1與X方向平行。側邊界SB1與Y方向平行。基數列電路單元111至114、131至134共享相同電路單元高度CH_odd,在頂部邊界TB1與底部邊界BB1之間界定此電路單元高度CH_odd。藉此,奇數列Row1及Row3具有等於電路單元高度CH_odd之列高度RH_odd。同樣地,偶數列電路單元集庫中之電路單元121至124、141至1434中的每個電路單元具有大致上矩形,此矩形包含頂部邊界TB2、底部邊界BB2、及相對側邊界SB2。頂部邊界TB2及底部邊界BB2與X方向平行。側邊界SB2與Y方向平行。偶數列電路單元121至124、141至144共享相同電路單元高度CH_even,在頂部邊界TB2與底部邊界BB2之間界定此電路單元高度CH_even。藉此,偶數列Row2及Row4具有等於電路單元高度CH_even之列高度RH_even。在一些實施例中,偶數列高度RH_even等於 奇數列高度RH_odd。在一些實施例中,偶數列高度RH_even小於奇數列高度RH_odd。
由於Row1中之電路單元111至114鄰接Row2中之電路單元121至124,電路單元121至124的頂部邊界TB2與電路單元111至114的底部邊界BB1合併。同樣地,Row3中之電路單元131至134的頂部邊界TB1與Row2中之電路單元121至124的底部邊界BB2合併,且電路單元141至144的頂部邊界TB2與Row3的電路單元131至134的底部邊界BB1合併。
圖4A例示根據一些實施例之具有圖3的鰭狀結構佈局之範例性積體電路100的俯視圖。圖4B為沿著圖4A中之B-B'線所截取之積體電路100的剖面圖、圖4C為沿著圖4A中之C-C'線所截取之積體電路100的剖面圖、圖4D為沿著圖4A中之D-D'線所截取之積體電路100的剖面圖、及圖4E為沿著圖4A中之E-E'線所截取之積體電路100的剖面圖。
積體電路100包含基材400。基材400可為由合適的元素半導體(諸如,矽、鑽石、或鍺)、合適的合金或複合半導體(諸如第四族複合半導體(矽鍺(SiGe)、碳化矽(SiC)、矽碳化矽鍺(SiGeC)、GeSn、SiSn、SiGeSn)、第三至五族複合半導體(例如,砷化鎵、銦鎵砷化鎵、砷化銦、磷化銦、銻化銦、鎵磷化銻、或鎵磷化銦)、或類似物,所製成。再者,基材400可包含晶磊層(epi-layer),此晶磊層可為針對性能增強之應變晶磊層,及/或可包含絕緣 體上矽(SOI)結構。在一些實施例中,基材400為非SiGe基材或無鍺基材,諸如,矽基材。
基材400包含沿著Y方向交替佈置之N型井區及P型井區,如圖4A中所例示。PFET鰭狀結構FP_odd及FP_even在N型井區域之內延伸,而NFET鰭狀結構FN_odd及FN_even在P型井區域之內延伸。在一些實施例中,N型井區包含N型摻雜物,諸如磷及砷。在一些其他實施例中,P型井區包含諸如硼的P型摻雜物。在一些實施例中,PFET鰭狀結構FP_odd及FP_even是由SiGe(用於增強應變效果)所構成,但NFET鰭狀結構FN_odd及FN_even是由非SiGe半導體材料或無鍺半導體材料(舉例而言,矽(Si))所構成。藉此,PFET鰭狀結構FP_odd及FP_even可形成與Si基材400可區分的界面,並在NFET鰭狀結構FN_odd、FN_even、及Si基材400之間可沒有界面。
積體電路100進一步包含閘極結構151、152、153、154、155、156、157、158、159、160、及161,此等閘極結構以各自的距離彼此間隔開,且每個閘極結構均在Y方向上伸展跨過列Row1至Row4。閘極結構151至161圍繞PFET鰭狀結構FP_odd及FP_even及NFET鰭狀結構FN_odd及FN_even的三個側面。閘極結構151至161以閘極節距GP(例如,相鄰閘極結構之間之中心間距)等距佈置。在一些實施例中,奇數列(例如,Row1及Row3)的奇數列高度RH_odd等於或大於閘極 節距GP之三倍。再者,PFET(沿著X方向所量測)的鰭狀結構長度FP_odd及FP_even大於或等於閘極節距GP之兩倍,而NFET鰭狀結構FN_odd及FN_even的鰭狀結構長度大於或等於閘極節距GP之兩倍。在一些實施例中,在奇數列中之相鄰NFET鰭狀結構FN_odd之間(在X方向上所量測之)NFET鰭狀結構斷裂長度B_odd,大於或等於閘極節距GP之兩倍,而在偶數列中之相鄰NFET鰭狀結構FN_even之間之NFET鰭狀結構的NFET鰭狀結構斷裂長度B_even亦大於或等於閘極間距GP之兩倍。選擇與閘極間距GP的此等關係,以改善積體電路100的效能,例如,RC延遲改善。
在圖4A的示實施例中,相鄰的電路單元111及112在其側邊界處共享單個邊界閘極結構153,而相鄰的電路單元131及132在其側邊界處共享單個邊界閘極結構153。然而,此佈置僅出於示目的而非限制性。在一些其他實施例中,相鄰的電路單元111及112在電路單元111與112之間的側邊界附近具有分開的邊界閘極結構,但藉由,例如,源極/汲極區,所間隔開,且相鄰的電路單元131及132在電路單元131與132之間的側邊界附近具有分開的邊界閘極結構,但亦藉由,例如,源極/汲極區,所間隔開。同樣地,相鄰的電路單元122及123在其側邊界處共享單個邊界閘極結構157,而相鄰的電路單元142及143在其側邊界處共享單個邊界閘極結構157。然而,此佈置僅出於例示目的而非限制性。在一些其他實施例中, 相鄰的電路單元122及123在電路單元122與123之間的側邊界附近具有分開的邊界閘極結構,但藉由,例如,源極/汲極區,所間隔開,且相鄰的電路單元142及143在電路單元142與143之間的側邊界附近具有分開的邊界閘極結構,但藉由,例如,源極/汲極區,所間隔開。
如圖4C至4E中所例示,鰭狀結構FN_odd、FP_odd、FN_even、及FP_even藉由隔離結構172而彼此電性隔離。在一些實施例中,隔離結構172為包含填充有一或多個介電材料之溝槽的淺溝槽隔離(STI)結構。在一些實施例中,STI結構包含二氧化矽、氮化矽、氮氧化矽、或任何其他合適的絕緣材料。
可藉由沉積一或多個介電材料(例如,氧化矽)以完全填充鰭狀結構FN_odd、FP_odd、FN_even、及FP_even周圍之溝槽、且接著使介電材料的頂部表面下陷以降至鰭狀結構FN_odd、FP_odd、FN_even、及FP_even的最頂端以下,(等程序)形成STI結構172。可使用高密度電漿化學氣相沉積(HDPCVD)、低壓CVD(LPCVD)、負壓CVD(SACVD)、可流動CVD(FCVD)、及旋塗、及/或類似者、或其等之組合,沉積STI結構172的介電材料。沉積之後,可進行火退火製程或固化製程。在一些情況中,STI結構172可包含襯墊諸如,舉例而言,藉由氧化矽表面所生長之熱氧化物襯墊。下陷製程可使用,舉例而言,平坦化製程(例如,化學機械拋光(CMP)),接著使用可使STI結構172中之介電材料 的頂部表面下陷之選擇性蝕刻製程(例如,濕蝕刻、或乾蝕刻、或其等之組合),使得鰭狀結構FN_odd、FP_odd、FN_even、及FP_even的上部分從周圍的絕緣STI結構172突起。
PFET鰭狀結構FP_odd及FP_even各自包含與對應閘極結構151至161重疊之通道區,及位於閘極結構151至161中的一個對應閘極結構的相對側上之P型源極/汲極區SDP。P型源極/汲極區SDP包含諸如硼之P型摻雜物。另一方面,NFET鰭狀結構FP_odd及FP_even各自包含與對應閘極結構151至161重疊之通道區,及位於閘極結構151至161中的一個對應閘極結構的相對側上之N型源極/汲極區SDN。N型源極/汲極區SDN包含諸如磷及砷之N型摻雜物。
在一些實施例中,源極/汲極區SDP及SDN可為晶磊成長區。舉例而言,藉由沉積間隔件材料(例如,氮化矽、氧化矽、氮氧化矽、其等組合)且各異性地蝕刻間隔件材料,可將閘極間隔件174形成在測試閘極結構(將由最終的閘極結構151至161所替換)旁邊,且然後,以自對準至閘極間隔件174之方式,可形成源極/汲極區SDP及SDN。藉由範例,首先藉由蝕刻PFET鰭狀結構FP_odd及FP_even以形成凹陷、且接著藉由選擇性晶磊成長(SEG)製程在凹陷中沉積結晶半導體材料(例如,矽鍺),此填充物可填充PFET鰭狀結構FP_odd、FP_even中之凹陷並可進一步延伸超過PFET鰭狀結構FP_odd、 FP_even的原始表面以形成凸起的源極/汲極晶磊結構以形成在一些實施例中之凸起源極/汲極區,(等程序)形成P型源極/汲極區SDP。在一些實施例中,在晶磊結構中摻雜P型摻雜物(例如,硼)以形成P型源極/汲極區SDP。同樣地,首先藉由蝕刻NFET鰭狀結構FN_odd及FN_even以形成凹陷、且接著藉由選擇性晶磊成長(SEG)製程在凹陷中沉積結晶半導體材料(例如,矽或碳化矽),此填充物可填充NFET鰭狀結構FN_odd、FN_even中之凹陷並可進一步延伸超過NFET鰭狀結構FN_odd、FN_even的原始表面以形成一些實施例中之凸起源極/汲極晶磊結構,(等程序)形成N型源極/汲極區SDN。在一些實施例中,在晶磊結構中摻雜N型摻雜物(例如,磷或砷)以形成N型源極/汲極區SDN。
用於形成源極/汲極區SDN、SDP的SEG製程可使用任何合適的晶磊生長方法,諸如,例如,氣相/固相/液相晶磊(VPE,SPE,LPE)、或金屬有機CVD(MOCVD)、或分子光束晶磊(MBE)、或類似者。在SEG期間原位、或藉由在SEG之後所進行之離子植入製程、或藉由其等之組合,可將高劑量(例如,約1014cm-2至約1016cm-2)的P型摻入物引入P型源極/汲極區SDP中。類似地,在SEG期間原位、或藉由在SEG之後所進行之離子植入製程、或藉由其等之組合,可將高劑量(例如,約1014cm-2至約1016cm-2)的N型摻入物引入P型源極/汲極區SDN中。
積體電路100進一步包含在源極/汲極區SDN及SDP之上所形成之中間層介電(ILD)層176。ILD層176的範例材料包含,但不限於,氧化矽、旋塗式玻璃(SOG)、氟化石英玻璃(FSG)、摻碳氧化矽、其他合適的介電材料、及/或其等之組合。在一些實施例中,藉由高密度電漿(HDP)沉積製程形成ILD層176。在一或多個實施例中,藉由化學機械拋光(CMP)製程平坦化ILD層176以與閘極間隔件174齊平。
在一些實施例中,閘極結構151至161為可使用閘極-最後(gate-last)製程流程(可互換地稱作閘極替換(gate replacement)流程)所形成之高k值金屬閘極(HKMG)結構。在形成STI結構172之後,在閘極-最終製程流程形成犧牲測試閘極結構(例如,多晶矽閘極,未示出)。測試閘極結構可包括測試閘極介電質、測試閘極電極(例如,多晶矽閘極)、及硬遮罩。首先可沉積測試閘極介電材料(例如,氧化矽、氮化矽、或類似物)。接著可將測試閘極材料(例如,多晶矽)沉積在測試閘極介電質之上,然後(例如,藉由CMP)平坦化。可在測試閘極材料之上形成硬遮罩層(例如,氮化矽、碳化矽、或類似物)。然後藉由使用合適的光微影製程及蝕刻技術,圖形化硬遮罩並將圖形轉移至測試閘極介電質及測試閘極材料,形成測試閘極結構。測試閘極結構可在STI結構172的表面之上之鰭狀結構FP_odd、FN_odd、FP_even、FN_even中之兩個相鄰鰭狀結構之間,沿著突起鰭狀結構FP_odd、 FN_odd、FP_even、FN_even的三個側面延伸。在形成源極/汲極區SDN、SDP、及ILD層176之後,以HKMG閘極結構151至161替換測試閘極結構。可使用任何合適方法(諸如CVD、電漿增強CVD(PECVD)、原子層沉積(ALD)、電漿增強ALD(PEALD)、或類似者、或藉由半導體表面的熱氧化、或其等之組合,沉積用於形成測試閘極結構及硬遮罩之材料。
在一些實施例中,HKMG閘極結構151至161中的每個閘極結構包含高k值閘極介電材料及一或多個閘極金屬。範例性高k值閘極介電材料包含,但不限於,氮化矽、氮氧化矽、氧化鉿(HfO2)、鉿氧化矽(HfSiO)、鉿氮氧化矽(HfSiON)、鉿氧化鉭(HfTaO)、鉿氧化鈦(HfTiO)、鉿氧化鋯(HfZrO)、金屬氧化物、金屬氮化物、金屬矽酸鹽、過渡金屬氧化物、過渡金屬氮化物、過渡金屬矽酸鹽、金屬氮氧化物、金屬鋁酸鹽、矽酸鋯、鋁酸鋯、氧化鋯、氧化鈦、氧化鋁、鉿氧化鋁(HfO2-Al2O3)合金、其他合適的高-k值介電材料s、及/或其等之組合。在一些實施例中,閘極介電質包含接面間介電材料及高k值介電材料的堆疊。在一些實施例中,接面間介電材料包含二氧化矽。在閘極介電質之上形成閘極金屬(等)。範例性閘極金屬(等)包含,舉例而言,銅(Cu)、鋁(Al)、鈦(Ti)、氮化鈦(TiN)、鉭(Ta)、氮化鉭(TaN)、碳化鉭(TaC)、鉭氮化矽(TaSiN)、鎢(W)、氮化鎢(WN)、或氮化鉬(MoN)。閘極替換製程包含,舉例而言,藉由蝕刻製程而 去除測試閘極結構以在對應閘極間隔件174之間形成閘極結構、將高k值閘極介電層及一或多個閘極金屬層沉積至閘極溝槽中、且接著進行CMP製程以去除高k值閘極介電層的多餘材料以及閘極溝槽之外的一或多個閘極金屬層,直到暴露ILD層176。
圖5所示者為根據本揭露內容的一些實施例之製作積體電路100的範例方法500的流程圖。圖6A至10C例示根據本揭露內容的一些實施例之圖5的方法在各種製造階段之各種製程。貫穿各種視圖及例示性實施例,類似元件符號被用以指代類似元素。在圖6A至10C中,「A」圖示(例如,圖6A,7A等)例示俯視圖、「B」圖示(例如,圖6B,7B等)例示沿著對應「A」圖示中所例示之線B-B'之Y方向之剖面圖,及「C」圖示(例如,圖6C,7C等)例示沿著對應「A」圖示中所例示之線C-C'之Y方向之剖面圖。可以理解,可在圖6A至10C所示的製程之前、期間、及之後提供額外的操作,並針對此方法的額外的實施例而言,可替換或消除以下文所述之一些操作。可互換操作/製程的順序。
在圖5的方法500的操作S501中,如圖6A至6C中所示,在非SiGe基材600的局部區域之上形成SiGe晶磊層610。在一些實施例中,非SiGe基材600可為由合適的非鍺元素半導體(諸如,矽、鑽石、或鍺)、無鍺合金或複合半導體(諸如第四族複合半導體(矽鍺(SiGe)、碳化矽(SiC)、矽碳化矽鍺(SiGeC)、GeSn、 SiSn、SiGeSn)、第三至五族複合半導體(例如,砷化鎵、銦鎵砷化鎵、砷化銦、磷化銦、銻化銦、鎵磷化銻、或鎵磷化銦)、或類似物,所製成。再者,非SiGe基材600可包含晶磊層(epi-layer),此晶磊層可為針對性能增強之應變晶磊層,及/或可包含絕緣體上矽(SOI)結構。
非SiGe基材600包含沿著Y方向交替佈置之P型井區及N型井區。在一些實施例中,N型井區及P型井區係藉由採用離子植入法對非SiGe基材600摻雜對應N型及P型摻雜物所形成。範例P型摻雜物包含,但不限於,硼、或BF2。範例N型摻雜物包含,但不限於,磷、及砷。在形成P型井區期間,藉由圖案化遮罩覆蓋非SiGe基材600的其他區。同樣地,在形成N型井區期間,藉由圖案化遮罩覆蓋非SiGe基材600的其他區。
舉例而言,藉由使用合適的光微影製程及蝕刻技術,使N井區之內之部分基材600形成凹陷、從基材600的已凹陷部分晶磊地生長SiGe晶磊層、然後選擇性地進行CMP製程以平坦化SiGe晶磊層與基材600齊平,來形成SiGe晶磊層610。
在圖5的方法500的操作S502中,如圖7A至7C中所示,將SiGe層610及非SiGe基材600圖案化成SiGe鰭狀結構710及非SiGe鰭狀結構720。使用光微影製程及蝕刻技術,藉由圖案化SiGe層610(參見圖6A至6C)及非SiGe基材600,可形成SiGe鰭狀結構710及非SiGe鰭狀結構720。舉例而言,可使用間隔件 圖像轉移(SIT)圖案化技術來形成半導體鰭狀結構。在此方法中,使用合適的光微影製程及蝕刻製程,在矽鍺層610及非矽鍺基材600之上形成犧牲層,並圖案化犧牲層以形成芯棒。使用自對準的製程將側壁間隔件形成於芯棒旁邊。然後藉由適當的選擇性蝕刻製程去除犧牲層。舉例而言,可藉由使用,例如,反應離子蝕刻(RIE)將溝槽蝕刻至SiGe層610及非SiGe基材600中,將每個剩餘間隔件用作圖案化各自的SiGe鰭狀結構710及非SiGe鰭狀結構720之硬遮罩。
在圖5的方法500的操作S503中,如圖8A至8C中所例示,在SiGe鰭狀結構710及非SiGe鰭狀結構720之上形成圖案化遮罩800,同時留下部分非SiGe鰭狀結構720。在一些實施例中,圖案化遮罩層800可包括有機材料,諸如光阻劑材料,並可使用旋塗塗覆製程形成圖案化遮罩層800,然後使用合適的微影製程技術圖案化光阻劑材料,以形成延伸通過圖案化遮蔽層800之複數空穴810及820。舉例而言,照射(暴露)並顯影光阻劑材料以去除部分光阻劑材料。更詳細地而言,可將光罩(未圖示)放置在光阻劑材料之上,然後可將光阻劑材料暴露於紫外線(UV)或準分子雷射(諸如氟化分子(KrF)準分子雷射、或氬氟化物(ArF)準分子雷射)之照射光束。藉由範例而非限制性,可使用浸沒式微影製程工具或極端紫外線(EUV)工具來提高解析度並降低最小可達到的間距,進行光阻劑材料的曝光。可進行烘烤或固化操作以硬化暴露的光阻劑 材料,並取決於是否使用正性或負性抗蝕劑將顯影劑用於去除光阻劑材料的暴露部分或未暴露部分。因而,在圖形化光阻劑層800中形成如圖8A及8C中所例示之空穴810及820,以暴露非SiGe鰭狀結構720的分開部分。
在圖5的方法500的操作S504中,如圖9A至9C中所例示,當圖案化遮罩800存在時,藉由圖案化遮罩800的空穴810及820所暴露之非SiGe鰭狀結構720會被斷裂成複數斷續非SiGe鰭狀結構722及724,此等非SiGe鰭狀結構比相鄰的非SiGe鰭狀結構720短。可使用,舉例而言,乾式蝕刻製程、濕式蝕刻製程、及/或其等之組合進行鰭狀結構斷裂製程(或稱作鰭狀結構切割製程)。如圖9A中所例示,鰭狀結構切割製程將非SiGe鰭狀結構720斷裂成斷續非SiGe鰭狀結構722、724,而留下另一非SiGe鰭狀結構720完好無損。因而,鰭狀結構切割製程創建沿著X方向並排佈置之2P2N電路單元(具有兩個SiGe鰭狀結構及兩個非SiGe鰭狀結構之電路單元)111、2P1N電路單元(具有兩個SiGe鰭狀結構及一個非SiGe鰭狀結構之電路單元)112、2P2N電路單元113、及2P1N電路單元114。
在圖5的方法500的操作S505中,舉例而言,使用電漿灰化製程,去除圖案化遮罩800。在一些實施例中,進行電漿灰化製程,使得光阻劑遮罩800的溫度升高,直到光阻劑遮罩800經歷熱分解且可去除光阻劑遮罩800為止。然而,可被用任何其他合適的製程,諸如濕式剝離。 在圖10A至10C中例示所獲致的結構。
在圖5的方法500的操作S506中,在非SiGe鰭狀結構720、722、及724上形成NFET,並在SiGe鰭狀結構710上形成PFET。NFET及PFET的製作包含,舉例而言,形成橫向圍繞非SiGe鰭狀結構720、722、及724及SiGe鰭狀結構710的下部分之STI結構(例如,如圖4C至4E中所例示之STI結構172)、形成沿著Y方向延伸跨過非SiGe鰭狀結構720、722、及724及SiGe鰭狀結構710之測試閘極結構(例如,多晶矽閘極)、在測試閘極結構的相對側壁上形成閘極間隔件(例如,圖4A至4C中所例示之閘極間隔件174)、在藉由測試閘極結構及閘極間隔件所暴露之部分SiGe鰭狀結構710中形成P型源極/汲極區(例如,如圖4B中所例示之P型源極/汲極區SDP)及在藉由測試閘極結構及閘極間隔件所暴露之部分非SiGe鰭狀結構720、722、及724中形成N型源極/汲極區(例如,如圖4C中所例示之N型源極/汲極區SDN)、在源極/汲極區之上形成ILD層(例如,如圖4B及4C中所例示之ILD層176)、並採用替換閘極結構(例如,如圖4A中所例示之HKMG閘極結構151至161)藉換測試閘極結構。如上文所述,在圖4A至4E中示獲致的結構。
圖11例示根據一些實施例,藉由本揭露內容的系統及方法所設計之範例性積體電路1100的一些電路單元的鰭狀結構佈局的俯視圖。然而,並非所有例示之組件皆 為必需,且本揭露內容的實施例可包含未顯示於圖11中之額外組件。可在不脫離本文所述的本揭露內容的範圍的情況下對組件的佈置及類型進行各種變化。可包含額外、不同、或更少組件。
如圖11中所例示,積體電路1100包含電路單元群組1110、1120、及1130,此等電路單元群組相對於網格1101在各自的「電路單元列」或「列」中佈置(即,編排)。再者,在一些實施例中,每個電路單元群組包含沿著相應列並排設置的一或多個電路單元。舉例而言,電路單元群組1110包含佈置在網格1101的第一列(Row1)中之電路單元C101、C102、C103、C104、C105、C106、C107、C108、C109、C110、及C111;電路單元群組1120包含佈置在網格1101的第二列(Row2)中之電路單元C201、C202、C203、C204、C205、C206、及C207;電路單元群組1130包含佈置在網格1101的第三列(Row3)中之電路單元C301、C302、C303、C304、C305、C306、C307、及C308。
從具有不同PFET鰭狀結構數量之相應標準電路單元集庫提取電路單元群組1110、1120、1130的電路單元。藉由範例而非限制性,從奇數列電路單元集庫中提取電路單元群組1110及1130的電路單元,此奇數列電路單元集庫包含複數奇數列電路單元,每個電路單元共享第一PFET鰭狀結構數量(即,三個PFET鰭狀結構);及從偶數列電路單元集庫中提取電路單元群組1120的電路 單元,此偶數列電路單元集庫包含複數偶數列電路單元,每個電路單元共享第二PFET鰭狀結構數量(例如,兩個PFET鰭狀結構)。換言之,電路單元C101至C111及C301至C308為奇數列電路單元集庫的子集,而電路單元C201至C207為偶數列電路單元集庫的子集。奇數列電路單元集庫中之電路單元C101至C111及C301至C308及偶數列電路單元集庫中之電路單元C201至C207中的每個電路單元,均與特定的邏輯功能及/或特性(例如,時序特性)相關。因此,雖然從奇數列電路單元集庫中提取電路單元C101至C111及C301至C308,但並非所有電路單元皆共享相同電路單元寬度。類似地,雖然從偶數列電路單元集庫中提取電路單元C201至C207,但並非所有電路單元皆共享相同電路單元寬度。
在一些實施例中,沿著網格1101的Row1,電路單元C101至C111分別包含沿著X方向連續地延伸跨過電路單元C101至C111之兩個PFET鰭狀結構FP_odd;沿著網格1101的Row2,電路單元C201至C207分別包含沿著X方向連續地延伸跨過電路單元C201至C207之一個PFET鰭狀結構FP_even;沿著網格1101的Row3,電路單元C301至C308分別包含沿著X方向連續地延伸跨過電路單元C301至C308之三個PFET鰭狀結構FP_odd。在此配置中,相同奇數列(例如,Row1或Row3)中之電路單元共享相同PFET鰭狀結構數量(即,三個PFET鰭狀結構FP_odd),而相同偶數列(例如, Row4)中之電路單元共享相同PFET鰭狀結構數量(例如,兩個PFET鰭狀結構FP_even)。據此,所有PFET鰭狀結構FP_odd及FP_even均無需經歷鰭狀結構切割製程,因而可防止PFET鰭狀結構FP_odd及FP_even中,因為鰭狀結構切割製程而造成應力鬆弛。
再者,沿著網格1101的Row1,電路單元C101、C102、C103、C105、C107、C108、C109、及C111分別包含三個NFET鰭狀結構FN_odd,而電路單元C104、C106、及C110分別包含兩個NFET鰭狀結構FN_odd;沿著網格1101的Row3,電路單元C301、C303、C305、C306分別包含三個NFET鰭狀結構FN_odd,而電路單元C302、C304、C307、及C308分別包含兩個NFET鰭狀結構FN_odd;沿著網格1101的Row2,電路單元C201、C202、C204、C206、及C207分別包含三個NFET鰭狀結構FN_even,而電路單元C203及C205分別包含兩個NFET鰭狀結構FN_even。
據此,可使用鰭狀結構切割製程將單個連續NFET鰭狀結構斷裂成複數斷續NFET鰭狀結構,製作Row1至Row3中之電路單元的NFET鰭狀結構,如前文參照參考圖6A至10C所述。由於NFET鰭狀結構(例如,無鍺矽鰭狀結構)比PFET鰭狀結構(例如,矽鍺鍺狀結構)受到較少的鰭狀結構切割製程所造成之應力鬆弛,用於製作斷續NFET鰭狀結構的鰭狀結構切割製程將不會對Row1至 Row3中之電路單元NFET的導通電流造成影響或影響不大。
Row1中之電路單元C101、C102、C103、C105、C107、C108、C109、及C111,及Row3中之電路單元C301、C303、C305、C306具有三個PFET鰭狀結構FP_odd及三個NFET鰭狀結構FP_odd,且因此可在奇數列電路單元集庫中將此等電路單元標識為3P3N電路單元。Row1中之電路單元C104、C106及C110及Row3中之電路單元C302、C304、C307及C308具有三個PFET鰭狀結構FP_odd及兩個NFET鰭狀結構FP_odd,且因此可在奇數列電路單元集庫中將此等電路單元標識為3P2N電路單元。Row2中之電路單元C201、C202、C204、C206、及C207具有兩個PFET鰭狀結構FP_even及二個NFET鰭狀結構FP_even,且因此可在偶數列電路單元集庫中將此等電路單元標識為2P3N電路單元。Row2中之電路單元C203及C206具有兩個PFET鰭狀結構FP_even及兩個NFET鰭狀結構FP_even,且因此可在奇數列電路單元集庫中將此等電路單元標識為2P2N電路單元。據此,奇數列電路單元集庫至少包含3P3N電路單元及3P2N電路單元,而偶數列電路單元集庫至少包含2P3N電路單元及2P2N電路單元。因此,奇數列電路單元集庫中電路單元的最大鰭狀結構數量(例如,六個鰭狀結構)大於偶數列電路單元集庫中之電路單元的最大鰭狀結構數量(例如,五個鰭狀結構)。因此, 奇數列電路單元能在更高速度運行,且因此適用於高速應用。偶數列電路單元能以較少功率運行,且因此可用於低功率應用。然而,在一些其他實施例中,奇數列電路單元集庫中之電路單元的最大鰭狀結構數量可小於偶數列電路單元集庫中之電路單元的最大鰭狀結構數量,且因此奇數列電路單元可用於低功率應用,而偶數列電路單元可用於高速應用。在一些實施例中,包含速度優先列中之3P3N電路單元及3P2N電路單元、功率優先列中之2P3N電路單元及2P2N電路單元之積體電路1100適用於服務器晶片。
在適用於服務器晶片的積體電路1100中,速度優先列(例如,Row1及Row3)的列高度等於或大於積體電路1100的閘極節距的三倍;速度優先列的PFET鰭狀結構數量等於或大於三個;速度優先列的NFET鰭狀結構數量大於或等於一個;速度優先列中之鰭狀結構的鰭狀結構長度大於或等於累積體電路1100的閘極節距的兩倍;且在速度優先列中之相鄰NFET鰭狀結構之間的NFET鰭狀結構的斷裂長度大於或等於積體電路1100的閘極節距的兩倍。
再者,在適用於服務器晶片的積體電路1100中,功率優先列(例如,Row2)的列高度等於或小於速度優先列(例如,Row1及Row3)的列高度;功率優先列的PFET鰭狀結構數量等於或小於速度優先列的PFET鰭狀結構數量;功率優先列的NFET鰭狀結構數量大於或等於一個; 功率優先列中之鰭狀結構的鰭狀結構長度大於或等於累積體電路1100的閘極節距的兩倍;且在功率優先列中之相鄰NFET鰭狀結構之間的NFET鰭狀結構的斷裂長度大於或等於積體電路1100的柵極間距的兩倍。
圖12例示根據一些實施例,藉由本揭露內容的系統及方法所設計之範例性積體電路1200的一些電路單元的鰭狀結構佈局的俯視圖。然而,並非所有例示之組件皆為必需,且本揭露內容的實施例可包含未顯示於圖12中之額外組件。可在不脫離本文所述的本揭露內容的範圍的情況下對組件的佈置及類型進行各種變化。可包含額外、不同、或更少組件。
如圖12中所例示,積體電路1200包含電路單元群組1210、1220、及1230,此等電路單元群組相對於網格1201在各自的列中佈置。再者,在一些實施例中,每個電路單元群組包含沿著相應列並排設置的一或多個電路單元。舉例而言,電路單元群組1210包含佈置在網格1201的第一列(Row1)中之電路單元C401、C402、C403、C404、C405、C406、C407、C408、C409、C410、及C411;電路單元群組1220包含佈置在網格1201的第二列(Row2)中之電路單元C501、C502、C503、C504、C505、C506、及C507;電路單元群組1230包含佈置在網格1201的第三列(Row3)中之電路單元C601、C602、C603、C604、C605、C606、C607、及C608。
從具有不同PFET鰭狀結構數量之相應標準電路單元集庫提取電路單元群組1210、1220、1230的電路單元。藉由範例而非限制性,從奇數列電路單元集庫中提取電路單元群組1210及1230的電路單元,此奇數列電路單元集庫包含複數奇數列電路單元,每個電路單元共享第一PFET鰭狀結構數量(例如,兩個PFET鰭狀結構);及從偶數列電路單元集庫中提取電路單元群組1220的電路單元,此偶數列電路單元集庫包含複數偶數列電路單元,每個電路單元共享第二PFET鰭狀結構數量(例如,一個PFET鰭狀結構)。換言之,電路單元C401至C411及C601至C608為奇數列電路單元集庫的子集,而電路單元C501至C507為偶數列電路單元集庫的子集。奇數列電路單元集庫中之電路單元C401至C411及C601至C608及偶數列電路單元集庫中之電路單元C501至C507中的每個電路單元,均與特定的邏輯功能及/或特性(例如,時序特性)相關。據此,雖然從奇數列電路單元集庫中提取電路單元C401至C411及C601至C608,但並非所有電路單元皆共享相同電路單元寬度。類似地,雖然從偶數列電路單元集庫中提取電路單元C501至C507,但並非所有電路單元皆共享相同電路單元寬度。
在一些實施例中,沿著網格1201的Row1,電路單元C401至C411分別包含沿著X方向連續地延伸跨過電路單元C401至C411之兩個PFET鰭狀結構FP_odd;沿著網格1201的Row2,電路單元C501至C507分別 包含沿著X方向連續地延伸跨過電路單元C501至C507之一個PFET鰭狀結構FP_even;沿著網格1201的Row3,電路單元C601至C608分別包含沿著X方向連續地延伸跨過電路單元C601至C608之兩個PFET鰭狀結構FP_odd。在此配置中,相同奇數列(例如,Row1或Row3)中之電路單元共享相同PFET鰭狀結構數量(例如,兩個PFET鰭狀結構FP_odd),而相同偶數列(例如,Row2)中之電路單元共享相同PFET鰭狀結構數量(例如,一個PFET鰭狀結構FP_even)。據此,所有PFET鰭狀結構FP_odd及FP_even均無需經歷鰭狀結構切割製程,因而可防止PFET鰭狀結構FP_odd及FP_even中,因鰭狀結構切割製程所導致的應力鬆弛。
再者,沿著網格1201的Row1,電路單元C401、C402、C403、C405、C407、C408、C409、及C411分別包含兩個個NFET鰭狀結構FN_odd,而電路單元C404、C406、及C410分別包含一個NFET鰭狀結構FN_odd;沿著網格1201的Row3,電路單元C601、C603、C605、C606分別包含兩個NFET鰭狀結構FN_odd,而電路單元C602、C604、C607、及C608分別包含一個NFET鰭狀結構FN_odd;沿著網格1201的Row2,電路單元C501、C502、C504、C506、及C507分別包含兩個NFET鰭狀結構FN_even,而電路單元C503及C505分別包含一個NFET鰭狀結構FN_even。據此,可使用鰭狀結構切割製程將單個連續 NFET鰭狀結構斷裂成複數斷續NFET鰭狀結構,製作Row1至Row3中之電路單元的NFET鰭狀結構,如前文參照參考圖6A至10C所述。
Row1中之電路單元C401、C402、C403、C405、C407、C408、C409、及C411及Row3中之電路單元C601、C603、C605、C606具有兩個PFET鰭狀結構FP_odd及兩個NFET鰭狀結構FP_odd,因此可在奇數列電路單元集庫中將此等電路單元標識為2P2N電路單元。Row1中之電路單元C404、C406及C410及Row3中之電路單元C602、C604、C607及C608具有兩個PFET鰭狀結構FP_odd及一個NFET鰭狀結構FP_odd,因此可在奇數列電路單元集庫中將此等電路單元標識為2P1N電路單元。Row2中之電路單元C501、C502、C504、C506、及C507具有一個PFET鰭狀結構FP_even及二個NFET鰭狀結構FP_even,因此可在偶數列電路單元集庫中將此等電路單元標識為1P2N電路單元。Row2中之電路單元C503及C206具有一個PFET鰭狀結構FP_even及一個NFET鰭狀結構FP_even,因此可在奇數列電路單元集庫中將此等電路單元標識為1P1N電路單元。據此,奇數列電路單元集庫至少包含2P2N電路單元及2P1N電路單元,而偶數列電路單元集庫至少包含1P2N電路單元及1P1N電路單元。因此,奇數列電路單元集庫中之電路單元的最大鰭狀結構數量(例如,四個鰭狀結構)大於偶數列電路單元集庫中之電路單元的最大鰭狀結構數 量(例如,三個鰭狀結構)。因此,奇數列電路單元能在更高速度運行,且因此適用於高速應用。偶數列電路單元能以較少功率運行,且因此可用於低功率應用。然而,在一些其他實施例中,奇數列電路單元集庫中之電路單元的最大鰭狀結構數量可小於偶數列電路單元集庫中之電路單元的最大鰭狀結構數量,且因此奇數列電路單元可用於低功率應用,而偶數列電路單元可用於高速應用。在一些實施例中,包含速度優先列中之2P2N電路單元及2P1N電路單元、功率優先列中之1P2N電路單元及1P1N電路單元之積體電路1200適用於行動裝置晶片。
在適用於行動晶片的積體電路1200中,速度優先列(例如,Row1及Row3)的列高度大於或等於積體電路1200的閘極節距的兩倍;速度優先列的PFET鰭狀結構數量等於或大於兩個;速度優先列的NFET鰭狀結構數量大於或等於一個;速度優先列中之鰭狀結構的鰭狀結構長度大於或等於累積體電路1200的閘極節距的兩倍;且在速度優先列中之相鄰NFET鰭狀結構之間的NFET鰭狀結構的斷裂長度大於或等於積體電路1200的閘極節距的兩倍。
再者,在適用於行動晶片的積體電路1200中,功率優先列(例如,Row2)的列高度等於或小於速度優先列(例如,Row1及Row3)的列高度;功率優先列的PFET鰭狀結構數量等於或小於速度優先列的PFET鰭狀結構數量;功率優先列的NFET鰭狀結構數量大於或等於一個; 功率優先列中之鰭狀結構的鰭狀結構長度大於或等於累積體電路1200的閘極節距的兩倍;且在功率優先列中之相鄰NFET鰭狀結構之間的NFET鰭狀結構的斷裂長度大於或等於積體電路1200的柵極間距的兩倍。
現參考圖13,提供根據本揭露內容的一些實施例,資訊處理系統(IHS)1300的方塊圖。IHS 1300可為電腦平台,用於實施本文所述之任何或所有設計流程,以設計具有混合列鰭狀結構數量(例如,積體電路100、1100、及1200)之積體電路。IHS 1300可包括處理單元1310,諸如桌上型電腦、工作站、筆記型電腦、或為特定應用所定製之專用單元。IHS 1300可配備顯示器1314及一或多個輸入/輸出(I/O)組件1312,諸如滑鼠、鍵盤、或印表機。處理單元1310可包含中央處理單元(CPU)1320、記憶體1322、大量儲存裝置1324、視訊轉接器1326、及連接至匯流排1330之I/O界面1328。
匯流排1330可為一或多個匯流排架構中的任何類型,包含記憶體匯流排或記憶體控制器、外圍匯流排、或視訊匯流排。CPU 1320可包括任何類型的電子數據處理器,而記憶體1322可包括任何類型的系統記憶體、靜態隨機存取記憶體(SRAM)、動態隨機存取記憶體(DRAM)、或唯讀記憶體(ROM)。
大量儲存裝置1324可包括任何類型的儲存裝置,此儲存裝置配置成儲存數據、程序、及其他資訊,並經由匯流排1330使數據、程序、及其他資訊可存取。大量儲 存裝置1324可包括,舉例而言,硬碟驅動器、磁碟驅動器、光碟驅動器、或類似物。
視訊轉接器1326及I/O界面1328提供將外部輸入及輸出裝置耦合至處理單元1310之界面。如圖13中所例示,輸入及輸出裝置的範例包含耦合至視訊轉接器1326之顯示器1314及耦合至I/O界面1328之I/O組件1312,諸如滑鼠、鍵盤、印表機、及類似物。可將其他裝置耦合至處理單元1310,並可利用的額外的或更少的界面卡。舉例而言,序列界面卡(未圖示)可用於為印表機提供序列界面。處理單元1310亦可包含網路網路界面1340,此網路界面1340可為到區域網路(LAN)或廣域網路(WAN)1316的有線及/或無線連結。IHS 1300可包含其他組件/裝置。舉例而言,IHS 1300可包含電源供應、電纜、主機板、可移除儲存媒體、外殼、及類似物。此等其他組件/裝置(儘管未圖示)被視為IHS 1300的一部分。
在本揭露內容的一些實施例中,電子設計自動化(EDA)是藉由CPU 1320所執行之程式碼,此程式碼分析使用者文件以獲得積體電路(例如,如上文所定義的預置之積體電路100、1100、及1200)的佈局。再者,在執行EDA期間,EDA可分析佈局的功能組件。CPU 1320可經由匯流排1330從記憶體1322、大量儲存裝置1324、或類似物,或通過網路界面1340遠端地存取程式碼。
圖13中亦例示遮罩製造公司1350,它藉由,舉 例而言,諸如LAN/WAN 1316之通訊網路,接收由IHS 1300所生成之經確認佈局。遮罩製造公司1350具有(基於由IHS 1300所生成之經確認佈局)用於製作一或多個光罩(例如,圖8A至8C中所例示,在製作步驟中使用的光罩)之遮罩製作工具1352(例如,遮罩寫入器)。IC製作廠(「IC廠」)1360可藉由諸如LAN/WAN 1316之通訊網路被連接至遮罩製造公司1350及IHS 1300。IC廠1360包含IC製作工具1362,此IC製作工具1362使用藉由遮罩製造公司1350所來製作之光罩來製作IC晶片。藉由範例而非限制性,IC製作工具1362可為用於製作IC晶片之叢集工具。叢集工具可為多反應腔室類型之複合設備,其中包含多面體的傳送腔室,在其中央插入晶圓搬運機器人、位於多面體轉運腔室的每個壁面處之複數製程腔室(例如,CVD腔室、PVD腔室、蝕刻腔室、退火腔室、或類似物);及在轉運腔室的不同壁面處所安裝之載入閘腔室。
在一些實施例中,IHS 1300、遮罩製造公司1350、及IC廠1360中的兩個或多個均由單一的公司所擁有。舉例而言,IHS、遮罩製造公司1350、及IC廠1360中的兩個或多個並存於共同的設施中並使用共同資源。在一些其他實施例中,IHS 1300藉由設計公司所擁有,此設計公司與遮罩製造公司1350及IC廠1360為不同實體。在此等實施例中,擁有IHS 1300的遮罩製造公司1350、IC廠1360、及設計公司中的每個均與其他實體的一或多 個實體互動,並提供服務給接收服務及/或從另一個實體的一或多個實體接收服務。
圖14例示根據本揭露內容的一些實施例之包含IC設計流程1400及IC製造流程1420之流程圖。IC設計流程1400實施從初步規格(high-level specification)到實體佈局之IC設計,針對,舉例而言,功能性、速度效能、功率確認此實體佈局,並取出此實體佈局以用於遮罩的生產。IC製造流程1420使用基於由IC設計流程1400所生成之佈局之光罩,製造IC晶片。根據本揭露內容的一些實施例,可藉由具有EDA功能(如圖13中所例示)的IHS 1300進行IC設計流程1400,以生成包含混合列鰭狀結構數量之積體電路的實體佈局。在各種實施例中,由圖13中所例示之相應組件進行IC設計流程1400的操作。出於說明之目的,將結合圖13描述IC設計流程1400的以下實施例。IC設計流程1400的所例示實施例僅為範例。因而,可以理解,在不超出本揭露內容範圍的前提下,可省略、重新排序、添加、及/或添加各種操作中的任何操作。
IC設計流程1400從「行為上/功能上設計S1401」及「設計約束S1402」的規範操作開始。在一些實施例中,行為上/功能上設計S1401,基於應用於積體電路的總體設計輸入之各種訊號或刺激,指定積體電路的所需行為或功能(例如,如上文所述之積體電路100、1100,及/或1200),並可以合適的程式語言(諸如硬體描述程式語言, HDL)編寫。可通過I/O界面1328(如圖13中所示)將行為上/功能上設計S1401上載至處理單元1310中,諸如在執行EDA時藉由使用者創建文件。替代地,可將行為上/功能上設計S1401上載及/或保存在記憶體1322或大量儲存裝置1324上,或可從遠程使用者通過網路界面1340(如圖13中所示)上載行為上/功能上設計S1401。在此等例子中,CPU 1320將在執行EDA期間存取行為上/功能上設計S1401。
再者,使用者亦提供設計約束S1402,以約束行為上/功能上設計S1401的實體佈局的整體設計。在一些實施例中,可通過,舉例而言,I/O界面1328輸入設計約束S1402、通過網路界面1340下載設計約束S1402、或類似者下載設計約束S1402。設計約束S1402可指定一旦實體形成為積體電路後行為上/功能上設計S1401需要遵守之時序、製程參數、及其他合適的約束。
在提供行為上/功能上設計S1401及設計約束S1402之後,IC設計流程1400繼續至操作「合成(synthesis)S1403」以創建功能上相當的邏輯閘極等級電路的描述,諸如網表合成S1403藉由將從行為上/功能上設計S1401所需的行為及/或功能與來自電路單元集庫組S1410之(標準)電路單元匹配,而形成功能上相當的邏輯閘極級電路描述,同時滿足藉由設計約束S1402所指定之約束。
在一些實施例中,電路單元集庫組S1410可包含 複數電路單元集庫,此等電路單元集庫具有不同鰭狀結構數量之電路單元,舉例而言,電路單元集庫A、電路單元集庫B、等。在一些實施例中,電路單元集庫A及B可分別對應至上述奇數列電路單元集庫及偶數列電路單元集庫。複數電路單元集庫中之每個電路單元集庫包含預先設計的電路單元列表,每個電路單元列表均具有有共同PFET鰭狀結構數量且可以小規模進行特定邏輯功能。舉例而言,電路單元集庫A的電路單元可共享同一第一PFET鰭狀結構數量,而電路單元集庫B的電路單元可共享同一第二PFET鰭狀結構數量,此第二PFET鰭狀結構數量與第一PFET鰭狀結構數量不同。將電路單元以資訊方式儲存在電路單元集庫(例如,電路單元集庫A、電路單元集庫B等)中,此等資訊包括內部電路元素;至此等電路元素之各種連接;包含PFET鰭狀結構數量、NFET鰭狀結構數量、電路單元高度、摻雜物類型、摻雜濃度、井、及類似物之預先設計實體佈局圖案。額外地,儲存的電路單元亦可包含電路單元的形狀、用於外部連接之端子位置、延遲特性、功率消耗、及類似者。
一旦合成S1403藉由使用電路單元集庫組S1410(例如,電路單元集庫A、電路單元集庫B等)的電路單元從行為上/功能上設計S1401及設計約束S1402生成功能上相當的邏輯閘極級電路描述,IC設計流程1400繼續至操作「放置及佈線S1404」。
進行放置及佈線S1404以生成用於總體結構之實 際實體設計。位置及佈線S1404藉由從電路單元集庫組S1410取得選定的電路單元並將它們放入相應列中,來形成實體設計。可藉由自動放置及佈線(APR)工具自動地完成此放置及佈線S1404,或另者可替代地可藉由手動製程進行部分操作進行此放置及佈線S1404,從而使用者可手動地將一或多個電路單元插入列中。在放置操作中決定積體電路的元件(例如,電晶體)之詳細結構及相關的幾何形狀。在放置操作之後佈線不同元件之間的互連。進行放置及佈線操作兩者,以符合設計規則檢查(DRC)組(deck),從而滿足積體電路的製造需求。在一些實施例中,在數位電路之放置及佈線階段S1404進行時鍾樹合成(clock tree synthesis)操作,其中將時鐘生成器及電路合併至設計中。一旦完成放置及佈線階段S1404,創建具有用於總體結構之實際實體設計之初始放置及佈線佈局,且接著IC設計流程1400繼續至操作「功率減少S1405」。
在功率減少階段S1405中,將初始放置及佈線佈局中的一些或全部電路單元交換或替換成具有較少鰭狀結構之電路單元,進而可減少用於總體結構之實際實體設計的功率。可藉由(例如,APR工具)自動地完成功率減少階段S1405,或另者可替代地通過手動製程部分地進行此功率減少階段S1405,從而使用者可將初始放置及佈線佈局中之電路單元手動地交換成具有較少鰭狀結構之電路單元。一旦完成功率減少階段S1405,創建具有用於總體結構之實際實體設計之第一經修改佈局,且接著IC設計流程 1400繼續至操作「靜態時序分析(static timing analysis,STA)S1406」。
藉由範例而非限制性,基於關於從功率減少階段S1405所生成之第一經修改佈局之電阻及電容(RC)提取結果,進行靜態時序分析(STA)階段S1406。藉由RC提取工具進行RC提取,以決定第一經修改佈局中之電路單元的寄生參數,例如,寄生電阻及寄生電容。電路設計人員並不想要此等寄生參數,但會因積體電路中之各種電路單元的配置及/或各種材料而仍發生。使用提取的寄生電阻及電容進行STA,以評估沿著第一經修改佈局中之各種訊號路徑之時間延遲。據此,可在STA階段S1406處標識第一經修改佈局中之時序關鍵路徑(timing critical path)及非時序關鍵路徑(non-timing critical path)。在一些實施例中,時序關鍵路徑為輸入與輸出之間的訊號路徑,其中基於RC提取結果決定最大時間延遲或不可接受的時間延遲;而非時時序關鍵路徑為輸入與輸出之間的訊號路徑,其中基於RC提取結果決定可忽略或可接受的時間延遲。
一旦在STA階段S1406標識出時序關鍵路徑,IC設計流程1400接著繼續至操作「時序回復S1407」。在時序回復階段S1407中,將經標識時序關鍵路徑中之一些或全部電路單元交換成具有更多鰭狀結構之電路單元,進而可提高電路單元的操作速度且因而減少經標識時序關鍵路徑中之時間延遲。可藉由(例如,APR工具)自動地完 成時序回復階段S1407,或另者可替代地通過手動製程部分地進行此時序回復階段S1407,從而使用者可將經標識時序關鍵路徑中之電路單元手動地交換成具有更多鰭狀結構之電路單元。一旦完成時序回復階段S1407之後,創建具有用於總體結構的實際實體設計的第二經修改佈局,然後IC設計流程1400繼續至另一靜態時序分析S1408。
藉由範例而非限制性,基於關於從時序回復階段S1407所生成之第二經修改佈局之RC提取結果,進行STA階段S1408。由RC提取工具進行RC提取,藉以決定第二經修改佈局中之電路單元的寄生參數,例如,寄生電阻及寄生電容。使用提取的寄生電阻及電容進行STA階段S1408,以評估沿著第二經修改佈局中各種訊號路徑之時間延遲。
方法接著繼續至決定操作S1409,以檢查是否匹配設計需求。在一些實施例中,在決定操作S1409中,可藉由使用電路模擬器進行一或多個模擬,例如,積體電路通用類比程式(SPICE),檢查各種需求,諸如,舉例而言,第二經修改佈局中之時間延遲、第二經修改佈局的功率、及第二經修改佈局的空間利用率(即,電路單元所佔據之基板面積)等。若滿足決定操作S1409中之所有設計需求,接受第二經修改層為經確認佈局,並接著據此結束IC設計流程。然而,若並未滿足設計需求中的一個需求,則IC設計流程1400回到先前階段以微調第二經修改佈局。舉例而言,若第二經修改佈局中之時間延遲不理想,則IC設計 流程1400可回到時序回復階段S1407,在此重新交換時序關鍵路徑中之電路單元以解決時間延遲問題。
一旦完成IC設計流程1400,取出經確認佈局,且接著IC製造流程1420從遮罩製作階段S1421開始,基於IC設計流程1400中所接受之經確認佈局,製作一或多個光罩。舉例而言,遮罩製造公司1350(如圖13中所示)使用在IC設計流程1400的決定階段S1409所接受之經確認佈局,製造一或多個光罩(例如,用於如圖8A至8C中所例示之製作步驟中之光罩),此等光罩將被用於根據經確認佈局製作IC晶片的鰭狀結構及閘極結構。
在遮罩製作階段S1421中,遮罩製造公司1350進行遮罩數據準備,其中將經確認佈局解譯成代表性數據檔案(「RDF」)。遮罩數據準備將RDF提供給遮罩製造公司中之遮罩製作工具1352。遮罩製作工具1352包含,舉例而言,遮罩寫入器。遮罩寫入器1342將RDF轉換成基材上之影像,諸如光罩(標線)。藉由遮罩數據準備操作操縱經確認佈局1322,以符合遮罩寫入器的特定特性及/或IC廠1360的要求。
在一些實施例中,遮罩數據準備操作包含使用微影製程增強技術以補償影像誤差的光學鄰近校正(OPC),此等影像誤差可能係由散射、干涉、其他製程效應、及類似者所引起。OPC調整IC設計流程1400中所接受之經確認佈局。在一些實施例中,遮罩數據準備操作包含進一步解析度增強技術(RET),諸如,離軸照明、次解析度輔助 特徵、相移遮罩、其他合適的技術、及類似者、或其等之組合。在一些實施例中,亦使用逆微影製程技術(ILT),此技術將OPC視為逆成像問題。
在一些實施例中,遮罩數據準備操作包含遮罩規則檢查器(MRC),用於檢查IC設計流程1400所生成之經確認佈局,此IC設計流程已使用遮罩創建規則經歷OPC中之製程,此等創建規則包含某些幾何及/或連通性限制以確保足夠的空間,以解決半導體製造製程的可變性,及類似者。在一些實施例中,MRC修改經確認佈局,以補償遮罩製作期間的限制,這可能會還原為了符合遮罩創建規則而藉由OPC所進行之部分修改。
在一些實施例中,遮罩數據準備操作包含模擬將由IC廠1360實行以製作IC晶片之處理的微影製程檢查(LPC)。LPC基於從IC設計流程1400所生成之經確認佈局來模擬此製程,以創建模擬的製造的IC晶片。LPC模擬中之處理參數可包含與IC製造週期的各種製程相關的參數、與用於製造IC的工具相關聯的參數、及/或製造製程的其他方面。LPC考慮到各種因素,如空中影像對比度、焦深(「DOF」)、遮蓋誤差增強因素(「MEEF」)、其他合適的因素、及類似者、或其等之組合。在一些實施例中,在藉由LPC創建模擬的製造IC晶片後,若模擬的器件的形狀不夠接近以致無法滿足設計規則,則將重複OPC及/或MRC以進一步完善由IC設計流程1400所生成之經確認佈局。
此項技藝者應理解,為清楚起見,簡化了上文對遮罩數據準備操作的描述。在一些實施例中,數據準備操作包含諸如邏輯操作(LOP)的額外特徵,以根據製造規則修改由IC設計流程1400所生成之經確認佈局。額外地,在數據準備期間可以各種不同順序執行被應用於由IC設計流程1400所生成之經確認佈局之製程程序。
基於由IC設計流程1400所生成之經確認佈局,使用遮罩製作工具1352製作一光罩或一組光罩。在一些實施例中,遮罩製作工具1352基於由IC設計流程1400所生成之經確認佈局,進行一或多個微影曝光。在一些實施例中,基於由IC設計流程1400所生成之經確認佈局,使用電子束(e-beam)或多個電子束的機制在光罩上形成圖案。可以各種技術形成光罩(等)。在一些實施例中,使用二進制技術形成光罩(等)。在一些實施例中,遮罩圖案包含不透明區及透明區。用於暴露已塗覆在晶圓上之幅射敏感材料層(例如,光致抗蝕劑)之輻射束(諸如紫外線(UV)束)是藉由不透明區所阻擋並透射通過透明區。在一個範例中,光罩(等)的二元遮罩版本包含透明基材(例如,熔融石英)及塗覆在二元遮罩的不透明區中之不透明材料(例如,鉻)。在另一個範例中,使用相移技術形成光罩(等)。在光罩(等)的相移遮罩(PSM)版本中,在相移光罩上所形成之圖案中之各種特徵配置成,具有適當的相位差以增強解析度及成像質量。在各種範例中,相移光罩可為衰減的PSM或交替的PSM。藉由遮罩製作工具1353所製作的光罩(等) 被用於多種製程。舉例而言,此光罩被用於後續IC製作階段1422,此IC製作階段1422包含,如離子植入製程以在半導體晶圓中形成各種摻雜區、在蝕刻製程中以在半導體晶圓中形成各種蝕刻區、及/或其他合適的製程中。
一旦完成遮罩製作階段S1421,IC製造流程1420繼續至IC產生製程階段S1422,其中使用例如,IC廠1360製作IC晶片(如圖13中所例示)。IC廠1360基於由遮罩製造公司1350所製作之光罩使用IC製作工具1362,製作IC晶片(如圖13中所示)。因而,IC廠1360至少間接地使用由IC設計流程1400所生成之經確認佈局以製作IC晶片。在一些實施例中,半導體晶圓(例如,Si晶圓)使用光罩在IC廠1360中,歷經種製程(例如,圖5中方法500的製程步驟)以形成IC晶片。在一些實施例中,IC製作S1422包含至少間接地基於由IC設計流程1322所生成之經確認佈局,進行一或多個光微影曝光。
圖15例示根據本揭露內容的一些實施例之包含參考IC設計流程1500、第一經改良IC設計流程1510、及第二經改良IC設計流程1520之流程圖。在參考IC設計流程1500中,合成階段S1501藉由將從行為上/功能上設計所需的行為及/或功能與來自電路單元集庫A及/或電路單元集庫B之3P3N電路單元匹配,而形成功能上相當的邏輯閘極級電路描述,同時滿足藉由設計約束所指定之約束。
一旦完成合成階段S1501,參考IC設計流程 1500繼續至APR階段S1502,以生成用於總體結構之實際實體設計。APR階段S1502藉由取得選定的3P3N電路單元並將此等3P3N電路單元放入相應列中,來形成實體設計。
一旦完成APR階段S1502,參考IC設計流程1500接著繼續至STA階段S1503,在此階段評估沿著從APR階段S1502所生成之放置及佈線佈局中之各種訊號路徑之時間延遲。從參考IC設計流程1500可以看出,合成階段S1501中之電路單元、APR階段S1502、及STA階段S1503均為3P3N電路單元。
在第一經改良IC設計流程1510中,合成階段S1511藉由將從行為上/功能上設計所需的行為及/或功能與來自電路單元集庫A及/或電路單元集庫B之3P3N電路單元匹配,而形成功能上相當的邏輯閘極級電路描述,同時滿足藉由設計約束所指定之約束。
一旦完成合成階段S1511,第一經改良IC設計流程1510繼續至APR階段S1512,以生成用於總體結構之實際實體設計。APR階段S1512藉由取得選定的3P3N電路單元並將此等3P3N電路單元放入相應列中,來形成實體設計。
一旦完成APR階段S1512,第一經改良IC設計流程1510接著繼續至功率最小化階段S1513以達成功率減少。藉由範例而非限制性,在功率最小化階段S1513中,將從APR階段S1512所生成之放置及佈線佈局的奇數列 中之3P3N電路單元全部交換成從電路單元集庫A(即,奇數列電路單元集庫)選擇之3N2N電路單元,且將佈局及佈線佈局的偶數列中之3P3N電路單元全部交換成從電路單元集庫A(即,奇數列電路單元集庫)選擇之2P2N電路單元。可藉由APR工具完成功率最小化階段S1513。
一旦完成功率最小化階段S1513,創建具有奇數列中之3P2N電路單元及偶數列中之2P2N電路單元之第一經修改佈局,且第一經改良IC設計流程1510接著繼續至第一STA階段S1514,在此階段基於關於第一經修改佈局之RC提取結果,標識第一經修改佈局中之時序關鍵路徑及非時程關鍵路徑,如先前針對圖14中所例示之STA階段S1406所述者。
一旦完成第一STA階段S1514,第一經改良IC設計流程1510繼續至時序回復階段S1515。時序回復階段S1515類似於圖14中所例示之IC設計流程1400的時序回復階段S1407。藉由範例而非限制性,在時序回復階段S1515中,將第一STA階段S1514中所標識之時序關鍵路徑中之3P2N奇數列電路單元交換成從電路單元集庫A(即,奇數列電路單元集庫)選擇之3P3N電路單元,且接著將第一STA階段S1514中所標識之時序關鍵路徑中之2P2N偶數列電路單元交換成從電路單元集庫B(即,偶數列電路單元集庫)選擇之2P3N電路單元。
一旦完成時序回復階段S1515,創建第二經修改佈局且第二經修改佈局包含時序關鍵路徑中之3P3N奇數 列電路單元以及2P3N偶數列電路單元以及非時序關鍵路徑中之3P2N奇數列電路單元及2P2N偶數列電路單元。第一經改良IC設計流程1510接著繼續至第二STA階段S1516,在此階段評估沿著從時序回復階段S1515所生成之第二經修改佈局中之各種訊號路徑之時間延遲。從第一經改良IC設計流程1510可看出,合成階段S1511及APR階段S1512中之電路單元均為3P3N電路單元;第一STA階段S1514中之電路單元為奇數列中之3P2N電路單元及偶數列中之2P2N電路單元;第二STA階段S1516中之電路單元為奇數列中之3P3N電路單元、3P2N電路單元及偶數列中之2P3N電路單元、2P2N電路單元。
在第二經改良IC設計流程1520中,合成階段S1521藉由將行為上/功能上設計所需的行為及/或功能與來自電路單元集庫A及/或電路單元集庫B之3P3N電路單元、3P2N電路單元、2P3N電路單元、及2P2N電路單元匹配,而形成功能上相當的邏輯閘極級電路描述,同時滿足藉由設計約束所指定之約束。
一旦合成階段S1521完成,第二經改良IC設計流程1520繼續至APR階段S1522,以生成用於總體結構之實際實體設計。APR階段S1522藉由將選定的3P3N電路單元及3P2N電路單元放入奇數列中,並將選定的2P3N電路單元和2P2N電路單元放入偶數列中,來形成實體設計。
一旦完成APR階段S1522,第二經改良IC設計流程1520接著繼續至合法放置階段S1523以達成功率減少。合法放置階段S1523將從APR階段S1522所生成之放置及佈線佈局中具有三個NFET鰭狀結構之所有電路單元,交換成具有兩個NFET鰭狀結構之電路單元。藉由範例而非限制性,在合法放置階段S1523中,將從APR階段S1522所生成之放置及佈線佈局中之3P3N電路單元及2P3N電路單元,交換成從電路單元集庫A及/或電路單元集庫B選擇之3P2N電路單元或2P2N電路單元。可藉由,例如,APR工具,完成合法放置階段S1523。
一旦完成合法放置階段S1523,創建具有3P2N電路單元及2P2N電路單元之第一經改良佈局,且第二經改良的IC設計流程1520接著繼續至第一STA階段S1524,在此階段基於關於第一經改良佈局之中之RC提取結果,標識第一經改良佈局之時序關鍵路徑及非時序關鍵路徑,如先前針對圖14中所例示之STA階段S1406所述者。
一旦完成第一STA階段S1524,第二經改良IC設計流程1520繼續至時序回復階段S1525。藉由範例而非限制性,在時序回復階段S1525中,將第一STA階段S1524中所標識之時序關鍵路徑中之3P2N奇數列電路單元,交換成從電路單元集庫A及/或電路單元集庫B選擇之3P3N電路單元,而將第一STA階段S1524中所標識之時序關鍵路中之2P2N偶數列電路單元,交換成從電路 單元集庫A及/或電路單元集庫B選擇之2P3N電路單元。
一旦完成時序回復階段S1525,創建第二經修改佈局且此第二經修改佈局包含在時序關鍵路徑中之3P3N電路單元及2P3N電路單元以及在非時序關鍵路徑中之3P2N電路單元及2P2N電路單元。第二經改良IC設計流程1520接著繼續至第二STA階段S1526,在此階段評估沿著從時序回復階段S1525所生成之第二經修改佈局中之各種訊號路徑之時間延遲。從第二經改良IC設計流程1520可看出,合成階段S1521中之電路單元為3P3N電路單元、3P2N電路單元、2P3N電路單元、及2P2N電路單元;APR階段S1522中之電路單元為奇數列中之3P3N電路單元及3P2N電路單元及在偶數列中之2P3N電路單元及2P2N電路單元;第一STA階段S1524中之電路單元為3P2N電路單元及2P2N電路單元;第二STA階段S1526中之電路單元為3P3N電路單元、3P2N電路單元、2P3N電路單元、及2P2N電路單元。
圖16為提供從參考IC設計流程所生成之佈局1500、第一經改良IC設計流程所生成之佈局1510、及從第二經改良IC設計流程所生成之佈局1520的範例模擬結果之圖表1600。與參考IC設計流程1500相比,第一經改良IC設計流程1510獲致的佈局,具有約13%至約15%之功率減少、約1%至約3%之速度下降、及約0%至約1%之面積(即,空間利用率)增加。再者,與參考 IC設計流程1500相比,第二經改良IC設計流程1520獲致的佈局,具有約11%至約13%之功率減少、約1%至約3%之速度下降、及約5%至約7%之面積增加。模擬結果顯示,經改良IC設計流程可將在IC的空間利用率及速度性能上可接受或可忽略的影響,換取顯著IC的功率提升。
根據上文論述,本揭露內容提供了優點。然而,應當理解,其他實施例可提供額外的優點,且在本文中不必揭露所有優點,且對於所有實施例均不需特定的優點。一個優點為,由於經改良佈局設計不需要在PFET鰭狀結構上進行鰭狀結構切割製程,因此可保持PFET鰭狀結構的載流遷移率。另一個優點為可顯著地減少功率消耗。
在本揭露內容的一些實施例中,積體電路結構包含在一第一方向上延伸之一或多個第一電路單元列及一或多個第一電路單元列。每個第一電路單元列包括沿著該第一方向佈置之複數第一電路單元,其中該些第一電路單元中的每個第一電路單元包括一或多個第一鰭狀結構及一或多個第二鰭狀結構,該一或多個第一鰭狀結構具有一第一導電類型的第一源極/汲極區,該一或多個第二鰭狀結構具有一第二導電類型的第二源極/汲極區,該第二導電類型與該第一導電類型相反。每個第二電路單元列包括沿著該第一方向佈置之複數第二電路單元,其中該些第二電路單元中的每個第二電路單元包括一或多個第三鰭狀結構及一或多個第四鰭狀結構,該一或多個第三鰭狀結構具有該第一導 電類型的第三源極/汲極區,該一或多個第四鰭狀結構具有該第二導電類型的第四源極/汲極區。該些第一電路單元具有同一第一數量的該一或多個第一鰭狀結構,且該些第二電路單元具有同一第二數量的該一或多個第三鰭狀結構,該第二數量小於該一或多個第一鰭狀結構的該第一數量。
在本揭露內容的一些實施例中,該些第一電路單元至少在該一或多個第二鰭狀結構的數量上不同。
在本揭露內容的一些實施例中,該些第二電路單元至少在該一或多個第四鰭狀結構的數量上不同。
在本揭露內容的一些實施例中,該第一導電類型為P型,且該第二導電類型為N型。
在本揭露內容的一些實施例中,該一或多個第一鰭狀結構及該一或多個第三鰭狀結構是由同一第一半導體材料所形成,且該一或多個第二鰭狀結構及該一或多個第四鰭狀結構是由同一第二半導體材料所形成,該第二半導體材料與該第一半導體材料不同。
在本揭露內容的一些實施例中,該第一半導體材料含鍺,且該第二半導體材料不含鍺。
在本揭露內容的一些實施例中,該一或多個第一電路單元列與該一或多個第二電路單元列沿垂直於該第一方向之一第二方向交替排列。
在本揭露內容的一些實施例中,該一或多個第一鰭狀結構沿著該第一方向連續地延伸跨過該些第一電路單元,且該一或多個第二鰭狀結構中的兩個鰭狀結構沿著該第一 方向間隔開。
在本揭露內容的一些實施例中,該一或多個第二鰭狀結構中的一個鰭狀結構沿著該第一方向延伸跨過該些第一電路單元。
在本揭露內容的一些實施例中,該一或多個第三鰭狀結構沿著該第一方向連續地延伸跨過該些第二電路單元,且該一或多個第四鰭狀結構中的兩個鰭狀結構沿著該第一方向間隔開。
在本揭露內容的一些實施例中,該一或多個第四鰭狀結構中的一個鰭狀結構沿著該第一方向延伸跨過該些第二電路單元。
在本揭露內容的一些實施例中,積體電路結構結構包含複數第一電路單元及複數第二電路單元。每個第一電路單元具有一第一數量的一或多個P型場效應晶體管(PFET)鰭狀結構,其中該些第一電路單元的一第一子集係沿著一第一方向設置在一第一電路單元列中。每個第二電路單元具有一第二數量的一或多個PFET鰭狀結構,該第二數量與該第一數量不同,其中該些第二電路單元的一第一子集沿著該第一方向設置在鄰接該第一電路單元列的一第二電路單元列中。該第一電路單元列中的該一或多個PFET鰭狀結構中的每個PFET鰭狀結構橫跨該些第一電路單元的該第一子集的整體,且該第二電路單元列中的該一或多個PFET鰭狀結構中的每個PFET鰭狀結構橫跨該些第二電路單元的該第一子集的整體。
在本揭露內容的一些實施例中,該些第一電路單元的該第一子集中的一第一個第一電路單元具有一第一數量的一或多個N型場效應晶體管(NFET)鰭狀結構,且該些第一電路單元的該第一子集中的一第二個第一電路單元具有一第二數量的一或多個NFET鰭狀結構,該第二數量與該第一數量不同。
在本揭露內容的一些實施例中,該第一電路單元列中的該一或多個NFET鰭狀結構中的一個NFET鰭狀結構並未橫跨該些第一電路單元的該第一子集的整體。
在本揭露內容的一些實施例中,該些第二電路單元的該第一子集中的一第一個第二電路單元具有一第三數量的一或多個NFET鰭狀結構,且該些第二電路單元的該第一子集中的一第二個第二電路單元具有一第四數量的一或多個NFET鰭狀結構,該第四數量與該第三數量不同。
在本揭露內容的一些實施例中,該些第二電路單元的該第一子集中的該第一個第二電路單元的該一或多個NFET鰭狀結構的該第三數量等於該些第一電路單元的該第一子集中的該第一個第一電路單元的該一或多個NFET鰭狀結構的該第一數量,且該些第二電路單元的該第一子集中的該第二個第二電路單元的該一或多個NFET鰭狀結構的該第四數量等於該些第一電路單元的該第一子集中的該第二個第一電路單元的該一或多個NFET鰭狀結構的該第二數量。
在本揭露內容的一些實施例中,該些第一電路單元 的一第二子集沿著該第一方向設置在一第三電路單元列中,該些第二電路單元的一第二子集沿著該第一方向設置在一第四電路單元列中,且該第一、第二、第三、及第四電路單元列沿著垂直於該第一方向的一第二方向以一交替方式排列。
在本揭露內容的一些實施例中,一種方法包含以下步驟:在一佈局中,放置複數第一電路單元,每個第一電路單元具有一第一NFET鰭狀結構數量;將該些第一電路單元交換成複數第二電路單元,每個第二電路單元具有一第二NFET鰭狀結構數量,該第二NFET鰭狀結構數量小於該第一NFET鰭狀結構數量;在將該些第一電路單元交換成該些第二電路單元之後,標識該佈局中之一時序關鍵路徑;將該經標識時序關鍵路徑中之該些第二電路單元中的一些第二電路單元交換成複數第三電路單元,每個第三電路單元具有一第三NFET鰭狀結構數量,該第三NFET鰭狀結構數量大於該第二NFET鰭狀結構數量;在將該經標識時序關鍵路徑中之該些第二電路單元中的一些第二電路單元交換成複數第三電路單元之後,基於該佈局製作一積體電路。
在本揭露內容的一些實施例中,將該些第一電路單元交換成該些第二電路單元之步驟包括以下步驟:將該佈局的奇數列中之該些第一電路單元的一第一組交換成該些第二電路單元的一第一組,該些第二電路單元的該第一組中的每個第二電路單元具有一第一PFET鰭狀結構數量; 及將該佈局的偶數列中之該些第一電路單元的一第二組交換成該些第二電路單元的一第二組,該些第二電路單元的該第二組中的每個第二電路單元具有一第二PFET鰭狀結構數量,該第二PFET鰭狀結構數量小於該第一PFET鰭狀結構數量。
在本揭露內容的一些實施例中,將該經標識時序關鍵路徑中之該些第二電路單元中的一些第二電路單元交換成該些第三電路單元之步驟包括以下步驟:將該時序關鍵路徑中的該些第二電路單元的該第一組中的一些第二電路單元交換成該些第三電路單元的一第一組,該些第三電路單元的該第一組中的每個第三電路單元具有一第三PFET鰭狀結構數量,該第三PFET鰭狀結構數量等於該第一PFET鰭狀結構數量;及將該時序關鍵路徑中之該些第二電路單元的該第二組中的一些第二電路單元交換成該些第三電路單元的一第二組,該些第三電路單元的該第二組中的每個第三電路單元具有一第四PFET鰭狀結構數量,該第四PFET鰭狀結構數量等於該第二PFET鰭狀結構數量。
前文概述數種實施例的特徵,以便本領域熟習技藝者可更理解本揭露內容的態樣。熟習此項技藝者應當理解,熟習此項技藝者可輕易地使用本揭露內容作為設計或修改其他製程及結構的基礎,以實現本文介紹的實施例的相同目的及/或達成相同優點。熟習此項技藝者亦應當認識到, 此等效構造不脫離本揭露內容的精神及範圍,且在不脫離本揭露內容的精神及範圍的情況下,熟習此項技藝者可在此文中進行各種改變、替換、及變更。
BB1,BB2: 底部邊界 TB1,TB2: 頂部邊界 SB1,SB2: 相對側邊界 100: 積體電路 101: 網格 110,120,130,140: 電路單元群組 111~114,121~124,131~134,141~144: 電路單元

Claims (9)

  1. 一種積體電路結構,包括:在一第一方向上延伸之一或多個第一電路單元列,每個第一電路單元列包括沿著該第一方向佈置之複數第一電路單元,其中該些第一電路單元中的每個第一電路單元包括一或多個第一鰭狀結構及一或多個第二鰭狀結構,該一或多個第一鰭狀結構具有一第一導電類型的第一源極/汲極區,該一或多個第二鰭狀結構具有一第二導電類型的第二源極/汲極區,該第二導電類型與該第一導電類型相反;及在該第一方向上延伸之一或多個第二電路單元列,每個第二電路單元列包括沿著該第一方向佈置之複數第二電路單元,其中該些第二電路單元中的每個第二電路單元包括一或多個第三鰭狀結構及一或多個第四鰭狀結構,該一或多個第三鰭狀結構具有該第一導電類型的第三源極/汲極區,該一或多個第四鰭狀結構具有該第二導電類型的第四源極/汲極區,其中該些第一電路單元具有同一第一數量的該一或多個第一鰭狀結構,且該些第二電路單元具有同一第二數量的該一或多個第三鰭狀結構,該第二數量小於該一或多個第一鰭狀結構的該第一數量,其中該些第一電路單元至少在該一或多個第二鰭狀結構的數量上不同。
  2. 如請求項1所述之積體電路結構,其中該一 或多個第一鰭狀結構及該一或多個第三鰭狀結構是由同一第一半導體材料所形成,且該一或多個第二鰭狀結構及該一或多個第四鰭狀結構是由同一第二半導體材料所形成,該第二半導體材料與該第一半導體材料不同。
  3. 如請求項1所述之積體電路結構,其中該一或多個第一電路單元列與該一或多個第二電路單元列沿垂直於該第一方向之一第二方向交替排列。
  4. 如請求項1所述之積體電路結構,其中該一或多個第一鰭狀結構沿著該第一方向連續地延伸跨過該些第一電路單元,且該一或多個第二鰭狀結構中的兩個鰭狀結構沿著該第一方向間隔開。
  5. 一種積體電路結構,包括:複數第一電路單元,每個第一電路單元具有一第一數量的一或多個P型場效應晶體管(PFET)鰭狀結構,其中該些第一電路單元的一第一子集係沿著一第一方向設置在一第一電路單元列中;及複數第二電路單元,每個第二電路單元具有一第二數量的一或多個PFET鰭狀結構,該第二數量與該第一數量不同,其中該些第二電路單元的一第一子集沿著該第一方向設置在鄰接該第一電路單元列的一第二電路單元列中,其中該第一電路單元列中的該一或多個PFET鰭狀結構中的每個PFET鰭狀結構橫跨該些第一電路單元的該第一子集的整體,且該第二電路單元列中的該一或多個PFET 鰭狀結構中的每個PFET鰭狀結構橫跨該些第二電路單元的該第一子集的整體。
  6. 如請求項5所述之積體電路結構,其中該些第一電路單元的該第一子集中的一第一個第一電路單元具有一第一數量的一或多個N型場效應晶體管(NFET)鰭狀結構,且該些第一電路單元的該第一子集中的一第二個第一電路單元具有一第二數量的一或多個NFET鰭狀結構,該第二數量與該第一數量不同。
  7. 如請求項5所述之積體電路結構,其中該些第一電路單元的一第二子集沿著該第一方向設置在一第三電路單元列中,該些第二電路單元的一第二子集沿著該第一方向設置在一第四電路單元列中,且該第一、第二、第三、及第四電路單元列沿著垂直於該第一方向的一第二方向以一交替方式排列。
  8. 一種形成積體電路結構的方法,包括以下步驟:在一佈局中,放置複數第一電路單元,每個第一電路單元具有一第一NFET鰭狀結構數量;將該些第一電路單元交換成複數第二電路單元,每個第二電路單元具有一第二NFET鰭狀結構數量,該第二NFET鰭狀結構數量小於該第一NFET鰭狀結構數量;在將該些第一電路單元交換成該些第二電路單元之後,標識該佈局中之一時序關鍵路徑; 將該經標識時序關鍵路徑中之該些第二電路單元中的一些第二電路單元交換成複數第三電路單元,每個第三電路單元具有一第三NFET鰭狀結構數量,該第三NFET鰭狀結構數量大於該第二NFET鰭狀結構數量;及在將該經標識時序關鍵路徑中之該些第二電路單元中的一些第二電路單元交換成複數第三電路單元之後,基於該佈局製作一積體電路。
  9. 如請求項8所述之方法,其中將該些第一電路單元交換成該些第二電路單元之步驟包括以下步驟:將該佈局的奇數列中之該些第一電路單元的一第一組交換成該些第二電路單元的一第一組,該些第二電路單元的該第一組中的每個第二電路單元具有一第一PFET鰭狀結構數量;及將該佈局的偶數列中之該些第一電路單元的一第二組交換成該些第二電路單元的一第二組,該些第二電路單元的該第二組中的每個第二電路單元具有一第二PFET鰭狀結構數量,該第二PFET鰭狀結構數量小於該第一PFET鰭狀結構數量。
TW110102895A 2020-06-12 2021-01-26 積體電路構造及其形成的方法 TWI752808B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/900,768 2020-06-12
US16/900,768 US11515308B2 (en) 2020-06-12 2020-06-12 Integrated circuit structure with hybrid cell design

Publications (2)

Publication Number Publication Date
TW202147617A TW202147617A (zh) 2021-12-16
TWI752808B true TWI752808B (zh) 2022-01-11

Family

ID=76432430

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110102895A TWI752808B (zh) 2020-06-12 2021-01-26 積體電路構造及其形成的方法

Country Status (5)

Country Link
US (3) US11515308B2 (zh)
KR (1) KR102403921B1 (zh)
CN (1) CN113451306B (zh)
DE (2) DE102020008016B4 (zh)
TW (1) TWI752808B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102017127276A1 (de) * 2017-08-30 2019-02-28 Taiwan Semiconductor Manufacturing Co., Ltd. Standardzellen und abwandlungen davon innerhalb einer standardzellenbibliothek
KR102903834B1 (ko) 2020-08-21 2025-12-26 삼성전자주식회사 반도체 장치
FR3115631B1 (fr) * 2020-10-23 2022-11-04 St Microelectronics Crolles 2 Sas Composant semiconducteur de circuit intégré
US11710789B2 (en) * 2021-07-07 2023-07-25 Qualcomm Incorporated Three dimensional (3D) double gate semiconductor
US11967373B2 (en) 2022-06-02 2024-04-23 Micron Technology, Inc. Pre-decoder circuitry
US11990176B2 (en) 2022-06-02 2024-05-21 Micron Technology, Inc. Pre-decoder circuity
US12002537B2 (en) 2022-06-02 2024-06-04 Micron Technology, Inc. Pre-decoder circuity

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180366589A1 (en) * 2016-02-25 2018-12-20 Socionext Inc. Semiconductor integrated circuit device

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012227256A (ja) * 2011-04-18 2012-11-15 Renesas Electronics Corp 半導体集積回路のレイアウト装置、レイアウト方法及びそれらに用いられるセルデータ
US9590037B2 (en) 2014-03-19 2017-03-07 International Business Machines Corporation p-FET with strained silicon-germanium channel
US10008500B2 (en) * 2016-06-06 2018-06-26 Globalfoundries Inc. Semiconductor devices
US9917154B2 (en) * 2016-06-29 2018-03-13 International Business Machines Corporation Strained and unstrained semiconductor device features formed on the same substrate
US10970450B2 (en) * 2016-11-29 2021-04-06 Taiwan Semiconductor Manufacturing Company, Ltd. Cell structures and semiconductor devices having same
US11152348B2 (en) 2017-11-28 2021-10-19 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated circuit with mixed row heights
US10510894B2 (en) * 2017-11-30 2019-12-17 Taiwan Semiconductor Manufacturing Co., Ltd. Isolation structure having different distances to adjacent FinFET devices
US11404423B2 (en) * 2018-04-19 2022-08-02 Taiwan Semiconductor Manufacturing Co., Ltd Fin-based strap cell structure for improving memory performance
US10971586B2 (en) * 2018-06-28 2021-04-06 Taiwan Semiconductor Manufacturing Company, Ltd. Double height cell regions, semiconductor device having the same, and method of generating a layout diagram corresponding to the same
US10878158B2 (en) 2018-07-16 2020-12-29 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device including cell region having more similar cell densities in different height rows, and method and system for generating layout diagram of same
US11024549B2 (en) * 2018-09-28 2021-06-01 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US11080453B2 (en) * 2018-10-31 2021-08-03 Taiwan Semiconductor Manufacturing Company Ltd. Integrated circuit fin layout method, system, and structure
KR20210055516A (ko) * 2019-11-07 2021-05-17 삼성전자주식회사 하이브리드 스탠다드 셀 및 이를 이용한 집적 회로의 설계 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180366589A1 (en) * 2016-02-25 2018-12-20 Socionext Inc. Semiconductor integrated circuit device

Also Published As

Publication number Publication date
US20240395819A1 (en) 2024-11-28
TW202147617A (zh) 2021-12-16
CN113451306B (zh) 2024-12-24
US11515308B2 (en) 2022-11-29
DE102020008016A1 (de) 2021-12-16
US20210391328A1 (en) 2021-12-16
US20230093380A1 (en) 2023-03-23
CN113451306A (zh) 2021-09-28
DE102020008016B4 (de) 2022-11-24
DE102020116555B3 (de) 2021-07-08
US12148754B2 (en) 2024-11-19
KR102403921B1 (ko) 2022-06-02
KR20210154680A (ko) 2021-12-21

Similar Documents

Publication Publication Date Title
TWI752808B (zh) 積體電路構造及其形成的方法
US12166029B2 (en) Integrated circuit device with power control circuit having various transistor types and method
US20090079005A1 (en) Integrated Circuits and Methods of Design and Manufacture Thereof
TWI806282B (zh) 積體電路裝置
US20240387505A1 (en) Integrated circuit device manufacturing method
US20240363558A1 (en) Integrated circuit device
US12414311B2 (en) Integrated circuit with feol resistor
US20260006806A1 (en) Integrated circuit with feol resistor
US11855070B2 (en) Semiconductor device, method of and system for manufacturing semiconductor device
US11239255B1 (en) Integrated circuit with active region jogs
TW202240794A (zh) 積體電路結構
US20250393300A1 (en) Integrated circuit device and method of manufacturing
TWI873766B (zh) 積體電路裝置及製造方法
US20250353579A1 (en) Integrated circuit device and method
TWI767497B (zh) 積體電路、積體電路上的功率閘控單元及其製造方法
US12414344B2 (en) Semiconductor device having active regions of different dimensions and method of manufacturing the same
US20250391763A1 (en) Integrated circuit device and system
US20240072137A1 (en) Performance Optimization By Sizing Gates And Source/Drain Contacts Differently For Different Transistors
CN118198066A (zh) 集成电路器件及其制造系统
TW202435426A (zh) 積體電路裝置及系統
TW202234584A (zh) 半導體元件及其製造方法
CN118116931A (zh) 集成电路器件及其制造方法