TW202234584A - 半導體元件及其製造方法 - Google Patents
半導體元件及其製造方法 Download PDFInfo
- Publication number
- TW202234584A TW202234584A TW111101040A TW111101040A TW202234584A TW 202234584 A TW202234584 A TW 202234584A TW 111101040 A TW111101040 A TW 111101040A TW 111101040 A TW111101040 A TW 111101040A TW 202234584 A TW202234584 A TW 202234584A
- Authority
- TW
- Taiwan
- Prior art keywords
- structures
- semiconductor
- active region
- electrode
- lateral direction
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/10—Integrated device layouts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/62—Capacitors having potential barriers
- H10D1/66—Conductor-insulator-semiconductor capacitors, e.g. MOS capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
- H10D1/692—Electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0149—Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/811—Combinations of field-effect devices and one or more diodes, capacitors or resistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
-
- H10W20/427—
-
- H10W20/496—
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Semiconductor Integrated Circuits (AREA)
- Geometry (AREA)
- Bipolar Transistors (AREA)
- Thin Film Transistor (AREA)
- General Engineering & Computer Science (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
Abstract
一種半導體元件包括在基底之上沿著第一側向方向延伸的主動區。半導體元件包括能夠操作地耦合至主動區的多個第一導電結構。第一導電結構沿著第二側向方向延伸。半導體元件包括設置於所述多個第一導電結構上方的多個第二導電結構。第二導電結構沿著第一側向方向延伸。半導體元件包括具有第一電極及第二電極的第一電容器。第一電極包括第一導電結構中的一者及主動區,且第二電極包括第二導電結構中的第一個第二導電結構。主動區及第一導電結構中的每一者電性耦合至被配置成承載供應電壓的電源軌條結構。
Description
在某些積體電路的操作期間,電源供應線(power supply line)可供應具有相對高的強度的暫態電流。該些狀況可導致電源供應線上出現雜訊。舉例而言,當暫態電流的過渡時間特別短或者當線的寄生電感或寄生電阻大時,電源供應線上的電壓可能會波動。為了改善此種狀況,通常使用去耦合電容器作為暫時電荷儲存器,以防止供應電壓的瞬時波動。
以下揭露提供用於實施所提供標的的不同特徵的許多不同實施例或實例。以下闡述組件及佈置的具體實例以簡化本揭露。當然,該些僅為實例且不旨在進行限制。舉例而言,以下說明中將第一特徵形成於第二特徵之上或第二特徵上可包括其中第一特徵與第二特徵被形成為直接接觸的實施例,且亦可包括其中第一特徵與第二特徵之間可形成有附加特徵進而使得所述第一特徵與所述第二特徵可不直接接觸的實施例。另外,本揭露可能在各種實例中重複使用參考編號及/或字母。此種重複使用是出於簡潔及清晰的目的,而不是自身示出所論述的各種實施例及/或配置之間的關係。
此外,為易於說明,本文中可能使用例如「位於…之下(beneath)」、「位於…下方(below)」、「下部的(lower)」、「位於…上方(above)」、「上部的(upper)」等空間相對性用語來闡述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對性用語旨在除圖中所繪示的定向外亦囊括元件在使用或操作中的不同定向。設備可具有其他定向(旋轉90度或處於其他定向),且本文中所使用的空間相對性描述語可同樣相應地進行解釋。
半導體行業在過去幾十年中已經歷快速增長。半導體材料及設計技術的進步導致可生產越來越小及越來越複雜的電路。該些材料及設計的進步之所以成為可能,乃因與處理及製造相關的技術亦已經歷了許多技術的進步。在半導體發展的過程中,隨著能夠可靠地生產的最小組件的尺寸已減小,每單位面積上的內連線裝置的數目已增加。
半導體的許多技術進步已發生於積體電路的領域,且其中一些是有關於電容器。在某些電路的操作期間,電源供應線(有時被稱為電源軌條)可供應具有相對高的強度的暫態電流。該些狀況可導致電源供應線上出現雜訊。當暫態電流的過渡時間特別短或者當電源供應線的寄生電感或寄生電阻較大時,電源供應線上的電壓可能會有擾動。為了改善此種狀況,可使用去耦合電容器作為暫時電荷儲存器,以防止供應電壓的瞬時擾動。
一般而言,積體電路具有多個電路,其中一些電路可由在相對低的電壓(例如,不高於0.9伏(V))下進行操作的第一類型的元件(例如,電晶體)形成,且其中一些電路可由在相對高的電壓(例如,大約1.2伏)下進行操作的第二類型的元件(例如,電晶體)形成。第一類型的電晶體有時可被稱為核心電晶體;且第二類型的電晶體有時可被稱為輸入/輸出(input/output,I/O)電晶體。由核心電晶體形成的電路可包括例如邏輯電路、靜態隨機存取記憶體(static random access memory,SRAM)電路及/或環形振盪器(ring oscillator,RO);且由I/O電晶體形成的電路可包括例如輸入/輸出(I/O)電路及/或串聯器/解串器(serializer/deserializer,SerDes)。
核心電晶體通常形成於基底的相對密集的區域(有時被稱為核心區域)中,而I/O電晶體通常形成於基底的相對稀疏的區域(有時被稱為I/O區域)中。在核心區域之上,可以相對較高的密度形成可操作地耦合至核心電晶體的多個內連線結構;且在I/O區域之上,可以相對較低的密度形成可操作地耦合至I/O電晶體的多個內連線結構。在現有技術中,通常在I/O區域中由同一層內的內連線結構形成去耦合電容器(有時被稱為層內去耦合電容器),以使漏電流最小化(即使在較低密度的情況下亦是如此)。在發展至(電晶體的)下一代技術節點的同時,已提出使用核心電晶體來替換I/O電晶體(即,僅包括基底之上的核心電晶體)的概念,以進一步增加電晶體的積體密度。如此一來,在此種通用核心區域中由同一層內的內連線結構形成的去耦合電容器會遇到各種負面的效應(例如(舉例而言),非預期的相對較高的漏電流)。因此,到目前為止,某些積體電路上的去耦合電容器尚不完全令人滿意,且在不久的將來可能會導致越來越多的問題。
本揭露提供多個去耦合電容器的各種實施例,所述多個去耦合電容器中的每一者跨越半導體元件的各種層形成。在各種實施例中,此去耦合電容器有時可被稱為跨層去耦合電容器、垂直可積體化去耦合電容器或層間去耦合電容器。舉例而言,第一去耦合電容器可包括以下第一電極及第二電極:所述第一電極是設置於多個後端(back-end-of-line,BEOL)層中的最底部BEOL層中的內連線結構,所述第二電極是多個內連線結構中的位於中端(middle-end-of-line,MEOL)層(通常是最底部BEOL層下方的一個層)內的一個內連線結構。第二去耦合電容器可包括以下第一電極及第二電極:所述第一電極是內連線結構M0,所述第二電極是前端(front-end-of-line,FEOL)層(通常是MEOL層下方的一個層)內的導電結構(例如,金屬閘極結構)。第三去耦合電容器可包括以下第一電極及第二電極:所述第一電極是內連線結構M0,所述第二電極是FEOL層內的導電結構/區(例如,磊晶源極/汲極結構)。
如本文中所揭露,藉由跨越不同層在垂直方向上整合導電結構以形成層間去耦合電容器,總體去耦合電容器的密度可在基底的特定區域內顯著增加。舉例而言,在僅具有核心電晶體的積體電路中,BEOL層中的內連線結構的尺寸(例如,寬度)通常相應地隨著核心電晶體的尺寸而縮小,以解決FEOL層中的電晶體的操作電壓較低的問題。藉由將層間去耦合電容器併入總體去耦合電容器,去耦合電容器的密度可能相較於僅包括層內去耦合電容器的情況增加至少1.3倍。即使在其中BEOL內連線結構的尺寸未相應地縮小的一些情況下,使用層間去耦合電容器,去耦合電容器的密度可能相較於僅包括層內去耦合電容器的情況增加至少1.7倍。此外,藉由將每一揭露的去耦合電容器的電極中的一者連接至電源,由去耦合電容器所導致的漏電流(若存在的話)可顯著減小。因此,可避免現有技術通常面臨的去耦合電容器的密度與漏電流之間的權衡及取捨。
首先參照圖1,根據各種實施例,繪示出半導體元件(例如,積體電路)的一部分的示例性佈局設計100。可使用佈局設計100製造包括所揭露的一或多個層間去耦合電容器的半導體元件的至少一部分。應理解,出於示例的目的,佈局設計100被簡化表示,且因此,圖1所示佈局設計100並不限於任何電路且可包括各種其他圖案/特徵中的任意者,同時保持於本揭露的範圍內。
可根據佈局設計100製造出的半導體元件可包括主動區。此主動區可為一或多個鰭式場效電晶體(fin field-effect-transistor,FinFET)的鰭形結構、一或多個全環繞閘極(gate-all-around,GAA)電晶體的多個奈米結構(例如,奈米片、奈米線等)、或者一或多個平面金屬氧化物半導體場效電晶體(planar metal-oxide-semiconductor field-effect-transistor,MOSFET)的氧化物定義/擴散(oxide-definition/diffusion,OD)區,其中主動區可作為相應的電晶體的通道、源極特徵或汲極特徵。在一些實施例中,形成於主動區中的電晶體可在相對低的電壓(例如不高於0.9伏(V))下進行操作。此種電晶體有時被稱為「核心電晶體」。
如圖1中所示,佈局設計100包括圖案102。圖案102可沿著第一側向方向(例如,圖1中的X軸)延伸。在一些實施例中,圖案102被配置成在基底之上形成主動區,下文中為「主動區圖案102」。主動區圖案102的特性可在於導電類型,例如P型摻雜區或N型摻雜區。佈局設計100可用於形成各種配置的多個電晶體。在其中電晶體將被形成為FinFET的一個實例中,主動區圖案102可用於在基底之上形成P型或N型的基於鰭的結構。在其中電晶體將被形成為GAA電晶體的另一實例中,主動區圖案102可用於在基底之上形成堆疊於彼此頂部上的一或多個P型或N型奈米結構。在其中電晶體將被形成為平面MOSFET的又一實例中,主動區圖案102可用於形成凹陷於基底中的P型或N型區(例如,阱)。
佈局設計100更包括圖案104、106、108、110、112及114。圖案104至114可沿著第二側向方向(例如,圖1的Y軸)延伸。儘管在圖1中圖案104至114各自被示出為沿著Y軸延伸的連續圖案,但應理解,圖案104至114可各自被「切割」成多個區段(根據完成的半導體元件的功能),同時維持在本揭露的範圍內。圖案104至114各自被配置成形成閘極結構,下文中分別為「閘極結構圖案104」、「閘極結構圖案106」、「閘極結構圖案108」、「閘極結構圖案110」、「閘極結構圖案112」及「閘極結構圖案114」。閘極結構圖案104至114中的每一者可上覆於主動區圖案102的相應部分上,以界定一個元件(例如,電晶體)。
根據各種實施例,靠近主動區圖案102的任一側設置的閘極結構圖案(例如,104、106、112、114)可被配置成形成以下電晶體:所述電晶體可至少部分地形成半導體元件的層間去耦合電容器中一或多者,且遠離主動區圖案102的任一側設置的閘極結構圖案(例如,108、110)可被配置成形成以下電晶體:所述電晶體可至少部分地形成半導體元件的一或多個主動電路。在下文中,容置閘極結構圖案104、106、112及114的區域有時可被稱為「去耦合電容器(decoupling capacitor,DCAP)區域」,且容置閘極結構圖案108及110的區域有時可被稱為「主動電路區域」。
舉例而言,閘極結構圖案104的上覆於主動區圖案102上的部分可界定電晶體105的閘極特徵,且主動區圖案102的設置於閘極結構圖案104的左手側(120)及右手側(122)上的部分可分別界定電晶體105的源極特徵及汲極特徵。閘極結構圖案106的上覆於主動區圖案102上的部分可界定電晶體107的閘極特徵,且主動區圖案102的設置於閘極結構圖案106的左手側(122)及右手側(124)上的部分可分別界定電晶體107的源極特徵及汲極特徵。閘極結構圖案108的上覆於主動區圖案102上的部分可界定電晶體109的閘極特徵,且主動區圖案102的設置於閘極結構圖案108的左手側(124)及右手側(126)上的部分可分別界定電晶體109的源極特徵及汲極特徵。閘極結構圖案110的上覆於主動區圖案102上的部分可界定電晶體111的閘極特徵,且主動區圖案102的設置於閘極結構圖案110的左手側(128)及右手側(130)上的部分可分別界定電晶體111的源極特徵及汲極特徵。閘極結構圖案112的上覆於主動區圖案102上的部分可界定電晶體113的閘極特徵,且主動區圖案102的設置於閘極結構圖案112的左手側(130)及右手側(132)上的部分可分別界定電晶體113的源極特徵及汲極特徵。閘極結構圖案114的上覆於主動區圖案102上的部分可界定電晶體115的閘極特徵,且主動區圖案102的設置於閘極結構圖案114的左手側(132)及右手側(134)上的部分可分別界定電晶體115的源極特徵及汲極特徵。
佈局設計100更包括圖案144、146及148。圖案144、146及148可沿著第二側向方向(例如,圖1中的Y軸)(即,與閘極結構圖案104至114平行)延伸。此外,圖案144至148可夾置於閘極結構圖案104至114中的相鄰的閘極結構圖案104至114之間。儘管在圖1中圖案144至148各自被示出為沿著Y軸延伸的連續圖案,但應理解,圖案144至148可各自被「切割」成多個區段(根據完成的半導體元件的功能),同時維持在本揭露的範圍內。圖案144、148及150各自被配置成形成源極/汲極內連線結構(例如,「MD」),下文中為「MD圖案144」、「MD圖案146」及「MD圖案148」。在一些實施例中,MD圖案144至148中的每一者可將相應電晶體的源極或汲極特徵電性耦合至一或多個上層內連線結構,此將在以下進一步詳細論述。作為非限制性實例,MD圖案144可將源極/汲極特徵(例如,由部分124形成的源極/汲極特徵)電性耦合至上層內連線結構。
佈局設計100更包括圖案150。圖案150被配置成形成通孔內連線結構(例如,VD),下文中為「VD圖案150」。由VD圖案150形成的通孔內連線結構可沿著垂直方向(例如,垂直於X軸及Y軸的方向)延伸一高度,以將對應的MD(例如,由MD圖案144形成的MD)電性耦合至上層內連線結構。佈局設計100更包括圖案152。圖案152被配置成形成通孔內連線結構(例如,VG),下文中為「VG圖案152」。由VG圖案152形成的通孔內連線結構可沿著垂直方向(例如,垂直於X軸及Y軸的方向)延伸一高度,以將對應的閘極結構(例如,由閘極結構圖案104形成的閘極結構)電性耦合至上層內連線結構。
根據本揭露的各種實施例,電晶體的特徵(例如,閘極特徵104至114、源極/汲極特徵120至134)被指形成於前端(FEOL)層中。由MD圖案142至148、VD圖案150及VG圖案152形成的內連線結構被指形成於設置於FEOL層上方的中端(MEOL)層中。在MEOL層上方,可形成多個後端(BEOL)層(例如,約10個)。每一BEOL層可包括多個內連線結構以電性耦合電晶體。
舉例而言,佈局設計100更包括圖案154、156、158及160。圖案154至160可沿著第一側向方向(例如,圖1的X軸)延伸。儘管在圖1所示實例中圖案154至160各自被示出為分段圖案,但應理解,佈局設計100可包括任意數目的其他類似圖案,所述其他類似圖案沿著整個(主動區)圖案102連續地延伸(根據完成的半導體元件的功能),同時保持在本揭露的範圍內。圖案154至160各自被配置成在BEOL層中的最底部BEOL層(例如,M0)處形成內連線結構,下文中分別為「M0圖案154」、「M0圖案156」、「M0圖案158」及「M0圖案160」。根據各種實施例,BEOL層中的由M0圖案154至160中的一些M0圖案154至160形成的內連線結構可上覆於FEOL層或MEOL層中的至少一個結構/特徵上(各個圖案彼此交疊),以形成所揭露的層間去耦合電容器,此將在以下進一步詳細論述。
接下來參照圖2A,示出根據各種實施例的半導體元件200的立體圖,半導體元件200可根據圖1所示佈局設計100來製造,以包括多個層間去耦合電容器。佈局設計100與半導體元件200之間的對應關係將藉由以下論述進一步例示。在圖2A所示實例中,半導體元件200可包括由佈局設計100中未示出的圖案形成的附加結構。為了清晰起見,圖2B進一步示出半導體元件200的一部分(例如,DCAP區域中的一個DCAP區域)的剖視圖,所述剖視圖是沿著圖2A中示出的橫截面X-X所截取。
在一些實施例中,半導體元件200被形成為圖2A至圖2B的所示實例中的FinFET元件。然而,應理解,半導體元件200可根據圖1所示佈局設計100而被形成為各種其他非平面電晶體元件(例如,GAA電晶體元件)或平面電晶體元件中的任意者,同時保持於本揭露的範圍內。
如圖所示,半導體元件200包括基底202及自基底202的主表面突出的鰭式結構204。鰭式結構204可根據圖1所示主動區圖案102形成,以沿著X軸延伸。在鰭式結構204的相對的側上(沿著Y軸),可在基底202的主表面之上形成淺溝渠隔離(shallow trench isolation,STI)結構205,以嵌置鰭式結構204的下部部分。半導體元件200更包括橫跨鰭式結構204的多個部分的(例如,金屬)閘極結構206、208、210、212、214及216。閘極結構206、208、210、212、214及216可分別根據圖1所示閘極結構圖案104、106、108、110、112及114形成,以各自沿著Y軸延伸。沿著接近每一閘極結構的相對的側的鰭式結構204,半導體元件200更包括可分別根據圖1所示部分120、122、124、126、128、130、132及134形成的(例如,磊晶成長的)源極/汲極結構218、220、222、224、226、228、230及232。閘極結構206至216及源極/汲極結構218至232有時被稱為FEOL層的部分,如圖2B中所示出。
在一些實施例中,鰭式結構204可被形成為上面交叉有多個閘極結構的連續結構。如此一來,半導體元件200可具有共享同一主動區(例如鰭式結構204)的多個主動電路與多個去耦合電容器。舉例而言,在圖1中,閘極結構210至212與鰭式結構204的對應部分(例如,224、226等)一起可在主動電路區域中形成多個主動電路(例如,記憶體電路、邏輯電路、輸入/輸出電路等),而閘極結構206至208及214至216與鰭式結構204的對應部分(例如,218、220、222、228、230、232等)一起可至少部分地在DCAP區域中形成多個去耦合電容器。此外,根據各種實施例,形成所揭露的去耦合電容器的閘極結構可能相較於形成主動電路的閘極結構更靠近鰭式結構204的邊緣設置。換言之,沿著其中同時形成主動電路與去耦合電容器的同一主動區,去耦合電容器設置於主動區的側上,主動電路夾置於去耦合電容器之間。
耦合至源極/汲極結構222,半導體元件200更包括內連線結構(例如,MD)234,內連線結構234可根據MD圖案144形成。MD 234可沿著Y軸延伸。耦合至MD 234,半導體元件200更包括內連線結構(例如,VD)236,內連線結構236可根據VD圖案150形成。VD 236可沿著垂直方向(例如,圖2A的Z軸)延伸。耦合至閘極結構206,半導體元件200更包括通孔內連線結構(例如,VG)238,通孔內連線結構238可根據VG圖案152形成。VG 238可沿著Z軸延伸。MD 234、VD 236及VG 238有時被稱為MEOL層的部分,如圖2B中所示出。
在MEOL層之上,半導體元件200更包括多個BEOL層(有時被稱為金屬化層),所述多個BEOL層中的每一者包括多個內連線結構。在圖2A至圖2B的所示實施例中,最底部BEOL層(有時被稱為M0層)包括內連線結構(例如,M0)240、242、244及246。M0 240、M0 242、M0 244及M0 246可根據圖1所示M0圖案154、156、158及160形成,以沿著X軸延伸。
根據本揭露的各種實施例,M0 240可在垂直方向上設置於閘極結構206之上(層間介電質(interlayer dielectric,ILD)設置於M0 240與閘極結構206之間),以形成第一層間去耦合電容器C
1。M0 240及閘極結構206可分別用作第一層間去耦合電容器C
1的相對的電極(端子或其他端點)。M0 242可在垂直方向上設置於MD 234之上(ILD設置於M0 242與MD 234之間),以形成第二層間去耦合電容器C
2。M0 242及MD 234可分別用作第二層間去耦合電容器C
2的相對的電極(端子或其他端點)。M0 242可在側向上延伸特定距離以上覆於源極/汲極結構222的一部分上,進行形成第三層間去耦合電容器C
3。M0 242以及源極/汲極結構222可分別用作第三層間去耦合電容器C
3的相對的電極(端子或其他端點)。
根據各種實施例,所揭露的去耦合電容器C
1至C
3中的每一者的電容值可根據所述去耦合電容器C
1至C
3中的每一者的電極及插入於所述去耦合電容器C
1至C
3中的每一者之間的介電層的各種參數來決定。舉例而言,去耦合電容器C
1的電容值可根據以下中的至少一者來決定:(i)M0 240與閘極結構206彼此交疊多少面積(當自頂部觀察時);(ii)M0 240與閘極結構206之間的垂直距離:或者(iii)插入於M0 240與閘極結構206之間的ILD的介電接觸。在另一實例中,去耦合電容器C
2的電容值可根據以下中至少一者來決定:(i)M0 242與MD 234彼此交疊多少面積(當自頂部觀察時);(ii)M0 242與MD 234之間的垂直距離:或者(iii)插入於M0 242與MD 234之間的ILD的介電接觸。在又一實例中,去耦合電容器C
3的電容值可根據以下中至少一者來決定:(i)M0 242與源極/汲極結構222的所述部分彼此交疊多少面積(當自頂部觀察時);(ii)M0 242與源極/汲極結構222之間的垂直距離:或者(iii)插入於M0 242與源極/汲極結構222之間的ILD的介電接觸。
儘管未示出,但半導體元件200可包括由基底202的未被STI結構205上覆的區及M0中的一者形成的一或多個其他層間去耦合電容器。換言之,基底202的區及所述M0可分別用作此種類型的層間去耦合電容器的相對的電極(端子或其他端部)。此區可具有導電類型,例如p型摻雜區或n型摻雜區。
此外,M0 244可在側向上接近M0 240設置(層內金屬介電質(intralayer metal dielectric,IMD)設置於M0 244與M0 240之間),以形成第一層內去耦合電容器C
4。M0 240及M0 244可分別用作第一層內去耦合電容器C
4的相對的電極(端子或其他端部)。M0 246可在側向上接近M0 242設置(IMD設置於M0 246與M0 242之間),以形成第二層內去耦合電容器C
5。M0 242及M0 246可分別用作第二層內去耦合電容器C
5的相對的電極(端子或其他端部)。
在M0層之上,半導體元件200更包括多個BEOL層,例如M1層以及向上直至最頂部的MX層,如圖2B中所示。在M1層中,半導體元件200更包括沿著Y軸延伸的多個內連線結構(例如,M1)252及254。在圖2A所示實例中,M1 252藉由通孔內連線結構248電性耦合至M0 244,且M1 254藉由通孔內連線結構250電性耦合至M0 246。在M1層之上,半導體元件200更包括多個BEOL層。此種BEOL層中的每一者可包括沿著X軸或Y軸中的任一者延伸的多個內連線結構,以將下層內連線結構電性耦合至較高層的內連線結構。舉例而言,半導體元件200可包括位於M1層與最頂部的MX層之間的多個內連線結構(未示出),以將M1 252及M1 254電性耦合至最頂部的MX層中的電源軌條260。電源軌條260可提供電源供應電壓,例如VDD、VSS。
根據本揭露的各種實施例,層間去耦合電容器(C
1、C
2、C
3)及層內去耦合電容器(C
4、C
5)中的每一者具有電性連接至VDD或VSS中的任一者的一個電極及連接至去耦合節點的另一電極,此可為由主動電路區域中的電晶體形成的電路的輸入。如此一來,層間/層內去耦合電容器中的每一者可協助消除來自電源的輸入電壓(至對應電路)的任何意外變動。
舉例而言,層間去耦合電容器C
1使層間去耦合電容器C
1的電極中的一者(例如,閘極結構206)藉由VG 238、M0 244及層間去耦合電容器C
1與承載VDD或VSS的電源軌條260之間的多個內連線結構(例如,248、252等)耦合至電源軌條260,且層間去耦合電容器C
1的電極中的另一者(例如,M0 240)連接至主動電路區域中的電路(未示出)。層間去耦合電容器C
2使層間去耦合電容器C
2的電極中的一者(例如MD 234)藉由VD 236、M0 246及層間去耦合電容器C
2與承載VDD或VSS的電源軌條260之間的多個內連線結構(例如250、254等)耦合至電源軌條260,且層間去耦合電容器C
2的電極中的另一者(例如,M0 242)連接至主動電路區域中的電路(未示出)。層間去耦合電容器C
3使層間去耦合電容器C
3的電極中的一者(例如,源極/汲極結構222)藉由MD 234、VD 236、M0 246及層間去耦合電容器C
3與承載VDD或VSS的電源軌條260之間的多個內連線結構(例如,250、254等)耦合至電源軌條260,且層間去耦合電容器C
3的電極中的另一者(例如,M0 242)連接至主動電路區域中的電路(未示出)。層內去耦合電容器C
4使層內去耦合電容器C
4的電極中的一者(例如,M0 244)藉由層內去耦合電容器C
4與承載VDD或VSS的電源軌條260之間的多個內連線結構(例如248、252等)耦合至電源軌條260,且層內去耦合電容器C
4的電極中的另一者(例如,M0 240)連接至主動電路區域中的電路(未示出)。層內去耦合電容器C
5使層內去耦合電容器C
5的電極中的一者(例如,M0 246)藉由層內去耦合電容器C
5與承載VDD或VSS的電源軌條260之間的多個內連線結構(例如,250、254等)耦合至電源軌條260,且層內去耦合電容器C
5的電極中的另一者(例如,M0 242)連接至主動電路區域中的電路(未示出)。
圖3是根據一些實施例的形成或製造半導體元件的方法300的流程圖。應理解,可在圖3中所繪示的方法300之前、期間及/或之後實行附加操作。在一些實施例中,根據本文中揭露的各種佈局設計,方法300可用於形成半導體元件。
在方法300的操作310中,產生半導體元件的佈局設計(例如,圖1所示佈局設計100)。操作310由被配置成執行用於產生佈局設計的指令的處理元件(例如,圖4所示處理器402)來實行。在一種方法中,藉由利用使用者介面放置一或多個標準單元的佈局設計來產生佈局設計。在一種方法中,佈局設計由執行合成工具的處理器自動產生,所述合成工具將邏輯設計(例如,Verilog)轉換成對應的佈局設計。在一些實施例中,佈局設計以圖形資料庫系統II(graphic database system II,GDSII)文件格式呈現。
在方法300的操作320中,根據佈局設計製造半導體元件。在一些實施例中,方法300的操作320包括根據佈局設計製造至少一個光罩,以及根據所述至少一個光罩製造半導體元件。操作320的多個示例性製造操作將在以下針對圖6所示方法600進行論述。
圖4是根據一些實施例的用於設計及製造IC佈局設計的系統400的示意圖。如本文中所述,系統400產生或放置一或多個IC佈局設計。在一些實施例中,系統400根據所述一或多個IC佈局設計製造一或多個半導體元件,如本文中所述。系統400包括硬體處理器402及使用電腦程式碼406(例如一組可執行指令)進行編碼(例如儲存電腦程式碼406(例如一組可執行指令))的非暫時性電腦可讀取儲存媒體404。電腦可讀取儲存媒體404被配置成與用於生成半導體元件的製造機器進行對接(interface)。處理器402藉由匯流排408電性耦合至電腦可讀取儲存媒體404。處理器402亦藉由匯流排408電性耦合至I/O介面410。網路介面412亦藉由匯流排408電性連接至處理器402。網路介面412連接至網路414,使得處理器402及電腦可讀取儲存媒體404能夠經由網路414連接至外部元件。處理器402被配置成執行編碼於電腦可讀取儲存媒體404中的電腦程式碼406,以使系統400可用於實行方法300中闡述的操作的一部分或全部。
在一些實施例中,處理器402是中央處理單元(central processing unit,CPU)、多處理器、分散式處理系統、專用積體電路(application specific integrated circuit,ASIC)及/或合適的處理單元。
在一些實施例中,電腦可讀取儲存媒體404是電子的、磁性的、光學的、電磁的、紅外及/或半導體系統(或者設備或裝置)。舉例而言,電腦可讀取儲存媒體404包括半導體或固態記憶體、磁帶、可移動電腦磁盤、隨機存取記憶體(random access memory,RAM)、唯讀記憶體(read-only memory,ROM)、硬磁盤及/或光碟。在使用光碟的一些實施例中,電腦可讀取儲存媒體404包括光碟唯讀記憶體(compact disk-read only memory,CD-ROM)、光碟讀取/寫入(compact disk-read/write,CD-R/W)及/或數位視訊光碟(digital video disc,DVD)。
在一些實施例中,儲存媒體404儲存被配置成使系統400實行方法300的電腦程式碼406。在一些實施例中,儲存媒體404亦儲存實行方法300所需的資訊以及在實行方法300期間產生的資訊,例如佈局設計416、使用者介面418、製造單元420及/或用於實行方法300的操作的一組可執行指令。
在一些實施例中,儲存媒體404儲存用於與製造機器進行對接的指令(例如,電腦程式碼406)。指令(例如,電腦程式碼406)使得處理器402能夠產生製造機器可讀取以在製造製程期間有效地實施方法300的製造指令。
系統400包括I/O介面410。I/O介面410耦合至外部電路系統。在一些實施例中,I/O介面410包括鍵盤、小鍵盤、滑鼠、軌跡球、軌跡板及/或光軌指向鍵,用於向處理器402傳遞資訊及命令。
系統400亦包括耦合至處理器402的網路介面412。網路介面412使得系統400能夠與網路414進行通訊,一或多個其他電腦系統連接至網路414。網路介面412包括無線網路介面,例如藍牙(BLUETOOTH)、無線相容性認證(Wireless Fidelity,WIFI)、全球互通微波存取(Worldwide Interoperability for Microwave Access,WIMAX)、通用封包無線服務(General Packet Radio Service,GPRS)或寬頻分碼多工存取(wideband code division multiple access,WCDMA);或者有線網路介面,例如乙太網路(ETHERNET)、通用串列匯流排(universal serial bus,USB)或電機及電子工程師學會(Institute of Electrical and Electronic Engineers,IEEE)-13154。在一些實施例中,方法300在二個或更多個系統400中實施,且例如佈局設計、使用者介面及製造單元等資訊藉由網路414在不同的系統400之間交換。
系統400被配置成藉由I/O介面410或網路介面412接收與佈局設計相關的資訊。藉由匯流排408將資訊傳送至處理器402,以決定用於生成IC的佈局設計。然後將佈局設計作為佈局設計416儲存於電腦可讀取媒體404中。系統400被配置成藉由I/O介面410或網路介面412接收與使用者介面相關的資訊。資訊作為使用者介面418儲存於電腦可讀取媒體404中。系統400被配置成藉由I/O介面410或網路介面412接收與製造單元相關的資訊。將資訊作為製造單元420儲存於電腦可讀取媒體404中。在一些實施例中,製造單元420包括系統400所利用的製造資訊。
在一些實施例中,方法300被實施成由處理器執行的獨立軟體應用程式。在一些實施例中,方法300被實施成作為附加軟體應用程式的一部分的軟體應用程式。在一些實施例中,方法300被實施成軟體應用程式的外掛程式。在一些實施例中,方法300被實施成作為電子設計自動化(Electronic Design Automation,EDA)工具的一部分的軟體應用程式。在一些實施例中,方法300被實施成由EDA工具使用的軟體應用程式。在一些實施例中,EDA工具用於產生積體電路元件的佈局設計。在一些實施例中,佈局設計儲存於非暫時性電腦可讀取媒體上。在一些實施例中,佈局設計是使用可自益華電腦科技股份有限公司(CADENCE DESIGN SYSTEMS,Inc.,)獲得的例如維托索®(VIRTUOSO®)等工具或者另一種合適的佈局產生工具而產生。在一些實施例中,佈局設計是根據網路連線表產生,網路連線表是根據示意性設計創建。在一些實施例中,方法300由製造裝置實施,以使用根據系統400所產生的一或多個佈局設計製造的一組光罩來製造積體電路。在一些實施例中,系統400包括使用根據本揭露的一或多個佈局設計製造的一組光罩來製造積體電路的製造裝置(例如,製造工具422)。在一些實施例中,圖4所示系統400產生較其他方法小的IC的佈局設計。在一些實施例中,圖4所示系統400產生半導體元件的佈局設計,所述佈局設計佔據較其他方法小的面積。
圖5是根據本揭露的至少一個實施例的積體電路(IC)/半導體元件製造系統500以及與積體電路(IC)/半導體元件製造系統500相關聯的IC製造流程的方塊圖。
在圖5中,IC製造系統500包括在與製造IC元件(半導體元件)560相關的設計、開發及製造週期及/或服務中相互作用的實體,例如IC設計公司520、光罩廠530及IC製造廠/製造廠(「晶圓廠(fab)」)540。系統500中的實體藉由通訊網路連接。在一些實施例中,通訊網路是單個網路。在一些實施例中,通訊網路是各種不同的網路,例如內部網路及網際網路。通訊網路包括有線及/或無線通訊通道。每一實體與其他實體中的一或多者進行交互且向其他實體中的一或多者提供服務及/或自其他實體中的所述一或多者接收服務。在一些實施例中,IC設計公司520、光罩廠530及IC製造廠540中的二者或更多者由單個公司擁有。在一些實施例中,IC設計公司520、光罩廠530及IC製造廠540中的二者或更多者共存於共同的設施中並使用共同的資源。
IC設計公司(或設計團隊)520產生IC設計佈局522。IC設計佈局522包括為IC元件560設計的各種幾何圖案。幾何圖案與構成欲製造的IC元件560的各種組件的金屬、氧化物或半導體層的圖案對應。各種層結合以形成各種IC特徵。舉例而言,IC設計佈局522的一部分包括將形成於半導體基底(例如,矽晶圓)及設置於半導體基底上的各種材料層中的各種IC特徵,例如主動區(例如,圖2所示204)、閘極結構(例如,圖2所示206至216)、源極/汲極結構(例如,圖2所示218至232)、內連線結構(例如,圖2所示234至254)及用於結合襯墊的開口。IC設計公司520實施適當的設計過程以形成IC設計佈局522。設計過程包括邏輯設計、物理設計或者放置及路由中的一或多者。IC設計佈局522呈現於具有幾何圖案的資訊的一或多個資料文件中。舉例而言,IC設計佈局522可以GDSII文件格式或資料文件II(data file II,DFII)文件格式來表示。
光罩廠530包括光罩資料準備532及製造光罩534。光罩廠530使用IC設計佈局522來製造一或多個光罩,所述一或多個光罩將用於根據IC設計佈局522製造IC元件560的各個層。光罩廠530實行光罩資料準備532,其中IC設計佈局522被轉換成代表性資料文件(representative data file,「RDF」)。光罩資料準備532向製造光罩534提供RDF。製造光罩534包括光罩寫入器。光罩寫入器將RDF轉變成基底上的影像,例如光罩(光罩板(reticle))或半導體晶圓。由光罩資料準備532操縱設計佈局,以符合光罩寫入器的特定特性及/或IC晶圓廠540的要求。在圖5中,光罩資料準備532及製造光罩534被示出為單獨的元件。在一些實施例中,光罩資料準備532及製造光罩534可被統稱為光罩資料準備。
在一些實施例中,光罩資料準備532包括光學鄰近校正(optical proximity correction,OPC),所述光學鄰近校正使用微影增強技術來補償影像誤差,例如可由繞射、干涉、其他製程效應及類似效應引起的影像誤差。OPC調整IC設計佈局522。在一些實施例中,光罩資料準備532包括又一些解析度增強技術(resolution enhancement technique,RET),例如離軸照明、次級解析度輔助特徵、相移光罩(phase-shifting mask,PSM)、其他合適的技術及類似技術或其組合。在一些實施例中,亦使用將OPC視為逆成像問題的逆微影技術(inverse lithography technology,ILT)。
在一些實施例中,光罩資料準備532包括光罩規則檢查器(mask rule checker,MRC),光罩規則檢查器使用一組光罩創建規則來檢查已經歷OPC中的製程的IC設計佈局,所述一組光罩創建規則包含某些幾何及/或連接性限制以確保足夠的餘裕,進而解決半導體製造製程中的可變性及類似問題。在一些實施例中,MRC修改IC設計佈局以補償製造光罩534期間的限制,此可撤銷由OPC實行的修改的部分以滿足光罩建置規則。
在一些實施例中,光罩資料準備532包括微影製程檢查(lithography process checking,LPC),微影製程檢查模擬將由IC製造廠540實施以製造IC元件560的處理。LPC根據IC設計佈局522模擬此處理,以產生模擬製造的元件,例如IC元件560。LPC模擬中的處理參數可包括與IC製造週期的各種製程相關聯的參數、與用於製造IC的工具相關聯的參數、及/或製造製程的其他態樣。LPC慮及各種因素,例如空間影像對比度、聚焦深度(depth of focus,「DOF」)、光罩誤差增強因子(mask error enhancement factor,「MEEF」)、其他合適的因素、類似因素或其組合。在一些實施例中,在所模擬製造的元件已藉由LPC產生之後,若模擬的元件在形狀上不夠接近以滿足設計規則,則重複OPC及/或MRC以進一步細化IC設計佈局522。
應理解,出於清晰起見,已簡化光罩資料準備532的以上說明。在一些實施例中,光罩資料準備532包括附加特徵(例如,邏輯操作(logic operation,LOP))以根據製造規則修改IC設計佈局。另外,可以各種不同的次序執行在光罩資料準備532期間應用於IC設計佈局522的製程。
在光罩資料準備532之後及製造光罩534期間,根據經修改的IC設計佈局製造一個光罩或一群組的光罩。在一些實施例中,根據經修改的IC設計佈局,使用電子束(electron-beam,e-beam)或多個電子束的機制在光罩(光罩幕或光罩板)上形成圖案。可以各種技術形成光罩。在一些實施例中,使用二進制技術形成光罩。在一些實施例中,光罩圖案包括不透明區及透明區。用於曝光已塗覆於晶圓上的影像敏感材料層(例如,光阻)的輻射束(例如紫外(ultraviolet,UV)束)被不透明區阻擋並透射穿過透明區。在一個實例中,二進制光罩包含透明基底(例如,熔融石英)及塗覆於光罩的不透明區中的不透明材料(例如,鉻)。在另一實例中,使用相移技術形成光罩。在相移光罩(PSM)中,在光罩上形成的圖案中的各種特徵被配置成具有適當的相位差,以增強解析度及成像品質。在各種實例中,相移光罩可為衰減的PSM或交替的PSM。在各種製程中使用由製造光罩534產生的光罩。舉例而言,在離子植入製程中使用此光罩以在半導體晶圓中形成各種摻雜區,在蝕刻製程中使用此光罩以在半導體晶圓中形成各種蝕刻區,及/或在其他合適的製程中使用此光罩。
IC製造廠540包括IC製造實體,所述IC製造實體包括用於製造各種不同IC產品的一或多個製造設施。在一些實施例中,IC製造廠540是半導體代工廠。舉例而言,可能存在用於多個IC產品(例如,前端(FEOL)層)的前端製造的第一製造設施,而第二製造設施可為IC產品(例如,中端(MEOL)層)的內連提供中端製造,且第三製造設施可為IC產品(例如,後端(BEOL)層)的內連及封裝提供後端製造,且第四製造設施可為代工實體提供其他服務。
IC製造廠540使用由光罩廠530製造的一個光罩(或多個光罩)來製造IC元件560。因此,IC製造廠540至少間接地使用IC設計佈局522來製造IC元件560。在一些實施例中,半導體晶圓542由IC製造廠540使用一個光罩(或多個光罩)製造,以形成IC元件560。半導體晶圓542包括上面形成有材料層的矽基底或其他適當的基底。半導體晶圓更包括各種摻雜區、介電特徵、多層階內連線及類似物(在後續製造步驟處形成)中的一或多者。
系統500被示出為具有IC設計公司520、光罩廠530及IC製造廠540作為單獨的組件或實體。然而,應理解,IC設計公司520、光罩廠530或IC製造廠540中的一或多者是同一組件或實體的部分。
圖6是示出根據本揭露各個態樣的用於製造包括所揭露的層間去耦合電容器的半導體元件700的示例性方法600的流程圖。方法600可為方法300(圖3)的操作320的部分。如此一來,可根據本文中揭露的佈局設計的至少一部分來製造半導體元件700。舉例而言,圖1所示佈局設計100可用於製造半導體元件700。因此,圖2A至圖2B所示半導體元件200(根據佈局設計100製作出)可與半導體元件700共享一些實質上相似的特徵/結構。
圖7、圖8、圖9、圖10、圖11及圖12示出根據圖6所示方法600的實施例的半導體元件700在製造的不同階段處的的示意性剖視圖。因此,方法600的操作中的每一者將結合圖7至圖12中所示的半導體元件700的剖視圖中的對應的一個剖視圖進行論述。
半導體元件700可包括微處理器、記憶體胞元及/或其他積體電路(IC)。注意,圖6所示方法並未生成完整的半導體元件700。完整的半導體元件700可使用互補金屬氧化物半導體(complementary metal-oxide-semiconductor,CMOS)技術處理來製造。因此,應理解,可在圖6所示方法600之前、期間及之後提供附加操作,且一些其他操作可僅在本文中簡要闡述。另外,為了更好地理解本揭露而簡化圖7至圖12。舉例而言,儘管圖示出半導體元件700,但應理解,半導體元件700可包括許多其他元件,包括電晶體、電阻器、電容器、電感器、熔絲等。
參照圖6及圖7,根據一些實施例,方法600開始於操作602處,在操作602中,在基底702之上形成至少主動區704。圖7中所示的半導體元件700的剖視圖可沿著主動區704的長度方向(例如,圖2A中所示出的X軸)切割。
基底702可為半導體基底(例如塊狀半導體、絕緣體上半導體(semiconductor-on-insulator,SOI)基底或類似基底),所述半導體基底可為經摻雜的(例如,使用P型或N型摻雜劑)或者未經摻雜的。基底702可為晶圓,例如矽晶圓。一般而言,SOI基底包括形成於絕緣體層上的半導體材料層。絕緣體層可為例如埋入式氧化物(buried oxide,BOX)層、氧化矽層或類似層。絕緣體層設置於基底上,通常為矽基底或玻璃基底。亦可使用其他基底,例如多層式基底或梯度基底。在一些實施例中,基底702的半導體材料可包括:矽;鍺;化合物半導體,包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;合金半導體,包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP;或者其組合。
在一些實施例中,主動區704被形成為沿著X軸延伸的鰭式結構(下文中被稱為「鰭704」),即,具有沿著X軸的長度方向。儘管在圖7的所示實例中,鰭704被示出為自基底702的主表面(由虛線示出)突出的一部分。然而,儘管保持於本揭露的範圍內,但應理解,主動區704可被形成為同樣自基底702的主表面突出的堆疊結構,但包括交替地堆疊於彼此頂部上的多個第一半導體層(用作通道層)與多個第二半導體層(用作犧牲層)。
儘管在圖7(及以下圖)的所示實施例中示出一個鰭,但應理解,半導體元件700可包括任意數目的鰭,同時保持於本揭露的範圍內。在一些實施例中,藉由使用例如光微影及蝕刻技術將基底702圖案化來形成鰭704。舉例而言,在基底702之上形成光罩層,例如襯墊氧化物層及上覆的襯墊氮化物層。墊氧化物層可為包含例如使用熱氧化製程形成的氧化矽的薄膜。襯墊氧化物層可用作基底702與上覆的襯墊氮化物層之間的黏合層。在一些實施例中,襯墊氮化物層由氮化矽、氮氧化矽、碳氮化矽、類似物或其組合形成。舉例而言,可使用低壓化學氣相沈積(low-pressure chemical vapor deposition,LPCVD)或電漿增強型化學氣相沈積(plasma enhanced chemical vapor deposition,PECVD)形成襯墊氮化物層。
可使用光微影技術來將光罩層圖案化。一般而言,光微影技術利用所沈積、照射(曝光)及顯影的光阻材料(未示出)來移除光阻材料的一部分。剩餘的光阻材料保護下伏的材料(例如本實例中的光罩層)免受後續處理步驟(例如蝕刻)的影響。舉例而言,使用光阻材料將襯墊氧化物層及襯墊氮化物層圖案化以形成圖案化光罩。
隨後使用圖案化光罩將基底702的被暴露出的部分圖案化以形成溝渠(或開口),藉此在相鄰溝渠之間界定鰭式結構(例如704)。當形成多個鰭式結構時,可在鰭式結構中的任何相鄰的鰭式結構之間設置此溝渠。在一些實施例中,藉由使用例如反應性離子蝕刻(reactive ion etch,RIE)、中性束蝕刻(neutral beam etch,NBE)、類似製程或其組合在基底702中蝕刻溝渠來形成鰭704。蝕刻可為非等向性的。在一些實施例中,溝渠可為彼此平行的條帶(自頂部觀察),且彼此緊密地間隔開。在一些實施例中,溝渠可為連續的且環繞鰭中的每一者。
可藉由任何合適的方法將鰭704圖案化。舉例而言,可使用一或多個光微影製程來將鰭704圖案化,所述一或多個光微影製程包括雙重圖案化製程或多重圖案化製程。一般而言,雙重圖案化製程或多重圖案化製程結合了光微影與自對準製程,使得能夠產生以下圖案:所述圖案具有例如較以其他方法使用單一的直接光微影製程所能獲得的間距還要小的間距。舉例而言,在一個實施例中,在基底之上形成犧牲層且使用光微影製程將犧牲層圖案化。使用自對準製程在圖案化犧牲層旁邊形成間隔件。然後移除犧牲層,且然後可使用剩餘的間隔件或心軸(mandrels)來將鰭圖案化。
參照圖6及圖8,根據一些實施例,方法600進行至操作604,在操作604中,形成多個虛設閘極結構802、804、806、808、810及812。圖8中所示的半導體元件700的剖視圖可沿著主動區704的長度方向(例如,圖2A中所示出的X軸)切割。
虛設閘極結構802至812各自被形成為橫跨鰭704的相應部分。舉例而言,虛擬閘極結構802至812中的每一者可沿著與鰭704的長度方向垂直的方向(例如,圖2A中所示出的Y軸)延伸。此外,虛設閘極結構中的一些虛設閘極結構(例如,802至804、810至812)設置於相較於距鰭704的邊緣遠的其中設置有其他虛設閘極結構(例如,806至808)的區域(例如,704B)更靠近鰭704的邊緣的區域(例如,704A)中。
在一些實施例中,虛設閘極結構802至812可各自包括虛設閘極介電質及虛設閘極。為了形成虛設閘極結構802至812,在鰭704上形成介電層。介電層可為例如氧化矽、氮化矽、其多層或類似物,且可被沈積或熱生長。
在介電層之上形成閘極層,且在閘極層之上形成光罩層。可在介電層之上沈積閘極層,且然後例如藉由化學機械平坦化(chemical mechanical planarization,CMP)將閘極層平坦化。可在閘極層之上沈積光罩層。閘極層可由例如多晶矽形成,但亦可使用其他材料。光罩層可由例如氮化矽或類似物形成。
在形成所述層(例如,介電層、閘極層及光罩層)之後,可使用可接受的光微影及蝕刻技術來將光罩層圖案化。然後,可藉由可接受的蝕刻技術將光罩層的圖案轉移至閘極層及介電層,以形成虛設閘極結構802至812中的每一者的虛設閘極及下伏的虛設閘極介電質。虛擬閘極與虛擬閘極介電質共同覆蓋鰭704的一部分(例如,通道區)。
參照圖6及圖9,根據一些實施例,方法600進行至操作606,在操作606中,形成多個源極/汲極結構902、904、906、908、910、912、914及916。圖9中所示的半導體元件700的剖視圖可沿著主動區704的長度方向(例如,圖2A中所示出的X軸)切割。
一旦形成虛設閘極結構802至812,便可在虛設閘極結構802至812中的每一者的相對的側(沿著X軸)上形成閘極間隔件(未示出)。閘極間隔件可為低介電常數(low dielectric constant,low-
k)間隔件且可由合適的介電材料(例如氧化矽、碳氧氮化矽或類似物)形成。可使用任何合適的沈積方法(例如熱氧化、化學氣相沈積(chemical vapor deposition,CVD)或類似製程)來形成閘極間隔件。
在半導體鰭式結構704的接近虛設閘極結構的凹槽中(例如,在相鄰虛設閘極結構之間(例如,虛設閘極結構804與806之間)及/或接近虛設閘極結構(例如,接近虛設閘極結構802))形成源極/汲極結構902、904、906、908、910、912、914及916。在一些實施例中,藉由例如使用虛擬閘極結構及對應的閘極間隔件作為蝕刻光罩的非等向性蝕刻製程來形成凹槽,但亦可使用任何其他合適的蝕刻製程。
藉由使用例如以下合適的方法在凹槽中磊晶生長半導體材料來形成源極/汲極結構902至916:金屬有機CVD(metal-organic CVD,MOCVD)、分子束磊晶(molecular beam epitaxy,MBE)、液相磊晶(liquid phase epitaxy,LPE)、氣相磊晶(vapor phase epitaxy,VPE)、選擇性磊晶生長(selective epitaxial growth,SEG)、類似方法或其組合。
磊晶源極/汲極結構902至916可具有自半導體鰭704的相應表面凸起(例如,凸起於半導體鰭704的非凹陷部分上方的)的表面且可具有刻面。在一些實施例中,當所得電晶體是N型電晶體時,源極/汲極結構902至916可包含碳化矽(SiC)、矽磷(SiP)、經磷摻雜的矽碳(SiCP)或類似物。在一些實施例中,當所得電晶體是P型電晶體時,源極/汲極結構902至916可包含SiGe及P型雜質(例如硼或銦)。
可使用摻雜劑對磊晶源極/汲極結構902至916進行佈植,之後進行退火製程。佈植製程可包括形成光罩(例如光阻)及將光罩圖案化,以覆蓋工件的欲被保護以免受佈植製程影響的區。源極/汲極結構902至916可具有介於約1 × 10
19/立方公分至約1 × 10
21/立方公分的範圍內的雜質(例如,摻雜劑)濃度。可將例如硼或銦等P型雜質植入於P型電晶體的源極/汲極結構1200中。可將例如磷或砷化物等N型雜質植入於N型電晶體的源極/汲極結構902至916中。在一些實施例中,磊晶源極/汲極結構902至916可在其生長期間原位摻雜。
一旦形成源極/汲極結構902至916,便在源極/汲極結構902至916之上形成層間介電質(ILD)920。ILD 920由例如氧化矽、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、硼矽酸鹽玻璃(borosilicate glass,BSG)、經硼摻雜的磷矽酸鹽玻璃(boron-doped phosphosilicate Glass,BPSG)、未經摻雜的矽酸鹽玻璃(undoped silicate glass,USG)或類似材料等介電材料形成,且可藉由任何合適的方法(例如CVD、PECVD或可流動CVD(Flowable CVD,FCVD))沈積。在形成ILD 920之後,可在ILD 920之上形成可選的介電層。介電層可用作保護層,以防止或減少ILD 920在後續蝕刻製程中的損耗。介電層可使用合適的方法(例如CVD、PECVD或FCVD)由合適的材料(例如,氮化矽、碳氮化矽或類似物)形成。在形成介電層之後,可實行平坦化製程(例如CMP製程),以達成介電層的平整上表面。在一些實施例中,在平坦化製程之後,介電層的上表面(若存在的話)或ILD 920的上表面與虛設閘極結構802至812的上表面齊平。
在一些實施例中,源極/汲極結構中的形成於區域704A中的一些源極/汲極結構可各自用作第一類型的層間去耦合電容器的電極中的一者。設置於此源極/汲極結構之上的ILD 920的一部分可用作此種類型的層間去耦合電容器的介電介質的一部分。此種層間去耦合電容器的細節將在以下進行論述。
參照圖6及圖10,根據一些實施例,方法600進行至操作608,在操作608中,形成多個主動(例如,金屬)閘極結構1002、1004、1006、1008、1010及1012。圖10中所示的半導體元件700的剖視圖可沿著主動區704的長度方向(例如,圖2A中所示出的X軸)切割。
可藉由分別替換虛設閘極結構802至812來形成主動閘極結構1002至1012。主動閘極結構1002至1012可各自包括閘極介電層、金屬閘極層及為了清晰起見而未示出的一或多個其他層。舉例而言,主動閘極結構1002至1012中的每一者可更包括頂蓋層及黏著層。頂蓋層可保護下伏的功函數層不被氧化。在一些實施例中,頂蓋層可為含矽層,例如矽層、氧化矽層或氮化矽層。黏著層可用作下伏層與黏著層之上隨後形成的閘極電極材料(例如鎢)之間的黏合層。黏著層可由合適的材料(例如氮化鈦)形成。
閘極介電層可包含氧化矽、氮化矽或其多層。在示例性實施例中,閘極介電層可包含高
k介電材料,且在該些實施例中,閘極介電層可具有大於約7.0的
k值,且可包含Hf、Al、Zr、La、Mg、Ba、Ti、Pd的金屬氧化物或矽酸鹽,或者其組合。閘極介電層的形成方法可包括分子束沈積(molecular beam deposition,MBD)、原子層沈積(atomic layer deposition,ALD)、PECVD或類似製程。作為實例,閘極介電層中的每一者的厚度可處於約8埃(Å)與約20埃之間。
在一些實施例中,金屬閘極層可包括P型功函數層、N型功函數層、其多層或其組合。因此,在一些實施例中,金屬閘極層可被稱為功函數層。在本文中的論述中,功函數層亦可被稱為功函數金屬。可包含於用於P型元件的閘極結構中的示例性P型功函數金屬包括TiN、TaN、Ru、Mo、Al、WN、ZrSi
2、MoSi
2、TaSi
2、NiSi
2、WN、其它合適的P型功函數材料或其組合。可包含於用於N型元件的閘極結構中的示例性N型功函數金屬包括Ti、Ag、TaAl、TaAlC、TiAlN、TaC、TaCN、TaSiN、Mn、Zr、其他合適的N型功函數材料或其組合。
功函數值與功函數層的材料組成物相關聯,且因此,選擇功函數層的材料來微調其功函數值,使得在欲形成的元件中達成目標臨限值電壓V
t。可藉由CVD、物理氣相沈積(physical vapor deposition,PVD)、ALD及/或其他合適的製程來沈積功函數層。作為實例,P型功函數層的厚度可處於約8埃與約15埃之間,且N型功函數層的厚度可處於約15埃與約30埃之間。
在一些實施例中,主動閘極結構中的形成於區域704A中的一些主動閘極結構可各自用作第二類型的層間去耦合電容器的電極中的一者。設置於此主動閘極結構(將在以下進行論述)之上的另一ILD的一部分可用作此種類型的層間去耦合電容器的介電介質。此種層間去耦合電容器的細節將在以下進行論述。
參照圖6及圖11,根據一些實施例,方法600進行至操作610,在操作610中,形成多個MEOL內連線結構1102、1104、1106、1108、1110、1112、1114及1116。圖11中所示的半導體元件700的剖視圖可沿著主動區704的長度方向(例如,圖2A中所示出的X軸)切割。
內連線結構1102至1116(由一或多種金屬材料(例如鎢(W)、銅(Cu)、金(Au)、鈷(Co)、釕(Ru)或其組合)形成)被形成為電性耦合至FEOL特徵中的一或多者(例如金屬閘極結構、源極/汲極結構)。舉例而言,內連線結構1102、1104、1106及1108可分別電性耦合至源極/汲極結構902、904、906及914,內連線結構1102、1104、1106及1108有時被稱為MD 1102、MD 1104、MD 1106及MD 1108。MD 1102至MD 1108中的每一者可延伸穿過ILD 920以與對應的源極/汲極結構接觸。儘管在圖11的剖視圖中未示出,但應理解,MD 1102至MD 1108一般而言沿著與閘極結構平行的方向(例如,沿著Y軸)延伸。在另一實例中,被形成為通孔結構的內連線結構1110、1112及1116可分別電性耦合至MD 1102、MD 1106及MD 1108,內連線結構1110、1112及1116有時被稱為VD 1110、VD 1112及VD 1116。在又一實例中,被形成為通孔結構的內連線結構1114可電性耦合至金屬閘極結構1008,內連線結構1114有時被稱為VG 1114。在一些實施例中,VD 1110、VD 1112及VD 1116以及VG 1114中的每一者可延伸穿過ILD 1120(設置於ILD 920上方)以與對應的MD或金屬閘極結構接觸。
在一些實施例中,MD中的形成於區域704A中的一些MD可各自用作第三類型的層間去耦合電容器的電極中的一者。設置於此MD之上的ILD 1120的一部分可用作此種類型的層間去耦合電容器的介電介質。此種層間去耦合電容器的細節將在以下進行論述。
參照圖6及圖12,根據一些實施例,方法600進行至操作612,在操作612中,形成多個BEOL內連線結構1202、1204及1206。圖12中所示的半導體元件700的剖視圖可沿著主動區704的長度方向(例如,圖2A中所示出的X軸)切割。
內連線結構1202至1206(由一或多種金屬材料(例如鎢(W)、銅(Cu)、金(Au)、鈷(Co)、釕(Ru)或其組合)形成)被形成為藉由上述MEOL內連線結構電性耦合至FEOL特徵中的一或多者(例如金屬閘極結構、源極/汲極結構)。內連線結構1202至1206一般而言沿著與閘極結構的長度方向垂直的方向(例如,沿著X軸)延伸。內連線結構1202至1206形成於多個BEOL層中的最底部BEOL層(例如,ILD 1120之上的下一個上部層)中,內連線結構1202至1206有時被稱為M0 1202、M0 1204及M0 1206。
根據各種實施例,可形成第一層間去耦合電容器1220,第一層間去耦合電容器1220具有源極/汲極結構904、ILD 920及ILD 1120以及M0 1202分別作為其第一電極、介電介質及第二電極;可形成第二層間去耦合電容器1230,第二層間去耦合電容器1230具有MD 1104、ILD 1120及M0 1202分別作為其第一電極、介電介質及第二電極;且可形成第三層間去耦合電容器1240,第三層間去耦合電容器1240具有金屬閘極結構1004、ILD 1120以及M0 1204分別作為其第一電極、介電介質及第二電極。此外,為了使該些層間去耦合電容器的漏電流最小化,將該些層間去耦合電容器中的每一者的電極中的一者電性連接至VDD或VSS中的任一者。舉例而言,將層間去耦合電容器1220的源極/汲極結構904電性連接至VDD或VSS中的任一者;將層間去耦合電容器1230的MD 1104電性連接至VDD或VSS中的任一者;且將層間去耦合電容器1240的閘極結構1004電性連接至VDD或VSS中的任一者。
在本揭露的一個實施例中,揭露一種半導體元件。所述半導體元件包括基底。所述半導體元件包括設置於所述基底之上的主動區。所述主動區沿著第一側向方向延伸。所述半導體元件包括能夠操作地耦合至所述主動區的多個第一導電結構。所述多個第一導電結構沿著與所述第一側向方向垂直的第二側向方向延伸。所述半導體元件包括設置於所述多個第一導電結構上方的多個第二導電結構。所述多個第二導電結構沿著所述第一側向方向延伸。所述半導體元件包括具有第一電極及第二電極的第一電容器。所述第一電極包括所述多個第一導電結構中的一者及所述主動區,且所述第二電極包括所述多個第二導電結構中的第一個第二導電結構。所述主動區及所述多個第一導電結構中的每一者電性耦合至被配置成承載供應電壓的電源軌條結構。
在本揭露的另一實施例中,揭露一種半導體元件。所述半導體元件包括沿著第一側向方向延伸的第一半導體通道。所述半導體元件包括第一磊晶半導體結構,第一磊晶半導體結構耦合至所述第一半導體通道的端部。所述半導體元件包括電性耦合至所述第一磊晶半導體結構的第一內連線結構。所述第一內連線結構沿著與所述第一側向方向垂直的第二側向方向延伸。所述半導體元件包括在垂直方向上設置於所述第一內連線結構上方的第二內連線結構。所述第二內連線結構沿著所述第一側向方向延伸。所述半導體元件包括具有第一電極及第二電極的第一去耦合電容器。所述第一電極及所述第二電極分別由所述第一內連線結構及所述第二內連線結構形成。所述第一磊晶半導體結構及所述第一內連線結構中的每一者電性固定處於供應電壓。
在本揭露的又一實施例中,揭露一種用於製造去耦合電容器的方法。所述方法包括:在基底之上形成主動區,其中所述主動區沿著第一側向方向延伸。所述方法包括:在所述主動區之上形成沿著第二側向方向延伸的多個第一金屬結構。所述第一金屬結構能夠操作地耦合至所述主動區的相應部分。所述方法包括:在所述第一金屬結構之上形成沿著所述第一側向方向延伸的多個第二金屬結構。所述第二金屬結構使用至少一個介電層而與所述第一金屬結構隔開。所述方法包括:根據將所述主動區及所述多個第一金屬結構耦合至承載供應電壓的結構而在所述第二金屬結構與所述第一金屬結構之間及/或所述第二金屬結構與所述主動區之間形成多個層間去耦合電容器。
以上概述了若干實施例的特徵,以使熟習此項技術者可更佳地理解本揭露的各個態樣。熟習此項技術者應理解,他們可容易地使用本揭露作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的及/或達成與本文中所介紹的實施例相同的優點。熟習此項技術者亦應認識到,該些等效構造並不背離本揭露的精神及範圍,而且他們可在不背離本揭露的精神及範圍的條件下對本文進行各種改變、代替及變更。
100、416:佈局設計
102、142、144、146、148、150、152、154、156、158、160:圖案
104、106、108、110、112、114:閘極結構圖案/閘極特徵
105、107、109、111、113、115:電晶體
120、122、124、126、128、130、132、134:源極/汲極特徵
200、560、700:元件
202、702:基底
204:鰭式結構/主動區
205:淺溝渠隔離(STI)結構
206、208、210、212、214、216、1002、1004、1006、1008、1010、1012:閘極結構
218、220、222、224、226、228、230、232、902、904、906、908、910、912、914、916、1200:源極/汲極結構
234、1102、1104、1106、1108:內連線結構/MD
236、1110、1112、1116:內連線結構/VD
238、1114:內連線結構/VG
240、242、244、246、1202、1204、1206:內連線結構/M0
248、250:內連線結構
252、254:內連線結構/M1
260:電源軌條
300、600:方法
400:系統
402:處理器
404:儲存媒體
406:電腦程式碼
408:匯流排
410:I/O介面
412:網路介面
414:網路
418:使用者介面
420:製造單元
422:製造工具
500:積體電路(IC)/系統
520:IC設計公司/設計團隊
522:IC設計佈局
530:光罩廠
532:光罩資料準備
534:製造光罩
540:IC製造廠/晶圓廠
542:晶圓
310、320、400、602、604、606、608、610、612:操作
704:主動區/鰭/鰭式結構704A、704B:區域
802、804、806、808、810、812:虛設閘極結構
920、1120:層間介電質(ILD) 1220、1230、1240、C
1、C
2、C
3、C
4、C
5:去耦合電容器
BEOL:後端
FEOL:前端
M0:內連線結構/BEOL層
M1、MX:BEOL層
MEOL:中端
V
t:目標臨限值電壓
X、Y、Z:軸
X-X:橫截面
結合附圖閱讀以下詳細說明,會最佳地理解本揭露的各個態樣。應注意,根據本行業中的標準慣例,各種特徵並非按比例繪製。事實上,為使論述清晰起見,可任意增大或減小各種特徵的尺寸。
圖1示出根據一些實施例的包括多個層間去耦合電容器的半導體元件的示例性佈局設計。
圖2A及圖2B分別示出根據一些實施例的根據圖1所示佈局設計製造的半導體元件的立體圖及剖視圖。
圖3示出根據一些實施例的製造半導體元件的方法的流程圖。
圖4示出根據一些實施例的產生積體電路(integrated circuit,IC)佈局設計的系統的方塊圖。
圖5示出根據一些實施例的IC製造系統以及與IC製造系統相關聯的IC製造流程的方塊圖。
圖6示出根據一些實施例的用於製造包括多個層間去耦合電容器的半導體元件的示例性方法的流程圖。
圖7、圖8、圖9、圖10、圖11及圖12示出根據一些實施例的由圖6所示方法製造的示例性半導體元件(或示例性半導體元件的一部分)在各個製造階段期間的剖視圖。
200:元件
202:基底
204:鰭式結構/主動區
205:淺溝渠隔離(STI)結構
206、208、210、212、214、216:閘極結構
218、220、222、224、226、228、230、232:源極/汲極結構
234:內連線結構/MD
236:內連線結構/VD
238:內連線結構/VG
240、242、244、246:內連線結構/M0
248、250:內連線結構
252、254:內連線結構/M1
260:電源軌條
C1、C2、C3、C4、C5:去耦合電容器
X、Y、Z:軸
X-X:橫截面
Claims (20)
- 一種半導體元件,包括: 基底; 主動區,設置於所述基底之上,其中所述主動區沿著第一側向方向延伸; 多個第一導電結構,能夠操作地耦合至所述主動區,其中所述多個第一導電結構沿著與所述第一側向方向垂直的第二側向方向延伸; 多個第二導電結構,設置於所述多個第一導電結構上方,其中所述多個第二導電結構沿著所述第一側向方向延伸;以及 第一電容器,具有第一電極及第二電極,其中所述第一電極包括所述多個第一導電結構中的一者及所述主動區,且所述第二電極包括所述多個第二導電結構中的第一個第二導電結構; 其中所述主動區及所述多個第一導電結構中的每一者電性耦合至被配置成承載供應電壓的電源軌條結構。
- 如請求項1所述的半導體元件,其中所述主動區包括自所述基底突出的鰭式結構。
- 如請求項1所述的半導體元件,其中所述主動區包括在垂直方向上彼此間隔開的多個奈米結構。
- 如請求項1所述的半導體元件,其中所述多個第一導電結構包括環繞於所述主動區的一部分周圍的金屬閘極結構。
- 如請求項1所述的半導體元件,其中所述主動區包括多個磊晶半導體結構,且所述多個第一導電結構包括金屬內連線結構,且其中所述金屬內連線結構在垂直方向上設置於所述多個磊晶半導體結構中的至少一個磊晶半導體結構之上且電性耦合至所述至少一個磊晶半導體結構。
- 如請求項1所述的半導體元件,其中所述電源軌條結構在垂直方向上設置於所述多個第二導電結構之上。
- 如請求項1所述的半導體元件,其中所述電源軌條結構與所述基底相對地自所述主動區在垂直方向上設置。
- 如請求項1所述的半導體元件,更包括具有第三電極及第四電極的第二電容器,其中所述第三電極包括所述多個第二導電結構中的第二個第二導電結構,且所述第四電極包括所述多個第二導電結構中的第三個第二導電結構。
- 如請求項1所述的半導體元件,其中所述多個第一導電結構中的形成所述第一電容器的所述第一電極的所述一者相較於所述多個第一導電結構中的部分地形成主動電晶體的一或多個其他第一導電結構更靠近所述主動區的邊緣設置。
- 如請求項9所述的半導體元件,其中所述主動電晶體被配置成在不大於0.9伏的電壓下進行操作。
- 一種半導體元件,包括: 第一半導體通道,沿著第一側向方向延伸; 第一磊晶半導體結構,耦合至所述第一半導體通道的端部; 第一內連線結構,電性耦合至所述第一磊晶半導體結構,其中所述第一內連線結構沿著與所述第一側向方向垂直的第二側向方向延伸; 第二內連線結構,在垂直方向上設置於所述第一內連線結構上方,其中所述第二內連線結構沿著所述第一側向方向延伸;以及 第一去耦合電容器,具有第一電極及第二電極,其中所述第一電極及所述第二電極分別由所述第一內連線結構及所述第二內連線結構形成; 其中所述第一磊晶半導體結構及所述第一內連線結構中的每一者電性固定處於供應電壓。
- 如請求項11所述的半導體元件,更包括: 第三內連線結構,在垂直方向上設置於所述第一內連線結構上方且在側向上遠離所述第一內連線結構,其中所述第三內連線結構沿著所述第一側向方向延伸;以及 第二去耦合電容器,具有第三電極及第四電極,其中所述第三電極及所述第四電極分別由所述第一磊晶半導體結構的一部分及所述第三內連線結構的一部分形成。
- 如請求項11所述的半導體元件,更包括: 第二半導體通道,沿著所述第一側向方向延伸; 第二磊晶半導體結構,耦合至所述第二半導體通道的端部;以及 金屬閘極結構,上覆於所述第二半導體通道上,其中所述金屬閘極結構沿著所述第二側向方向延伸。
- 如請求項13所述的半導體元件,其中所述第一半導體通道與所述第二半導體通道沿著所述第一側向方向並排設置,且其中所述第二半導體通道、所述第二磊晶半導體結構及所述金屬閘極結構形成至少主動電晶體,所述主動電晶體被配置成在不大於0.9伏的電壓下進行操作。
- 如請求項13所述的半導體元件,其中所述第一半導體通道及所述第二半導體通道中的每一者包括鰭式結構,且其中所述金屬閘極結構橫跨所述第二半導體通道。
- 如請求項13所述的半導體元件,其中所述第一半導體通道及所述第二半導體通道中的每一者包括一或多個奈米結構,且其中所述金屬閘極結構包繞於所述第二半導體通道的所述一或多個奈米結構中的每一者周圍。
- 如請求項11所述的半導體元件,其中所述供應電壓包括VDD或VSS。
- 一種用於製造去耦合電容器的方法,所述方法包括: 在基底之上形成主動區,其中所述主動區沿著第一側向方向延伸; 在所述主動區之上形成沿著第二側向方向延伸的多個第一金屬結構,其中所述多個第一金屬結構能夠操作地耦合至所述主動區的相應部分; 在所述多個第一金屬結構之上形成沿著所述第一側向方向延伸的多個第二金屬結構,其中所述多個第二金屬結構使用至少一個介電層而與所述多個第一金屬結構隔開;以及 根據將所述主動區及所述多個第一金屬結構耦合至承載供應電壓的結構而在所述多個第二金屬結構與所述多個第一金屬結構之間及/或所述多個第二金屬結構與所述主動區之間形成多個層間去耦合電容器。
- 如請求項18所述的方法,更包括在所述多個第二金屬結構之間形成多個層間去耦合電容器。
- 如請求項18所述的方法,更包括: 在所述主動區中形成源極/汲極結構; 在耦合至所述源極/汲極結構的所述主動區中形成通道;以及 根據所述源極/汲極結構、所述通道、及所述多個第一金屬結構中的至少一者形成主動電晶體; 其中所述主動電晶體被配置成在不大於0.9伏的電壓下進行操作。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202163142033P | 2021-01-27 | 2021-01-27 | |
| US63/142,033 | 2021-01-27 | ||
| US17/533,017 | 2021-11-22 | ||
| US17/533,017 US11854960B2 (en) | 2021-01-27 | 2021-11-22 | Semiconductor devices including decoupling capacitors and methods of manufacturing thereof |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202234584A true TW202234584A (zh) | 2022-09-01 |
| TWI807579B TWI807579B (zh) | 2023-07-01 |
Family
ID=81806796
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111101040A TWI807579B (zh) | 2021-01-27 | 2022-01-11 | 半導體元件及其製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (3) | US11854960B2 (zh) |
| KR (1) | KR102774040B1 (zh) |
| CN (1) | CN114597192A (zh) |
| DE (1) | DE102022100460A1 (zh) |
| TW (1) | TWI807579B (zh) |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9009641B2 (en) * | 2006-03-09 | 2015-04-14 | Tela Innovations, Inc. | Circuits with linear finfet structures |
| US8120086B2 (en) * | 2008-09-30 | 2012-02-21 | Taiwan Semiconductor Manufacturing Co., Ltd | Low leakage capacitors including portions in inter-layer dielectrics |
| DE112011105995B4 (de) | 2011-12-23 | 2020-08-06 | Intel Corporation | Herstellungsverfahren für eine nicht-planare Rundum-Gate-Schaltung |
| WO2013101230A1 (en) | 2011-12-30 | 2013-07-04 | Intel Corporation | Variable gate width for gate all-around transistors |
| US9590119B2 (en) * | 2012-01-13 | 2017-03-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Decoupling capacitor and method of making same |
| US9252205B2 (en) * | 2014-02-05 | 2016-02-02 | Coversant Intellectual Property Management Inc. | DRAM memory device with manufacturable capacitor |
| US9443769B2 (en) | 2014-04-21 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wrap-around contact |
| EP3238234A4 (en) * | 2014-12-24 | 2018-08-22 | Intel Corporation | Photodefinable alignment layer for chemical assisted patterning |
| KR102424963B1 (ko) * | 2015-07-30 | 2022-07-25 | 삼성전자주식회사 | 집적회로 소자 및 그 제조 방법 |
| US10796951B2 (en) * | 2017-11-30 | 2020-10-06 | Intel Corporation | Etch-stop layer topography for advanced integrated circuit structure fabrication |
| US11276691B2 (en) * | 2018-09-18 | 2022-03-15 | Intel Corporation | Gate-all-around integrated circuit structures having self-aligned source or drain undercut for varied widths |
| KR102718980B1 (ko) * | 2019-05-13 | 2024-10-18 | 삼성전자주식회사 | 집적회로 소자 |
| US11515434B2 (en) * | 2019-09-17 | 2022-11-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Decoupling capacitor and method of making the same |
-
2021
- 2021-11-22 US US17/533,017 patent/US11854960B2/en active Active
-
2022
- 2022-01-11 KR KR1020220004189A patent/KR102774040B1/ko active Active
- 2022-01-11 DE DE102022100460.0A patent/DE102022100460A1/de active Pending
- 2022-01-11 TW TW111101040A patent/TWI807579B/zh active
- 2022-01-21 CN CN202210073362.8A patent/CN114597192A/zh active Pending
-
2023
- 2023-08-09 US US18/446,873 patent/US12159827B2/en active Active
-
2024
- 2024-07-18 US US18/776,824 patent/US20240371748A1/en active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| KR102774040B1 (ko) | 2025-02-26 |
| TWI807579B (zh) | 2023-07-01 |
| US20220238429A1 (en) | 2022-07-28 |
| CN114597192A (zh) | 2022-06-07 |
| US20240371748A1 (en) | 2024-11-07 |
| US12159827B2 (en) | 2024-12-03 |
| KR20220108712A (ko) | 2022-08-03 |
| DE102022100460A1 (de) | 2022-07-28 |
| US20230386994A1 (en) | 2023-11-30 |
| US11854960B2 (en) | 2023-12-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11374003B2 (en) | Integrated circuit | |
| US11901283B2 (en) | Capacitor and method for forming the same | |
| US20220130968A1 (en) | Integrated circuit, system and method of forming same | |
| US12237332B2 (en) | Integrated circuit | |
| TWI806282B (zh) | 積體電路裝置 | |
| TW202201692A (zh) | 半導體裝置以及製造半導體裝置的方法 | |
| US20240395623A1 (en) | Semiconductor device with isolation layer under contact | |
| US20260006806A1 (en) | Integrated circuit with feol resistor | |
| US20250022801A1 (en) | Integrated circuit, system and method of forming same | |
| TWI807579B (zh) | 半導體元件及其製造方法 | |
| US11456292B2 (en) | Semiconductor device and manufacturing method thereof | |
| US11081479B1 (en) | Integrated circuit layout with asymmetric metal lines | |
| US20250393300A1 (en) | Integrated circuit device and method of manufacturing | |
| US12494411B2 (en) | Integrated circuit and method of forming the same | |
| US12009362B2 (en) | Method of making amphi-FET structure and method of designing | |
| TWI767497B (zh) | 積體電路、積體電路上的功率閘控單元及其製造方法 | |
| US20250089364A1 (en) | Integrated circuit, system and method of forming the same | |
| US20250357347A1 (en) | Power tap connections for non-cmos circuits utilizing cfet technology | |
| US20240072137A1 (en) | Performance Optimization By Sizing Gates And Source/Drain Contacts Differently For Different Transistors | |
| US20250391763A1 (en) | Integrated circuit device and system | |
| CN121398111A (zh) | 集成电路器件及其制造方法 | |
| CN121357992A (zh) | 半导体器件及其制造方法 |