TWI747127B - 晶片封裝結構及其製造方法 - Google Patents
晶片封裝結構及其製造方法 Download PDFInfo
- Publication number
- TWI747127B TWI747127B TW109100306A TW109100306A TWI747127B TW I747127 B TWI747127 B TW I747127B TW 109100306 A TW109100306 A TW 109100306A TW 109100306 A TW109100306 A TW 109100306A TW I747127 B TWI747127 B TW I747127B
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive
- chip
- layer
- circuit
- circuit layer
- Prior art date
Links
Images
Classifications
-
- H10W44/20—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q1/00—Details of, or arrangements associated with, antennas
- H01Q1/12—Supports; Mounting means
- H01Q1/22—Supports; Mounting means by structural association with other equipment or articles
- H01Q1/2283—Supports; Mounting means by structural association with other equipment or articles mounted in or on the surface of a semiconductor substrate as a chip-type antenna or integrated with other components into an IC package
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q1/00—Details of, or arrangements associated with, antennas
- H01Q1/36—Structural form of radiating elements, e.g. cone, spiral, umbrella; Particular materials used therewith
- H01Q1/38—Structural form of radiating elements, e.g. cone, spiral, umbrella; Particular materials used therewith formed by a conductive layer on an insulating support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q1/00—Details of, or arrangements associated with, antennas
- H01Q1/50—Structural association of antennas with earthing switches, lead-in devices or lightning protectors
-
- H10P54/00—
-
- H10P72/74—
-
- H10W42/20—
-
- H10W70/05—
-
- H10W70/09—
-
- H10W70/093—
-
- H10W70/611—
-
- H10W70/614—
-
- H10W70/65—
-
- H10W70/685—
-
- H10W74/01—
-
- H10W74/014—
-
- H10W74/016—
-
- H10W74/019—
-
- H10W74/111—
-
- H10W74/114—
-
- H10W74/117—
-
- H10W90/00—
-
- H10P72/7424—
-
- H10P72/743—
-
- H10P72/7436—
-
- H10W44/248—
-
- H10W70/60—
-
- H10W70/6528—
-
- H10W72/0198—
-
- H10W72/07207—
-
- H10W72/07252—
-
- H10W72/222—
-
- H10W72/227—
-
- H10W72/241—
-
- H10W72/874—
-
- H10W72/9413—
-
- H10W74/00—
-
- H10W74/15—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/734—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Details Of Aerials (AREA)
- Geometry (AREA)
- Health & Medical Sciences (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Auxiliary Devices For And Details Of Packaging Control (AREA)
- Variable-Direction Aerials And Aerial Arrays (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
一種晶片封裝結構,其包括第一晶片、密封體、第一重佈線路層、第二重佈線路層、第二晶片以及第三晶片。第一晶片具有主動面、相對於主動面的背面、多個導電穿孔以及位於背面上的多個導電連接件。密封體覆蓋主動面、背面及多個導電連接件。密封體具有第一密封面以及相對於第一密封面的第二密封面。第一重佈線路層位於第一密封面上。第二重佈線路層位於第二密封面上。第二晶片配置於第二重佈線路層上。第三晶片配置於第二重佈線路層上。一種晶片封裝結構的製造方法亦被提出。
Description
本發明是有關於一種晶片封裝結構及其製造方法,且特別是有關於一種具有多個晶片的晶片封裝結構及其製造方法。
為了使得電子產品能達到輕薄短小的設計,半導體封裝技術亦跟著日益進展,以發展出符合小體積、重量輕、高密度以及在市場上具有高競爭力等要求的產品。
而在具有多個晶片的晶片封裝結構中,如何提升晶片與晶片之間訊號傳輸品質或效率,實已成目前亟欲解決的課題。
本發明提供一種晶片封裝結構及晶片封裝結構的製造方法,其具有較佳的訊號傳輸品質或效率。
本發明的晶片封裝結構包括第一晶片、密封體、第一重佈線路層、第二重佈線路層、第二晶片以及第三晶片。第一晶片具有第一主動面、相對於第一主動面的第一背面、多個導電穿孔以及位於第一背面上的多個第一導電連接件。密封體覆蓋第一晶片的第一主動面、第一背面及多個第一導電連接件。密封體具有第一密封面以及相對於第一密封面的第二密封面。第一重佈線路層位於密封體的第一密封面上。第二重佈線路層位於密封體的第二密封面上。第二晶片配置於第二重佈線路層上。第三晶片配置於第二重佈線路層上。
本發明的晶片封裝結構的製造方法包括以下步驟:形成第一重佈線路層於載板上;配置第一晶片於第一重佈線路層上,其中第一晶片具有第一主動面、相對於主動面的第一背面、多個導電穿孔以及位於第一背面上的多個第一導電連接件,且多個第一導電連接件電性連接於第一重佈線路層;形成密封體於第一重佈線路層上,且覆蓋第一晶片的第一主動面、第一背面及多個第一導電連接件;形成第二重佈線路層於密封體上;配置第二晶片於第二重佈線路層上;以及配置第三晶片於第二重佈線路層上。
基於上述,本發明的晶片封裝結構及晶片封裝結構的製造方法可以具有較佳的訊號傳輸品質或效率。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
除非另有明確說明,本文所使用之方向用語(例如,上、下、左、右、前、後、頂部、底部)僅作為參看所繪圖式使用且不意欲暗示絕對定向。
除非另有明確說明,否則本文所述任何方法絕不意欲被解釋為要求按特定順序執行其步驟。
參照本實施例之圖式以更全面地闡述本發明。然而,本發明亦可以各種不同的形式體現,而不應限於本文中所述之實施例。圖式中的層或區域的厚度、尺寸或大小會為了清楚起見而放大。相同或相似之參考號碼表示相同或相似之元件,以下段落將不再一一贅述。
圖1A至圖1G是依照本發明的第一實施例的一種晶片封裝結構的部分製造方法的部分剖視示意圖。圖1H是依照本發明的第一實施例的一種晶片封裝結構的部分上視示意圖。圖1I是依照本發明的第一實施例的一種晶片封裝結構的部分製造方法的部分剖視示意圖。圖1H可以是圖1G的上視示意圖。圖1I可以是圖1C中區域R的放大示意圖。
請參照圖1A,形成第一重佈線路層160於載板191上。本發明對於載板191並無特別的限制,只要載板191可以適於承載形成於其上膜層或配置於其上的元件即可。
在一未繪示的實施例中,載板191上可以具有光熱轉換(light to heat conversion;LTHC)黏著層或其他類似的離型層。
在本實施例中,第一重佈線路層160可以包括絕緣層161以及導電層162。最頂的絕緣層161a(即,最遠離載板191的絕緣層161)可以具有多個開口161b,且開口161b可以暴露出最頂的導電層162a(即,最遠離載板191的導電層162)。第一重佈線路層160可以藉由一般常用的半導體製程(如:沉積製程、微影製程及/或蝕刻製程)形成,故於此不加以贅述。
請參照圖1B,在本實施例中,可以配置多個第三導電連接件150於第一重佈線路層160上。第三導電連接件150可以嵌入最頂的絕緣層161a的開口161b(標示於圖1A)內,以電性連接於最頂的導電層162a中對應的部分。
在一實施例中,第三導電連接件150可以包括預先成型(pre-formed)的導電件。舉例而言,第三導電連接件150可以包括預先成型的導電柱(pre-formed conductive pillar),但本發明不限於此。
在一實施例中,第三導電連接件150可以藉由一般常用的半導體製程(如:微影製程、濺鍍製程、電鍍製程及/或蝕刻製程)形成,但本發明不限於此。舉例而言,第三導電連接件150可以包括鍍覆核心層(plating core layer)及環繞鍍覆核心層的種子層(seed layer),但本發明不限於此。
請參照圖1C,配置第一晶片110於第一重佈線路層160上。
第一晶片110包括基材113。基材113的一側具有元件區(未繪示),而元件區所位於的表面可以被稱為主動面。也就是說,第一晶片110具有第一主動面111及第一背面112,且第一背面112相對於第一主動面111。
在本實施例中,第一晶片110可以包括多個連接墊116、線路結構114、多個第一導電連接件117、多個第二導電連接件118以及多個導電穿孔115。連接墊116位於第一主動面111。多個第一導電連接件117位於第一背面112上。多個第二導電連接件118位於第一主動面111上。多個導電穿孔115貫穿基材113。並且,在將第一晶片110配置於第一重佈線路層160上之後,可以使多個第一導電連接件117電性連接於第一重佈線路層160。
值得注意的是,於圖1C及後續的圖式中,僅示例性地繪示了部分的剖面。在一般晶片設計中,元件區內的元件(如:第一晶片110的元件區內的元件)可以藉由對應的後段金屬內連線(Back End of Line Interconnect)電性連接於對應的連接墊(如:第一晶片110的部分連接墊116)。
在本實施例中,第一導電連接件117的其中之一與第二導電連接件118的其中之一可以藉由對應的連接墊116、對應的導電穿孔115以及線路導電層114b中對應的部分而電性連接。在一實施例中,導電穿孔115可以藉由對應的後段金屬內連線電性連接於對應的連接墊116。
在本實施例中,連接墊116例如為鋁墊或銅墊,但本發明不限於此。在一實施例中,連接墊116可以被保護層(passivation layer)119部分覆蓋。
在本實施例中,線路結構114可以包括線路絕緣層114a、114c以及線路導電層114b。線路絕緣層114a可以位於線路導電層114b與基材113之間。線路絕緣層114c可以覆蓋線路導電層114b。
在本實施例中,導電穿孔115可以包括穿孔絕緣層115a及穿孔導電層115b。穿孔絕緣層115a可以位於穿孔導電層115b與基材113之間。
在一實施例中,穿孔導電層115b可以為多層的結構。舉例而言,穿孔導電層115b可以包括阻障層(barrier layer)、晶種層(seed layer)以及鍍覆層(plating layer),但本發明不限於此。
在本實施例中,最接近基材113的線路絕緣層114a與穿孔絕緣層115a可以是相同的膜層,且最接近基材113的線路導電層114b與穿孔導電層115b可以是相同的膜層。
在一實施例中,基材113可以為矽基材,且導電穿孔115可以被稱為矽穿孔(through silicon via;TSV),但本發明不限於此。
請參照圖1D,在本實施例中,可以形成密封材料149於第一重佈線路層160上。密封材料149覆蓋第一晶片110的第一主動面111、第一背面112、多個第一導電連接件117、多個第二導電連接件118以及多個第三導電連接件150。
請參照圖1E,在本實施例中,可以移除部分的密封材料149(標示於圖1D),以形成密封體140。密封體140可以覆蓋第一晶片110的第一主動面111、第一背面112、多個第一導電連接件117的側壁117s、多個第二導電連接件118的側壁118s以及多個第三導電連接件150的側壁150s。密封體140可以暴露出部分的第二導電連接件118以及部分的第三導電連接件150。
在一實施例中,可以進行研磨(grinding)、拋光(polishing)或其他適宜的平整化步驟,以使密封體140的第二表面142、第二導電連接件118的頂面118a以及第三導電連接件150的頂面150a構成一共面的平整面。
在一實施例中,由於第一晶片110的第一主動面111上具有第二導電連接件118,因此,在進行前述平整化步驟時可以降低對元件區的元件或連接墊116(標示於圖1I)造成損傷的可能。
請參照圖1F,形成第二重佈線路層170於密封體140上。
在本實施例中,第二重佈線路層170可以包括絕緣層171以及導電層172。第二重佈線路層170可以藉由一般常用的半導體製程(如:沉積製程及/或微影製程)形成,故於此不加以贅述。
請繼續參照圖1F,配置第二晶片120於第二重佈線路層170上,且使第二晶片120電性連接於導電層172中對應的部分及對應的第三導電連接件150。
在本實施例中,第二晶片120與第二重佈線路層170之間可以具有多個第一導電端子181以及多個第二導電端子182。第二晶片120可以藉由對應的第一導電端子181電性連接於第一晶片110。第二晶片120可以藉由對應的第二導電端子182電性連接於對應的第三導電連接件150。
請繼續參照圖1F,配置第三晶片130於第二重佈線路層170上,且使第三晶片130電性連接於導電層172中對應的部分及對應的第三導電連接件150。
在本實施例中,第三晶片130與第二重佈線路層170之間可以具有多個第三導電端子183以及多個第四導電端子184。第三晶片130可以藉由對應的第三導電端子183電性連接於第一晶片110。第三晶片130可以藉由對應的第四導電端子184電性連接於對應的第三導電連接件150。
在一實施例中,第一導電端子181、第二導電端子182、第三導電端子183及/或第四導電端子184可以包括銲球,但本發明不限於此。
在一實施例中,第一導電端子181、第二導電端子182、第三導電端子183及/或第四導電端子184可以藉由一般常用的植球製程形成,故於此不加以贅述。
值得注意的是,本發明並未限制將第二晶片120配置於第二重佈線路層170上及將第三晶片130配置於第二重佈線路層170上的順序。
在一未繪示的實施例中,可以於第二晶片120與第二重佈線路層170之間及/或於第三晶片130與第二重佈線路層170之間形成底膠(underfill)。
請參照圖1G,於形成第二重佈線路層170之後,可以移除載板191(標示於圖1F),以暴露出第一重佈線路層160。
值得注意的是,本發明並未限制將第二晶片120配置於第二重佈線路層170上、將第三晶片130配置於第二重佈線路層170上的順序及移除載板191的順序。在本實施例中,可以先將第二晶片120及第三晶片130配置於第二重佈線路層170上,然後再移除載板191。在一未繪示的實施例中,可以先移除載板191,然後再將第二晶片120或第三晶片130配置於第二重佈線路層170上。
請繼續參照圖1G,於暴露出第一重佈線路層160之後,可以於第一重佈線路層160上形成第五導電端子185。
在一實施例中,第五導電端子185可以包括銲球,但本發明不限於此。
在一實施例中,第五導電端子185可以藉由一般常用的植球製程形成,故於此不加以贅述。
經過上述製程後即可大致上完成本實施例之晶片封裝結構100的製作。請參照圖1G及圖1H,晶片封裝結構100包括第一晶片110、密封體140、第一重佈線路層160、第二重佈線路層170、第二晶片120以及第三晶片130。第一晶片110具有第一主動面111、第一背面112、多個導電穿孔115以及多個第一導電連接件117。第一背面112相對於第一主動面111。第一導電連接件117位於第一背面112上。密封體140覆蓋第一晶片110的第一主動面111、第一背面112及第一導電連接件117。密封體140具有第一密封面141以及第二密封面142。第二密封面142相對於第一密封面141。第一重佈線路層160位於密封體140的第一密封面141上。第二重佈線路層170位於密封體140的第二密封面142上。第二晶片120配置於第二重佈線路層170上。第三晶片130配置於第二重佈線路層170上。
在本實施例中,第一晶片110可以更具有位於第一主動面111上的多個第二導電連接件118。密封體140更覆蓋多個第二導電連接件118。
在本實施例中,第一晶片110可以更具有位於第一背面112上的線路結構114,且第一導電連接件117藉由線路結構114對應的部分電性連接於對應的導電穿孔115。
在本實施例中,多個導電穿孔115可以包括穿孔絕緣層115a(標示於圖1I)及穿孔導電層115b(標示於圖1I),線路結構114可以包括線路絕緣層114a(標示於圖1I)及線路導電層114b(標示於圖1I),穿孔絕緣層115a及線路絕緣層114a可以為相同的膜層,且穿孔導電層115b及線路導電層114b可以為相同的膜層。
在本實施例中,晶片封裝結構100可以更包括多個第三導電連接件150。第三導電連接件150貫穿密封體140。第三導電連接件150電性連接於部分的第一重佈線路層160及部分的第二重佈線路層170。第三導電連接件150的徑寬(如:最小徑寬150w)大於導電穿孔115的徑寬(如:最小徑寬115w;標示於圖1I)。
在一實施例中,第三導電連接件150的最小徑寬150w大於導電穿孔115的最小徑寬115w(標示於圖1I)。也就是說,第三導電連接件150的最大傳輸電流值可以大於導電穿孔115的最大傳輸電流值。因此,第三導電連接件150可以適於(但不限於)用於電源供應、接地端等較大電流(相較於導電穿孔115的最大傳輸電流值)的傳輸,而導電穿孔115可以適於(但不限於)用於訊號等較小電流(相較於第三導電連接件150的最大傳輸電流值)的傳輸。
在本實施例中,晶片封裝結構100可以更包括多個第一導電端子181以及多個第二導電端子182。第一導電端子181位於第二晶片120與第二重佈線路層170之間,且第一導電端子181與第一晶片110重疊。第二導電端子182位於第二晶片120與第二重佈線路層170之間,且第二導電端子182與第一晶片110不重疊。相鄰的兩個第一導電端子181之間具有的第一間距P1,相鄰的兩個第二導電端子182之間具有的第二間距P2,且第一間距P1小於第二間距P2。
在本實施例中,於俯視狀態下(如圖1H所示),各個第一導電端子181的投影面積可以小於各個第二導電端子182的投影面積。舉例而言,各個第一導電端子181投影於第二密封面142(或平行於第一密封面141的一虛擬面)上的投影面積可以小於各個第二導電端子182投影於第二密封面142(或平行於第一密封面141的一虛擬面)上的投影面積。
在一實施例中,第一導電端子181電性連接於對應的導電穿孔115,且第二導電端子182電性連接於對應的第三導電連接件150。並且,第三導電連接件150的最小徑寬150w大於導電穿孔115的最小徑寬115w,且各個第二導電端子182的投影面積大於各個第一導電端子181的投影面積。因此,第三導電連接件150及對應的第二導電端子182可以適於(但不限於)用於電源供應、接地端等較大電流的傳輸,而導電穿孔115及對應的第一導電端子181可以適於(但不限於)用於訊號等較小電流的傳輸。
在本實施例中,晶片封裝結構100可以更包括多個第三導電端子183以及多個第四導電端子184。第三導電端子183位於第三晶片130與第二重佈線路層170之間,且第三導電端子183與第一晶片110重疊。第四導電端子184位於第三晶片130與第二重佈線路層170之間,且第四導電端子184與第一晶片110不重疊。相鄰的兩個第三導電端子183之間具有的第三間距P3,相鄰的兩個第四導電端子184之間具有的第四間距P4,且第三間距P3小於第四間距P4。
在本實施例中,於俯視狀態下(如圖1H所示),各個第三導電端子183的投影面積可以小於各個第四導電端子184的投影面積。舉例而言,第三導電端子183投影於第二密封面142(或平行於第一密封面141的一虛擬面)上的投影面積可以小於第四導電端子184投影於第二密封面142(或平行於第一密封面141的一虛擬面)上的投影面積。
在一實施例中,第三導電端子183電性連接於對應的導電穿孔115,且第四導電端子184電性連接於對應的第三導電連接件150。並且,第三導電連接件150的最小徑寬150w大於導電穿孔115的最小徑寬115w,且各個第四導電端子184的投影面積大於各個第三導電端子183的投影面積。因此,第三導電連接件150及對應的第四導電端子184可以適於用於電源供應、接地端等較大電流的傳輸,而導電穿孔115及對應的第三導電端子183可以適於用於訊號等較小電流的傳輸。
在本實施例中,第一晶片110的第一主動面111、第二晶片120的第二主動面121及第三晶片130的第三主動面131可以面向第二重佈線路層170。如此一來,可以降低第一晶片110與第二晶片120之間及第一晶片110與第三晶片130之間的訊號傳輸路徑,而可以提升訊號傳輸的品質或效率。
在一實施例中,第二晶片120及第三晶片130之間可以是同質的(homogeneous)晶片也可以是異質的(heterogeneous)晶片,於本發明並不加以限制。舉例而言,第二晶片120及第三晶片130可以是具有相同或不同功能(function)的晶粒(die)、封裝後晶片(packaged chip)、堆疊式的晶片封裝件(stacked chip package)或是特殊應用積體電路(Application-Specific Integrated Circuit;ASIC),但本發明不限於此。
圖2A至圖2F是依照本發明的第二實施例的晶片封裝結構的部分製造方法的部分剖面示意圖。在本實施例中,晶片封裝結構200的製造方法與第一實施例的晶片封裝結構100的製造方法相似,其類似的構件以相同的標號表示,且具有類似的功能、材質或形成方式,並省略描述。具體而言,圖2A至圖2F繪示接續圖1A的步驟的晶片封裝結構的部分製造方法的部分剖面示意圖。
接續圖1A,請參照圖2A,在本實施例中,配置第一晶片110於第一重佈線路層160上。
請參照圖2B,在本實施例中,可以形成密封材料249於第一重佈線路層160上。密封材料249覆蓋第一晶片110的第一主動面111、第一背面112、多個第一導電連接件117的側壁117s以及多個第二導電連接件118的側壁118s。
在本實施例中,密封材料249可以更覆蓋第二導電連接件118相對於載板191的一端,但本發明不限於此。在一未繪示的實施例中,密封材料249可以暴露出第二導電連接件118相對於載板191的一端。
請參照圖2C,在本實施例中,可以藉由雷射鑽孔、蝕刻或其他適宜的方式,移除部分的密封材料249以形成多個開口249b,且開口249b可以暴露出部分的最頂的導電層162a。
請參照圖2D,在本實施例中,可以藉由一般常用的半導體製程(如:沉積製程及/或鍍覆製程)以將導電材料259填入開口249b(標示於圖2C)內。填入開口249b內的導電材料259可以電性連接於部分的最頂的導電層162a。
在本實施例中,導電材料259可以更覆蓋密封材料249相對於載板191的表面,但本發明不限於此。在一未繪示的實施例中,導電材料259可以暴露出密封材料249相對於載板191的表面。
請參照圖2E,在本實施例中,若導電材料259(標示於圖2D)完全覆蓋密封材料249(標示於圖2D)相對於載板191的表面,則可以藉由蝕刻、研磨、拋光或其他適宜的方式移除部分的導電材料259,以暴露出密封材料249相對於載板191的表面。
請繼續參照圖2E,在本實施例中,若密封材料249(標示於圖2C)完全覆蓋第二導電連接件118相對於載板191的一端,則可以藉由蝕刻、研磨、拋光或其他適宜的方式,以暴露出第二導電連接件118相對於載板191的一端。
在本實施例中,若導電材料259(標示於圖2C)完全覆蓋密封材料249(標示於圖2C)相對於載板191的表面,且密封材料249完全覆蓋第二導電連接件118相對於載板191的一端,則可以藉由前述的步驟以形成多個第三導電連接件250及覆蓋多個第三導電連接件250的側壁250s的密封體240。
在一實施例中,第三導電連接件250可以被稱為塑模穿孔(Through Mold Via;TMV),但本發明不限於此。
在形成第三導電連接件250及密封體240之後,可以藉由類似於圖1F至圖1G所繪示的步驟,以形成圖2F所示的晶片封裝結構200。
請參照圖2F,晶片封裝結構200可以包括第一晶片110、密封體240、第一重佈線路層160、第二重佈線路層170、第二晶片120、第三晶片130以及多個第三導電連接件250。第三導電連接件250貫穿密封體240。第三導電連接件250電性連接於部分的第一重佈線路層160及部分的第二重佈線路層170。
在本實施例中,第三導電連接件250的徑寬(如:最小徑寬250w)可以大於導電穿孔115的徑寬(如:最小徑寬115w;標示於圖1I)。
在本實施例中,第二導電端子182可以電性連接於對應的第三導電連接件250,且第四導電端子184電性連接於對應的第三導電連接件250。
前述實施例之線路層或線路結構(如:線路結構114、第一重佈線路層160及/或第二重佈線路層170)的佈線設計(layout design)可以依據應用上的需求進行調整。也就是說,在圖示中未直接相連的線路可能在其他的剖面上或其他的區域藉由其他的結構(如:導電通孔)或元件而電性連接。
綜上所述,本發明的晶片封裝結構及晶片封裝結構的製造方法可以具有較佳的訊號傳輸品質或效率。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、200:晶片封裝結構
110:第一晶片
111:第一主動面
112:第一背面
113:基材
114:線路結構
114a、114c:線路絕緣層
114b:線路導電層
115:導電穿孔
115a:穿孔絕緣層
115b:穿孔導電層
115w:徑寬
116:連接墊
117:第一導電連接件
117s:側壁
118:第二導電連接件
118a:頂面
118s:側壁
119:保護層
120:第二晶片
121:第二主動面
130:第三晶片
131:第三主動面
149、249:密封材料
249b:開口
140、240:密封體
141:第一密封面
142:第二密封面
259:導電材料
150、250:第三導電連接件
150a:頂面
150s、250s:側壁
150w、250w:徑寬
160:第一重佈線路層
161、161a:絕緣層
161b:開口
162、162a:導電層
170:第二重佈線路層
171:絕緣層
172:導電層
181:第一導電端子
P1:第一間距
182:第二導電端子
P2:第二間距
183:第三導電端子
P3:第三間距
184:第四導電端子
P4:第四間距
185:第五導電端子
191:載板
R:區域
圖1A至圖1G是依照本發明的第一實施例的一種晶片封裝結構的部分製造方法的部分剖視示意圖。
圖1H是依照本發明的第一實施例的一種晶片封裝結構的部分上視示意圖。
圖1I是依照本發明的第一實施例的一種晶片封裝結構的部分製造方法的部分剖視示意圖。
圖2A至圖2F是依照本發明的第二實施例的一種晶片封裝結構的部分製造方法的部分剖視示意圖。
100:晶片封裝結構
110:第一晶片
111:第一主動面
112:第一背面
114:線路結構
115:導電穿孔
117:第一導電連接件
118:第二導電連接件
120:第二晶片
121:第二主動面
130:第三晶片
131:第三主動面
140:密封體
141:第一密封面
142:第二密封面
150:第三導電連接件
150w:徑寬
160:第一重佈線路層
170:第二重佈線路層
181:第一導電端子
182:第二導電端子
183:第三導電端子
184:第四導電端子
185:第五導電端子
Claims (7)
- 一種晶片封裝結構,包括:第一晶片,具有第一主動面、相對於所述第一主動面的第一背面、多個導電穿孔以及位於所述第一背面上的多個第一導電連接件;密封體,覆蓋所述第一晶片的所述第一主動面、所述第一背面及所述多個第一導電連接件,且所述密封體具有第一密封面以及相對於所述第一密封面的第二密封面;第一重佈線路層,位於所述密封體的所述第一密封面上;第二重佈線路層,位於所述密封體的所述第二密封面上;第二晶片,配置於所述第二重佈線路層上;以及第三晶片,配置於所述第二重佈線路層上,其中所述第一晶片更具有位於所述第一背面上的線路結構,且所述多個第一導電連接件藉由所述線路結構電性連接於對應的所述多個導電穿孔,其中:所述多個導電穿孔包括穿孔絕緣層及穿孔導電層;所述線路結構包括線路絕緣層及線路導電層;所述穿孔絕緣層及所述線路絕緣層為相同的膜層;且所述穿孔導電層及所述線路導電層為相同的膜層。
- 如申請專利範圍第1項所述的晶片封裝結構,其中所述第一晶片更具有位於所述第一主動面上的多個第二導電連接件,且所述密封體更覆蓋所述多個第二導電連接件。
- 如申請專利範圍第1項所述的晶片封裝結構,更包括:多個第三導電連接件,貫穿所述密封體且電性連接於部分的所述第一重佈線路層及部分的所述第二重佈線路層,其中所述多個第三導電連接件的徑寬大於所述多個導電穿孔的徑寬。
- 如申請專利範圍第1項所述的晶片封裝結構,更包括:多個第一導電端子,位於所述第二晶片與所述第二重佈線路層之間;以及多個第二導電端子,位於所述第二晶片與所述第二重佈線路層之間,其中:所述多個第一導電端子與所述第一晶片重疊;所述多個第二導電端子與所述第一晶片不重疊;所述多個第一導電端子的間距小於所述多個第二導電端子的間距;且於俯視狀態下,各個所述多個第一導電端子的投影面積小於各個所述多個第二導電端子的投影面積。
- 如申請專利範圍第1項所述的晶片封裝結構,更包括:多個第三導電端子,位於所述第三晶片與所述第二重佈線路層之間;以及多個第四導電端子,位於所述第三晶片與所述第二重佈線路層之間,其中:所述多個第三導電端子與所述第一晶片重疊;所述多個第四導電端子與所述第一晶片不重疊; 所述多個第三導電端子的間距小於所述多個第四導電端子的間距;且於俯視狀態下,各個所述多個第三導電端子的投影面積小於各個所述多個第四導電端子的投影面積。
- 如申請專利範圍第1項所述的晶片封裝結構,其中:所述第二晶片具有第二主動面;所述第三晶片具有第三主動面;且所述第一晶片的所述第一主動面、所述第二晶片的所述第二主動面及所述第三晶片的所述第三主動面面向所述第二重佈線路層。
- 一種晶片封裝結構的製造方法,包括:形成第一重佈線路層於載板上;配置第一晶片於所述第一重佈線路層上,所述第一晶片具有第一主動面、相對於所述主動面的第一背面、多個導電穿孔以及位於所述第一背面上的多個第一導電連接件,且所述多個第一導電連接件電性連接於所述第一重佈線路層;形成密封體於所述第一重佈線路層上,且覆蓋所述第一晶片的所述第一主動面、所述第一背面及所述多個第一導電連接件;形成第二重佈線路層於所述密封體上;配置第二晶片於所述第二重佈線路層上;以及配置第三晶片於所述第二重佈線路層上,其中所述第一晶片更具有位於所述第一背面上的線路結構,且所述多個第一導電連 接件藉由所述線路結構電性連接於對應的所述多個導電穿孔,其中:所述多個導電穿孔包括穿孔絕緣層及穿孔導電層;所述線路結構包括線路絕緣層及線路導電層;所述穿孔絕緣層及所述線路絕緣層為相同的膜層;且所述穿孔導電層及所述線路導電層為相同的膜層。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201962831730P | 2019-04-10 | 2019-04-10 | |
| US62/831,730 | 2019-04-10 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202038420A TW202038420A (zh) | 2020-10-16 |
| TWI747127B true TWI747127B (zh) | 2021-11-21 |
Family
ID=72747454
Family Applications (4)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108121768A TWI707408B (zh) | 2019-04-10 | 2019-06-21 | 天線整合式封裝結構及其製造方法 |
| TW108128822A TWI764032B (zh) | 2019-04-10 | 2019-08-14 | 天線整合式封裝結構及其製造方法 |
| TW109100306A TWI747127B (zh) | 2019-04-10 | 2020-01-06 | 晶片封裝結構及其製造方法 |
| TW109100790A TWI772736B (zh) | 2019-04-10 | 2020-01-09 | 扇出型天線封裝結構及其封裝方法 |
Family Applications Before (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108121768A TWI707408B (zh) | 2019-04-10 | 2019-06-21 | 天線整合式封裝結構及其製造方法 |
| TW108128822A TWI764032B (zh) | 2019-04-10 | 2019-08-14 | 天線整合式封裝結構及其製造方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109100790A TWI772736B (zh) | 2019-04-10 | 2020-01-09 | 扇出型天線封裝結構及其封裝方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US11532575B2 (zh) |
| CN (1) | CN111816644B (zh) |
| TW (4) | TWI707408B (zh) |
Families Citing this family (29)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN119028942A (zh) | 2018-12-18 | 2024-11-26 | 罗姆股份有限公司 | 半导体装置及半导体装置的制造方法 |
| US11018083B2 (en) * | 2019-07-17 | 2021-05-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor package and manufacturing method thereof |
| US11410902B2 (en) | 2019-09-16 | 2022-08-09 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package and method of manufacturing the same |
| DE102019134673A1 (de) * | 2019-09-30 | 2021-04-01 | Taiwan Semiconductor Manufacturing Co. Ltd. | Antennen-package zur signalübertragung |
| US11114745B2 (en) | 2019-09-30 | 2021-09-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Antenna package for signal transmission |
| DE102020119181A1 (de) | 2019-10-29 | 2021-04-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Halbleiterpackages und verfahren zu deren herstellung |
| US11404380B2 (en) * | 2019-12-19 | 2022-08-02 | Advanced Semiconductor Engineering, Inc. | Semiconductor package structure and method for manufacturing the same |
| US11515270B2 (en) * | 2020-10-09 | 2022-11-29 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package and method of manufacturing the same |
| US12322856B2 (en) * | 2020-12-30 | 2025-06-03 | Texas Instruments Incorporated | Antenna in package having antenna on package substrate |
| US11538759B2 (en) * | 2021-01-26 | 2022-12-27 | Deca Technologies Usa, Inc. | Fully molded bridge interposer and method of making the same |
| TWI756094B (zh) * | 2021-03-31 | 2022-02-21 | 力成科技股份有限公司 | 封裝結構及其製造方法 |
| CN115623677B (zh) * | 2021-07-14 | 2025-09-23 | 鹏鼎控股(深圳)股份有限公司 | 天线封装结构及其制作方法 |
| KR20230012864A (ko) * | 2021-07-16 | 2023-01-26 | 삼성전자주식회사 | 안테나를 위한 인터포징 보드를 포함하는 전자 장치 |
| US20230065615A1 (en) * | 2021-08-27 | 2023-03-02 | Advanced Semiconductor Engineering, Inc. | Electronic device |
| US20230125239A1 (en) | 2021-10-22 | 2023-04-27 | Mediatek Inc. | Semiconductor package structure |
| CN116073133A (zh) * | 2021-11-04 | 2023-05-05 | 青岛新核芯科技有限公司 | 电子装置及其制造方法 |
| TWI807660B (zh) * | 2022-03-02 | 2023-07-01 | 力成科技股份有限公司 | 封裝元件及其製作方法 |
| TWI818458B (zh) * | 2022-03-04 | 2023-10-11 | 矽品精密工業股份有限公司 | 電子封裝件及其製法 |
| CN116994964A (zh) * | 2022-04-25 | 2023-11-03 | 宏启胜精密电子(秦皇岛)有限公司 | 封装结构及其制备方法 |
| US12418103B2 (en) * | 2022-06-14 | 2025-09-16 | Tron Future Tech Inc. | Antenna package structure |
| TW202401898A (zh) * | 2022-06-24 | 2024-01-01 | 方略電子股份有限公司 | 天線裝置 |
| TWI847245B (zh) * | 2022-08-31 | 2024-07-01 | 矽品精密工業股份有限公司 | 電子封裝件及其製法 |
| TWI837904B (zh) * | 2022-10-26 | 2024-04-01 | 群創光電股份有限公司 | 半導體裝置 |
| US12500197B2 (en) | 2022-12-23 | 2025-12-16 | Deca Technologies Usa, Inc. | Encapsulant-defined land grid array (LGA) package and method for making the same |
| CN116936492A (zh) * | 2023-07-19 | 2023-10-24 | 环维电子(上海)有限公司 | 芯片封装集成天线的结构及其制造方法 |
| US12424450B2 (en) | 2023-11-22 | 2025-09-23 | Deca Technologies Usa, Inc. | Embedded component interposer or substrate comprising displacement compensation traces (DCTs) and method of making the same |
| TWI875352B (zh) * | 2023-11-29 | 2025-03-01 | 南茂科技股份有限公司 | 半導體結構 |
| US12500198B2 (en) | 2024-03-01 | 2025-12-16 | Deca Technologies Usa, Inc. | Quad flat no-lead (QFN) package with tie bars and direct contact interconnect build-up structure and method for making the same |
| US20260005128A1 (en) * | 2024-07-01 | 2026-01-01 | Advanced Micro Devices, Inc. | Modularized construct for complex chiplet integration package |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2017034641A1 (en) * | 2015-08-21 | 2017-03-02 | Qualcomm Incorporated | Integrated device package comprising bridge in litho-etchable layer |
| TW201721828A (zh) * | 2015-12-14 | 2017-06-16 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
| US20180204791A1 (en) * | 2017-01-13 | 2018-07-19 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and manufacturing method thereof |
| US20180366436A1 (en) * | 2017-06-15 | 2018-12-20 | Invensas Corporation | Multi-Chip Modules Formed Using Wafer-Level Processing of a Reconstitute Wafer |
Family Cites Families (35)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW447094B (en) * | 2000-03-03 | 2001-07-21 | Chipmos Technologies Inc | Multi-chip module of substrate-on-chip |
| US20020074637A1 (en) * | 2000-12-19 | 2002-06-20 | Intel Corporation | Stacked flip chip assemblies |
| US6387795B1 (en) * | 2001-03-22 | 2002-05-14 | Apack Technologies Inc. | Wafer-level packaging |
| JP4874005B2 (ja) * | 2006-06-09 | 2012-02-08 | 富士通セミコンダクター株式会社 | 半導体装置、その製造方法及びその実装方法 |
| US7807508B2 (en) * | 2006-10-31 | 2010-10-05 | Tessera Technologies Hungary Kft. | Wafer-level fabrication of lidded chips with electrodeposited dielectric coating |
| CN101276766B (zh) * | 2008-05-16 | 2010-09-08 | 日月光半导体制造股份有限公司 | 覆晶封装方法 |
| US9007273B2 (en) * | 2010-09-09 | 2015-04-14 | Advances Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
| TWI418269B (zh) * | 2010-12-14 | 2013-12-01 | 欣興電子股份有限公司 | 嵌埋穿孔中介層之封裝基板及其製法 |
| US8952521B2 (en) | 2012-10-19 | 2015-02-10 | Infineon Technologies Ag | Semiconductor packages with integrated antenna and method of forming thereof |
| US9431369B2 (en) * | 2012-12-13 | 2016-08-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Antenna apparatus and method |
| US9779990B2 (en) | 2013-02-27 | 2017-10-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated antenna on interposer substrate |
| CN103219318B (zh) * | 2013-04-12 | 2015-07-08 | 中国电子科技集团公司第十三研究所 | 一种耐高温的微波内匹配晶体管用mim电容及其制造方法 |
| US9831214B2 (en) * | 2014-06-18 | 2017-11-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device packages, packaging methods, and packaged semiconductor devices |
| JP6429680B2 (ja) | 2015-03-03 | 2018-11-28 | パナソニック株式会社 | アンテナ一体型モジュール及びレーダ装置 |
| US9633974B2 (en) * | 2015-03-04 | 2017-04-25 | Apple Inc. | System in package fan out stacking architecture and process flow |
| US20160329299A1 (en) * | 2015-05-05 | 2016-11-10 | Mediatek Inc. | Fan-out package structure including antenna |
| CN105140200A (zh) * | 2015-07-22 | 2015-12-09 | 华进半导体封装先导技术研发中心有限公司 | 晶圆级凸点封装结构的制作方法 |
| US10784206B2 (en) * | 2015-09-21 | 2020-09-22 | Mediatek Inc. | Semiconductor package |
| US10165682B2 (en) * | 2015-12-28 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Opening in the pad for bonding integrated passive device in InFO package |
| CN105826288B (zh) * | 2016-03-22 | 2019-08-13 | 上海朕芯微电子科技有限公司 | 功率器件的csp封装结构及其制造方法 |
| US10032722B2 (en) | 2016-05-31 | 2018-07-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package structure having am antenna pattern and manufacturing method thereof |
| US10354964B2 (en) * | 2017-02-24 | 2019-07-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated devices in semiconductor packages and methods of forming same |
| US10937719B2 (en) * | 2017-03-20 | 2021-03-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method of fabricating the same |
| KR102179166B1 (ko) * | 2017-05-19 | 2020-11-16 | 삼성전자주식회사 | 안테나 기판 및 반도체 패키지 복합 모듈 |
| US10910329B2 (en) * | 2017-05-23 | 2021-02-02 | Advanced Semiconductor Engineering, Inc. | Semiconductor package device and method of manufacturing the same |
| TWI637474B (zh) * | 2017-06-03 | 2018-10-01 | 力成科技股份有限公司 | 封裝結構及其製造方法 |
| US10312112B2 (en) * | 2017-06-20 | 2019-06-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated fan-out package having multi-band antenna and method of forming the same |
| US10461034B2 (en) * | 2017-07-26 | 2019-10-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure and manufacturing method thereof |
| US10879197B2 (en) * | 2017-08-30 | 2020-12-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method of fabricating package structure |
| US10157834B1 (en) * | 2017-09-18 | 2018-12-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Electronic apparatus |
| EP3486943A1 (en) | 2017-11-17 | 2019-05-22 | MediaTek Inc | Semiconductor package |
| CN108109984A (zh) * | 2017-12-07 | 2018-06-01 | 中芯长电半导体(江阴)有限公司 | 半导体封装结构及其制备方法 |
| US10424550B2 (en) | 2017-12-19 | 2019-09-24 | National Chung Shan Institute Of Science And Technology | Multi-band antenna package structure, manufacturing method thereof and communication device |
| US11024954B2 (en) * | 2018-05-14 | 2021-06-01 | Mediatek Inc. | Semiconductor package with antenna and fabrication method thereof |
| KR102066904B1 (ko) * | 2018-09-18 | 2020-01-16 | 삼성전자주식회사 | 안테나 모듈 |
-
2019
- 2019-06-21 TW TW108121768A patent/TWI707408B/zh active
- 2019-07-23 CN CN201910664026.9A patent/CN111816644B/zh active Active
- 2019-08-14 TW TW108128822A patent/TWI764032B/zh active
- 2019-09-06 US US16/562,442 patent/US11532575B2/en active Active
- 2019-11-27 US US16/698,869 patent/US11296041B2/en active Active
-
2020
- 2020-01-06 TW TW109100306A patent/TWI747127B/zh active
- 2020-01-09 TW TW109100790A patent/TWI772736B/zh active
- 2020-03-25 US US16/830,235 patent/US11127699B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2017034641A1 (en) * | 2015-08-21 | 2017-03-02 | Qualcomm Incorporated | Integrated device package comprising bridge in litho-etchable layer |
| TW201721828A (zh) * | 2015-12-14 | 2017-06-16 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
| US20180204791A1 (en) * | 2017-01-13 | 2018-07-19 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and manufacturing method thereof |
| US20180366436A1 (en) * | 2017-06-15 | 2018-12-20 | Invensas Corporation | Multi-Chip Modules Formed Using Wafer-Level Processing of a Reconstitute Wafer |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202038423A (zh) | 2020-10-16 |
| US11127699B2 (en) | 2021-09-21 |
| TWI707408B (zh) | 2020-10-11 |
| US11532575B2 (en) | 2022-12-20 |
| TW202038348A (zh) | 2020-10-16 |
| TW202038420A (zh) | 2020-10-16 |
| CN111816644A (zh) | 2020-10-23 |
| TWI764032B (zh) | 2022-05-11 |
| US11296041B2 (en) | 2022-04-05 |
| US20200328161A1 (en) | 2020-10-15 |
| US20200328167A1 (en) | 2020-10-15 |
| US20200328497A1 (en) | 2020-10-15 |
| CN111816644B (zh) | 2023-08-29 |
| TWI772736B (zh) | 2022-08-01 |
| TW202038347A (zh) | 2020-10-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI747127B (zh) | 晶片封裝結構及其製造方法 | |
| TWI717255B (zh) | 封裝結構及其製造方法 | |
| TWI500091B (zh) | 封裝一半導體裝置之方法及封裝裝置 | |
| KR100871382B1 (ko) | 관통 실리콘 비아 스택 패키지 및 그의 제조 방법 | |
| TW202006923A (zh) | 半導體封裝及其製造方法 | |
| TW201906029A (zh) | 半導體封裝及其製造方法 | |
| CN103107099B (zh) | 半导体封装以及封装半导体器件的方法 | |
| CN103794569A (zh) | 封装结构及其制法 | |
| CN107731761A (zh) | 底部半导体封装件及其制造方法 | |
| US20230178451A1 (en) | Electronic package and manufacturing method thereof | |
| CN113410215B (zh) | 半导体封装结构及其制备方法 | |
| CN105280575A (zh) | 半导体封装结构及其制造方法 | |
| KR100914987B1 (ko) | 몰드 재형상 웨이퍼 및 이를 이용한 스택 패키지 | |
| TWI491017B (zh) | 半導體封裝件及其製法 | |
| TW202230682A (zh) | 電感器、半導體元件及其製造方法 | |
| TWI723414B (zh) | 電子封裝件及其製法 | |
| TWI567843B (zh) | 封裝基板及其製法 | |
| TW202221864A (zh) | 封裝結構及其製造方法 | |
| US20230268197A1 (en) | Substrate structure, and fabrication and packaging methods thereof | |
| CN211743144U (zh) | 具有硅穿孔结构的半导体组件 | |
| TWI705547B (zh) | 晶片封裝結構及其製造方法 | |
| TWI433284B (zh) | 可堆疊式封裝結構及其製造方法及半導體封裝結構 | |
| TWI834469B (zh) | 半導體封裝及其製造方法 | |
| TWI869954B (zh) | 半導體封裝及其製造方法 | |
| TWI889381B (zh) | 封裝結構及其製造方法 |