[go: up one dir, main page]

TWI364799B - Method for fabricating semiconductor structure and structure of static random access memory - Google Patents

Method for fabricating semiconductor structure and structure of static random access memory Download PDF

Info

Publication number
TWI364799B
TWI364799B TW97112278A TW97112278A TWI364799B TW I364799 B TWI364799 B TW I364799B TW 97112278 A TW97112278 A TW 97112278A TW 97112278 A TW97112278 A TW 97112278A TW I364799 B TWI364799 B TW I364799B
Authority
TW
Taiwan
Prior art keywords
layer
conductor layer
type
opening
low
Prior art date
Application number
TW97112278A
Other languages
English (en)
Other versions
TW200943434A (en
Inventor
Chih Hao Yu
Li Wei Cheng
Che Hua Hsu
Tian Fu Chiang
Cheng Hsien Chou
Chien Ming Lai
Yi Wen Chen
Chien Ting Lin
Guang Hwa Ma
Original Assignee
United Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by United Microelectronics Corp filed Critical United Microelectronics Corp
Priority to TW97112278A priority Critical patent/TWI364799B/zh
Publication of TW200943434A publication Critical patent/TW200943434A/zh
Application granted granted Critical
Publication of TWI364799B publication Critical patent/TWI364799B/zh

Links

Landscapes

  • Semiconductor Memories (AREA)

Description

UMCD-2007-0472 26667twf.doc/p 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種半導體結構的製造方法以及靜態 隨機存取記憶體,且特別是有關於一種具有高介電常數; 電層的靜態隨機存取記憶體,以及具有高介電常數介電層 之半導體結構的製造方法。 a 【先前技術】 傳統半導體製程中,大多是使用氧化石夕(Si〇2)為閘介 電層,但隨著積體電路產業的快速發展,為了提高元件之 積集度(Integrity)並增加其驅動能力’必須將整個電路元件 大小的設計往尺寸縮小的方向前進。當閘極之線寬設計縮 短時,而閘介電層的厚度也必須隨之變薄,如此會造成直 接穿隨(direct tunneling)機率的增加,進而引起閘極漏電流 (leakage current)急遽的增加 0 為解決此問題,具有高介電常數(high-k)之介電層,成 了眾所矚目的閘介電層材料。但是,目前要將高介電常數 介電層整合入電晶體,仍然遭遇到一些技術性的困難。因 為,尚介電常數材料的使用會降低遷移率及元件可靠度。 另外,隨著閘介電層之厚度的變薄,硼原子穿隧(B penetration)與多晶矽閘極空乏(p〇ly depieti〇n)的現象更加 嚴重。其中,硼原子穿隧可藉由摻雜少量氮於氧化層中予 以緩=,但多晶矽閘極空乏的影響卻難以避免。再加上, 由於面介電常數介電層的使用會使元件的臨界電壓增加, 而使高介電常數介電層無法與多晶石夕閘極整合在一起。因 1364799 UMCD-2007-0472 26667twf.doc/p 此,有人提出以金屬閘極(metal gate)取代多晶矽的作法, 除了可以免除多晶矽閘極空乏外,亦可降低閘極寄生電阻。 然而,以-般具有高介電常數介電層與金屬開極的閉 極結構來說’目前習知的作法,是先在高介電常數介電層 上形成虛擬多糾閘極之後,才移除這—層虛擬多晶石夕間 極,然後才形成金屬閘極,這使得高介電常數介電層在移 除虛擬多晶矽閘極的過程之中,會受到損傷,而降低其原 有的南電阻性質。 ' 此外,這些具有高介電常數介電層的元件會於晶片上 其他元件的製程互相整合,還會使得各元件出現不同的問 題,例如,先形成的高介電常數介電層與金屬閘極,會遭 遇多次的高溫熱製程(high temperature thermal process),而 改變膜層原有的性質,例如,削弱高介電常數介電層與金 屬閘極之間的界面品質,尤其是在p型電晶體之中,很容 易導致電晶體發生啟始電壓滾降(r〇u_〇ff)的情形,影響元 件的穩定度。或者是在靜態隨機存取記憶體的pN接面中, 額外製造出-層高介電常數介電層,大大地降低了靜態隨 機存取記憶體的效能。 〜 【發明内容】 有鑑於此,本發明的目的就是在提供一種半導體結構 的製造方法,在移除虛擬閘極之後,才形成高介電常數介 電層進而避免南溫熱製程造成膜層的品質下降。 ,發明的另一目的是提供一種靜態隨機存取記憶體, 不但能夠保有高介電常數介電層的優點,且不會於PN接 1364799 UMCD-2007-0472 26667twf.doc/p 面間額外設置有這一層高介電常數介電層。 本發明提出-種半導體結構的方法,先提供—芙 底,基底上已職有H晶軸 1 第-電晶體包括一第一虛擬間極,第二電晶:包:」、中二 =閘:著且C體與第二電晶體為不同導電型之電 =成第第m讀第二虛擬閘極而分 成-介電層、-高介電第常二然彳 ==形 層’至少填入第一開口與第二開二、且 a咕 中形成—第一型導體層盥一第-低雷卩日iC驷 層,第二低電阻導體層填滿第、。帛-低電阻導體 法,實:ΐ例中,上述之半導體結構的製造方 阻器包括—上番纟 冋件包括一閘極,電 橫跨基底中之一存層, 雜區。 丨同離結構與一第二型按 法,上述之半導體結構的製造方 併移除蘭極與導體層二?玉與第一虛擬閘極的同時,一 第二型導體層與第 8 UMCD-2007-0472 26667twf.doc/p 一低電阻導體層於形成的步驟中,同時填入原本形成有閘 極與導體層的位置。 在本發明之一實施例中,上述之半導體結構的製造方 法,其中於移除第一開口中之第一低電阻導體層與第二型 導體層的步驟中,一併移除靜態隨機存取記憶體中,第一 型摻雜區上方這一側之第一低電阻導體層與第二型導體 層’形成一第三開口。 在本發明之一實施例中,上述之半導體結構的製造方 法,其中第一型導體層與第二低電阻導體層於其形成步驟 中,一併填入第三開口中,且第二低電阻導體層填滿第三 開口。 在本發明之一實施例中,上述之半導體結構的製造方 法,其中移除第一虛擬閘極與第二虛擬閘極的方法包括一 濕式餘刻法或一乾式钱刻法。 在本發明之一實施例中,上述之半導體結構的製造方 法,其中濕式#刻法包括使用氫氧化銨或氫氧化四曱基銨。 在本發明之一實施例中,上述之半導體結構的製造方 法,其中第一電晶體為p型電晶體,第二電晶體為N型電 晶體。 在本發明之一實施例中,上述之半導體結構的製造方 法,其中第一型導體層為P型金屬層,第二型導體層為N 型金屬層。 在本發明之一實施例中,上述之半導體結構的製造方 法,其中移除第一開口中之第一低電阻導體層與第二型導 UMCD-2007-0472 26667twf.doc/p 體層的方法包括先於基底上形成一圖案化光阻居,至* 露出第一開口上方之第一低電阻導體層上^面, 以一乾式蝕刻法或一濕式蝕刻法至少移除第一開口 —唆 一低電阻導體層與第二型導體層。 幵 ^第 在本發明之-實施例中,上述之半導體結構的 法,其中濕式姓刻法包括使用含氫氧化錢、過氧化 酸或氫氯酸的去離子水。 在本發明之-實施例中,上述之半導體結構的製 法’更包括於移除第-虛朗極與第二虛擬閘極,方 進行以下步驟:於基底上形成—轉層,覆蓋住第—督先 體與第二電晶體。然後於基底上形成—層間介電層,^ 填滿第-導電型電晶體與第二導電型電晶體之間二少 接著移除部分|幕層直到暴露出第—虛擬閘極、。 閘極。 ’、處_ 本發明另提出-種靜態隨機存取記憶體,包括 層間介電層、高介電常數介電層、第一低電阻導體二:给 二型導體層、第-型導體層與第二低電阻導體層。:第 基底中設置有-第-型摻雜區、 結構’且第-型摻雜區與第二型摻雜區以隔離結3 隔。層間介電層設置於基紅,層間介電層中具有一開目^ 橫跨第-麵、隔離結顯第二麟_, + 基底。高介電錄介電層設置於開口巾,沿賴口内^ P幵1 口底部而設置。第-低電阻導體層設 區 與部分隔離結構上,填人開口中。第二型導體層設置= UMCD-2007-0472 26667twf.doc/p -低電阻導體層與高介電常數介電層u 設置於高介電常數介電層上,沿著開電阻i 2裸^的侧壁與高介電f數介電層裸露出之上表面而 =置°第二低電阻導體層則設置於第1導體層上 開口。 穴 體’ itr月=實施例中,上述之靜態隨機存取記憶 體’更包括-介電層,設置於高介電常數 間、南介電常數介電層與層間介電層之間。1、土- 體,U轭例中’上述之靜態隨機存取記憶 L雜:鶴區為⑼換雜區,第二型捧雜區為n 體,JL中^月實㈣中’上述之靜態隨機存取記憶 L屬:型導體層為?型金屬層,第二型導卿 體,ΐίΐ 屬中:上述之靜態隨機存取記憶 或釕。&金屬層的材質包括鶴、氮化鶴^、氮化鈦 體,其中中’^述之靜態隨機存取記憶 如、氮化叙ΐ 質包括氮化紐、氮化石夕组、碳化 —=銘欽合金、銘化欽或銘。 體,盆中Μ ^實施例中’上述之靜態隨機存取記情 氮切氮^數介電層的材質包括氧化纽 '欽酸^貝 給、氮氧切、氧錄、氧切 乳化錯氧化石夕錯、氧化給錯、氧化鈦、 1364799 UMCD-2007-0472 26667twf,doc/p 氧化鈽、氧倾' A化賴或氧化銘。 才彻製程步驟的調整,在移除虛朗極之後, = = 介電層,因而可以避免膜層受到損傷, 棱升同"-电㊉數介電層與第一型導體層、第二型導體异 ^間的界面品質。此外,靜態隨機存取記憶體的PN接i 間,也不會形成額外的高介電常數介電層。
為讓本發明之上述和其他目的、雜和優點能更明顯 ’下文特舉較佳實施例,並配合所附圖式,細說 明如下。 【實施方式】
_圖1A-1至圖if-ι是繪示本發明一實施例之一種半導 體結構的製造流程剖面圖。圖1A_2至圖1F_2是對應於圖 1A-1至圖1F_i的步驟,繪示本發明一實施例之一種靜態 隨機存取記憶體之製造流程剖面圖。 凊參照圖1A-1,本發明提出一種半導體結構的製造流 私圖,先提供基底1〇〇,基底丨⑻例如是石夕基底絕緣層 上矽基底或是三五族半導體基底、二六族半導體基底。基 底100上已形成有第一電晶體110、第二電晶體120、高壓 元件130與電阻器14〇,這些元件例如是以隔離結構1〇5 而刀隔。隔離結構1〇5例如是淺溝渠隔離結構,如圖iA-i 所不’或是場氧化層等其他類型的隔離結構。 第一電晶體110由基底1〇〇起具有一層閘介電層H1 與虛擬閘極113,虛擬閘極113兩側為間隙壁117,虛擬閘 極113下方兩側之基底1〇〇中則設置有第一型源極/汲極區 12 UMCD-2007-0472 26667twfdoc/p 電層111的材質例如是氧切,虛擬閘極113 的材質例如是多晶石夕、摻雜多晶 = 層硬罩幕層115,如魏鶴、雜鋅、』 =夕化鈦等魏金屬層。虛擬_ u 中則設置有第一型源極/汲極119。 兩”之土底 第二電晶體120之結構與第 閘介電層⑵、虛擬閘極123、間隙壁 129。虛擬閘極123上方也可以設置有硬罩幕 祕t型源極/汲極119例如是摻雜了删、阳或銦之Ρ 斜二、:型摻雜區’第一電晶體110即為ρ型電晶體, =肪’第二型雜/祕129例如是摻雜有-、碎等Ν 型摻型源極/沒極,第二電晶體12〇_型電晶體。 问壓元件13G與第-電晶體UG、第二電晶體12〇的 、u冓相去不遠,同樣具有閘介電層⑶、虛擬臟133、間 隙土 137與源極/汲極丨39。其中,虛擬閘極133上方可以 是設置有硬罩幕層135。 至於電容器140由基底1〇〇起則具有電容絕緣層141 與上電極143。上電極143上方還可以設置有硬罩幕層 145。上電極m3兩側壁可以形成有間隙壁My。 在一實施例中’上述第一電晶體u〇、第二電晶體 12〇、高壓元件130與電阻器14〇例如是利用同樣的步驟一 起形成的。閘介電層1U、121、131與電容絕緣層141例 UMCD-2007-0472 26667twf.doc7p 如是相同的材質,而虛擬閘極113、123、133與上電極143 例如是相同的材質。 請參照圖1A-2,在一實施例中,基底1〇〇上除了已經 形成的第一電晶體110、第二電晶體120、高壓元件13〇 與電阻器140之外,在基底丨〇〇上,更可以形成有靜態隨 機存取記憶體170,此靜態隨機存取記憶體170例如是橫 跨基底100中之第一型摻雜區107、隔離結構105與第二 型摻雜區109。在一實施例中,第一型摻雜區1〇7例如是 摻雜了硼、BF2或銦之P型摻質的p型摻雜區,而第二型 摻雜區109則為摻雜有罐或神等n型摻質之n型摻雜區。 在此區域上之靜態隨機存取記憶體17〇由基底1〇〇起例如 依序是一層底介電層171、一層導體層173與一層硬罩幕 層175’導體層173兩侧則形成有間隙壁177。這些膜層例 如是與前述第-電晶體11G、第二電晶體12G、高壓^件 130與電阻器14〇應用相同的多個步驟 請參考上述問介電“丨、虛擬問極113、$ 3質 與間隙壁117之說明。 更皁桊滑115 -居請參關1A_1與圖1A』,在基底⑽上形成 上曰罩幕層151,覆蓋住第一電晶體11〇、第二 電阻器14〇與靜態隨機存取記憶二〇。罩 ?曰151的材質例如是氧化矽、氮化矽、氮氧化矽 其形成方法例如是化學氣相沈積法-。释 1364799 UMCD-2007-0472 26667twf.doc/p 上形成一層層間介電層153 ,並以罩幕層151為蝕刻終止 2,平坦化層間介電層153。層間介電層153的材質例如 疋氧化石夕、碟矽玻璃、硼磷矽玻璃或其他適合之介電材料, 其形成方法例如是化學氣相沈積法。平坦化層間介電層 153的方法例如是化學機械研磨法(CMp)。 繼而,請參照圖1B_1與圖ib_2,利用適當方法,如 回蝕刻法來移除部分層間介電層153、罩幕層151與硬罩 幕層115、125、135、145、175,而裸露出虛擬閘極113、 123、133、上電極143與導體層m。之後,移除裸露出 ,的虛擬閘極113、123、133與導體層173及其下方之閘 介電層111、121、131與底介電層171,形成開口 181、183、 185、187 ’並留下上電極143與電容絕緣層141。移除這 些膜層的方法例如是先在基底100上塗布一層正光阻,然 後以曝光顯影的方式,在基底獅上形成一層圖案化光阻 層15 4,覆蓋住電阻@ j 4 〇。然後利用乾式侧法或濕式钱 刻法移除裸露出來的虛擬閘極113、123、133與導體層 17 3。上述乾式蝕刻法例如是反應性離子蝕刻法,而濕式^ 刻法則可以使用氫氧化銨(ΝΗβΗ)或氫氧化四曱美 (TMAH)等的蝕刻液。 甲基知 再來,請參照圖1C-1與圖1C-2,移除圖案化光阻層 154,然後在基底1〇〇上依序形成一層介電層155 ^ 常數介電層-157、第二型導體層⑹與低電阻導體片 ST/、183、185、187之中,且低電阻導“⑹ 填涡别述多個開口。 15 1364799 UMCD-2007-0472 26667twf.doc/p 其中’介電層155⑽質例如是氧化梦,其行程方法 例如是化學氣相沈積法。高介電常數介電層157的材質例 ,是氧化组、鈦酸、氮化,、氮氧㈣、碳化石夕、碳 乳化石夕、氧化給、氧化石夕給(懸χ〇χ)、氮氧化石夕給 (謹)、氧化n(Z]:cg、氧切錯卿為)、氧化給結 (HfZrx〇y)、氧化鈦、氧化鈽、氧化鋼、氧化關、氧化紹, ,形成方法例如是化學氣㈣射或麟法㈣_細)。 弟二型導體層161的材質例如是功函數(work functi0_ 於4.0〜4.2eV之間的N型金屬,如氮化组氮化独碳 化姐:氮化減、綠合金、料金屬材料,其形成方法 例如是化學氣相沈積法或義法。低電阻導體層⑹的材 質例如是鎢、鋁、鋁鈦(TiA1)、磷化鈷鎢(c〇wp)等。 然後’請參照圖1D-1與圖1D_2,於低電阻導體層163 上形成-層圖案化光阻層165 (或是硬罩幕層),裸 口 181以及位於第一型源極姉119上方的低電阻 =體(請參照圖1ΙΜ),同時裸露出第一型擦雜區 方沒半邊之低電阻導體層163 (請參照圖1D_2)。 者’移除開口 181中的低電阻導體層163與第二型導體 同時亦移除位於第一型推雜區1〇7上方這—側的 導體層163與第-型導體層⑹。移除低電阻導 . 以濕式蝕刻法來說,可以是由氫氧化録、過氧.介 I!!酸或鹽酸的去離子水配製適當比例的蝕刻液。而# 式_法射以是反應性離子酬法。 履而乾 UMCD-2007-0472 26667twf.doc/p 接下來’移除®案化光阻層165 (或是移除硬罩幕 層),然後依序形成一層第一型導體層167與另一層低恭 阻導體層169。第一型導體層167的材質例如是功函= (work function)介於4.9〜5 leV之間的p型金屬,如鶴、 =化鎮、叙(銻)、氮化鈦、釕(Ru),其形成方法例如是化 子軋相沈積法或濺鍍法。低電阻導體層169的材質例如是 鎢、銘、I呂鈦(TiAl)、填化結鶴(c〇wp)等。 • 繼而,請參照圖1E-1與圖1E-2,進行平坦化製程, 移除層間介電層153以上的所有膜層。移除的方法例如是 化學機械研磨法’以賴介電層153為_終止層,將多 餘的低電阻導體層169、第—型導體層167、低電阻導體層 163、第二型導體層161 一併移除。 如此一來,便形成了第一型電晶體110,、第二型電晶 體120,、高壓元件130’(請參考目1E_〇與靜態隨機存取 記憶體170,(請參考圖脱)。其中,第一型電晶體ιι〇, 具有介電層155、高介電常數介電層157、第一型導體層 167低電阻導體^ 169、間隙壁117與低電阻導體層169 兩側基底_中之第—型源極級極119。第二型電晶體 12〇’則具有介電層155、高介電常數介電層157、第二型導 體層16卜低電阻導體们63、間隙壁127與低電阻導體層 163兩側基底1〇〇中之第二型源極/錄心高壓元件⑽曰, 具有介電層155、高介電常數介-電層1.57、第二型導體層 161低電阻導體層163、間隙壁137與低電阻導體層⑹ 兩側基底1〇〇中之源極/汲極139。 17 1364799 UMCD-2007-0472 26667twf.doc/p 靜態隨機存取記憶體170,則設置於基底100上,至少 由高介電常數介電層157、低電阻導體層163、第二型導體 層161、第一型導體層167與另一層低電阻導體層169所 組成。基底1〇〇上之層間介電層153中具有開口 187,此 開口 187橫跨第一型摻雜區1〇7、隔離結構1〇5與第二型 摻雜區109。而高介電常數介電層157便設置於開口 187 之中,沿著開口 187内壁與開口 187底部而設置。低電阻 導體層163則設置於第二型摻㈣1G9與部分隔離結構 1〇5_^,填入第二型摻雜區1〇9上方這半邊之開口 187中。 在一實施例中,低電阻導體層163的上表面與層間介電層 153之上表面約略等高。第二型導體層161設置於低電阻 導體層163與高介電常數介電们5?之間。至於第一型導 體層則位於第—型#雜區上方,設置於高介電常數介 電層15=上,沿著開口 187中低電阻導體層163裸露出的 側壁與冋介電常數介電層157裸露出的上表面而設置。另 一層低電阻導體層169則設置於第一型導體層167上,填 入開口 187之中。在一實施例中,低電阻導體層169的上 表面,低電阻導體層163的上表面例如是約略等高。 高介電常數介電層157與開口 187底部之基底100、 開口 187兩側之間隙壁177之間,還可以設置有一層介電 層155,提升高介電常數介電層157與基底100、間隙壁 177之間钓界面特性-。… 上第一型摻雜區1〇7、第二型摻雜區1〇9、介電層 155、问介電常數介電層157、第二型導體層⑹、低電阻 UMCD-2007-0472 26667twf.doc/p 導體層163、第一型導體層167、低電阻導體層169的材質 請參照上述製造過程中之說明,於此不贅述。 、 上述靜態隨機存取記憶體170’中,高介電常數介電層 157沿著開口 187内壁與底部而設置,並不會在第一型導 體層167與第二型導體層ι61之間(PN接面之間)設置有 多餘的高介電常數介電層’這樣-來,對於靜態隨^存取 5己憶體之彳采作效能也有助益。 u ;问;丨电吊歎;丨%層疋在移除虛擬閘極與靜 態隨機存取記憶體之導體層以後才形成的,因此,高介 t數介電層不容易受到損傷,且可避開多次的 程’而製作出膜層品質佳,具妹好高電阻特性介^ 常數介電層。Μ介電常數介電層與第-料體層或第」 ^導=之:的界面特性’也得以獲得提升,“高電: 體阿壓=件以及靜態隨機存取記憶體的電性表現。 區,若第一型源極級極119為ρ型摻雜 而後形成的第一型導體層169為p型導體声, =型=體,為P型電晶體,則高介電導= 與弟一型導體層167之間的界面品質 曰157 溫熱製程次數減少,而得以提高。如此 p型m的料電壓,進錢善電晶體的穩定度。'、 η。,、第二:二’在形成上述第-型電晶體 與靜態隨機存&(請參考圖叫) 以依序:=170 (凊參考圖1E_2)之後,還可 除層間介電層153鮮幕層丨5卜移除的方法例 1364799 UMCD-2007-0472 26667twf.d〇c/p 如疋濕式姓刻法。在一實施例中,若罩幕層15丨為底氧化 石夕層與頂氮化石夕層的雙層結構,則也可以是僅移除頂氮化 矽層,而留下底氧化矽層。然後,在基底1〇〇上形成一層 接觸窗蝕刻終止層 191 ( Contact Etching St〇p Lay=,
CESL)。這一層蝕刻終止層191的材質例如是氮化矽,可 以用來改魏力’以增加電晶體的操作速f至於後續完 成半導體結構,例如製作接觸窗、介層窗、導線等等的方 法應為本領域之技術人員所週知,於此不贅述。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限縣發明,任何熟習此技藝者,在不脫離本發明之精神 和祀圍内’當可作些許之更動與潤飾,@此本發明之保護 範圍當視_之中請專職_界定者為準。 【圖式簡單說明】 圖1A-1至圖IF]是緣示本發明一實施例之一種半導 體結構的製造流程剖面圖。 圖1A-2至圖1F_2早剩·痛μ
一 2疋對應於圖1Α-1至圖1F-1的步驟, 繪不本發明-實施例之—種靜態隨機存取記憶體之製造流 【主要元件符號說明】 100 基底 105 隔離結構 107 第一型—摻雜區 109 第二型摻雜區 110 第一電晶體 20 1364799 UMCD-2007-0472 26667twf.doc/p 110’ :第一型電晶體 111、121、131 :閘介電層 113、123、133 :虛擬閘極 115、125、135、145、175 :硬罩幕層 117、127、137、147、177 :間隙壁 119 :第一型源極/汲極 120 :第二電晶體 120’ :第二型電晶體 129 :第二型源極/汲極 130 :高壓元件 130’ :高壓元件 139 :源極/汲極 140 :電阻器 141 :電容絕緣層 143 :上電極 151 :罩幕層 153 :層間介電層 154 :圖案化光阻層 155 :介電層 157 :高介電常數介電層 161 :第二型導體層 163、_ 169 :低電阻導體層 165 :圖案化光阻層 167 :第一型導體層 21 1364799 UMCD-2007-0472 26667twf.doc/p
170、170’ :靜態隨機存取記憶體 171 :底介電層 173 :導體層 181、183、185、187 :開口 191 :接觸窗蝕刻終止層 22

Claims (1)

1364799 UMCD-2007-0472 26667twf.doc/p 十、申請專利範圍: 1. 一種半導體結構的製造方法,包括: 提供一基底,該基底上6形成有一第一電晶體與一第 二電晶體,其中,該第一電晶體包括一第一虛擬閘極,該 第二電晶體包括一第二虛擬閘極,且該第一電晶體與該第 二電晶體為不同導電型之電晶體; 同時移除該第一虛擬閘極與該第二虛擬閘極而分別形 成一第一開口與一第二開口; * 於該基底上依序形成一介電層、一高介電常數介電 層、一第二型導體層與一第一低電阻導體層,至少填入該 第一開口與該第二開口中,且該第一低電阻導體層填滿該 第一開口與該第二開口; 移除該第一開口中之該第一低電阻導體層與該第二型 導體層; 於該第一開口中形成一第一型導體層與一第二低電阻 導體層,該第二低電阻導體層填滿該第一開口。 • 2.如申請專利範圍第1項所述之半導體結構的製造方 法,更包括一高壓元件、一電阻器與一靜態隨機存取記憶 體,已形成於所提供之該基底上,該高壓元件包括一閘極, 該電阻器包括一上電極,該靜態隨機存取記憶體包括一導 體層,橫跨該基底中之一第一型摻雜區、一隔離結構與一 第二型摻雜區。 3.如申請專利範圍箄2項所述之半導體結構的製造方 法,其中於移除該第一虛擬閘極與該第二虛擬閘極的同 23 1364799 UMCD-2007-0472 26667twf.doc/p 時,一併移除該閘極與該導體層。 4. 如申請專利範圍第3項所述之半導體結構的製造方 法,其中該介電層、該高介電常數介電層、該第二型導體 層與該第一低電阻導體層於形成的步驟中,同時填入原本 形成有該閘極與導體層的位置。 5. 如申請專利範圍第4項所述之半導體結構的製造方 法,其中於移除該第一開口中之該第一低電阻導體層與該 第二型導體層的步驟中,一併移除該靜態隨機存取記憶體 中,該第一型摻雜區上方這一側之該第一低電阻導體層與 該第二型導體層,形成一第三開口。 6. 如申請專利範圍第5項所述之半導體結構的製造方 法,其中該第一型導體層與該第二低電阻導體層的形成步 驟中,一併填入該第三開口中,且該第二低電阻導體層填 滿該第三開口。 7. 如申請專利範圍第1項所述之半導體結構的製造方 法,其中移除該第一虛擬閘極與該第二虛擬閘極的方法包 括一濕式钱刻法或一乾式姓刻法。 8. 如申請專利範圍第7項所述之半導體結構的製造方 法,其中該濕式蝕刻法包括使用氫氧化銨或氫氧化四甲基 銨。 9. 如申請專利範圍第1項所述之半導體結構的製造方 法,其中該第一電晶體為P型電晶體,該第二電晶體為N 型電晶體。 10. 如申請專利範圍第9項所述之半導體結構的製造 24 1364799 UMCD-2007-0472 26667twf.doc/p 型導體層為p型金屬層,該第二型導體 . ^ 1範圍第1項所述之半導體結構的製造 方法,其中移除該第-開口中之該第—低電阻導體層與該 第二型導體層的方法包括: 於該基底上形成1案化光阻層,至少裸露出該第一 開口上方之該第-低電阻導體層上表面;以及
13·如申請專利範圍第1項所述之半導體結構的製造 方法’更包括於移除該第—虛擬閘極與該第二虛擬閘極之 前,先進行以下步驟:
方法,其中該第一 層為N型金屬層。 以-乾式似彳法或—濕絲刻法至少移除該第一開 口中之該第一低電阻導體層與該第二型導體層。 12.如申請專利範圍第u項所述之半導體結構的製 造方法,其巾該赋細丨法包括使时氫氧化銨、過氧化 氫、硫酸或氫氣酸的去離子水。 第二=底上形成—罩幕層’覆蓋住該第一電晶體與該 於該基底上形成-層間介電層,至少填滿該第 型電晶體與該第二導電型電晶體之間的間隙;以及 - 移除部分該罩幕層直到暴露出該第一虛擬間極 二虛擬閘極。 ”砀第 14. 一種靜態隨機存取記憶體,·包括: 一基底,該基底中設置有一第—型摻雜區、一第二, 摻雜區與一隔離結構,且該第一型摻雜區與該第二型摻= 25 1364799 UMCD-2007-0472 26667twf.doc/p 區以該隔離結構相分隔; 一層間介電層,設置於該基底上,該層間介電層中具 有一開口’橫跨該第—型掺雜區、該隔離結構與該第二型 摻雜區’且裸露出該基底; 一高介電常數介電層,設置於該開口中,沿著該開口 内壁與該開口底部而設置;
一第一低電阻導體層,設置於該第二型摻雜區與部分 该隔離結構上’填入該開口中; 一第二型導體層,設置於該第一低電阻導體層與該高 介電常數介電層之間; 一第一型導體層,設置於該高介電常數介電層上,沿 著έ亥開口中之該第一低電阻導體層裸露出的側壁與該高介 電常數介電層裸露出之上表面而設置;以及 一第二低電阻導體層,設置於該第一型導體層上,填 入遠開口。
15.如申請專利範圍第14項所述之靜態隨機存取記 憶體’更包括一介電層,設置於該高介電常數介電層與該 基底之間、該高介電常數介電層與該層間介電層之間。、Λ 情利範圍第14項所述之靜“取記 U體,其中该第一型摻雜區為p型摻雜 區為N型摻雜區。 -玄第一型摻雜 靜態隨機存取記 Π.如申請專利範圍第16項所述之 該第二型導體 憶體,其中該第一型導體層為P型金屬層 層為N型金屬層。 曰 26 1364799 UMCD-2007-0472 26667twf.doc/p 恃俨申請專利範圍第17項所述之靜態隨機存取圮 ::或;:M金屬層的材質包括鶴、氣化鶴、二 情體專利範圍第17項所述之靜態隨機存取士己 型金屬層的材質包括氮化-、氮 厌=、氮化域、紹欽合金、銘化鈦或銘。夕組、 憶體,其項所,靜態隨機存取記 ,鋇、氮化矽、氮氧化矽的材質,氧化鈕、鈦酸 氧化石夕給、氦氧切 、碳—、氧化給' 氧化f氧化鑭化給錯、
27
TW97112278A 2008-04-03 2008-04-03 Method for fabricating semiconductor structure and structure of static random access memory TWI364799B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW97112278A TWI364799B (en) 2008-04-03 2008-04-03 Method for fabricating semiconductor structure and structure of static random access memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW97112278A TWI364799B (en) 2008-04-03 2008-04-03 Method for fabricating semiconductor structure and structure of static random access memory

Publications (2)

Publication Number Publication Date
TW200943434A TW200943434A (en) 2009-10-16
TWI364799B true TWI364799B (en) 2012-05-21

Family

ID=44869010

Family Applications (1)

Application Number Title Priority Date Filing Date
TW97112278A TWI364799B (en) 2008-04-03 2008-04-03 Method for fabricating semiconductor structure and structure of static random access memory

Country Status (1)

Country Link
TW (1) TWI364799B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI898421B (zh) * 2024-02-05 2025-09-21 瑞昱半導體股份有限公司 填充單元、半導體裝置及邏輯電路

Also Published As

Publication number Publication date
TW200943434A (en) 2009-10-16

Similar Documents

Publication Publication Date Title
JP5739210B2 (ja) 半導体構造体及びその製造方法
JP5503517B2 (ja) 電界効果トランジスタの製造方法
TWI475605B (zh) 具有經均勻矽化之鰭狀端部的多閘極電晶體
US7303965B2 (en) MIS transistor and method for producing same
CN100573873C (zh) 半导体器件及其制造方法
US8927355B2 (en) Method of manufacturing semiconductor devices
TWI518755B (zh) 積體電路結構及其製作方法
TW201013792A (en) Semiconductor device and fabrication method thereof
JP6629142B2 (ja) 半導体装置およびその製造方法
TW201242012A (en) FinFET
TW201230336A (en) Semiconductor device and fabrication method thereof
TWI854640B (zh) 奈米結構場效電晶體及其製造方法
US9748348B2 (en) Fully-depleted SOI MOSFET with U-shaped channel
US8378395B2 (en) Methods of fabricating field effect transistors having protruded active regions
US20250324684A1 (en) Field effect transistor with air spacer and method
TWI313932B (en) Semiconductor device with increased channel area and decreased leakage current
JP5090173B2 (ja) 高誘電率ゲート誘電体層及びシリサイドゲート電極を有する半導体デバイスの製造方法
US12080776B2 (en) Field effect transistor with fin isolation structure and method
US7968423B2 (en) Method for forming isolation layer and method for fabricating nonvolatile memory device using the same
JP2023532238A (ja) 基板にメモリセル、高電圧デバイス、及び論理デバイスを作製する方法
US9711567B2 (en) Process for fabricating an integrated circuit cointegrating a FET transistor and an OxRAM memory location
TWI364799B (en) Method for fabricating semiconductor structure and structure of static random access memory
TWI306670B (en) Memory device
JP3809035B2 (ja) Mis型トランジスタおよびその製造方法
TW200845390A (en) Semiconductor structure including stepped source/drain region