TWI518755B - 積體電路結構及其製作方法 - Google Patents
積體電路結構及其製作方法 Download PDFInfo
- Publication number
- TWI518755B TWI518755B TW102126304A TW102126304A TWI518755B TW I518755 B TWI518755 B TW I518755B TW 102126304 A TW102126304 A TW 102126304A TW 102126304 A TW102126304 A TW 102126304A TW I518755 B TWI518755 B TW I518755B
- Authority
- TW
- Taiwan
- Prior art keywords
- dielectric layer
- contact
- width
- gate electrode
- gate
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
-
- H10D64/011—
-
- H10D64/0125—
-
- H10D64/01324—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0149—Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0186—Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H10P50/00—
-
- H10P50/264—
-
- H10P50/266—
-
- H10P50/267—
-
- H10P50/667—
-
- H10W20/021—
-
- H10W20/033—
-
- H10W20/064—
-
- H10W20/069—
-
- H10W20/083—
-
- H10W20/40—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6219—Fin field-effect transistors [FinFET] characterised by the source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/90—Masterslice integrated circuits
- H10D84/903—Masterslice integrated circuits comprising field effect technology
- H10D84/907—CMOS gate arrays
- H10D84/909—Microarchitecture
- H10D84/959—Connectability characteristics, i.e. diffusion and polysilicon geometries
- H10D84/966—Gate electrode terminals or contacts
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Plasma & Fusion (AREA)
- Materials Engineering (AREA)
- Thin Film Transistor (AREA)
Description
本發明是有關於一種積體電路結構,特別是有關於一種鰭型場效電晶體。
隨著積體電路(integrated circuit structure,IC)的尺寸不斷縮小,且對於積體電路的速度需求不斷提升,電晶體必須在越來越小的尺寸中具有更高的驅動電流。因此,發展出鰭型場效電晶體(fin field-effect transistors,FinFET)。在典型的鰭型場效電晶體中,部份的基材被蝕刻以形成垂直式鰭型結構。垂直式鰭型結構係沿著側向方向形成源極/汲極,並於鰭部內形成通道區。閘極沿著垂直方向形成在鰭部的通道區上,以形成鰭型場效電晶體。接著,形成內層介電(inter-layer dielectric,ILD)層與複數個內連線層(interconnect layers)於鰭型場效電晶體上。內層介電層包含複數個閘極接觸(gate contacts),前述閘極接觸藉由前述內連線層以電性連結閘極至積體電路內其他複數個主動元件。
一般而言,閘極接觸的寬度會比閘極窄,因此閘極接觸面積也相對較小。閘極接觸面積小會造成閘極與閘極接觸之間的高接觸阻抗(contact resistance)。遺憾地,由於設計法則的限制,不容易增加或調整閘極接觸的寬度。
因此,本發明之一態樣就是在提供一種積體電路結構及其製造方法,其中接觸在閘極電極的上具有第一寬度,以及接觸在閘極電極中具有第二寬度,且第一寬度小於第二寬度,以降低減少閘極與接觸層之間的接觸阻抗。
根據本發明之上述態樣,提出一種積體電路結構,包含基材、閘極介電層、閘極電極以及接觸。基材之一部分向上延伸以形成鰭部。閘極介電層係在鰭部之頂表面與複數個側壁之至少複數個部分上。閘極電極係在閘極介電層上。接觸係在閘極電極上並延伸至閘極電極中,其中接觸在閘極電極上具有第一寬度,接觸在閘極電極中具有第二寬度,且第一寬度小於第二寬度。
依據本發明之一實施例,上述之第二寬度與鰭部之第三寬度之比值係介於1.2至2.5之間。
依據本發明之另一實施例,上述之積體電路結構更包含接觸阻障層於接觸與閘極電極之間,其中接觸阻障層更覆蓋接觸層之複數個側壁上。
依據本發明之又一實施例,上述之接觸阻障層包含氮化鈦或氮化鉭。
依據本發明之再一實施例,上述之接觸阻障層包含氮化鈦鋁、氮化鈦鋁鎢、氮化鉭鋁或氮化鉭鋁鎢。
依據本發明之再一實施例,上述之接觸層包含鎢、銅或鋁。
依據本發明之再一實施例,上述之閘極介電層包含矽氧化物、矽氮化物或一高介電常數(k)介電材料。
根據本發明之上述態樣,提出一種積體電路結構,包含基材、半導體鰭部、閘極介電層、閘極電極、內層介電層、接觸以及接觸阻障層。半導體鰭部係在基材上並連接至基材。閘極介電層係在鰭部之頂表面以及複數個側壁上。閘極電極在閘極介電層上。內層介電(inter-later dielectric;ILD)層係在閘極介電層上。接觸係自內層介電層之頂表面延伸至閘極電極,其中接觸在內層介電層具有第一部份,接觸在閘極電極中具有第二部份,且其中第一部份與第二部份分別具有第一寬度與第二寬度,而第二寬度係大於第一寬度。接觸阻障層覆蓋接觸之底表面與複數個側壁。
依據本發明之一實施例,上述之第二寬度與鰭部之第三寬度之比值係介於1.2至2.5之間。
依據本發明之另一實施例,上述之接觸阻障層包含氮化鈦或氮化鉭。
依據本發明之又一實施例,上述之接觸阻障層包含氮化鈦鋁、氮化鈦鋁鎢、氮化鉭鋁或氮化鉭鋁鎢。
依據本發明之再一實施例,上述之積體電路結構更
包含界面層,其中界面層係於閘極介電層與鰭部之間。
依據本發明之再一實施例,上述之積體電路結構更包含介電層於閘極介電層與鰭部之間,其中介電層包含第一部分與第二部分,且第一部分與第二部分係設於鰭部之複數個相對側邊。
依據本發明之再一實施例,上述之閘極電極包含一信號金屬與一功函數金屬。
根據本發明之上述態樣,提出一種形成積體電路結構的方法,包含蝕刻基材以形成鰭部。接著,形成閘極介電層在鰭部之頂表面與複數個側壁之至少一部分上。然後,形成閘極電極在閘極介電層上。接著,形成內層介電層在閘極電極上。隨後,圖案化內層介電層,以於內層介電層中形成開口且曝露出閘極電極,其中開口具有第一寬度。隨之,對閘極電極之一部分進行等向性蝕刻步驟,使開口延伸至閘極電極,其中開口在閘極電極中之一部分具有第二寬度,且其中第二寬度係大於第一寬度。之後,形成接觸阻障層覆蓋開口之底表面與複數個側壁。隨即,將金屬材料填入開口,以形成接觸。
依據本發明之一實施例,上述之閘極電極之部分的等向性蝕刻步驟包含利用溼式蝕刻方法結合無偏差乾式蝕刻方法進行。
依據本發明之另一實施例,上述之形成積體電路結構的方法,更包含對積體電路結構進行退火步驟。
依據本發明之又一實施例,上述之該積體電路結構
之該退火步驟係於250℃至450℃進行。
依據本發明之再一實施例,上述之形成積體電路結構的方法,更包含形成界面層於鰭部與閘極電極之間。
依據本發明之再一實施例,上述之形成積體電路結構的方法,在形成閘極介電層之前,更包含形成介電層在基材上。之後,使介電層內縮,以暴露出鰭部之至少一部分。
100‧‧‧積體電路結構
102‧‧‧基材
104‧‧‧緩衝層
106‧‧‧罩幕層
108‧‧‧光阻層
110‧‧‧鰭部
112‧‧‧介電層
114‧‧‧閘極介電層
116‧‧‧閘極電極
118‧‧‧閘極間隙壁
120‧‧‧第一內層介電層
122‧‧‧第二內層介電層
124‧‧‧開口
126‧‧‧接觸阻障層
128‧‧‧接觸
W1‧‧‧第一寬度
W2‧‧‧第二寬度
W3‧‧‧第三寬度
為更完整了解本發明實施例以及其優點,參照現在下述之描述並結合所附圖式,其中:
第1圖至第9圖係繪示依照本發明之不同實施例之積體電路結構在製程中間階段的剖面示意圖。
實施例之製造與使用將於後述詳細討論。然而,應可理解的是,下列揭露內容提供許多可應用的概念,以各種特定描述具體實現。所討論之特定實施例僅以特定方式說明揭露客體的製造與使用,並非用以限制於不同的實施例的範圍。
積體電路結構之實施例將以相當於特定描述被說明,即為鰭型場效電晶體。其他電晶體〔(例如隧道場效電晶體(tunnel field-effect transistor)或奈米線場效電晶體(nano-wire field-effect transistor)〕以及相似結構係在本揭
露內容之範圍內。鰭型場效電晶體可被包含於微處理器、記憶元件及/或其他的積體電路。
第1圖至第9圖係繪示依照本發明之不同實施例之積體電路結構在製程中間階段的剖面示意圖,其中剖面示意圖係鰭部之剖面,而非汲極區或源極區。在本發明揭露內容中,半導體結構(integrated circuits,IC)100係指鰭型場效電晶體100。鰭型場效電晶體100係指任何具有鰭部與多個閘極的電晶體。鰭型場效電晶體100包含在垂直式鰭部上的閘極。閘極之頂部分被等向性蝕刻,以於閘極接觸與閘極之間形成延伸接觸面積,但不增加閘極接觸之寬度。藉由這種方式,可減少閘極與閘極接觸之間的接觸阻抗可被但不違反設計法則。在一實施例中,延伸接觸之寬度與鰭部之寬度的比值係介於1.2至2.5之間。
第1圖係繪示鰭型場效電晶體100之剖面示意圖,其中包含基材102。基材102可為塊狀基材或絕緣體上半導體(semiconductor-on-insulator,SOI)基材。基材102可為矽或矽化鍺所形成,亦可使用其他半導體材料,包含III族、IV族以及V族元素。
緩衝層104與罩幕層106可形成於半導體基材102上。緩衝層104可利用例如熱氧化製程而形成之氧化矽。緩衝層104可作為黏著層並可減少半導體基材102與罩幕層106之間的應變。在蝕刻罩幕層106,緩衝層104更可作為蝕刻終止層。罩幕層106為利用例如低壓化學氣相沉積(low-pressure chemical vapor deposition,LPCVD)、熱氮化
矽、電漿輔助化學氣象沉積(plasma enhanced chemical vapor deposition,PECVD)或電漿離子氮化而形成之氮化矽。在後續的微影製程中,罩幕層106係作為硬罩幕。在罩幕層106上形成並圖案化光阻層108,以暴露出下方部分的罩幕層106。
請參閱第2圖,透過光阻層複數個108之開口蝕刻罩幕層106與緩衝層104。然後,蝕刻半導體基材102,以形成鰭部110。雖然第2圖僅繪示一鰭部,然而在其他實施例中,可於相同製程步驟中形成多個鰭部(例如:形成一個多鰭部的鰭型場效電晶體,或同時形成多個鰭型場效電晶體)。接著,移除光阻層108。另外,可藉由於基材102上沉積氧化層(例如氧化矽)、圖案化氧化層、及磊晶成長,而形成鰭部。
在第3圖中,在基材102上沉積介電層112。介電層112可由氧化矽所形成,亦可使用其他介電物質,例如氮化矽(SiN),碳化矽(SiC)或者其他的類似物。介電層112可以毯覆式沉積於半導體基材102上。在一實施例中,鰭型場效電晶體包含多個鰭部,而介電層112可作為絕緣層以隔離個別的鰭部。於介電層112上可進行化學機械研磨(CMP)製程,以暴露出鰭部110之頂部分,使介電層112之頂表面與鰭部110之頂表面具有相同水平。
第4圖係繪示,利用例如蝕刻步驟使介電層112內縮。內縮步驟的結果,使鰭部110之一部分被暴露出來並延伸至介電層112之頂表面上。當鰭型場效電晶體100完
全形成時,鰭部110延伸在介電層112頂表面上的部分,可作為通道區。
第5圖係繪示在鰭型110上形成閘極介電層114與閘極電極116。閘極電極116可包含功函數金屬(work function metal)與信號金屬(signal metal)。為易於說明,並未個別繪示出閘極電極116的複數層。閘極介電層包含矽氧化物、矽氮化物或具有介電常數(k)值高於7.0的介電材料。高介電常數介電材料可包含金屬氧化物。可作為高介電常數介電材料之金屬氧化物可包含鋰(Li)、鈹(Be)、鎂(Mg)、鈣(Ca)、鍶(Sr)、鈧(Sc)、釔(Y)、鋯(Zr)、鉿(Hf)、鋁(Al)、鑭(La)、鈰(Ce)、鐠(Pr)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)、鎦(Lu)之氧化物及其任意組合。在一些實施例中,閘極介電層114之厚度係5埃(Å)至30Å。閘極介電層114可藉由熱氧化製程形成於鰭部110的頂表面與複數個側壁上,或藉由化學氣相沉積(chemical vapor deposition,CVD)製程、原子層沉積(atomic layer deposition,ALD)製程毯覆式沉積於鰭部110上。然後功函數金屬,如鋁、鈦鋁、鎢、氮化鈦、氮化鉭、碳化鉭等可形成於閘極介電層上。當鰭型場效電晶體100完成後,當供給適當的偏電壓,功函數金屬在通道區(例如:鰭部)引發電荷。一般而言,功函數金屬的接觸阻抗可能相對較高。因此,較低阻抗的信號金屬可形成於功函數金屬上,以減少整個裝置的接觸阻抗。信號金屬可由鋁、鋁銅等所形成,亦可使用其他金屬材質。閘極
電極116(例如:高功函數金屬與信號金屬)可藉由化學氣相沉積(CVD)、電鍍(plating)、原子層沉積(ALD)或其他適合的技術形成。
此外,界面層(圖未繪示)可形成於閘極介電層114之下方,且在鰭部110與介電層112上。界面層可包含氧化矽並且可作為閘極介電層114與鰭部110之間的黏著層/緩衝層。
第6圖係繪示形成閘極間隙壁118與第一內層介電層120。閘極間隙壁118可由氧化矽、氮化矽及類似物所形成。接著,鰭型場效電晶體100的其餘部分,包含源極/汲極和源極/汲極矽化物(圖未繪示)沿著側向方向形成。然後,第一內層介電層120可由氧化矽、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、硼磷矽玻璃(borophosphosilicate glass,BPSG)等所形成。第一內層介電層120可毯覆式沉積於介電層112與閘極間隙壁118上。上述元件之製程為本技術領域之通常知識,在此不贅。
如第7圖所示,第二內層介電層122係形成在第一內層介電層120、閘極間隙壁118以及包含閘極電極116的鰭型場效電晶體100上。第二內層介電層122利用與第一內層介電層120實質上相同材料與相同技術所形成。另外,第二內層介電層122可利用與第一內層介電層120不同的材料所形成。舉例而言,第一內層介電層120可利用PSG所形成,而第二內層介電層122可利用氧化矽所形成。將第二內層介電層122圖案化,以形成開口124而暴露出下
層的閘極電極116。開口124可利用例如光微影成像(photolithographic)與蝕刻技術所形成。
第8圖係繪示經由附加的蝕刻延伸開口124。閘極電極116頂表面被等向性蝕刻以延伸開口124。閘極電極116可藉由溼式蝕刻方法結合無偏差乾式蝕刻方法進行。舉例而言,閘極電極116可利用稀釋氟氫酸(diluted hydrofluoric acid,DHF)進行溼式蝕刻,且結合利用含有氯的氣體進行無偏差乾式蝕刻。舉例而言,可於電源功率為550瓦(W)至850瓦,壓力為10毫托(mTorr)至200毫托,且利用氯氣(Cl2)、溴化氫(HBr)以及氦氣(He)作為蝕刻氣體下進行乾式蝕刻。值得注意的是,開口124位於閘極電極116的部份係大於開口124位於第二內層介電層122的部份。
第9圖係繪示於開口124內形成接觸阻障層126與接觸128。接觸阻障層126可由氮化鈦、氮化鉭等所形成。在一些實施例中,接觸阻障層126之厚度係3埃(Å)至20Å。接觸阻障層126包覆開口124之底表面與複數個側壁。然後開口124被填充以形成接觸128。接觸128可由鎢、鋁或銅以及其他金屬材質所形成。接觸層128與接觸阻障層126可進行化學機械研磨,以去除接觸阻障層126中突出於第二內層介電層122的多餘部份。化學機械研磨亦可使接觸層128的頂表面水平於第二內層介電層122的頂表面。接觸阻障層126有助於預防接觸128的金屬元素擴散至第二內層介電層122。
在又一實施例中,接觸阻障層126可被退火以引發金屬擴散。舉例而言,接觸阻障層126可被退火到250℃至450℃,以引發金屬元素(例如:鋁)擴散至接觸阻障層126。絕緣接觸阻障層126可包含氮化鈦鋁、氮化鈦鋁鎢、氮化鉭鋁或氮化鉭鋁鎢等。
接觸128具有兩個寬度,第一寬度W1(位於第二內層介電層122)與第二寬度W2(位於閘極電極116)。在一實施例中,第二寬度W2的寬度較寬於第一寬度W1的寬度,以增加接觸層128與閘極電極116的訊號金屬之間的接觸面積。增加的接觸面積降低接觸層128與閘極電極116之間的接觸阻抗。第一寬度W1的寬度可因不同技術節點的設計法則,而受限於特定的尺寸;然而,第二寬度W2的寬度則不受此限。在一實施例中,第二寬度W2與鰭部之第三寬度的比值係介於1.2至2.5之間為較佳。相對地,典型的閘極接觸寬度(例如:第一寬度W1)與第三寬度的比值係小於1.2(例如:1)。因此,根據上述之實施例,接觸層128與閘極電極116之間的接觸面積增加,以減少接觸阻抗,且不需違反不同技術節點的設計法則限制。雖然鰭型場效電晶體100被描繪為單一鰭部的鰭型場效電晶體(例如:閘極被形成於單一個鰭部上),在其他實施例中,亦可應用於多個鰭部的鰭型場效電晶體。
依據一實施例,積體電路結構包含基材。基材之一部分向上延伸以形成鰭部。積體電路結構更包含在鰭部之頂表面與複數個側壁之至少複數個部分上的閘極介電層、
在閘極介電層上的閘極電極、在閘極電極上並延伸至閘極電極中的接觸。接觸在閘極電極上具有第一寬度,接觸在閘極電極中具有第二寬度,且第一寬度小於第二寬度。
依據又一實施例,積體電路結構,包含基材以及在基材上並連接至基材的半導體鰭部。積體電路結構更包含在鰭部之頂表面以及複數個側壁上的閘極介電層、閘極介電層上的閘極電極、在閘極介電層上的內層介電層、自內層介電層之頂表面延伸至閘極電極的接觸、覆蓋接觸之底表面與複數個側壁的接觸阻障層。
接觸在內層介電層具有第一部份,接觸在閘極電極具有第二部份,且其中第一部份與第二部份分別具有第一寬度與第二寬度,而第二寬度係大於第一寬度。
依據另一實施例,一種形成積體電路結構的方法,包含蝕刻基材以形成鰭部,形成閘極介電層在鰭部之頂表面與複數個側壁之至少一部分上,形成閘極電極在閘極介電層上,形成內層介電層在閘極電極上,圖案化內層介電層,以於內層介電層中形成開口且暴露出閘極電極,其中開口具有第一寬度,以及對閘極電極之一部分進行等向性蝕刻步驟,使開口延伸至閘極電極,其中開口在閘極電極中之一部分具有第二寬度,且其中第二寬度係大於第一寬度。上述之方法更包含在開口之底表面與複數個側壁形成接觸阻障層,並將金屬材料填入開口,以形成接觸。
雖然本發明實施例以及其優點已經被詳細揭露,應被理解的是,在不脫離後附之申請專利範圍所界定之精神
和範圍內,可做出各種改變、替換和變化。
此外,本發明之範圍不限於說明書所述之特定製程、儀器、設備、組成物、手段、方法或步驟。本技術領域的通常知識者由本揭露內容、製程、儀器、設備、組成物、手段、方法或步驟,現存或將開發的技術,可以輕易理解後,利用根據本揭露內容執行與本發明之實施例實質相同的功能、或實現實質相同的結果。
100‧‧‧積體電路結構
102‧‧‧基材
112‧‧‧介電層
114‧‧‧閘極介電層
116‧‧‧閘極電極
118‧‧‧閘極間隙壁
120‧‧‧第一內層介電層
122‧‧‧第二內層介電層
126‧‧‧接觸阻障層
128‧‧‧接觸
W1‧‧‧第一寬度
W2‧‧‧第二寬度
W3‧‧‧第三寬度
Claims (10)
- 一種積體電路結構,包含:一基材,其中該基材之一部分向上延伸以形成一鰭部;一閘極介電層在該鰭部之一頂表面與複數個側壁之至少複數個部分上;一閘極電極在該閘極介電層上;以及一接觸在該閘極電極上並延伸至該閘極電極中,其中該接觸在該閘極電極上具有一第一寬度,該接觸在該閘極電極中具有一第二寬度,且該第一寬度小於該第二寬度,其中該閘極電極的一頂表面高於該接觸的一底表面。
- 如請求項1所述之積體電路結構,其中該第二寬度與該鰭部之一第三寬度之一比值係介於1.2至2.5之間。
- 如請求項1所述之積體電路結構,更包含一接觸阻障層於該接觸與該閘極電極之間,其中該接觸阻障層更覆蓋該接觸之複數個側壁上,且該接觸阻障層包含氮化鈦、氮化鉭、氮化鈦鋁、氮化鈦鋁鎢、氮化鉭鋁或氮化鉭鋁鎢。
- 一種積體電路結構,包含:一基材;一半導體鰭部在該基材上並連接至該基材;一閘極介電層在該鰭部之一頂表面以及複數個側壁上; 一閘極電極在該閘極介電層上;一內層介電(inter-later dielectric;ILD)層在該閘極介電層上;一接觸自該內層介電層之一頂表面延伸至該閘極電極,其中該接觸在該內層介電層具有一第一部份,該接觸在該閘極電極具有一第二部份,且其中該第一部份與該第二部份分別具有一第一寬度與一第二寬度,而該第二寬度係大於該第一寬度,其中該閘極電極的一頂表面高於該接觸的一底表面;以及一接觸阻障層覆蓋該接觸之一底表面與複數個側壁。
- 如請求項4所述之積體電路結構,其中該第二寬度與該鰭部之一第三寬度之一比值係介於1.2至2.5之間。
- 如請求項4所述之積體電路結構,其中該接觸阻障層包含氮化鈦、氮化鉭、氮化鈦鋁、氮化鈦鋁鎢、氮化鉭鋁或氮化鉭鋁鎢,且該閘極電極包含一信號金屬與一功函數金屬。
- 如請求項4所述之積體電路結構,更包含一界面層與一介電層於該閘極介電層與該鰭部之間,其中該介電層包含一第一部分與一第二部分,且該第一部分與該第二部分係設於該鰭部之複數個相對側邊。
- 一種形成積體電路結構的方法,包含:蝕刻一基材以形成一鰭部;形成一閘極介電層在該鰭部之一頂表面與複數個側壁之至少一部分上;形成一閘極電極在該閘極介電層上;形成一內層介電層在該閘極電極上;圖案化該內層介電層,以於該內層介電層中形成一開口且曝露出該閘極電極,其中該開口具有一第一寬度;對該閘極電極之一部分進行一等向性蝕刻步驟,使該開口延伸至該閘極電極,其中該開口在該閘極電極中之一部分具有一第二寬度,且其中該第二寬度係大於該第一寬度;形成一接觸阻障層覆蓋該開口之一底表面與複數個側壁;以及將一金屬材料填入該開口,以形成一接觸。
- 如請求項8所述之形成積體電路結構的方法,更包含對該積體電路結構形成一界面層於該鰭部與該閘極電極之間與進行一退火步驟,其中該退火步驟係於250℃至450℃進行。
- 如請求項8所述之形成積體電路結構的方法,在形成該閘極介電層之前,更包含:形成一介電層在該基材上;以及 使該介電層內縮,以暴露出該鰭部之至少一部分。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US13/789,145 US9385069B2 (en) | 2013-03-07 | 2013-03-07 | Gate contact structure for FinFET |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201435997A TW201435997A (zh) | 2014-09-16 |
| TWI518755B true TWI518755B (zh) | 2016-01-21 |
Family
ID=51163770
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW102126304A TWI518755B (zh) | 2013-03-07 | 2013-07-23 | 積體電路結構及其製作方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US9385069B2 (zh) |
| KR (1) | KR101560871B1 (zh) |
| DE (1) | DE102013104197B3 (zh) |
| TW (1) | TWI518755B (zh) |
Families Citing this family (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102307207B1 (ko) | 2015-03-25 | 2021-10-05 | 삼성전자주식회사 | 전계 효과 트랜지스터를 포함하는 반도체 소자 |
| KR102318410B1 (ko) | 2015-04-01 | 2021-10-28 | 삼성전자주식회사 | 반도체 소자 및 이의 제조 방법 |
| KR102316119B1 (ko) | 2015-04-02 | 2021-10-21 | 삼성전자주식회사 | 반도체 장치 |
| KR102342847B1 (ko) * | 2015-04-17 | 2021-12-23 | 삼성전자주식회사 | 반도체 소자 및 그 제조 방법 |
| US20160322473A1 (en) * | 2015-04-30 | 2016-11-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Buffer Layer on Gate and Methods of Forming the Same |
| KR102399023B1 (ko) | 2015-06-22 | 2022-05-16 | 삼성전자주식회사 | 반도체 장치 |
| US9748350B2 (en) | 2015-10-30 | 2017-08-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure with enlarged gate electrode structure and method for forming the same |
| US9893171B2 (en) | 2016-06-03 | 2018-02-13 | International Business Machines Corporation | Fin field effect transistor fabrication and devices having inverted T-shaped gate |
| US10516047B2 (en) * | 2016-11-28 | 2019-12-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and formation method of semiconductor device structure |
| US10418453B2 (en) * | 2017-11-22 | 2019-09-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Forming metal contacts on metal gates |
| CN109841525B (zh) * | 2017-11-27 | 2021-12-14 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| US10943990B2 (en) | 2018-10-25 | 2021-03-09 | International Business Machines Corporation | Gate contact over active enabled by alternative spacer scheme and claw-shaped cap |
| US11217680B2 (en) | 2019-05-23 | 2022-01-04 | International Business Machines Corporation | Vertical field-effect transistor with T-shaped gate |
| US11682707B2 (en) | 2020-03-31 | 2023-06-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Contact formation method and related structure |
| DE102020126070B4 (de) * | 2020-03-31 | 2025-12-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Kontaktbildungsverfahren und entsprechende struktur |
| CN114765199B (zh) * | 2021-01-14 | 2025-06-27 | 华邦电子股份有限公司 | 半导体装置及其形成方法 |
Family Cites Families (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2582794B2 (ja) * | 1987-08-10 | 1997-02-19 | 株式会社東芝 | 半導体装置及びその製造方法 |
| KR0138308B1 (ko) * | 1994-12-14 | 1998-06-01 | 김광호 | 층간접촉구조 및 그 방법 |
| JP4670137B2 (ja) * | 2000-03-10 | 2011-04-13 | ソニー株式会社 | 平面型表示装置 |
| US6740595B2 (en) * | 2002-04-12 | 2004-05-25 | Infineon Technologies Ag | Etch process for recessing polysilicon in trench structures |
| WO2004003256A1 (en) * | 2002-06-28 | 2004-01-08 | Tokyo Electron Limited | Anisotropic dry etching of cu-containing layers |
| US6709970B1 (en) * | 2002-09-03 | 2004-03-23 | Samsung Electronics Co., Ltd. | Method for creating a damascene interconnect using a two-step electroplating process |
| JP3962009B2 (ja) * | 2003-12-05 | 2007-08-22 | 株式会社東芝 | 半導体装置の製造方法 |
| WO2005074036A1 (ja) * | 2004-01-30 | 2005-08-11 | Nec Corporation | 電界効果型トランジスタおよびその製造方法 |
| JP4439976B2 (ja) * | 2004-03-31 | 2010-03-24 | Necエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| KR20050104077A (ko) * | 2004-04-28 | 2005-11-02 | 주식회사 하이닉스반도체 | 반도체소자의 게이트콘택 제조 방법 |
| TWI242797B (en) * | 2004-06-01 | 2005-11-01 | Nanya Technology Corp | Method for forming self-aligned contact of semiconductor device |
| JP4675585B2 (ja) * | 2004-06-22 | 2011-04-27 | シャープ株式会社 | 電界効果トランジスタ |
| JP4961668B2 (ja) * | 2005-01-11 | 2012-06-27 | 富士電機株式会社 | 半導体装置の製造方法 |
| US7282766B2 (en) * | 2005-01-17 | 2007-10-16 | Fujitsu Limited | Fin-type semiconductor device with low contact resistance |
| KR100585178B1 (ko) | 2005-02-05 | 2006-05-30 | 삼성전자주식회사 | 금속 게이트 전극을 가지는 FinFET을 포함하는반도체 소자 및 그 제조방법 |
| DE102005052000B3 (de) * | 2005-10-31 | 2007-07-05 | Advanced Micro Devices, Inc., Sunnyvale | Halbleiterbauelement mit einer Kontaktstruktur auf der Grundlage von Kupfer und Wolfram |
| JP4598047B2 (ja) * | 2007-11-27 | 2010-12-15 | Okiセミコンダクタ株式会社 | 半導体装置の製造方法 |
| US7888192B2 (en) | 2008-11-10 | 2011-02-15 | Texas Instruments Incorporated | Process for forming integrated circuits with both split gate and common gate FinFET transistors |
| DE102008059646B4 (de) * | 2008-11-28 | 2010-12-30 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zur Herstellung eines Halbleiterbauelements als Mehr-Gatetransistor mit Stegen mit einer Länge, die durch die Gateelektrode definiert ist und Halbleiterbauelement |
| CN102122645B (zh) | 2010-01-08 | 2014-03-12 | 中芯国际集成电路制造(上海)有限公司 | 集成电路结构、其制造方法和使用方法 |
| US8575653B2 (en) | 2010-09-24 | 2013-11-05 | Intel Corporation | Non-planar quantum well device having interfacial layer and method of forming same |
| US9048334B2 (en) | 2011-08-22 | 2015-06-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal gate structure |
| US8546227B2 (en) * | 2011-09-15 | 2013-10-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact for high-K metal gate device |
| US9368603B2 (en) * | 2011-09-15 | 2016-06-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact for high-k metal gate device |
| US9147765B2 (en) * | 2012-01-19 | 2015-09-29 | Globalfoundries Inc. | FinFET semiconductor devices with improved source/drain resistance and methods of making same |
| US8809178B2 (en) * | 2012-02-29 | 2014-08-19 | Globalfoundries Inc. | Methods of forming bulk FinFET devices with replacement gates so as to reduce punch through leakage currents |
| US20130256802A1 (en) * | 2012-03-27 | 2013-10-03 | International Business Machines Corporation | Replacement Gate With Reduced Gate Leakage Current |
-
2013
- 2013-03-07 US US13/789,145 patent/US9385069B2/en active Active
- 2013-04-25 DE DE201310104197 patent/DE102013104197B3/de active Active
- 2013-06-25 KR KR1020130072913A patent/KR101560871B1/ko active Active
- 2013-07-23 TW TW102126304A patent/TWI518755B/zh not_active IP Right Cessation
-
2016
- 2016-06-16 US US15/184,570 patent/US9761677B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| DE102013104197B3 (de) | 2014-07-31 |
| US20140252496A1 (en) | 2014-09-11 |
| KR101560871B1 (ko) | 2015-10-15 |
| TW201435997A (zh) | 2014-09-16 |
| US20160300720A1 (en) | 2016-10-13 |
| US9385069B2 (en) | 2016-07-05 |
| US9761677B2 (en) | 2017-09-12 |
| KR20140110682A (ko) | 2014-09-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI518755B (zh) | 積體電路結構及其製作方法 | |
| US9331179B2 (en) | Metal gate and gate contact structure for FinFET | |
| US10236255B2 (en) | Contact having self-aligned air gap spacers | |
| TWI619178B (zh) | 半導體裝置及其製造方法 | |
| TWI512988B (zh) | 鰭式場效電晶體 | |
| CN104037226B (zh) | 具有非对称源极/漏极结构的FinFET及其制造方法 | |
| KR102469899B1 (ko) | Mol 인터커넥트 구조 및 제조 방법 | |
| TW202201697A (zh) | 半導體結構 | |
| TWI484567B (zh) | 半導體結構與其製造方法 | |
| TWI886155B (zh) | 半導體裝置與其形成方法 | |
| US20210358812A1 (en) | Semiconductor integrated circuit | |
| TW202205393A (zh) | 半導體裝置的製造方法 | |
| TW202131389A (zh) | 半導體結構及其形成方法 | |
| CN112582407A (zh) | 集成电路器件及其制造方法 | |
| TWI796617B (zh) | 記憶胞、記憶裝置與其形成方法 | |
| TW202201729A (zh) | 半導體裝置 | |
| CN114334821A (zh) | 半导体结构的形成方法 | |
| TW201913751A (zh) | 半導體元件及其形成方法 | |
| CN104241359B (zh) | 半导体结构及其制作方法 | |
| CN110504162A (zh) | 掩模材料的区域选择性沉积 | |
| US20250318139A1 (en) | Ferroelectric device and methods of forming the same | |
| CN101800190A (zh) | 隔离层的形成方法及非易失性存储装置的制造方法 | |
| US10312150B1 (en) | Protected trench isolation for fin-type field-effect transistors | |
| CN218482246U (zh) | 半导体装置 | |
| TW201906171A (zh) | 半導體裝置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |