TW202017122A - 扇出型半導體封裝 - Google Patents
扇出型半導體封裝 Download PDFInfo
- Publication number
- TW202017122A TW202017122A TW108122489A TW108122489A TW202017122A TW 202017122 A TW202017122 A TW 202017122A TW 108122489 A TW108122489 A TW 108122489A TW 108122489 A TW108122489 A TW 108122489A TW 202017122 A TW202017122 A TW 202017122A
- Authority
- TW
- Taiwan
- Prior art keywords
- fan
- insulating layer
- wiring layer
- layer
- disposed
- Prior art date
Links
Images
Classifications
-
- H10W20/42—
-
- H10W20/435—
-
- H10W20/49—
-
- H10W70/60—
-
- H10W70/611—
-
- H10W70/614—
-
- H10W70/635—
-
- H10W70/65—
-
- H10W70/685—
-
- H10W72/50—
-
- H10W72/90—
-
- H10W74/117—
-
- H10W76/12—
-
- H10W90/00—
-
- H10W70/6528—
-
- H10W70/655—
-
- H10W72/073—
-
- H10W72/5522—
-
- H10W72/5525—
-
- H10W72/59—
-
- H10W72/865—
-
- H10W72/884—
-
- H10W72/952—
-
- H10W74/00—
-
- H10W74/142—
-
- H10W74/15—
-
- H10W90/20—
-
- H10W90/22—
-
- H10W90/701—
-
- H10W90/724—
-
- H10W90/732—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Geometry (AREA)
Abstract
一種扇出型半導體封裝包括:連接結構,包括一或多個重佈線層;第一半導體晶片,配置於所述連接結構的第一表面上且具有第一連接墊;第一包封體,配置於所述連接結構的所述第一表面上且覆蓋所述第一半導體晶片的至少部分;以及第二半導體晶片,配置於所述連接結構的第二表面上且具有第二連接墊,其中所述第一連接墊藉由所述連接結構的連接通孔電性連接至所述一或多個重佈線層,所述第二連接墊藉由焊線電性連接至所述一或多個重佈線層,且所述第一連接墊與所述第二連接墊藉由所述一或多個重佈線層電性連接至彼此。
Description
本揭露是有關於一種半導體封裝,舉例而言,有關於一種電性連接金屬可向半導體晶片所配置的區域之外的區域延伸的扇出型半導體封裝。
在半導體市場中,持續需求的趨勢是半導體變輕、變薄、變短及小型化。由於消費者希望具有低電池消耗量的較小型產品以低價供應,因此半導體製造商正嘗試減小晶片尺寸及封裝尺寸。
對應用此種小型產品的需求已使得半導體晶片的尺寸持續減小。被提出以在製造半導體封裝時進行電性訊號連接的半導體封裝技術是扇出型封裝(fan-out package)。在應用有此種扇出型封裝的傳統疊層封裝(package-on-package,PoP)類型封裝結構的情形中,個別地製造上部封裝與下部封裝以構成完整的封裝。在此種情形中,產品可能具有相當大的厚度且可能發生訊號損失(signal loss)。
根據本揭露的態樣,一種扇出型半導體封裝可具有較少的訊號損失,同時在即使所述扇出型半導體封裝包括多個半導體晶片的情況下所述封裝亦可被薄化。
根據本揭露的態樣,第一半導體晶片可以面朝上的定向嵌入於面板級封裝(panel level package,PLP)中,且第二半導體晶片可配置於面板級封裝的重佈線層(redistribution layer,RDL)上且藉由焊線(wire)電性連接至重佈線層。因此,第一半導體晶片與第二半導體晶片可藉由重佈線層電性連接至彼此。
根據本揭露的態樣,一種扇出型半導體封裝包括:連接結構,包括一或多個重佈線層;第一半導體晶片,配置於所述連接結構的第一表面上且具有第一主動面及與所述第一主動面相對的第一非主動面,所述第一主動面上配置有第一連接墊,所述第一主動面面對所述連接結構的所述第一表面;第一包封體,配置於所述連接結構的所述第一表面上且覆蓋所述第一半導體晶片的至少部分;以及第二半導體晶片,配置於所述連接結構的與所述第一表面相對的第二表面上且具有第二主動面及與所述第二主動面相對的第二非主動面,所述第二主動面上配置有第二連接墊,所述第二非主動面面對所述連接結構的所述第二表面。所述第一連接墊藉由所述連接結構的連接通孔電性連接至所述一或多個重佈線層,所述第二連接墊藉由焊線電性連接至所述一或多個重佈線層,且所述第一連接墊與所述第二連接墊藉由所述一或多個重佈線層電性連接至彼此。
根據本揭露的另一態樣,一種扇出型半導體封裝包括:框架,具有貫穿孔且包括一或多個配線層;第一半導體晶片,配置於所述框架的所述貫穿孔中且具有第一主動面及與所述第一主動面相對的第一非主動面,所述第一主動面上配置有第一連接墊;第一包封體,覆蓋所述第一半導體晶片的至少部分;以及第二半導體晶片,配置於所述第一半導體晶片的一個表面上且具有第二主動面及與所述第二主動面相對的第二非主動面,所述第二主動面上配置有第二連接墊,所述第二非主動面面對所述第一半導體晶片的所述第一主動面。所述第一半導體晶片及所述第二半導體晶片被排列成就與堆疊方向垂直的方向錯位,進而使得暴露出所述第一連接墊,所述第一連接墊藉由第一焊線電性連接至所述一或多個配線層,所述第二連接墊藉由第二焊線電性連接至所述一或多個配線層,且所述第一連接墊及所述第二連接墊藉由所述一或多個配線層電性連接至彼此。
在下文中,將參照附圖對本揭露的實施例闡述如下。電子裝置
圖1為示出電子裝置系統的實例的方塊示意圖。
參照圖1,電子裝置1000中可容置主板1010。主板1010可包括物理連接至或電性連接至主板1010的晶片相關組件1020、網路相關組件1030、其他組件1040及類似組件。該些組件可連接至以下欲闡述的其他組件以形成各種訊號線1090。
晶片相關組件1020可包括:記憶體晶片,例如揮發性記憶體(例如動態隨機存取記憶體(dynamic random access memory,DRAM))、非揮發性記憶體(例如唯讀記憶體(read only memory,ROM))、快閃記憶體或類似記憶體;應用處理器晶片,例如中央處理器(例如中央處理單元(central processing unit,CPU))、圖形處理器(例如圖形處理單元(graphics processing unit,GPU))、數位訊號處理器、密碼處理器(cryptographic processor)、微處理器、微控制器或類似組件;以及邏輯晶片,例如類比至數位轉換器(analog-to-digital converter,ADC)、應用專用積體電路(application-specific integrated circuit,ASIC)或類似組件。然而,晶片相關組件1020並非僅限於此,而是亦可包括其他類型的晶片相關組件。另外,晶片相關組件1020可彼此組合。
網路相關組件1030可包括例如以下的協定:無線保真(wireless fidelity,Wi-Fi)(電氣及電子工程師學會(Institute of Electrical And Electronics Engineers,IEEE)802.11家族或類似協定)、全球互通微波存取(worldwide interoperability for microwave access,WiMAX)(IEEE 802.16家族或類似協定)、IEEE 802.20、長期演進(long term evolution,LTE)、僅支援資料的演進(evolution data only,Ev-DO)、高速封包存取+(high speed packet access +,HSPA+)、高速下行封包存取+(high speed downlink packet access +,HSDPA+)、高速上行封包存取+(high speed uplink packet access +,HSUPA+)、增強型資料GSM環境(enhanced data GSM environment,EDGE)、全球行動通訊系統(global system for mobile communications,GSM)、全球定位系統(global positioning system,GPS)、通用封包無線電服務(general packet radio service,GPRS)、分碼多重存取(code division multiple access,CDMA)、分時多重存取(time division multiple access,TDMA)、數位增強型無線電訊(digital enhanced cordless telecommunications,DECT)、藍芽、3G協定、4G協定及5G協定以及繼上述協定之後指定的任何其他無線協定及有線協定。然而,網路相關組件1030並非僅限於此,而是亦可包括多種其他無線標準或協定或者有線標準或協定。另外,網路相關組件1030可與以上所述的晶片相關組件1020一起彼此組合。
其他組件1040可包括高頻電感器、鐵氧體電感器(ferrite inductor)、功率電感器(power inductor)、鐵氧體珠粒(ferrite beads)、低溫共燒陶瓷(low temperature co-fired ceramic,LTCC)、電磁干擾(electromagnetic interference,EMI)濾波器、多層陶瓷電容器(multilayer ceramic capacitor,MLCC)或類似組件。然而,其他組件1040並非僅限於此,而是亦可包括用於各種其他目的的被動組件或類似組件。另外,其他組件1040可與以上所述的晶片相關組件1020或網路相關組件1030一起彼此組合。
視電子裝置1000的類型而定,電子裝置1000可包括可物理連接至或電性連接至主板1010的其他組件,或可不物理連接至或不電性連接至主板1010的其他組件。該些其他組件可包括例如照相機1050、天線1060、顯示器1070、電池1080、音訊編解碼器(圖中未繪示)、視訊編解碼器(圖中未繪示)、功率放大器(圖中未繪示)、羅盤(圖中未繪示)、加速度計(圖中未繪示)、陀螺儀(圖中未繪示)、揚聲器(圖中未繪示)、大容量儲存單元(例如硬碟驅動機)(圖中未繪示)、光碟(compact disk,CD)驅動機(圖中未繪示)、數位多功能光碟(digital versatile disk,DVD)驅動機(圖中未繪示)或類似組件。然而,該些其他組件並非僅限於此,而是視電子裝置1000的類型或類似特徵而亦可包括用於各種目的的其他組件。
電子裝置1000可為智慧型電話、個人數位助理(personal digital assistant,PDA)、數位攝影機、數位照相機(digital still camera)、網路系統、電腦、監視器、平板個人電腦(tablet PC)、膝上型個人電腦、隨身型易網機個人電腦(netbook PC)、電視、視訊遊戲機(video game machine)、智慧型手錶或汽車組件或類似裝置。然而,電子裝置1000並非僅限於此,而是亦可為處理資料的任何其他電子裝置。
圖2為示出電子裝置的實例的立體示意圖。
參照圖2,半導體封裝可於如上所述的各種電子裝置1000中用於各種目的。舉例而言,母板1110可容置於智慧型電話1100的本體1101中,且各種電子組件1120可物理連接至或電性連接至母板1110。另外,可物理連接至或電性連接至母板1110或可不物理連接至或不電性連接至母板1110的其他組件(例如照相機模組1130)可容置於本體1101中。電子組件1120中的一些電子組件可為晶片相關組件,例如半導體封裝1121,但並非僅限於此。所述電子裝置不必限於智慧型電話1100,而是可為如上所述的其他電子裝置。半導體封裝
一般而言,在半導體晶片中整合有諸多精密的電路。然而,半導體晶片自身可能無法充當已完成的半導體產品,且可能因外部物理性或化學性影響而受損。因此,半導體晶片可能無法單獨使用,但可進行封裝且在電子裝置或類似裝置中以封裝狀態使用。
此處,由於半導體晶片與電子裝置的主板之間存在電性連接方面的電路寬度差異,因而需要半導體封裝。詳言之,半導體晶片的連接墊的尺寸及半導體晶片的連接墊之間的間隔極為精密,但電子裝置中所使用的主板的組件安裝墊的尺寸及主板的組件安裝墊之間的間隔顯著大於半導體晶片的連接墊的尺寸及間隔。因此,可能難以將半導體晶片直接安裝於主板上,而需要用於緩衝半導體晶片與主板之間的電路寬度差異的封裝技術。
視半導體封裝的結構及目的而定,封裝技術所製造的半導體封裝可分類為扇入型半導體封裝或扇出型半導體封裝。
下文中將參照圖式更詳細地闡述扇入型半導體封裝及扇出型半導體封裝。扇入型 半導體封裝
圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖。
圖4為示出扇入型半導體封裝的封裝製程的剖面示意圖。
參照圖3A至圖4,半導體晶片2220可例如是處於裸露狀態下的積體電路(integrated circuit,IC),半導體晶片2220包括:本體2221,包括矽(Si)、鍺(Ge)、砷化鎵(GaAs)或類似物;連接墊2222,形成於本體2221的一個表面上且包括例如鋁(Al)或類似物的導電材料;以及鈍化層2223,其例如是氧化物層、氮化物層或類似層,且形成於本體2221的一個表面上且覆蓋連接墊2222的至少部分。在此種情形中,由於連接墊2222可為顯著小的,因此可能難以將積體電路(IC)安裝於中級印刷電路板(PCB)上以及電子裝置的主板或類似組件上。
因此,可視半導體晶片2220的尺寸而在半導體晶片2220上形成連接構件2240以對連接墊2222進行重佈線。連接構件2240可藉由以下步驟來形成:利用例如感光成像介電質(photoimagable dielectric,PID)樹脂等絕緣材料在半導體晶片2220上形成絕緣層2241,形成敞露連接墊2222的通孔孔洞2243h,並接著形成配線圖案2242及通孔2243。接著,可形成保護連接構件2240的鈍化層2250,可形成開口2251,並可形成凸塊下金屬層2260或類似組件。亦即,可藉由一系列製程來製造包括例如半導體晶片2220、連接構件2240、鈍化層2250及凸塊下金屬層2260的扇入型半導體封裝2200。
如上所述,扇入型半導體封裝可具有半導體晶片的連接墊(例如輸入/輸出(input/output,I/O)端子)中的所有者均配置於半導體晶片內部的封裝形式,且可具有優異的電性特性並可以低成本進行生產。因此,已以扇入型半導體封裝的形式製造諸多安裝於智慧型電話中的元件。詳言之,已開發出諸多安裝於智慧型電話中的元件以實施快速的訊號傳輸並同時具有緊湊的尺寸。
然而,由於在扇入型半導體封裝中所有輸入/輸出端子均需要配置於半導體晶片內部,因此扇入型半導體封裝具有顯著的空間限制。因此,難以將此結構應用於具有大量輸入/輸出端子的半導體晶片或具有緊湊尺寸的半導體晶片。另外,由於以上所述的缺點,扇入型半導體封裝可能無法在電子裝置的主板上直接安裝並使用。原因在於,儘管藉由重佈線製程增大半導體晶片的輸入/輸出端子的尺寸及半導體晶片的輸入/輸出端子之間的間隔,半導體晶片的輸入/輸出端子的尺寸及半導體晶片的輸入/輸出端子之間的間隔仍不足以使扇入型半導體封裝直接安裝於電子裝置的主板上。
圖5為示出扇入型半導體封裝安裝於球柵陣列(ball grid array,BGA)基板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。
圖6為示出扇入型半導體封裝嵌入球柵陣列基板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖5及圖6,在扇入型半導體封裝2200中,半導體晶片2220的連接墊2222(即,輸入/輸出端子)可藉由球柵陣列基板2301進行重佈線,且扇入型半導體封裝2200可在其安裝於球柵陣列基板2301上的狀態下最終安裝於電子裝置的主板2500上。在此種情形中,可藉由底部填充樹脂2280或類似物來固定焊球2270及類似物,且半導體晶片2220的外側可以模製材料2290或類似物覆蓋。作為另一選擇,扇入型半導體封裝2200可嵌入於單獨的球柵陣列基板2302中,半導體晶片2220的連接墊2222(即,輸入/輸出端子)可在扇入型半導體封裝2200嵌入於球柵陣列基板2302中的狀態下,藉由球柵陣列基板2302進行重佈線,且扇入型半導體封裝2200可最終安裝於電子裝置的主板2500上。
如上所述,可能難以在電子裝置的主板上直接安裝並使用扇入型半導體封裝。因此,扇入型半導體封裝可安裝於單獨的球柵陣列基板上,並接著藉由封裝製程安裝於電子裝置的主板上,或者扇入型半導體封裝可在其嵌入於球柵陣列基板中的狀態下在電子裝置的主板上安裝並使用。扇出型 半導體封裝
圖7為示出扇出型半導體封裝的剖面示意圖。
參照圖7,在扇出型半導體封裝2100中,舉例而言,半導體晶片2120的外側可由包封體2130保護,且半導體晶片2120的連接墊2122可藉由連接構件2140而朝半導體晶片2120之外進行重佈線。在此種情形中,在連接構件2140上可進一步形成鈍化層2150,且在鈍化層2150的開口中可進一步形成凸塊下金屬層2160。在凸塊下金屬層2160上可進一步形成焊球2170。半導體晶片2120可為包括本體2121、連接墊2122、鈍化層(未繪示)及類似組件的積體電路(IC)。連接構件2140可包括絕緣層2141、形成於絕緣層2141上的重佈線層2142以及將連接墊2122與重佈線層2142電性連接至彼此的通孔2143。
如上所述,扇出型半導體封裝可具有半導體晶片的輸入/輸出端子藉由形成於半導體晶片上的連接構件朝半導體晶片之外進行重佈線並朝半導體晶片之外進行配置的形式。如上所述,在扇入型半導體封裝中,半導體晶片的所有輸入/輸出端子均需要配置於半導體晶片內部。因此,當半導體晶片的尺寸減小時,需減小球的尺寸及間距,進而使得標準化球佈局(standardized ball layout)可能無法在扇入型半導體封裝中使用。另一方面,如上所述,扇出型半導體封裝具有半導體晶片的輸入/輸出端子藉由形成於半導體晶片上的連接構件朝半導體晶片之外進行重佈線並朝半導體晶片之外進行配置的形式。因此,即使在半導體晶片的尺寸減小的情形中,標準化球佈局亦可照樣用於扇出型半導體封裝中,進而使得扇出型半導體封裝無需使用單獨的球柵陣列基板即可安裝於電子裝置的主板上,如下所述。
圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖8,扇出型半導體封裝2100可藉由焊球2170或類似物安裝於電子裝置的主板2500上。亦即,如上所述,扇出型半導體封裝2100包括連接構件2140,連接構件2140形成於半導體晶片2120上且能夠將連接墊2122重佈線至半導體晶片2120的尺寸之外的扇出區域,進而使得標準化球佈局可照樣在扇出型半導體封裝2100中使用。因此,扇出型半導體封裝2100無須使用單獨的球柵陣列基板或類似物即可安裝於電子裝置的主板2500上。
如上所述,由於扇出型半導體封裝無須使用單獨的球柵陣列基板即可安裝於電子裝置的主板上,因此扇出型半導體封裝可以較使用球柵陣列基板的扇入型半導體封裝的厚度低的厚度實施。因此,扇出型半導體封裝可小型化且薄化。另外,扇出型電子組件封裝具有優異的熱特性及電性特性,進而使得扇出型電子組件封裝尤其適宜用於行動產品。因此,扇出型電子組件封裝可以較使用印刷電路板(PCB)的一般疊層封裝(POP)類型更緊湊的形式實施,且可解決因翹曲(warpage)現象出現而產生的問題。
同時,扇出型半導體封裝指代一種封裝技術,如上所述用於將半導體晶片安裝於電子裝置的主板或類似組件上且保護半導體晶片免受外部影響,且其與例如球柵陣列基板或類似者等印刷電路板(PCB)在概念上是不同的,印刷電路板具有與扇出型半導體封裝的規格、目的及類似特徵不同的規格、目的及類似特徵,且有扇入型半導體封裝嵌入於其中。
在下文中,將參照附圖闡述一種扇出型半導體封裝,所述扇出型半導體封裝具有較小的訊號損失且在即使所述扇出型半導體封裝包括多個半導體晶片的情況下亦可被薄化。
圖9為示出扇出型半導體封裝的實例的剖面示意圖,且圖10是沿圖9中的扇出型半導體封裝的線I-I'所截取的平面剖切圖。
參照圖9及圖10,根據例示性實施例的半導體封裝100A包括:框架110,具有貫穿孔110H且包括一或多個配線層112a及配線層112b;第一半導體晶片121,配置於框架110的貫穿孔110H中且具有第一主動面及與所述第一主動面相對的第一非主動面,所述第一主動面上配置有第一連接墊121P;第一包封體130,覆蓋框架以及第一半導體晶片121的第一非主動面且填充貫穿孔110H的至少部分;連接結構140,配置於框架110以及第一半導體晶片121的第一主動面上且包括一或多個重佈線層142;第二半導體晶片122,配置於連接結構140上且具有第二主動面及與所述第二主動面相對的第二非主動面,所述第二主動面上配置有第二連接墊122P;第二包封體150,配置於連接結構140上且覆蓋第二半導體晶片122的至少部分;多個開口130H,在和上面配置有連接結構140的側相對的側上形成於覆蓋框架110的第一包封體130的區域中,所述多個開口130H各自暴露出配置於第一包封體130的和上面配置有第一連接結構140的側相對的側上的配線層112b的至少部分;以及多個電性連接金屬160,分別配置於所述多個開口130h中,所述多個電性連接金屬160各自電性連接至被暴露出的配線層112b。
基於圖式,第一半導體晶片1221是以使第一主動面面對連接結構140的底表面的方式進行配置,基於圖式,第二半導體晶片122是以使第二非主動面面對連接結構的頂表面的方式進行配置,第一連接墊121P藉由連接結構140的連接通孔143電性連接至重佈線層142,且第二連接墊122P藉由焊線125電性連接至重佈線層142。因此,第一連接墊121P與第二連接墊122P藉由重佈線層142電性連接至彼此。第二半導體晶片122可以使第二非主動面藉由黏合劑128貼附至連接結構140的頂表面的方式進行配置。黏合劑128可為習知的晶粒貼附膜(die attach film,DAF)。
舉例而言,扇出型半導體封裝100A包括連接結構140,連接結構140包括重佈線層142且配置於第一半導體晶片121與第二半導體晶片122之間。在此種情形中,第一半導體晶片121以面朝上的定向進行配置以藉由連接通孔143電性連接至重佈線層142,且第二半導體晶片122藉由焊線電性連接至重佈線層142。因此,第一半導體晶片121與第二半導體晶片122之間的訊號傳輸通路可顯著減少。因此,訊號特徵的損失可顯著減少。由於此種結構是在無附加中介板(interposer)的情況下配置第一半導體晶片121及第二半導體晶片122的結構,因此封裝100A的總厚度可顯著減小。舉例而言,可提供扇出型半導體封裝100A,扇出型半導體封裝100A具有較小的訊號損失且在即使扇出型半導體封裝100A包括多個半導體晶片的情況下亦可被薄化。扇出型半導體封裝100A可有用地應用於記憶體封裝或類似裝置。
在下文中,將詳細地闡述根據例示性實施例的扇出型半導體封裝100A中所包括的每一組件。
框架110包括所述一或多個配線層112a及112b且可減少連接結構140的層數,所述一或多個配線層112a及112b對第一半導體晶片121的第一連接墊121P及第二半導體晶片122的第二連接墊122P進行重佈線。另外,封裝100A的剛性可視框架110的絕緣層111的詳細材料而得到維持,且框架110可用於確保第一包封體130及類似組件的厚度均勻性。扇出型半導體封裝100A的上部部分與下部部分可藉由框架110電性連接。框架110可具有貫穿孔110H,且半導體晶片121可配置於貫穿孔110H中。貫穿孔110H可被形成為環繞第一半導體晶片121的側表面的周邊。可配置例如金屬支柱等能夠將扇出型半導體封裝100A的上部部分與下部部分電性連接的另一電性連接結構代替框架110。
作為實例,框架110可包括:絕緣層111,被配置成與連接結構140接觸;第一配線層112a,在與連接結構140接觸的同時,嵌入於絕緣層111中;第二配線層112b,配置於與絕緣層111的上面配置有第一配線層112a的側相對的側上;以及連接通孔層113,穿透絕緣層111且將第一配線層112a與第二配線層112b電性連接。當第一配線層112a嵌入於絕緣層111中時,由於第一配線層112a的厚度而相對於絕緣層111形成的台階(step)顯著減小。因此,由於連接結構140的絕緣距離具有恆定值,因此可輕易地實行連接結構140的高密度配線設計。被配置成與第一配線層112a的連接結構140接觸的第一配線層112a的表面可相對於被配置成與連接結構140接觸的絕緣層111的表面具有預定台階。藉由此種預定台階結構,絕緣層111可防止第一包封體130滲出至第一配線層112a,從而解決滲出問題。
絕緣層111的材料不受限制。舉例而言,可使用絕緣材料作為絕緣層111的材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與有機填料混合的樹脂或是熱固性樹脂或熱塑性樹脂連同無機填料浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等核心材料的樹脂,例如預浸體(prepreg)、味之素構成膜(Ajinomoto Build up Film,ABF)、FR-4、雙馬來醯亞胺三嗪(Bismaleimide Triazine,BT)或類似物。詳言之,預浸體或味之素構成膜可用作絕緣材料。
第一配線層112a及第二配線層112b可用於對第一半導體晶片121的第一連接墊121P及第二半導體晶片122的第二連接墊122P進行重佈線,且可用於提供連接通孔層113的接墊圖案以將封裝100A的上部部分與下部部分連接。第一配線層112a及第二配線層112b中的每一者的材料可為例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料。第一配線層112a及第二配線層112b可視對應層的設計而實行各種功能。舉例而言,第一配線層112a及第二配線層112b可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案及類似圖案。訊號(S)圖案可包括接地(GND)圖案、電源(PWR)圖案及類似圖案外的各種訊號,例如資料訊號及類似訊號。另外,第一配線層112a及第二配線層112b可包括通孔接墊、電性連接金屬接墊及類似接墊。電性連接金屬接墊的至少部分可藉由形成於第一包封體130中的開口130h暴露出。必要時,電性連接金屬接墊上可形成表面處理層(未繪示)。表面處理層(未繪示)並不受限制,只要在相關技術中為已知且可藉由例如電鍍金(electro-gold plating)、浸金鍍覆(immersion gold plating)、有機可焊性保護劑(organic solderability preservative,OSP)或浸錫鍍覆(immersion tin plating)、浸銀鍍覆(immersion silver plating)、無電鍍鎳浸金(electroless nickel and immersion gold,ENIG)、直接浸金(direct immersion gold,DIG)鍍覆、熱空氣焊料均塗(hot air solder leveling,HASL)或類似技術而形成即可。
連接通孔層113可將配置於不同層上的第一配線層112a與第二配線層112b電性連接至彼此,以在框架110中形成電性通路。連接通孔層113的材料可為金屬材料。連接通孔層113可為完全以金屬材料填充的填充式通孔(filled via)或其中沿通孔孔洞的壁表面形成金屬材料的共形通孔(conformal via)。此外,連接通孔層113可具有錐化形狀或類似形狀。連接通孔層113可具有錐化形狀。由於第一配線層112a的接墊圖案的部分可在連接通孔層113的通孔孔洞形成時充當終止元件(stopper),因此基於圖式,連接通孔層113具有下側寬度大於上側寬度的錐化形狀在製程方面是有利的。然而,在此種情形中,連接通孔層113可與第二配線層112b的圖案的部分整合。
第一半導體晶片121及第二半導體晶片122中的每一者可為將數百至數十萬個組件整合於單一晶片中的積體電路晶粒。在此種情形中,第一半導體晶片121與第二半導體晶片122可為同質積體電路晶粒(homogeneous integrated circuit die),例如同質記憶體晶粒(homogeneous memory die)。記憶體晶粒可為揮發性記憶體(例如動態隨機存取記憶體)、非揮發性記憶體(例如唯讀記憶體)、快閃記憶體或類似記憶體。
第一半導體晶片121及第二半導體晶片122中的每一者可基於主動晶圓形成。在此種情形中,本體的基礎材料(base material)可為矽(Si)、鍺(Ge)、砷化鎵(GaAs)或類似材料。在本體上可形成各種電路。第一連接墊121P及第二連接墊122P可將第一半導體晶片121及第二半導體晶片122電性連接至其他組件。連接墊121P及連接墊122P中的每一者的材料可為金屬,例如鋁(Al)、銅(Cu)或類似材料,但並非僅限於此。分別而言,上面配置有第一連接墊121P的表面是第一主動面,且上面配置有第二連接墊122P的表面是第二主動面。分別而言,與第一主動面及第二主動面相對的表面為非主動面。本體121上可配置鈍化層(未繪示)以暴露出各別的第一連接墊121P及第二連接墊122P,且鈍化層(未繪示)可為氧化物層、氮化物層或類似層。作為另一選擇,鈍化層(未繪示)可為由氧化物層與氮化物層構成的雙層。在其他所需位置中可進一步配置絕緣層(未繪示)或類似層,且在主動面上可形成重佈線層(未繪示)。當包括此種鈍化層(未繪示)時,第一主動面及第二主動面是指最上表面或最下表面。
第一半導體晶片121可藉由連接結構140的連接通孔143電性連接至連接結構140的重佈線層142,且第二半導體晶片122可藉由焊線電性連接至連接結構140的重佈線層142。焊線可為包含例如銅(Cu)、金(Au)或類似物等金屬的金屬焊線。
第一包封體130可保護框架110、第一半導體晶片121及類似組件。包封形式不受限制,只要包封體130覆蓋第一半導體晶片121的至少部分即可。舉例而言,包封體130可覆蓋框架110的至少部分及第一半導體晶片121的第一非主動面的至少部分,且可填充貫穿孔110H的至少部分。第一包封體130的詳細材料不受限制。舉例而言,可使用絕緣材料作為第一包封體130的材料。所述絕緣材料可為包括無機填料及絕緣樹脂的材料,舉例而言,熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;具有浸入於熱固性樹脂中及熱塑性樹脂中的強化材料(例如無機填料)的樹脂,例如味之素構成膜、FR-4、雙馬來醯亞胺三嗪或類似物。作為另一選擇,可使用環氧模製化合物(epoxy molding compound,EMC)、感光成像介電質(PID)或類似物作為絕緣材料。必要時,亦可使用將熱固性樹脂或熱塑性樹脂浸以無機填料及/或例如玻璃纖維(或玻璃布,或玻璃纖維布)等核心材料的材料(例如,預浸體)作為絕緣材料。
第一半導體晶片121的第一主動面可與被配置成和第一包封體130的與連接結構140接觸的表面共面。此外,第一半導體晶片121的第一主動面可與被配置成和框架110的與連接結構140接觸的表面(例如,被配置成和連接結構140接觸的絕緣層111的表面)共面。在此種情形中,連接結構140的絕緣層141可形成為無起伏的,此在連接結構140的高密度電路設計方面可為有用的。
連接結構140可對第一半導體晶片121的第一連接墊121P及第二半導體晶片122的第二連接墊122P進行重佈線,且可將第一連接墊121P與第二連接墊122P電性連接至彼此。具有各種功能的數十至數百萬個第一連接墊121P及第二連接墊122P可藉由連接結構140進行重佈線,且視其功能而定,可藉由電性連接金屬160物理連接至及/或電性連接至外部組件。連接結構140包括:絕緣層141;重佈線層142,配置於絕緣層141上;以及連接通孔143,穿透絕緣層141並將重佈線層142電性連接至第一配線層112a及第一連接墊121P。與圖式不同,不僅絕緣層141為多個層,而且重佈線層142及連接通孔143亦可為多個層。在此種情形中,連接通孔143的至少一個層可將不同層的重佈線層142電性連接至彼此。
絕緣層141的材料可為絕緣材料。絕緣材料可為例如感光成像介電質(PID)等感光性材料。舉例而言,第一絕緣層141可為感光性層。當第一絕緣層141具有感光性質時,絕緣層141可進一步薄化,且可更輕易地達成連接通孔143的精密間距。絕緣層141可為包含絕緣樹脂及無機填料的感光性絕緣層。當絕緣層141包括多個層時,所述多個層的材料可彼此相同,且必要時,可彼此不同。當絕緣層141包括多個層時,所述多個層可彼此整合,進而使得所述多個層之間的邊界不易於為明顯。必要時,其中形成有重佈線層142及連接通孔143的下伏絕緣層141可包含上述感光成像介電質,且覆蓋重佈線層142的上覆絕緣層141可包含味之素構成膜或習知的阻焊劑(solder resist),但其材料並非僅限於此。
重佈線層142可實質上用於對第一連接墊121P及第二連接墊122P進行重佈線。重佈線層142的材料可為例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料。重佈線層142可視對應層的設計而執行各種功能。舉例而言,重佈線層142可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案及類似圖案。訊號(S)圖案包括接地(GND)圖案、電源(PWR)圖案及類似圖案外的各種訊號,例如資料訊號及類似訊號。接地(GND)圖案與電源(PWR)圖案可彼此相同。重佈線層142可包括焊線接墊、通孔接墊、電性連接金屬接墊或類似接墊。必要時,在至少部分被暴露出以與焊線125連接的焊線接墊的表面上可形成表面處理層(未繪示)。表面處理層(未繪示)可藉由例如電鍍金、浸金鍍覆、有機可焊性保護劑(OSP)或浸錫鍍覆、浸銀鍍覆、無電鍍鎳浸金(ENIG)、直接浸金(DIG)鍍覆、熱空氣焊料均塗(HASL)或類似技術形成,但其形成方法並非僅限於此。
框架110的第一配線層112a及第二配線層112b中的每一者所具有的厚度可大於連接結構140的重佈線層142的厚度。框架110所具有的厚度可大於或等於第一半導體晶片121的厚度,進而使得第一配線層112a及第二配線層112b中的每一者可視其尺度而具有較大的尺寸。同時,連接結構140的重佈線層142可被形成為具有較第一配線層112a及第二配線層112b中的每一者相對較小的厚度,以達成連接結構140的高密度設計。
連接通孔143可將形成於不同層上的重佈線層142、第一連接墊121P或類似物電性連接,以在封裝100A中形成電性通路。連接通孔的材料可為例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料。連接通孔143可為完全以金屬材料填充的填充式通孔或其中沿通孔孔洞的壁表面形成金屬材料的共形通孔。連接通孔143可具有呈相同方向的錐化形狀。在此種情形中,連接通孔143的錐化方向可與連接通孔層113的連接通孔的錐化方向相反。
第二包封體150可被另外配置成保護第二半導體晶片122。第二包封體150的包封形式不受限制,只要第二包封體150覆蓋第二半導體晶片122的至少部分即可。舉例而言,第二包封體150可配置於連接結構140上以覆蓋第二半導體晶片122的第二非主動面及側表面。另外,第二包封體150可包封焊線。舉例而言,第二包封體150可覆蓋焊線的至少部分。第一包封體130的詳細材料不受限制。舉例而言,可使用絕緣材料作為第二包封體150的材料。如上所述,所述絕緣材料可為包括無機填料及絕緣樹脂的材料,舉例而言,熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;具有浸入於熱固性樹脂中及熱塑性樹脂中的強化材料(例如無機填料)的樹脂,例如味之素構成膜、FR-4、雙馬來醯亞胺三嗪或類似物。作為另一選擇,可使用環氧模製化合物、感光成像介電質或類似物作為絕緣材料。必要時,亦可使用將熱固性樹脂或熱塑性樹脂浸以無機填料及/或例如玻璃纖維等核心材料的材料(例如,預浸體)作為絕緣材料。
另外配置電性連接金屬160以將半導體封裝100A物理連接至及/或電性連接至外部組件。舉例而言,半導體封裝100A可藉由電性連接金屬160安裝於電子裝置的主板上。電性連接金屬160可由例如錫(Sn)或含錫合金等低熔點金屬形成。更具體而言,電性連接金屬160可由焊料或類似物形成,但此僅為實例且其材料並非僅限於此。電性連接金屬160可為接腳(land)、球、引腳(pin)或類似物。電性連接金屬160可包括多個層或單一層。當電性連接金屬160包括多個層時,電性連接金屬160可包括銅(Cu)柱及焊料。當電性連接金屬160包括單一層時,電性連接金屬160可包括錫-銀焊料或銅(Cu)。然而,該些亦僅為實例,且電性連接金屬160的結構及材料並非僅限於此。
電性連接金屬160的數目、間隔、配置形式及類似特徵不受限制,而是可由熟習此項技術者視設計而進行充分地修改。舉例而言,可根據第一連接墊121P及第二連接墊122P的數目提供數十或數萬個電性連接金屬160,且可提供更大數目的電性連接金屬160或更小數目的電性連接金屬160。
電性連接金屬160可全部配置於扇出區域中。用語「扇出區域」是指自垂直於堆疊方向的視角來看,除第一半導體晶片121所配置的區域外的區域。扇出型封裝相較於扇入型封裝而言可具有改善的可靠性,可使得能夠實施多個輸入/輸出(I/O)端子,且可有利於三維(3D)內連線。此外,相較於球柵陣列(BGA)封裝、接腳柵陣列(land grid array,LGA)封裝或類似封裝而言,扇出型封裝可被製造成具有小的厚度,且可在價格競爭力方面佔優勢。
電性連接金屬160僅配置於扇出區域中,以使得在重佈線層142對第一半導體晶片121的第一連接墊121P及第二半導體晶片122的第二連接墊122P進行重佈線的設計製程期間實質上不存在對電性連接金屬接墊的干擾。因此,可更有用地減少重佈線層142的層數。舉例而言,可省略在與第一包封體130的上面配置有連接結構140的側相對的側上設計附加重佈線層。
儘管圖式中未繪示,然而在貫穿孔110H中可與第一半導體晶片121平行地配置附加被動組件。在貫穿孔110H的壁表面上可配置金屬層以屏蔽電磁干擾及獲得散熱效應。必要時,在第一包封體130的開口130h中可配置凸塊下金屬,以改善與電性連接金屬160的連接可靠性。
圖11為示出扇出型半導體封裝的另一實例的剖面示意圖。
參照圖11,根據另一例示性實施例的扇出型半導體封裝100B包括框架110,框架110更包括:第一絕緣層111a,被配置成與連接結構140接觸;第一配線層112a,在與連接結構140接觸的同時,嵌入於第一絕緣層111a中;第二配線層112b,配置於與第一絕緣層111a的其中嵌入有第一配線層112a的側相對的側上;第一連接通孔層113a,穿透第一絕緣層111a且將第一配線層112a與第二配線層112b電性連接至彼此;第二絕緣層111b,配置於與第一絕緣層111a的其中嵌入有第一配線層112a的側相對的側上;第三配線層112c,配置於與第二絕緣層111b的其中嵌入有第二配線層112b的側相對的側上;以及第二連接通孔層113b,穿透第二絕緣層111b且將第二配線層112b與第三配線層112c電性連接至彼此。第一配線層112a、第二配線層112b及第三配線層112c電性連接至重佈線層142。舉例而言,框架110包括更大數目的絕緣層、配線層及連接通孔層,以使連接結構140的設計可進一步簡化以解決當形成連接結構140時出現的良率問題(yield issue)。其他說明與參照圖9及圖10所述說明實質上相同,且本文中將不再贅述。
圖12為示出扇出型半導體封裝的另一實例的剖面示意圖。
參照圖12,相較於上述扇出型半導體封裝100A,根據本揭露另一例示性實施例的扇出型半導體封裝100C包括框架110,框架110包括:絕緣層111;第一配線層112a及第二配線層112b,分別配置於絕緣層111的兩個表面上;以及連接通孔層113,穿透絕緣層111且將第一配線層112a與第二配線層112b電性連接至彼此。第一配線層112a及第二配線層112b電性連接至重佈線層142。如上所述,框架110可具有圖案突出至兩側的結構。在此種情形中,框架110可利用覆銅層壓基板(copper clad laminate,CCL)或類似物形成,此可使得達成簡化的製造及優越的剛性。連接通孔層113可具有圓柱形狀或沙漏形狀。第一半導體晶片121的第一主動面可與第一包封體130的和連接結構140接觸的表面及第一配線層112a的和連接結構140接觸的表面共面。其他說明與參照圖9至圖11所述說明實質上相同,且本文中將不再贅述。
圖13為示出扇出型半導體封裝的另一實例的剖面示意圖。
參照圖13,相較於上述扇出型半導體封裝100A,扇出型半導體封裝100D包括框架110,框架110包括:第一絕緣層111a;第一配線層112a及第二配線層112b,分別配置於第一絕緣層111a的兩個表面上;第二絕緣層111b,基於圖式,配置於第一絕緣層111a的頂表面上且覆蓋第一配線層112a;第三配線層112c,基於圖式,配置於第二絕緣層111b的頂表面上;第三絕緣層111c,基於圖式,配置於第一絕緣層111a的底表面上且覆蓋第二配線層112b;第四配線層112d,基於圖式,配置於第三絕緣層111c的底表面上;以及第一連接通孔層113a、第二連接通孔層113b及第三連接通孔層113c,分別穿透第一絕緣層111a、第二絕緣層111b及第三絕緣層111c,且將第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d電性連接。舉例而言,框架110可包括更大數目的絕緣層、配線層及連接通孔層,以使連接結構140的設計可進一步簡化。另外,框架110可利用覆銅層壓基板或類似物形成,此可使得達成簡化的製造及優越的剛性。第一絕緣層111a所具有的厚度可小於第二絕緣層111b及第三絕緣層111c中的每一者的厚度。第一絕緣層111a可基本上具有相對較大的厚度以維持剛性,且可引入第二絕緣層111b及第三絕緣層111c以形成更大數目的配線層112c及配線層112d。第一絕緣層111a可包括覆銅層壓基板(CCL)或無包覆的覆銅層壓基板,且第二絕緣層111b及第三絕緣層111c中的每一者可包含預浸體或味之素構成膜,但其材料並非僅限於此。其他說明與參照圖9至圖12所述說明實質上相同,且本文中將不再贅述。
圖14為示出扇出型半導體封裝的另一實例的剖面示意圖。
參照圖14,相較於上述扇出型半導體封裝100A,扇出型半導體封裝100E可包括框架110及第一半導體晶片121,框架110具有貫穿孔110H且包括配線層112,第一半導體晶片121配置於框架110的貫穿孔110H中。第一半導體晶片121可具有第一主動面及與所述第一主動面相對的第一非主動面,所述第一主動面上配置有第一連接墊121P。扇出型半導體封裝100E可更包括第一包封體130,第一包封體130覆蓋第一半導體晶片121的至少部分。第一半導體晶片121的一個表面上可配置第二半導體晶片122,且第二半導體晶片122具有第二主動面及與所述第二主動面相對的第二非主動面,所述第二主動面上配置有第二連接墊122P。此處,第二非主動面可面對第一半導體晶片121的第一主動面。
第一半導體晶片121及第二半導體晶片122可被排列成就與堆疊方向垂直的方向錯位,進而使得可暴露出第一連接墊121P。
第一連接墊121P可藉由第一焊線124電性連接至所述一或多個配線層112,且第二連接墊122P可藉由第二焊線125電性連接至所述一或多個配線層112,進而使得第一連接墊121P及第二連接墊122P可藉由所述一或多個配線層112電性連接至彼此。
扇出型半導體封裝100E可更包括第二包封體150,第二包封體150配置於框架110的一個表面上且覆蓋第二半導體晶片122的至少部分。
如上所述,可提供一種扇出型半導體封裝,所述扇出型半導體封裝具有較小的訊號損失且在即使所述扇出型半導體封裝包括多個半導體晶片的情況下亦可被薄化。
在本揭露中,已使用用語「下側」、「下部部分」、「下表面」及類似用語來指示就圖式所示剖面而言,朝向電子組件封裝的安裝表面的方向,已使用用語「上側」、「上部部分」、「上表面」及類似用語來指示與由用語「下側」、「下部部分」、「下表面」及類似用語所指示的方向相反的方向。然而,定義該些方向僅是為了方便闡釋,且本申請專利範圍並不受如上所述所定義的方向特別限制。
在說明中,組件與另一組件的「連接」的含義包括藉由黏合層的間接連接以及在兩個組件之間的直接連接。另外,「電性連接」意指包括物理連接及物理斷接(disconnection)。可理解,當以「第一(first)」及「第二(second)」指稱元件時,所述元件並不因此受到限制。使用該些用語可能僅用於將所述元件與其他元件區分開的目的,且可不限制所述元件的順序或重要性。在一些情形中,在不背離本文中所提出的申請專利範圍的範圍的條件下,第一元件可被稱作第二元件。相似地,第二元件亦可被稱作第一元件。
本文中所使用的用語「例示性實施例」並不總是意指同一例示性實施例,而是提供來強調與另一例示性實施例的特定特徵或特性不同的特定特徵或特性。然而,本文中所提供的例示性實施例被視為能夠藉由彼此整體組合或部分組合而實施。舉例而言,即使並未在另一例示性實施例中闡述在特定例示性實施例中闡述的一個元件,然而除非在另一例示性實施例中提供了相反或矛盾的說明,否則所述元件可被理解為與另一例示性實施例相關的說明。
本文中所使用的用語僅用於闡述例示性實施例,而非限制本揭露。在此種情形中,除非基於特定上下文而必要地另有解釋,否則單數形式包括複數形式。
儘管以上已示出並闡述了例示性實施例,然而對於熟習此項技術者而言將顯而易見的是,在不背離由隨附申請專利範圍所界定的本揭露的範圍的條件下,可作出修改及變型。
100A:封裝/半導體封裝/扇出型半導體封裝
100B、100C、100D、100E、2100:扇出型半導體封裝
110:框架
110H:貫穿孔
111、2141、2241:絕緣層
111a、141:絕緣層/第一絕緣層
111b:第二絕緣層
111c:第三絕緣層
112:配線層
112a:配線層/第一配線層
112b:配線層/第二配線層
112c:配線層/第三配線層
112d:配線層/第四配線層
113:連接通孔層
113a:第一連接通孔層
113b:第二連接通孔層
113c:第三連接通孔層
121:第一半導體晶片
121P:連接墊/第一連接墊
122:第二半導體晶片
122P:連接墊/第二連接墊
124:第一焊線
125:焊線/第二焊線
128:黏合劑
130:包封體/第一包封體
130h、2251:開口
140:連接結構/第一連接結構
142:重佈線層
143:連接通孔
150:第二包封體
160:電性連接金屬
1000:電子裝置
1010、2500:主板
1020:晶片相關組件
1030:網路相關組件
1040:其他組件
1050:照相機
1060:天線
1070:顯示器
1080:電池
1090:訊號線
1100:智慧型電話
1101、2121、2221:本體
1110:母板
1120:電子組件
1121:半導體封裝
1130:照相機模組
2120、2220:半導體晶片
2122、2222:連接墊
2130:包封體
2140、2240:連接構件
2142:重佈線層
2143、2243:通孔
2150、2223、2250:鈍化層
2160、2260:凸塊下金屬層
2170、2270:焊球
2200:扇入型半導體封裝
2242:配線圖案
2243h:通孔孔洞
2280:底部填充樹脂
2290:模製材料
2301、2302:球柵陣列基板
I-I':線
藉由結合附圖閱讀以下詳細說明,將更清楚地理解本揭露的以上及其他態樣、特徵及優點,在附圖中:
圖1為示意性地示出電子裝置系統的實例的方塊圖。
圖2為示出電子裝置的實例的立體示意圖。
圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖。
圖4為示出扇入型半導體封裝的封裝製程的剖面示意圖。
圖5為示出扇入型半導體封裝安裝於印刷電路板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。
圖6為示出扇入型半導體封裝嵌入印刷電路板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。
圖7為示出扇出型半導體封裝的剖面示意圖。
圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。
圖9為示出扇出型半導體封裝的實例的剖面示意圖。
圖10為沿圖9中的扇出型半導體封裝的線I-I'所截取的平面剖切圖。
圖11為示出扇出型半導體封裝的另一實例的剖面示意圖。
圖12為示出扇出型半導體封裝的另一實例的剖面示意圖。
圖13為示出扇出型半導體封裝的另一實例的剖面示意圖。
圖14為示出扇出型半導體封裝的另一實例的剖面示意圖。
100A:封裝/半導體封裝/扇出型半導體封裝
110:框架
110H:貫穿孔
111:絕緣層
112a:配線層/第一配線層
112b:配線層/第二配線層
113:連接通孔層
121:第一半導體晶片
121P:連接墊/第一連接墊
122:第二半導體晶片
122P:連接墊/第二連接墊
125:焊線/第二焊線
128:黏合劑
130:包封體/第一包封體
130h:開口
140:連接結構/第一連接結構
141:絕緣層/第一絕緣層
142:重佈線層
143:連接通孔
150:第二包封體
160:電性連接金屬
I-I':線
Claims (20)
- 一種扇出型半導體封裝,包括: 連接結構,包括一或多個重佈線層; 第一半導體晶片,配置於所述連接結構的第一表面上且具有第一主動面及與所述第一主動面相對的第一非主動面,所述第一主動面上配置有第一連接墊,所述第一主動面面對所述連接結構的所述第一表面; 第一包封體,配置於所述連接結構的所述第一表面上且覆蓋所述第一半導體晶片的至少部分;以及 第二半導體晶片,配置於所述連接結構的與所述第一表面相對的第二表面上且具有第二主動面及與所述第二主動面相對的第二非主動面,所述第二主動面上配置有第二連接墊,所述第二非主動面面對所述連接結構的所述第二表面, 其中所述第一連接墊藉由所述連接結構的連接通孔電性連接至所述一或多個重佈線層, 所述第二連接墊藉由焊線電性連接至所述一或多個重佈線層,且 所述第一連接墊與所述第二連接墊藉由所述一或多個重佈線層電性連接至彼此。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一半導體晶片的所述第一主動面與所述連接結構的所述第一表面接觸,且 所述第二半導體晶片的所述第二非主動面藉由黏合劑貼附至所述連接結構的所述第二表面。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一半導體晶片的所述第一主動面與所述第一包封體的和所述連接結構的所述第一表面接觸的表面共面。
- 如申請專利範圍第1項所述的扇出型半導體封裝,更包括: 框架,配置於所述連接結構的所述第一表面上、具有貫穿孔且包括一或多個配線層, 其中所述第一半導體晶片配置於所述貫穿孔中,且 所述第一包封體覆蓋所述框架的至少部分且配置於所述貫穿孔的至少部分中。
- 如申請專利範圍第4項所述的扇出型半導體封裝,更包括: 多個開口,穿透所述第一包封體的至少部分,所述第一包封體的所述至少部分覆蓋與所述框架的上表面相對的所述框架的下表面,所述框架的上表面上配置有所述連接結構,所述多個開口分別暴露出配置於所述框架的所述下表面上的配線層的至少部分;以及 多個電性連接金屬,分別配置於所述多個開口中,所述多個電性連接金屬各自電性連接至所述配線層。
- 如申請專利範圍第5項所述的扇出型半導體封裝,其中所述多個電性連接金屬僅配置於扇出區域中,自垂直於堆疊方向的視角來看,所述扇出區域包括除所述第一半導體晶片所配置的區域之外的區域。
- 如申請專利範圍第4項所述的扇出型半導體封裝,其中所述框架包括: 第一絕緣層; 第一配線層,配置成與連接結構接觸且嵌入於所述第一絕緣層中; 第二配線層,配置於所述第一絕緣層的下側上,所述第一絕緣層的所述下側與所述第一絕緣層的其中嵌入有所述第一配線層的上側相對;以及 第一連接通孔層,穿透所述第一絕緣層且將所述第一配線層與所述第二配線層電性連接至彼此,且 所述第一配線層及所述第二配線層電性連接至所述一或多個重佈線層。
- 如申請專利範圍第7項所述的扇出型半導體封裝,其中所述第一半導體晶片的所述第一主動面與所述第一絕緣層的和所述連接結構的所述第一表面接觸的表面共面。
- 如申請專利範圍第7項所述的扇出型半導體封裝,其中所述框架更包括: 第二絕緣層,配置於所述第一絕緣層的所述下側上且覆蓋所述第二配線層; 第三配線層,配置於所述第二絕緣層的下側上,所述第二絕緣層的所述下側與所述第二絕緣層的其中嵌入有所述第二配線層的上側相對;以及 第二連接通孔,將所述第二配線層與所述第三配線層電性連接至彼此,且 所述第三配線層電性連接至所述一或多個重佈線層。
- 如申請專利範圍第7項所述的扇出型半導體封裝,其中所述第一絕緣層的配置成與所述連接結構的所述第一表面接觸的表面相對於所述第一配線層的配置成與所述連接結構的所述第一表面接觸的表面具有台階。
- 如申請專利範圍第4項所述的扇出型半導體封裝,其中所述框架包括: 第一絕緣層; 第一配線層及第二配線層,分別配置於所述第一絕緣層的兩個表面上;以及 第一連接通孔層,穿透所述第一絕緣層且將所述第一配線層與所述第二配線層電性連接至彼此,且 所述第一配線層及所述第二配線層電性連接至所述一或多個重佈線層。
- 如申請專利範圍第11項所述的扇出型半導體封裝,其中所述框架更包括: 第二絕緣層,配置於所述第一絕緣層的一個表面上以覆蓋所述第一配線層; 第三配線層,配置於所述第二絕緣層的上側上,所述第二絕緣層的所述上側與所述第二絕緣層的其中嵌入有所述第一配線層的下側相對; 第二連接通孔層,穿透所述第二絕緣層且將所述第一配線層與所述第三配線層電性連接至彼此; 第三絕緣層,配置於所述第一絕緣層的另一表面上以覆蓋所述第二配線層; 第四配線層,配置於所述第三絕緣層的下側上,所述第三絕緣層的所述下側與所述第三絕緣層的其中嵌入有所述第二配線層的上側相對;以及 第三連接通孔層,穿透所述第三絕緣層且將所述第二配線層與所述第四配線層電性連接至彼此,且 所述第三配線層及所述第四配線層電性連接至所述一或多個重佈線層。
- 如申請專利範圍第12項所述的扇出型半導體封裝,其中所述第一絕緣層所具有的厚度大於所述第二絕緣層及所述第三絕緣層中的每一者的厚度。
- 如申請專利範圍第1項所述的扇出型半導體封裝,更包括: 第二包封體,配置於所述連接結構的所述第二表面上且覆蓋所述第二半導體晶片及所述焊線中的每一者的至少部分。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一半導體晶片與所述第二半導體晶片為同質積體電路晶粒。
- 如申請專利範圍第15項所述的扇出型半導體封裝,其中所述第一半導體晶片與所述第二半導體晶片為同質記憶體。
- 如申請專利範圍第1項所述的扇出型半導體封裝,更包括第二包封體,所述第二包封體配置於所述連接結構的所述第二表面上且覆蓋所述第二半導體晶片的至少部分。
- 如申請專利範圍第17項所述的扇出型半導體封裝,其中所述第二包封體覆蓋所述第二半導體晶片的第二非主動面及側表面,且 所述第二包封體覆蓋所述焊線的至少部分。
- 一種扇出型半導體封裝,包括: 框架,具有貫穿孔且包括一或多個配線層; 第一半導體晶片,配置於所述框架的所述貫穿孔中且具有第一主動面及與所述第一主動面相對的第一非主動面,所述第一主動面上配置有第一連接墊; 第一包封體,覆蓋所述第一半導體晶片的至少部分;以及 第二半導體晶片,配置於所述第一半導體晶片的一個表面上且具有第二主動面及與所述第二主動面相對的第二非主動面,所述第二主動面上配置有第二連接墊,所述第二非主動面面對所述第一半導體晶片的所述第一主動面, 其中所述第一半導體晶片及所述第二半導體晶片被排列成就與堆疊方向垂直的方向錯位,進而使得暴露出所述第一連接墊, 所述第一連接墊藉由第一焊線電性連接至所述一或多個配線層, 所述第二連接墊藉由第二焊線電性連接至所述一或多個配線層,且 所述第一連接墊及所述第二連接墊藉由所述一或多個配線層電性連接至彼此。
- 如申請專利範圍第19項所述的扇出型半導體封裝,更包括第二包封體,所述第二包封體配置於所述框架的一個表面上且覆蓋所述第二半導體晶片的至少部分。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR10-2018-0125334 | 2018-10-19 | ||
| KR1020180125334A KR20200044497A (ko) | 2018-10-19 | 2018-10-19 | 팬-아웃 반도체 패키지 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW202017122A true TW202017122A (zh) | 2020-05-01 |
Family
ID=70280013
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108122489A TW202017122A (zh) | 2018-10-19 | 2019-06-27 | 扇出型半導體封裝 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US20200126924A1 (zh) |
| KR (1) | KR20200044497A (zh) |
| CN (1) | CN111081650A (zh) |
| TW (1) | TW202017122A (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI830470B (zh) * | 2021-11-01 | 2024-01-21 | 美商美光科技公司 | 包括用於散熱之單片矽結構之半導體裝置總成及製造其之方法 |
| TWI859600B (zh) * | 2021-11-01 | 2024-10-21 | 美商美光科技公司 | 包括用於散熱的單片矽結構之半導體裝置總成 |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10535597B2 (en) * | 2017-01-13 | 2020-01-14 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and manufacturing method thereof |
| DE102018132143B4 (de) * | 2018-12-13 | 2023-10-12 | Infineon Technologies Ag | Leiterplatte, Chip-Kühlgehäuse, Baugruppe und Verfahren zum Kühlen eines Halbleiterchips |
| US11637054B2 (en) * | 2020-01-31 | 2023-04-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor package and method of manufacturing the same |
| CN113206072A (zh) * | 2020-01-31 | 2021-08-03 | 台湾积体电路制造股份有限公司 | 半导体封装 |
| CN112164677A (zh) * | 2020-08-25 | 2021-01-01 | 珠海越亚半导体股份有限公司 | 一种线路预排布散热嵌埋封装结构及其制造方法 |
| KR20220042603A (ko) * | 2020-09-28 | 2022-04-05 | 삼성전기주식회사 | 인쇄회로기판 및 이를 포함하는 전자부품 패키지 |
| US20250149429A1 (en) * | 2023-11-08 | 2025-05-08 | Amkor Technology Singapore Holding Pte. Ltd. | Electronic devices and methods of manufacturing electronic devices |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20070145548A1 (en) * | 2003-12-22 | 2007-06-28 | Amkor Technology, Inc. | Stack-type semiconductor package and manufacturing method thereof |
| US7638868B2 (en) * | 2006-08-16 | 2009-12-29 | Tessera, Inc. | Microelectronic package |
| JP5646830B2 (ja) * | 2009-09-02 | 2014-12-24 | ルネサスエレクトロニクス株式会社 | 半導体装置、半導体装置の製造方法、及びリードフレーム |
| US8891246B2 (en) * | 2010-03-17 | 2014-11-18 | Intel Corporation | System-in-package using embedded-die coreless substrates, and processes of forming same |
| US8878360B2 (en) * | 2012-07-13 | 2014-11-04 | Intel Mobile Communications GmbH | Stacked fan-out semiconductor chip |
| KR101601388B1 (ko) * | 2014-01-13 | 2016-03-08 | 하나 마이크론(주) | 반도체 패키지 및 그 제조 방법 |
| KR101688077B1 (ko) * | 2015-01-08 | 2016-12-20 | 앰코 테크놀로지 코리아 주식회사 | 반도체 패키지 구조물 및 그 제작 방법 |
| KR20170046387A (ko) * | 2015-10-21 | 2017-05-02 | 삼성전자주식회사 | 적층형 팬아웃 웨이퍼 레벨 반도체 패키지 및 그 제조 방법 |
| KR101681028B1 (ko) * | 2015-11-17 | 2016-12-01 | 주식회사 네패스 | 반도체 패키지 및 그 제조방법 |
| KR101994748B1 (ko) * | 2016-09-12 | 2019-07-01 | 삼성전기주식회사 | 팬-아웃 반도체 패키지 |
-
2018
- 2018-10-19 KR KR1020180125334A patent/KR20200044497A/ko not_active Withdrawn
-
2019
- 2019-06-26 US US16/453,162 patent/US20200126924A1/en not_active Abandoned
- 2019-06-27 TW TW108122489A patent/TW202017122A/zh unknown
- 2019-10-15 CN CN201910977376.0A patent/CN111081650A/zh active Pending
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI830470B (zh) * | 2021-11-01 | 2024-01-21 | 美商美光科技公司 | 包括用於散熱之單片矽結構之半導體裝置總成及製造其之方法 |
| TWI859600B (zh) * | 2021-11-01 | 2024-10-21 | 美商美光科技公司 | 包括用於散熱的單片矽結構之半導體裝置總成 |
| US12205865B2 (en) | 2021-11-01 | 2025-01-21 | Micron Technology, Inc. | Semiconductor device assemblies including monolithic silicon structures for thermal dissipation and methods of making the same |
Also Published As
| Publication number | Publication date |
|---|---|
| US20200126924A1 (en) | 2020-04-23 |
| CN111081650A (zh) | 2020-04-28 |
| KR20200044497A (ko) | 2020-04-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI689055B (zh) | 半導體封裝 | |
| TWI694576B (zh) | 扇出型半導體封裝 | |
| TWI758571B (zh) | 扇出型半導體封裝 | |
| TWI818088B (zh) | 半導體封裝 | |
| TWI651818B (zh) | 扇出型半導體封裝 | |
| TWI789527B (zh) | 天線模組 | |
| TWI695465B (zh) | 扇出型半導體封裝 | |
| TWI672752B (zh) | 扇出型半導體封裝以及包含該封裝的封裝堆疊 | |
| TWI667749B (zh) | 扇出型半導體封裝 | |
| TWI771586B (zh) | 半導體封裝 | |
| TWI669790B (zh) | 扇出型半導體封裝 | |
| TWI669803B (zh) | 扇出型半導體封裝 | |
| TW201926586A (zh) | 扇出型半導體封裝 | |
| TW202017122A (zh) | 扇出型半導體封裝 | |
| TWI689051B (zh) | 扇出型半導體封裝 | |
| TWI729332B (zh) | 扇出型半導體封裝 | |
| CN109979923A (zh) | 扇出型半导体封装件 | |
| TW201944560A (zh) | 扇出型半導體封裝 | |
| TW201917839A (zh) | 扇出型半導體封裝 | |
| CN111341733B (zh) | 扇出型半导体封装件 | |
| TW202013629A (zh) | 扇出型半導體封裝 | |
| US20200161204A1 (en) | Fan-out semiconductor package | |
| TWI702697B (zh) | 半導體封裝 | |
| TW202023005A (zh) | 半導體封裝 | |
| TW202034460A (zh) | 堆疊式封裝以及包含其的封裝連接系統 |