[go: up one dir, main page]

TW201640664A - 固體攝像裝置及其製造方法、以及電子機器 - Google Patents

固體攝像裝置及其製造方法、以及電子機器 Download PDF

Info

Publication number
TW201640664A
TW201640664A TW105109295A TW105109295A TW201640664A TW 201640664 A TW201640664 A TW 201640664A TW 105109295 A TW105109295 A TW 105109295A TW 105109295 A TW105109295 A TW 105109295A TW 201640664 A TW201640664 A TW 201640664A
Authority
TW
Taiwan
Prior art keywords
solid
state imaging
imaging device
circuit
pixel
Prior art date
Application number
TW105109295A
Other languages
English (en)
Other versions
TWI692859B (zh
Inventor
宮澤信二
Original Assignee
新力股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新力股份有限公司 filed Critical 新力股份有限公司
Publication of TW201640664A publication Critical patent/TW201640664A/zh
Application granted granted Critical
Publication of TWI692859B publication Critical patent/TWI692859B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/10Integrated devices
    • H10F39/12Image sensors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/802Geometry or disposition of elements in pixels, e.g. address-lines or gate electrodes
    • H10F39/8023Disposition of the elements in pixels, e.g. smaller elements in the centre of the imager compared to larger elements at the periphery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/50Constructional details
    • H04N23/54Mounting of pick-up tubes, electronic image sensors, deviation or focusing coils
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/57Mechanical or electrical details of cameras or camera modules specially adapted for being embedded in other devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/767Horizontal readout lines, multiplexers or registers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/859Complementary IGFETs, e.g. CMOS comprising both N-type and P-type wells, e.g. twin-tub
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/011Manufacture or treatment of image sensors covered by group H10F39/12
    • H10F39/018Manufacture or treatment of image sensors covered by group H10F39/12 of hybrid image sensors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/803Pixels having integrated switching, control, storage or amplification elements
    • H10F39/8037Pixels having integrated switching, control, storage or amplification elements the integrated elements comprising a transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/805Coatings
    • H10F39/8053Colour filters
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/806Optical elements or arrangements associated with the image sensors
    • H10F39/8063Microlenses
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/807Pixel isolation structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/809Constructional details of image sensors of hybrid image sensors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/811Interconnections
    • H10P14/40
    • H10W20/01
    • H10W20/023
    • H10W20/0234
    • H10W20/0242
    • H10W20/20
    • H10W20/212
    • H10W20/216
    • H10W20/40
    • H10W90/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/10Integrated devices
    • H10F39/12Image sensors
    • H10F39/18Complementary metal-oxide-semiconductor [CMOS] image sensors; Photodiode array image sensors
    • H10F39/182Colour image sensors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/10Integrated devices
    • H10F39/12Image sensors
    • H10F39/199Back-illuminated image sensors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/804Containers or encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F39/00Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
    • H10F39/80Constructional details of image sensors
    • H10F39/813Electronic components shared by multiple pixels, e.g. one amplifier shared by two pixels
    • H10W72/536
    • H10W72/879

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Manufacturing & Machinery (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本揭示係關於可使裝置尺寸進一步小型化之固體攝像裝置及其製造方法、以及電子機器。 本揭示之固體攝像裝置係將第1構造體及第2構造體積層而構成,該第1構造體形成有將進行光電轉換之像素以二維排列之像素陣列部,該第2構造體形成有用於將自像素輸出之像素信號向裝置外部輸出之輸出電路部。輸出電路部、貫通構成第2構造體之一部分之半導體基板的貫通通孔、及與裝置外部連接之信號輸出用外部端子係配置於第1構造體之像素陣列部之下方,輸出電路部經由貫通通孔而與信號輸出用外部端子連接。本揭示例如可應用於固體攝像裝置等。

Description

固體攝像裝置及其製造方法、以及電子機器
本揭示係關於固體攝像裝置及其製造方法、以及電子機器,尤其是關於可使裝置尺寸進一步小型化之固體攝像裝置及其製造方法、以及電子機器。
針對CMOS(Complementary Metal Oxide Semiconductor:互補金屬氧化物半導體)影像感測器等固體攝像裝置提出有積層複數個半導體基板之構成等,推進進一步之小型化(例如,參照專利文獻1)。
[先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開2014-72294號公報
於推進固體攝像裝置之小型化時,提取輸出信號之端子部相對於裝置之平面尺寸所占之面積增大而難以小型化。
本揭示係鑒於此種狀況而完成者,其可使裝置尺寸進一步小型化。
本揭示之第1態樣之固體攝像裝置係將以下各者積層而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;玻璃基板,其位於上述第1構造體之上方;及第2構造體,其形成 有使特定信號自裝置外部輸入之輸入電路部、用以將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部、及信號處理電路,且位於上述第1構造體之下方;且於上述第1構造體之上述像素陣列部之下方配置有輸出部及輸入部,該輸出部包含:上述輸出電路部;第1貫通通孔,其連接於上述輸出電路部,且貫通構成上述第2構造體之一部分之半導體基板;及信號輸出用外部端子,其經由上述第1貫通通孔而將上述輸出電路部與上述裝置之外部連接;該輸入部包含:上述輸入電路部;第2貫通通孔,其連接於上述輸入電路部,且貫通上述半導體基板;及信號輸入用外部端子,其經由上述第2貫通通孔而將上述輸入電路部與上述裝置之外部連接。
於本揭示之第1態樣中,固體攝像裝置係將以下各者積層而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;玻璃基板,其位於上述第1構造體之上方;及第2構造體,其形成有使特定信號自裝置外部輸入之輸入電路部、用以將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部、及信號處理電路,且位於上述第1構造體之下方;且於上述第1構造體之上述像素陣列部之下方配置有輸出部及輸入部,該輸出部包含:上述輸出電路部;第1貫通通孔,其連接於上述輸出電路部,且貫通構成上述第2構造體之一部分之半導體基板;及信號輸出用外部端子,其經由上述第1貫通通孔而將上述輸出電路部與上述裝置之外部連接;該輸入部包含:上述輸入電路部;第2貫通通孔,其連接於上述輸入電路部,且貫通上述半導體基板;及信號輸入用外部端子,其經由上述第2貫通通孔而將上述輸入電路部與上述裝置之外部連接。
本揭示之第2態樣之固體攝像裝置係將以下各者積層而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;及第2構造體,其形成有用以將自上述像素輸出之像素信號向裝 置外部輸出之輸出電路部;且於上述第1構造體之上述像素陣列部之下方,配置上述輸出電路部、貫通構成上述第2構造體之一部分之半導體基板之第1貫通通孔、及與上述裝置之外部連接之信號輸出用外部端子;上述輸出電路部經由上述第1貫通通孔而與上述信號輸出用外部端子連接。
本揭示之第3態樣之固體攝像裝置之製造方法係將第1構造體與第2構造體以配線層彼此相向之方式貼合,該第1構造體形成有將進行光電轉換之像素以二維排列之像素陣列部,該第2構造體係以用於將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部成為上述像素陣列部之下方的方式形成;形成貫通構成上述第2構造體之一部分之半導體基板之貫通通孔;將經由上述貫通通孔而與上述輸出電路部電性連接、且與上述裝置之外部連接之信號輸出用外部端子形成於成為上述第1構造體之上述像素陣列部之下方的位置。
於本揭示之第3態樣中,將第1構造體與第2構造體以配線層彼此相向之方式貼合,該第1構造體形成有將進行光電轉換之像素以二維排列之像素陣列部,該第2構造體係以用於將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部成為上述像素陣列部之下方的方式形成;形成貫通構成上述第2構造體之一部分之半導體基板之貫通通孔;將經由上述貫通通孔而與上述輸出電路部電性連接、且與上述裝置之外部連接之信號輸出用外部端子,形成於成為上述第1構造體之上述像素陣列部之下方之位置。
本揭示之第4態樣之電子機器包含固體攝像裝置,該固體攝像裝置係將以下各者積層而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;及第2構造體,其形成有用以將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部;且於上述第1構造體之上述像素陣列部的下方,配置上述輸出電路部、貫通構成 上述第2構造體之一部分之半導體基板之貫通通孔、及與上述裝置之外部連接之信號輸出用外部端子;上述輸出電路部經由上述貫通通孔而與上述信號輸出用外部端子連接。
於本揭示之第2及第4態樣中,固體攝像裝置係積層以下各者而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;及第2構造體,其形成有用以將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部;且於上述第1構造體之上述像陣列部的下方,配置上述輸出電路部、貫通構成上述第2構造體之一部分之半導體基板之貫通通孔、及與上述裝置之外部連接之信號輸出用外部端子;上述輸出電路部經由上述貫通通孔而與上述信號輸出用外部端子連接。
固體攝像裝置及電子機器可為獨立之裝置,亦可為組入於其他裝置之模組。
根據本揭示第1至第4態樣,可使裝置尺寸進一步小型化。
再者,此處記載之效果並非為限定者,亦可為本揭示中所記載之任一效果。
1‧‧‧固體攝像裝置
11‧‧‧第1構造體(上側構造體)
12‧‧‧第2構造體(下側構造體)
13‧‧‧積層構造體
14‧‧‧外部端子(信號輸入輸出端子)
15‧‧‧彩色濾光片
16‧‧‧晶載透鏡
17‧‧‧玻璃密封樹脂
18‧‧‧保護基板
21‧‧‧輸入輸出部
21A‧‧‧輸入部
21B‧‧‧輸出部
22‧‧‧列驅動部
23‧‧‧時序控制部
24‧‧‧像素陣列部
25‧‧‧行信號處理部
26‧‧‧圖像信號處理部
29‧‧‧配線連接部
31‧‧‧像素
32‧‧‧列驅動信號線
33‧‧‧垂直信號線
41‧‧‧輸入端子
42‧‧‧輸入電路部
43‧‧‧輸入振幅變更部
44‧‧‧輸入資料轉換電路部
45‧‧‧輸出資料轉換電路部
46‧‧‧輸出振幅變更部
47‧‧‧輸出電路部
48‧‧‧輸出端子
49‧‧‧輸入輸出電路部
51‧‧‧光電二極體
52‧‧‧傳輸電晶體
53‧‧‧FD
54‧‧‧重置電晶體
55‧‧‧放大電晶體
56‧‧‧選擇電晶體
81‧‧‧半導體基板
82‧‧‧多層配線層
83‧‧‧配線層
83a‧‧‧最上層配線層
83b‧‧‧中間配線層
83c‧‧‧最下層配線層
83x‧‧‧配線層
84‧‧‧層間絕緣膜
85‧‧‧矽貫通孔
86‧‧‧絕緣膜
87‧‧‧連接導體
88‧‧‧貫通電極通孔
90‧‧‧再配線
91‧‧‧阻焊層
101‧‧‧半導體基板
102‧‧‧多層配線層
103‧‧‧配線層
103a‧‧‧最上層配線層
103b‧‧‧中間配線層
103c‧‧‧最下層配線層
103x‧‧‧配線層
105‧‧‧晶片貫通電極
106‧‧‧連接用配線
107‧‧‧絕緣膜
108‧‧‧平坦化膜
109‧‧‧矽貫通電極
110‧‧‧平坦化膜
221‧‧‧光阻劑
222‧‧‧開口部
231‧‧‧Cu薄片膜
241‧‧‧抗蝕劑圖案
242‧‧‧阻焊層開口部
301‧‧‧像素電晶體區域
311‧‧‧輸入輸出電路區域
312‧‧‧信號處理電路區域
313‧‧‧像素周邊電路區域
314‧‧‧上下基板連接區域
321‧‧‧I/O電路
322‧‧‧導電型焊墊
351‧‧‧記憶體基板
352‧‧‧記憶體電路
400‧‧‧攝像裝置
402‧‧‧固體攝像裝置
411‧‧‧導電性焊墊
412‧‧‧矽貫通電極
421‧‧‧導電性焊墊
422‧‧‧導電性焊墊
511‧‧‧第3構造體
520‧‧‧共有單元
521‧‧‧傳輸電晶體驅動信號線
522‧‧‧重置電晶體驅動信號線
523‧‧‧選擇電晶體驅動信號線
531‧‧‧區域信號處理部
532‧‧‧讀出信號處理部
533‧‧‧資料保持部
534‧‧‧區域信號處理部陣列
535‧‧‧列位址控制部
536‧‧‧行讀出部
537‧‧‧輸出信號配線
541‧‧‧讀出部
600‧‧‧固體攝像裝置
611‧‧‧第1半導體層
621‧‧‧第1元件部
622‧‧‧第1配線部
623‧‧‧第1部分
631‧‧‧第2半導體層
641‧‧‧第2元件部
642‧‧‧第2配線部
643‧‧‧第2部分
651‧‧‧彩色濾光片
652‧‧‧晶載透鏡
653‧‧‧光學構件
661‧‧‧第1配線
662‧‧‧導電構件
663‧‧‧第2配線
664‧‧‧外部端子
700‧‧‧固體攝像裝置
711‧‧‧彩色濾光片
712‧‧‧晶載透鏡
722‧‧‧攝像區域
723‧‧‧周邊區域
724‧‧‧第1焊墊
725‧‧‧接合線
726‧‧‧第2焊墊
727‧‧‧外部端子
731‧‧‧支持基板
732‧‧‧通孔
741‧‧‧半導體基板
800‧‧‧固體攝像裝置
811‧‧‧半導體基板
812‧‧‧攝像元件
813‧‧‧多層配線層
814‧‧‧彩色濾光片
815‧‧‧保護層
816‧‧‧晶載透鏡
817‧‧‧保護基板
822‧‧‧攝像像素部
823‧‧‧周邊電路部
831‧‧‧矽貫通電極
832‧‧‧外部端子
900‧‧‧攝像裝置
901‧‧‧透鏡群
902‧‧‧固體攝像裝置
903‧‧‧DSP電路
904‧‧‧圖框記憶體
905‧‧‧顯示部
906‧‧‧記錄簿
907‧‧‧操作部
908‧‧‧電源部
A-A'‧‧‧線
B-B'‧‧‧線
C-C'‧‧‧線
D-D'‧‧‧線
FD‧‧‧浮動擴散區域
G‧‧‧綠色
PD‧‧‧光電二極體
PD1‧‧‧光電二極體
PD2‧‧‧光電二極體
PD3‧‧‧光電二極體
PD4‧‧‧光電二極體
R‧‧‧紅色
RST‧‧‧重置信號
SEL‧‧‧選擇信號
Tr3‧‧‧電晶體
Tr4‧‧‧電晶體
Tr5‧‧‧電晶體
Tr6‧‧‧電晶體
Tr7‧‧‧電晶體
Tr8‧‧‧電晶體
TR‧‧‧傳輸信號
TR1‧‧‧傳輸信號
TR2‧‧‧傳輸信號
TR3‧‧‧傳輸信號
TR4‧‧‧傳輸信號
V1‧‧‧振幅
V2‧‧‧振幅
Vdd‧‧‧恆定電壓源
圖1係表示採用本技術之固體攝像裝置之概略構造之圖。
圖2係表示固體攝像裝置之系統構成例之方塊圖。
圖3係表示像素之電路配置構成例之圖。
圖4係表示輸入電路部與輸出電路部之構成例之圖。
圖5係表示固體攝像裝置之電路配置之第1電路配置構成例之圖。
圖6係表示沿圖5之A-A'線之剖面構造之圖。
圖7係表示固體攝像裝置之電路配置之第2電路配置構成例之 圖。
圖8係表示沿圖7之B-B'線之剖面構造之圖。
圖9係表示作為比較例1之固體攝像裝置之最終形狀之剖面之圖。
圖10係表示作為比較例2之固體攝像裝置之最終形狀之剖面之圖。
圖11係表示作為比較例3之固體攝像裝置之最終形狀之剖面之圖。
圖12係表示固體攝像裝置之電路配置之第3電路配置構成例之圖。
圖13係表示固體攝像裝置之電路配置之第4電路配置構成例之圖。
圖14係表示沿圖13之C-C'線之剖面構造之圖。
圖15係表示固體攝像裝置之電路配置之第5電路配置構成例之圖。
圖16係表示固體攝像裝置之電路配置之第6電路配置構成例之圖。
圖17係表示固體攝像裝置之電路配置之第7電路配置構成例之圖。
圖18係表示固體攝像裝置之電路配置之第8電路配置構成例之圖。
圖19係表示固體攝像裝置之電路配置之第9電路配置構成例之圖。
圖20係表示固體攝像裝置之電路配置之第10電路配置構成例之圖。
圖21係表示沿圖20之D-D'線之剖面構造之圖。
圖22係表示固體攝像裝置之電路配置之第11電路配置構成例之圖。
圖23係固體攝像裝置1之外周附近之放大剖面圖。
圖24係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖25係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖26係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖27係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖28係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖29係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖30係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖31係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖32係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖33係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖34係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖35係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖36係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖37係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖38係說明雙觸點構造之固體攝像裝置之製造方法之圖。
圖39係說明Cu-Cu直接接合構造之圖5之固體攝像裝置之製造方法之圖。
圖40係說明Cu-Cu直接接合構造之圖5之固體攝像裝置之製造方法之圖。
圖41係說明Cu-Cu直接接合構造之圖5之固體攝像裝置之製造方法之圖。
圖42係說明Cu-Cu直接接合構造之圖5之固體攝像裝置之製造方法之圖。
圖43係說明Cu-Cu直接接合構造之圖5之固體攝像裝置之製造方法之圖。
圖44(A)、(B)係說明固體攝像裝置之其他變化例之1之圖。
圖45係說明固體攝像裝置之其他變化例之2之圖。
圖46係說明固體攝像裝置之其他變化例之3之圖。
圖47係說明固體攝像裝置之其他變化例之4之圖。
圖48係說明以3層之積層構造體構成固體攝像裝置之例之圖。
圖49(A)、(B)係說明以3層之積層構造體構成固體攝像裝置之例之圖。
圖50係表示作為應用本技術之電子機器之攝像裝置的構成例之方塊圖。
圖51係說明圖1之固體攝像裝置之使用例之圖。
以下,對用以實施本技術之形態(以下,稱為實施形態)進行說明。再者,說明按以下之順序進行。
1. 固體攝像裝置之概略構造
2. 固體攝像裝置之系統構成
3. 像素之電路配置構成例
4. 輸入電路部與輸出電路部之構成例
5. 固體攝像裝置之電路配置構成例
6. 固體攝像裝置之剖面構造
7. 使用其他上下配線連接構造之情形之固體攝像裝置之電路配置
8. 與其他固體攝像裝置之比較例
9. 固體攝像裝置之其他電路配置構成例
10. 固體攝像裝置之詳細構造
11. 製造方法
12. 其他變化例
13. 3層積層構造體之例
14. 向電子機器之應用例
15. 影像感測器之使用例
<1.固體攝像裝置之概略構造>
圖1係表示作為採用本技術之半導體裝置之固體攝像裝置的概略構造。
圖1所示之固體攝像裝置1將於圖中之箭頭方向入射至裝置之光或電磁波轉換為電信號。以下,於本揭示中,為了方便起見,以將作為轉換為電信號之對象之光轉換為電信號的裝置為例進行說明。
固體攝像裝置1包含:積層構造體13,其係第1構造體11與第2構造體12積層而成;外部端子14;及保護基板18,其形成於第1構造體11之上側。再者,於以下,為了方便起見,圖1中以光向裝置入射之入射面之側為上側,且以與入射面對向之裝置之另一面之側為下側,將第1構造體11稱為上側構造體11,將第2構造體12稱為下側構造體12。
該固體攝像裝置1如後述般,係以晶圓級貼合構成上側構造體11之一部分之半導體基板(晶圓)、構成下側構造體12之一部分之半導體基板(晶圓)、及保護基板18之後,固片化為各個固體攝像裝置1而形成。
固片化之前之上側構造體11為於半導體基板(晶圓)形成有用以將入射之光轉換為電信號之像素者。像素例如包含:光電二極體(PD,photo diode),其用於光電轉換;及複數個像素電晶體,其等控制光電轉換動作或讀出所光電轉換之電信號之動作。固片化之後之固體攝像裝置1所具備之上側構造體11亦有被稱為上側晶片、影像感測器基板、或影像感測器晶片之情形。
固體攝像裝置1所具備之像素電晶體較佳為例如MOS電晶體。
於上側構造體11之上表面形成有例如R(紅)、G(綠)、或B(藍)之彩色濾光片15、及晶載透鏡16。於晶載透鏡16之上側配置有用以保護固體攝像裝置1之構造物,尤其是晶載透鏡16或彩色濾光片15之保護基板18。保護基板18例如為透明玻璃基板。當保護基板18之硬度高於晶載透鏡16時,保護晶載透鏡16之作用得以加強。
固片化前之下側構造體12為於半導體基板(晶圓)形成有包含電晶體及配線之半導體電路者。固片化後之固體攝像裝置1所具備之下側構造體12亦有被稱為下側晶片、信號處理基板、或信號處理晶片之情形。於下側構造體12形成有複數個用以與裝置外部之未圖示之配線電性連接之外部端子14。外部端子14例如為焊球。
固體攝像裝置1呈無空腔構造,即經由配置於晶載透鏡16上之玻璃密封樹脂17,而於上側構造體11之上側或晶載透鏡16之上側固定保護基板18。玻璃密封樹脂17由於其硬度低於保護基板18之硬度,故與不存在密封樹脂之情形相比,可實現緩和自固體攝像裝置1之外部向保護基板18施加之應力傳遞至裝置內部之作用。
再者,作為與無空腔構造不同之構造,固體攝像裝置1亦可呈空腔構造,即於上側構造體11之上表面形成柱狀或壁狀之構造,且保護基板18以隔開空隙而載持於晶載透鏡16之上方之方式固定於上述柱狀或壁狀之構造。
<2.固體攝像裝置之系統構成>
圖2係表示固體攝像裝置1之系統構成例之方塊圖。
圖2之固體攝像裝置1包含像素陣列部24,該像素陣列部24於列方向及行方向配置有複數個具有光電轉換部(PD)之像素31。
像素陣列部24包含:列驅動信號線32,其用以於每一列驅動像素31;及垂直信號線(行讀出線)33,其自於每一列被驅動之複數個像 素31讀出光電轉換之結果所產生的信號。如圖2所示,於1條列驅動信號線32連接有於列方向排列之複數個像素31。於1條垂直信號線33連接有於行方向排列之複數個像素31。
固體攝像裝置1進而包含列驅動部22與行信號處理部25。
列驅動部22例如包含:列位址控制部,換言之為列解碼部,其決定用以進行像素驅動之列之位置;及列驅動電路部,其產生用以驅動像素31之信號。
行信號處理部25例如包含負載電路部,該負載電路部連接於垂直信號線33,且與像素31一同形成源極隨耦電路。又,行信號處理部25亦可包含放大電路部,該放大電路部將經由垂直信號線33而自像素31讀出之信號放大。再者,行信號處理部25亦可進而包含雜訊處理部,該雜訊處理部用以自作為光電轉換之結果而從像素31讀出之信號去除系統之雜訊位準。
行信號處理部25包含類比數位轉換器(ADC,analog to digital converter),該類比數位轉換器用以將自像素31讀出之信號或經上述雜訊處理之類比信號轉換為數位信號。ADC包含:比較器部,其用以比較成為轉換對象之類比信號與成為該類比信號之比較對象之參照掃描信號;及計數器部,其計測於比較器部之比較結果反轉之前之時間。行信號處理部25可進而包含進行掃描讀出行之控制之水平掃描電路部。
固體攝像裝置1進而包含時序控制部23。時序控制部23以向裝置輸入之基準時脈信號或時序控制信號為基準,向列驅動部22與行信號處理部25供給控制時序之信號。以下,於本揭示中,有將列驅動部22、行信號處理部25、及時序控制部23之全部或一部分簡單稱為像素周邊電路部、周邊電路部、或控制電路部之情形。
固體攝像裝置1進而包含圖像信號處理部26。圖像信號處理部26 為如下電路,其對光電轉換之結果所獲得之資料,換言之,對固體攝像裝置1之攝像動作之結果所獲得之資料實施各種信號處理。圖像信號處理部26例如係包含圖像信號處理電路部、及資料保持部而構成。圖像信號處理部26可進而包含處理器部。
於圖像信號處理部26執行之信號處理之一例為色調曲線修正處理,該處理係於AD轉換之攝像資料為拍攝較暗被攝體之資料之情形時使灰階增多,且於為拍攝較亮被攝體之資料之情形時使灰階減少。於該情形時,較佳為基於任一色調曲線而修正攝像資料之灰階,或將色調曲線之特性資料預先記憶於圖像信號處理部26之資料保持部。
固體攝像裝置1進而包含輸入部21A。輸入部21A例如將上述基準時脈信號、或垂直同步信號及水平同步信號等時序控制信號、或向圖像信號處理部26之資料保持部記憶之特性資料等,自裝置外部輸入至固體攝像裝置1。輸入部21A包含:輸入端子41,其作為用以向固體攝像裝置1輸入資料之外部端子14;及輸入電路部42,其將輸入至輸入端子41之信號取入至固體攝像裝置1之內部。
輸入部21A進而包含輸入振幅變更部43,該輸入振幅變更部43將利用輸入電路部42取入之信號之振幅變更為容易於固體攝像裝置1之內部利用的振幅。
輸入部21A進而包含變更輸入資料之資料行之排列的輸入資料轉換電路部44。輸入資料轉換電路部44為例如接收串列信號作為輸入資料並將其轉換為並列信號之轉換電路。
再者,亦有省略輸入振幅變更部43與輸入資料轉換電路部44之情形。
於固體攝像裝置1與快閃記憶體或SRAM(Static Random Access Memory,靜態隨機存取記憶體)、DRAM(Dynamic Random Access Memory,動態隨機存取記憶體)之類之外部記憶體裝置連接之情形 時,輸入部21A可進而包含接收來自該等外部記憶體裝置之資料之記憶體介面電路。
固體攝像裝置1進而包含輸出部21B。輸出部21B將利用固體攝像裝置1拍攝之圖像資料、或已利用圖像信號處理部26進行信號處理之圖像資料自固體攝像裝置1向裝置外部輸出。輸出部21B包含:輸出端子48,其作為用以自固體攝像裝置1向裝置外部輸出資料之外部端子14;及輸出電路部47,其係自固體攝像裝置1之內部向裝置外部輸出資料之電路,且係驅動與輸出端子48連接之固體攝像裝置1之外部之外部配線的電路。
輸出部21B進而包含輸出振幅變更部46,該輸出振幅變更部46將於固體攝像裝置1內部使用之信號之振幅變更為容易於連接於固體攝像裝置1外部之外部裝置利用之振幅。
輸出部21B進而包含變更輸出資料之資料行之排列的輸出資料轉換電路部45。輸出資料轉換電路部45為例如將於固體攝像裝置1內部使用之並列信號轉換為串列信號之並列串列轉換電路。
再者,亦有省略輸出資料轉換電路部45與輸出振幅變更部46之情形。
於固體攝像裝置1與快閃記憶體或SRAM、DRAM之類之外部記憶體裝置連接之情形時,輸出部21B可進而包含向該等外部記憶體裝置輸出資料之記憶體介面電路。
再者,於本揭示中,為了方便起見,有將包含輸入部21A與輸出部21B之兩者或至少一者之電路區塊稱為輸入輸出部21之情形。又,有將包含輸入電路部42與輸出電路部47之兩者或至少一者之電路部稱為輸入輸出電路部49之情形。
<3.像素之電路配置構成例>
圖3係表示本實施形態之固體攝像裝置1之像素31之電路配置構 成例。
像素31包含作為光電轉換元件之光電二極體51、傳輸電晶體52、FD(floating diffusion,浮動擴散區域)53、重置電晶體54、放大電晶體55、及選擇電晶體56。
光電二極體51產生與受光之光量對應之電荷(信號電荷)且加以蓄積。光電二極體51之陽極端子接地,且陰極端子經由傳輸電晶體52而連接於FD53。
傳輸電晶體52當藉由傳輸信號TR而接通時,讀出利用光電二極體51產生之電荷並傳輸至FD53。
FD53保持自光電二極體51讀出之電荷。重置電晶體54當藉由重置信號RST而接通時,將蓄積於FD53之電荷排出於汲極(恆定電壓源Vdd),藉此重置FD53之電位。
放大電晶體55輸出與FD53之電位對應之像素信號。即,放大電晶體55係與經由垂直信號線33而連接之作為恆定電流源之負載MOS(未圖示)一同構成源極隨耦電路,且將顯示與蓄積於FD53之電荷對應之位準之像素信號自放大電晶體55經由選擇電晶體56與垂直信號線33輸出至行信號處理部25。
選擇電晶體56於藉由選擇信號SEL而選擇像素31時接通,將像素31之像素信號經由垂直信號線33輸出至行信號處理部25。對傳輸信號TR、選擇信號SEL、及重置信號RST進行傳送之各信號線對應於圖2之列驅動信號線32。
像素31可如以上般構成,但並非限定於該構成,亦可採用其他構成。
<4.輸入電路部與輸出電路部之構成例>
圖4係表示本實施形態之固體攝像裝置1之輸入部21A所具備之輸入電路部42、及輸出部21B所具備之輸出電路部47之電路配置構成 例。
再者,輸入輸出電路部49可為相對於1個外部端子14而包含輸入電路部42或輸出電路部47之任一者之構成,亦可為並列地包含輸入電路部42與輸出電路部47之兩者之雙向輸入輸出電路之構成。
輸入電路部42為具有以下特徵之電路。
(1)為自固體攝像裝置1之輸入端子41向輸入電路部42輸入之資料、與自輸入電路部42向固體攝像裝置1之內部輸出之資料的邏輯相同或僅反轉之電路,換言之為不改變信號行之資料排列之電路,進而換言之為不改變信號行中邏輯之“1”與“0”、或“高”與“低”切換之位置的電路。
(2)為將輸入至固體攝像裝置1之輸入端子41之信號的電壓振幅轉換為適於配置於輸入電路部42後段之電路,換言之於固體攝像裝置1中成為更內部之電路接收之電壓振幅的電路。有該電路將輸入至電路之資料向電壓振幅減小之方向轉換之情形。
(2)'或為將輸入至輸入電路部42之信號(例如LVDS(low voltage differential signaling,低電壓差分信號)之小振幅差動信號)轉換為適於配置於輸入電路部42之後段的電路,換言之於固體攝像裝置1中成為更內部之電路接收之格式或電壓振幅(例如於單端最大擺動之數位信號)並輸出之電路。有該電路將輸入至電路之資料向電壓振幅變大之方向轉換之情形。
(3)進而,亦存在包含保護電路之情形,該保護電路係於向輸入電路部42輸入有過大之雜訊之情形時,將該雜訊阻斷而不使之向配置於輸入電路部42之後段之電路,換言之於固體攝像裝置1中成為更內部之電路傳播。
輸出電路部47為具有以下特徵之電路。
(1)為自固體攝像裝置1之內部電路向輸出電路部47輸入之資料、 與自輸出電路部47經由固體攝像裝置1之輸出端子48向固體攝像裝置1之外部輸出之資料的邏輯相同或僅反轉之電路,換言之為不改變信號行之資料排列之電路,進而換言之為不改變信號行中邏輯之“1”與“0”、或“高”與“低”切換之位置之電路。
(2)為使固體攝像裝置1之輸出端子48與連接於固體攝像裝置1之外部元件之間的信號線增大驅動之電流能力之電路。或為擴大信號線之電壓振幅之電路。有該電路將輸入至電路之資料向電壓振幅擴大之方向轉換之情形。
(2)'或為將自固體攝像裝置1內部之電路輸入至輸出電路部47之信號(於單端最大擺動之數位信號)轉換為適於連接於輸出端子48之外部元件接收信號的格式或電壓振幅(例如LVDS之小振幅差動信號)並輸出之電路。有該電路將輸入至電路之資料向電壓振幅減小之方向轉換之情形。
如圖4所示,至少包含輸入電路部42或輸出電路部47之任一者之輸入輸出電路部49包含1個以上電晶體。於本揭示中,為了方便起見,有將包含於輸入輸出電路部49之電晶體稱為輸入輸出電晶體之情形。輸入輸出電路部49可包含反相器電路、緩衝器電路等,亦可進而包含控制輸入動作或輸出動作之賦能電路。
輸入電路部42或輸出電路部47係藉由適當地設定電路使用之電源電壓,而可兼作輸入信號或輸出信號之振幅變更部。例如,固體攝像裝置1之像素周邊電路之一部分或圖像信號處理部26之信號振幅為V2,另一方面,於自固體攝像裝置1之外部向輸入端子41輸入之信號之振幅,或自輸出端子48向固體攝像裝置1之外部輸出之信號之振幅為較V2大之V1之情形時,於輸入電路部42或輸出電路部47之電路例如為圖4所示之電路時,將位於固體攝像裝置1之內部電路部側之反相器之電源電壓設為V2,將位於固體攝像裝置1之外側方向之反相器之 電源電壓設為V1,藉此輸入電路部42可自外部接收振幅V1之信號,將該振幅減小為V2並向固體攝像裝置1之內部電路輸入,且輸出電路部47可自固體攝像裝置1之內部電路接收振幅V2之信號,將該振幅擴大為V1並向外部輸出。再者,於使圖4所示之電壓V1與V2為相同電壓之情形時,成為不具有信號振幅變更功能之構成。
再者,包括上述說明在內,於本揭示中,有將電晶體電路之基準電壓(於圖4之電路之情形時係接地電壓)、與向電路供給之電源之電壓即與上述基準電壓不同之電壓(於圖4之電路之情形時係例如V1)的電壓差簡單地稱為電源電壓之情形。
<5.固體攝像裝置之電路配置構成例>
其次,說明本實施形態之固體攝像裝置1之電路配置、即圖2所示之固體攝像裝置1之各區塊如何分開搭載於上側構造體11與下側構造體12。
圖5係表示固體攝像裝置1之電路配置之第1電路配置構成例之圖。
於第1電路配置構成例中,像素陣列部24配置於上側構造體11。
於固體攝像裝置1所具備之像素周邊電路部中,列驅動部22係一部分配置於上側構造體11,且一部分配置於下側構造體12。例如,於列驅動部22中,列驅動電路部配置於上側構造體11,列解碼部配置於下側構造體12。
配置於上側構造體11之列驅動部22配置於像素陣列部24之列方向外側,配置於下側構造體12之列驅動部22配置於至少其一部劃分為上側構造體11所具備之列驅動部22之下側。
於固體攝像裝置1所具備之像素周邊電路部中,行信號處理部25係一部分配置於上側構造體11,且一部分配置於下側構造體12。例如,於行信號處理部25中,負載電路部、放大電路部、雜訊處理部、 及ADC比較器部配置於上側構造體11,ADC計數器部配置於下側構造體12。
配置於上側構造體11之行信號處理部25配置於像素陣列部24之行方向外側,配置於下側構造體12之行信號處理部25配置於至少其一部劃分為上側構造體11所具備之行信號處理部25的下側。
於配置於上側構造體11之列驅動部22之外側、及配置於下側構造體12之列驅動部22之外側,配置有用以連接該等2個列驅動部22之配線之配線連接部29。
於配置於上側構造體11之行信號處理部25之外側、及配置於下側構造體12之行信號處理部25之外側,配置有用以連接該等2個行信號處理部25之配線之配線連接部29。於該等配線連接部29,使用其後使用圖6說明之配線連接構造。
於配置於下側構造體12之列驅動部22與行信號處理部25之內側配置有圖像信號處理部26。
於下側構造體12,輸入輸出電路部49配置於成為上側構造體11之像素陣列部24之下側的區域。
輸入輸出電路部49為包含輸入電路部42與輸出電路部47之兩者或至少一者之電路部。於以輸入電路部42與輸出電路部47之兩者構成輸入輸出電路部49之情形時,輸入輸出電路部49劃分至每1個外部端子14,且於下側構造體12配置有複數個。於僅以輸入電路部42構成輸入輸出電路部49之情形時,輸入電路部42劃分至每1個外部端子14(輸入端子41),且於下側構造體12配置有複數個。於僅以輸出電路部47構成輸入輸出電路部49之情形時,輸出電路部47劃分至每1個外部端子14(輸出端子48),且於下側構造體12配置有複數個。於該等劃分為複數個而配置之各輸入輸出電路部49之周圍配置有圖像信號處理部26。換言之,於配置圖像信號處理部26之區域內配置有輸入輸出電路 部49。
再者,於下側構造體12,輸入輸出電路部49亦可配置於成為上側構造體11之列驅動部22之下側或行信號處理部25之下側的區域。
換言之,輸入輸出電路部49可配置於形成有外部端子14之下側構造體12側、且上側構造體11之像素陣列部24之區域之下方,或上側構造體11之像素周邊電路部(圖6之像素周邊電路區域313中形成於上側構造體11之電路部)之下方之任意區域。
再者,亦包括其後說明之其他構成例在內,於本實施形態之固體攝像裝置1中,可於配置有輸入端子41與輸入電路部42、或輸出電路部47與輸出端子48之區域配置電源端子或接地端子來代替該等。
於配置於下側構造體12之電晶體電路中,構成輸入電路部42及輸出電路部47之電晶體電路之電源電壓亦可高於構成圖像信號處理部26之電晶體電路之電源電壓。
例如,亦可為構成輸入電路部42與輸出電路部47之電晶體電路之電源電壓為1.8V至3.3V,構成圖像信號處理部26之電晶體電路之電源電壓為1.2V至1.5V。由於前者(構成輸入電路部42與輸出電路部47之電晶體電路)之電源電壓與後者(構成圖像信號處理部26之電晶體電路)之電源電壓不同,故用於分開配置輸入電路部42及輸出電路部47中被施加電源電壓之阱區域、與配置於該等周圍之圖像信號處理部26中被施加電源電壓之阱區域之距離,即所謂阱分離區域之寬度較佳為大於圖像信號處理部26內設置於被施加電源電壓之複數個阱區域之間之距離。
又,輸入電路部42及輸出電路部47所具備之元件分離區域之深度,亦可深於圖像信號處理部26內所具備之元件分離區域之深度。又,較佳為輸入電路部42及輸出電路部47所具備之電晶體之閘極長度,長於圖像信號處理部26內所具備之電晶體之閘極長度。
構成固體攝像裝置1所具備之像素周邊電路部中配置於上側構造體11之像素周邊電路部之一部分,例如行信號處理部25所具備之負載電路部、放大電路部、雜訊處理部、及ADC比較器部之任一者的電晶體電路之電源電壓,亦可高於構成配置於下側構造體12之像素周邊電路部之一部分,例如行信號處理部25所具備之ADC計數器部之電晶體電路之電源電壓。例如,亦可為前者(配置於上側構造體11之像素周邊電路部,例如行信號處理部25所具備之負載電路部、放大電路部、雜訊處理部、或ADC比較器部之任一者)電晶體電路之電源電壓為1.8V至3.3V,後者(配置於下側構造體12之像素周邊電路部,例如ADC計數器部)電晶體電路之電源電壓為1.2V至1.5V。亦可為後者電晶體電路之電源電壓與構成配置於下側構造體12之圖像信號處理部26之電晶體電路之電源電壓相同。由於前者電晶體電路之電源電壓高於後者電晶體電路之電源電壓,故較佳為前者電晶體電路中設置於被施加電源電壓之複數個阱區域間之距離,大於後者電晶體電路中設置於被施加電源電壓之複數個阱區域間之距離。又,較佳為前者電晶體電路所具備之元件分離區域之深度,深於後者電晶體電路所具備之元件分開區域之深度。又,較佳為前者電晶體電路所具備之電晶體之閘極長度,大於後者電晶體電路所具備之電晶體之閘極長度。
再者,構成配置於上側構造體11之像素31之像素電晶體電路之電源電壓,亦可與構成配置於上側構造體11之像素周邊電路部(例如行信號處理部25所具備之負載電路部、放大電路部、雜訊處理部、或ADC比較器部之任一者)的電晶體電路之電源電壓相同。
再者,構成配置於上側構造體11之像素31之像素電晶體電路之電源電壓,亦可高於構成配置於下側構造體12之像素周邊電路部(例如ADC計數器部)或圖像信號處理部26的電晶體電路之電源電壓。因此,於使用掘入半導體基板之構造之元件分離區域作為元件分離區域 之情形時,配置於上側構造體11之像素電晶體周圍所具備之元件分離區域之一部分的深度,亦可深於配置於下側構造體12之像素周邊電路部或圖像信號處理部26之電晶體周圍所具備之元件分離區域之深度。或,作為像素電晶體周圍之元件分離區域,亦可不為掘入半導體基板之元件分離區域,而於一部分使用在像素電晶體周圍形成成為與像素電晶體之擴散層區域為相反導電型之雜質區域的元件分離區域。
又,配置於上側構造體11之像素電晶體之閘極長度,亦可大於配置於下側構造體12之像素周邊電路部或圖像信號處理部26之電晶體之閘極長度。另一方面,為了抑制令人擔憂之因元件分離區域變深而元件分離區域附近之雜訊電荷之產生增加,配置於上側構造體11之像素電晶體周圍所具備之元件分離區域之深度,亦可淺於構成配置於上側構造體11之像素周邊電路部之電晶體周圍所具備之元件分離區域之深度。或,作為像素電晶體周圍之元件分離區域,亦可不為掘入半導體基板之元件分離區域,而於一部分使用在像素電晶體周圍形成成為與像素電晶體之擴散層區域為相反導電型之雜質區域之元件分離區域。
<6.固體攝像裝置之剖面構造>
參照圖6進而說明本實施形態之固體攝像裝置1之剖面構造與電路配置。
圖6係表示沿圖5之A-A'線之固體攝像裝置1之剖面構造之圖。再者,為了方便起見,圖6之一部分替換記載為其後說明之本技術之其他構成例的剖面構造。
於包含固體攝像裝置1所具備之上側構造體11及其上方之部分,配置有陣列狀排列有複數個像素31之像素陣列部24,該像素31具有晶載透鏡16、彩色濾光片15、像素電晶體及光電二極體51。於像素陣列部24之區域(像素陣列區域)亦配置有像素電晶體區域301。像素電晶體區域301為形成有傳輸電晶體52、放大電晶體55、重置電晶體54中 之至少一個像素電晶體之區域。
於位於下側構造體12所具備之半導體基板81之下側表面、且為上側構造體11所具備之像素陣列部24下方之區域,配置有複數個外部端子14。
再者,於圖6之說明中,將「位於下側構造體12所具備之半導體基板81之下側表面、且為上側構造體11所具備之像素陣列部24下方之區域」稱為第1特定區域,將「位於下側構造體12所具備之半導體基板81之上側表面、且為上側構造體11所具備之像素陣列部24下方之區域」稱為第2特定區域。
配置於第1特定區域之複數個外部端子14之至少一部為用於自外部向固體攝像裝置1輸入信號之信號輸入端子14A,或自固體攝像裝置1向外部輸出信號之信號輸出端子14B。換言之,信號輸入端子14A及信號輸出端子14B為自外部端子14中除去電源端子及接地端子之外部端子14。於本揭示中,將該等信號輸入端子14A或信號輸出端子14B,稱為信號輸入輸出端子14C。
於第1特定區域、且為該等信號輸入輸出端子14C附近,配置有貫通半導體基板81之貫通通孔88。再者,於本揭示中,有將貫通半導體基板81之通孔與形成於其內部之通孔配線一併簡單地稱為貫通通孔88之情形。
該貫通通孔較佳為自半導體基板81之下側表面,掘入至配置於半導體基板81之上側表面上方之多層配線層82的一部分、且成為通孔終端(底部)之導電型焊墊322(其後,有稱為通孔用焊墊322之情形)而形成之構造。
配置於第1特定區域之信號輸入輸出端子14C,電性連接於同樣配置於第1特定區域之貫通通孔88(更具體而言,係形成於貫通通孔內之通孔配線)。
於第2特定區域、且成為信號輸入輸出端子14C及上述貫通通孔之附近之區域,配置包含輸入電路部42或輸出電路部47之輸入輸出電路部49。
配置於第1特定區域之信號輸入輸出端子14C經由貫通通孔88與通孔用焊墊322,或又經由多層配線層82之一部分而電性連接於輸入輸出電路部49。
將配置輸入輸出電路部49之區域稱為輸入輸出電路區域311。於下側構造體12所具備之半導體基板81之上側表面,鄰接於輸入輸出電路區域311而形成有信號處理電路區域312。信號處理電路區域312為形成有參照圖2所說明之圖像信號處理部26之區域。
將配置有參照圖2所說明之包含列驅動部22或行信號處理部25之全部或一部分之像素周邊電路部之區域稱為像素周邊電路區域313。於上側構造體11所具備之半導體基板101之下側表面、及下側構造體12所具備之半導體基板81之上側表面中成為像素陣列部24外側的區域,配置有像素周邊電路區域313。
信號輸入輸出端子14C亦可配置於被配置於下側構造體12之輸入輸出電路區域311之下側區域,或亦可配置於成為信號處理電路區域312下側之區域。或,信號輸入輸出端子14C亦可配置於被配置於下側構造體12之列驅動部22或行信號處理部25等像素周邊電路部之下側。
於本揭示中,有將連接包含於上側構造體11之多層配線層102之配線、與包含於下側構造體12之多層配線層82之配線的配線連接構造稱為上下配線連接構造之情形,有將配置該構造之區域稱為上下配線連接區域314之情形。
上下配線連接構造係藉由自上側構造體11之上側表面貫通半導體基板101而到達多層配線層102之第1貫通電極(矽貫通電極)109、自上 側構造體11之上側表面貫通半導體基板101與多層配線層102而到達下側構造體12之多層配線層82之第2貫通電極(晶片貫通電極)105、及用以連接該等2個貫通電極(Through Silicon Via,TSV,矽穿孔)之貫通電極連接配線106而形成。於本揭示中,有將此種上下配線連接構造稱為雙觸點構造之情形。
於像素周邊電路區域313之外側配置有上下配線連接區域314。
於本實施形態中,像素周邊電路區域313形成於上側構造體11與下側構造體12之兩者,但亦可僅形成於任一者。
又,於本實施形態中,上下配線連接區域314配置於像素陣列部24之外側、且像素周邊電路區域313之外側,但亦可配置於像素陣列部24之外側、且像素周邊電路區域313之內側。
再者,於本實施形態中,作為電性連接上側構造體11之多層配線層102與下側構造體12之多層配線層82之構造,採用使用矽貫通電極109與晶片貫通電極105之2條貫通電極連接之雙觸點構造。
作為電性連接上側構造體11之多層配線層102與下側構造體12之多層配線層82之構造,例如亦可設為將上側構造體11之配線層103、與下側構造體12之配線層83之各者共通地連接於1條貫通電極之共享觸點構造。
<7.使用其他上下配線連接構造之情形時之固體攝像裝置之電路配置>
參照圖7與圖8說明使用其他上下配線連接構造之情形時之固體攝像裝置1之電路配置與剖面構造。
圖8係表示使用與圖6所示之上下配線連接構造不同之構造之情形時的沿圖7之B-B'線之固體攝像裝置1之剖面構造的圖。再者,為了方便起見,圖8之一部分替換並記載為其後說明之本技術之其他構成例之剖面構造。
於圖8之像素周邊電路區域313中,上側構造體11之多層配線層102將一部分配線配置於多層配線層102之最下表面,換言之配置於上側構造體11與下側構造體12之接合面。又,下側構造體12之多層配線層82亦將一部分配線配置於多層配線層82之最上表面,換言之配置於上側構造體11與下側構造體12之接合面。而且,多層配線層102之一部分配線、與多層配線層82之一部分配線配置於該接合面之大致相同之位置,而使配線彼此電性連接。作為電性連接配線彼此之形態,可為使2個配線直接接觸之形態,或亦可為於2個配線間形成有薄膜之絕緣膜或高電阻膜,且所形成之膜於一部分電性導通之形態。或,於2個配線間形成有薄膜之絕緣膜或高電阻膜,且藉由2個配線電容耦合而使電信號傳播之形態。
於本揭示中,作為將上側構造體11之多層配線層102之配線之一部分配線、與下側構造體12之多層配線層82之配線之一部分配線形成於上述接合面的大致相同之位置、且電性連接2個配線之構造之總稱,有稱為上下配線直接連接構造或簡單地稱為配線直接連接構造之情形。
作為上述大致相同位置之具體例,例如於自上側朝下側方向俯視固體攝像裝置1之情形時,為電性連接之上述2個配線之至少一部分重合之位置即可。作為連接之2個配線之材料,例如於使用銅(Cu)之情形時,有將該連接構造稱為Cu-Cu直接接合構造或簡單地稱為Cu-Cu接合構造之情形。
於使用上下配線直接連接構造之情形時,可將該連接構造配置於像素陣列部24之外側。或,將該連接構造配置於上側構造體11所具備之像素周邊電路區域313之內部、與下側構造體12所具備之像素周邊電路區域313之內部。更具體而言,構成上下配線直接連接構造之配線中配置於上述接合面之上側構造體11側之配線,可配置於上側構 造體11之像素周邊電路區域313所具備之電路下側。又,構成上下配線直接連接構造之配線中配置於上述接合面之下側構造體12側之配線,可配置於下側構造體12之像素周邊電路區域313所具備之電路上側。或,亦可使用配置於像素陣列部24(像素電晶體區域301)之配線作為上側構造體11之配線,由其與下側構造體12之配線所形成之上下配線直接連接構造配置於像素陣列部24(像素電晶體區域301)之下方。
<第2電路配置構成例>
圖7係表示固體攝像裝置1之第2電路配置構成例之圖。
於第2電路配置構成例中,作為上下配線連接構造而使用上述上下配線直接連接構造。
如圖7所示,第2電路配置構成例之像素陣列部24之配置與圖5所示之第1電路配置構成例相同。即,像素陣列部24配置於上側構造體11。
又,如圖7所示,第2電路配置構成例之固體攝像裝置1之列驅動部22與行信號處理部25之配置,亦與圖5所示之第1電路配置構成例相同。
另一方面,第2電路配置構成例之上下配線連接部之配置與圖5所示之第1電路配置構成例不同。
配置於上側構造體11之列驅動部22之配線、與配置於下側構造體12之列驅動部22之配線的連接,係於配置於上側構造體11之列驅動部22與配置於下側構造體12之列驅動部22重合之區域使用上下配線直接連接構造而形成。
配置於上側構造體11之行信號處理部25之配線、與配置於下側構造體12之行信號處理部25之配線的連接,係於配置於上側構造體11之行信號處理部25與配置於下側構造體12之行信號處理部25重合之區域 使用上下配線直接連接構造而形成。
於圖5所示之第1電路配置構成例中,連接列驅動部22之配線之上下配線連接構造、與連接行信號處理部25之配線之上下配線連接構造,分別配置於列驅動部22之外側與行信號處理部25之外側之配線連接部29。相對於此,於圖7所示之第2電路配置構成例中,連接列驅動部22之配線之上下配線連接構造、與連接行信號處理部25之配線之上下配線連接構造,分別形成於列驅動部22之區域內與行信號處理部25之區域內。因此,第2電路配置構成例所示之固體攝像裝置1於上側構造體11及下側構造體12中省略配線連接部29,故與第1電路配置構成例所示之固體攝像裝置1相比,可實現外形尺寸更小之裝置。
<8.與其他固體攝像裝置之比較例> <比較例1>
與其他固體攝像裝置之構造進行比較,而對固體攝像裝置1之構造之特徵進行說明。
圖9係表示作為比較例1之日本專利特開2014-72294號公報(以下稱為比較構造揭示文獻1)所揭示之固體攝像裝置的最終形狀之剖面之圖。
圖9之固體攝像裝置600具有積層以下各部分而成之構造,即:第1部分623,其具有包含第1半導體層611之第1元件部621與第1配線部622;及第2部分643,其具有包含第2半導體層631之第2元件部641與第2配線部642。於第1部分623之背面側配置有形成有彩色濾光片651與晶載透鏡652等之光學構件653。
固體攝像裝置600形成有如下構造,即於構成控制單元之電晶體Tr3與Tr4之外側、及配置有構成信號處理單元之電晶體Tr5至Tr8之區域之外側,經由導電構件662而連接第1配線661與第2配線663,且於該連接構造外側配置有外部端子664。再者,並未記載將輸入輸出電 路配置於何處。
相對於此,本技術藉由將(1)外部端子14、(2)形成有連接於外部端子14之輸入電路部42或輸出電路部47之半導體區域、(3)形成有進行攝像之光電二極體51及像素電晶體之半導體區域、(4)彩色濾光片15及晶載透鏡16、(5)保護基板18積層於大致相同之區域的構造,而與圖9之固體攝像裝置600相比可縮小外形尺寸。
圖9之固體攝像裝置600於其最終形狀中,於晶載透鏡652之上側不包含用以保護晶載透鏡652之保護基板。而且,於比較構造揭示文獻1中,作為圖9之固體攝像裝置600之製造方法而記載有如下方法,即:接合第1部分623與第2部分643,形成彩色濾光片651與晶載透鏡652,其後,使基板反轉後,進行使電極部露出之開口與外部端子664之形成。於形成外部端子664時,需要施加特定值以上之應力而使外部端子664向金屬配線上壓接。於在晶載透鏡652上不包含保護基板之固體攝像裝置600中,若以上述製造方法形成外部端子664,則於使外部端子664壓接時,有將晶載透鏡652按壓於製造裝置而對晶載透鏡652造成損傷之虞。
進而,於圖9之固體攝像裝置600中,外部端子664形成於像素陣列部之外側區域,而未形成於晶載透鏡652之正下方。於該情形時,於壓接外部端子664時向晶載透鏡652施加之力成為用於壓接外部端子664而施加之力於斜方向分散所得者。
假定為了實現外形尺寸較小之固體攝像裝置而於像素區域之正下方即晶載透鏡652之正下方形成外部端子664之情形時,由於晶載透鏡652位於用於壓接外部端子664而施加之力之方向之延長線上,故施加於晶載透鏡652之力進一步增大,有於晶載透鏡652產生之損傷變得更嚴重之虞。
又,於比較構造揭示文獻1中,亦揭示有於形成外部端子664之 後形成彩色濾光片651與晶載透鏡652之製法。
然而,於該製法之情形時,於在固體攝像裝置表面包含多個由外部端子664形成之突出部之狀態下,於形成彩色濾光片651與晶載透鏡652時,有難以將固體攝像裝置利用真空吸附法之類之一般方法固定於該等製造裝置之虞。
相對於此,圖1之固體攝像裝置1於晶載透鏡16上具有保護基板18。因此,不將晶載透鏡16按壓於外部端子14之製造裝置即可形成外部端子14。固體攝像裝置1可設為將(1)外部端子14、(2)形成有連接於外部端子14之輸入電路部42或輸出電路部47之半導體區域、(3)形成有進行攝像之光電二極體51及像素電晶體之半導體區域、(4)彩色濾光片15及晶載透鏡16、(5)保護基板18積層於大致相同區域之構造,故與圖9之固體攝像裝置600相比可縮小外形尺寸。
<2.比較例2>
圖10係表示作為比較例2之日本專利特開2010-50149號公報(比較構造揭示文獻2)所揭示之固體攝像裝置的最終形狀之剖面之圖。
圖10之固體攝像裝置700劃分為形成有光電二極體(未圖示)、彩色濾光片711、晶載透鏡712等之攝像區域722、與形成於其等周邊之周邊區域723。
於周邊區域723配置有用於驅動脈衝或信號之輸入輸出之第1焊墊724。於第1焊墊724連接有接合線725。而且,於攝像區域722內配置有賦予基準電位Vss之第2焊墊726。於第2焊墊726上設置有外部端子(焊球)727。
如以上所述,固體攝像裝置700於像素陣列下側包含外部端子727。
固體攝像裝置1藉由將(1)外部端子14、(2)形成有連接於外部端子14之輸入電路部42或輸出電路部47之半導體區域、(3)形成有進行攝 像之光電二極體51及像素電晶體之半導體區域、(4)彩色濾光片15及晶載透鏡16、(5)保護基板18積層於大致相同區域之構造,而與圖10之固體攝像裝置700相比可縮小外形尺寸。
圖10之固體攝像裝置700為如下固體半導體裝置,其不包含如固體攝像元件1之上側構造體11與下側構造體12般之積層構造,換言之,僅包含1層形成有電晶體電路之半導體基板。
圖10所揭示之固體攝像裝置700於其最終形狀中,於攝像區域722內之像素陣列下側形成有貫通支持基板731之通孔732與外部端子727。
然而,於圖10中形成之外部端子727為基準電位Vss(接地電位)用之端子。基準電位Vss之端子於將基準電位Vss供給至固體攝像裝置內部時,無需藉由電晶體電路而構成之輸入電路。因此,圖10所揭示之固體攝像裝置700可將基準電位Vss用之外部端子737配置於攝像區域722之下側。
另一方面,於攝像區域722排列配置有包含光電二極體與像素電晶體之像素。因此,於僅包含1層形成有電晶體電路之半導體基板741之構造之情形時,於形成有像素之半導體基板741,難以於像素區域內一併形成輸入電路。因此,圖10所揭示之僅包含1層半導體基板741之固體攝像裝置700可於像素區域之下側配置無需輸入輸出電路之電源端子,但無法配置需要輸入電路或輸出電路之外部端子、換言之,信號輸入用或信號輸出用之外部端子。
再者,圖10之固體攝像裝置700與圖9所示之固體攝像裝置600相同,於晶載透鏡712上不包含保護基板。因此,於壓接外部端子時產生對晶載透鏡712造成損傷之問題。
相對於此,固體攝像裝置1包含積層有複數層形成有電晶體電路之半導體基板之構造。藉此,於像素區域之下側可配置需要輸入電路 或輸出電路之外部端子14,換言之信號輸入用或信號輸出用之信號輸入輸出端子14C。又,固體攝像裝置1於晶載透鏡16上具有保護基板18。因此,不將晶載透鏡16按壓於外部端子14之製造裝置即可形成外部端子14。藉此,固體攝像裝置1可設為將(1)外部端子14、(2)形成有連接於外部端子14之輸入電路部42或輸出電路部47之半導體區域、(3)形成有進行攝像之光電二極體51及像素電晶體之半導體區域、(4)彩色濾光片15及晶載透鏡16、(5)保護基板18積層於大致相同之區域的構造,與圖10之固體攝像裝置700相比可縮小外形尺寸。
<比較例3>
圖11係表示作為比較例3之日本專利特開2011-9645號公報(比較構造揭示文獻3)所揭示之固體攝像裝置的最終形狀之剖面之圖。
圖11之固體攝像裝置800於半導體基板811之第1主表面(上側之面)形成有包含光電二極體及電晶體之攝像元件812。於攝像元件812之上側形成有多層配線層813、彩色濾光片814、保護層815、及晶載透鏡816。又,固體攝像裝置800於晶載透鏡816之上側包含保護基板817。
於形成有攝像元件812及彩色濾光片814、晶載透鏡816之攝像像素部822之外側,配置有形成有貫通半導體基板811之矽貫通電極831、連接於外部之外部端子(焊球)832等之周邊電路部823。
圖11之固體攝像裝置800與比較例2之固體攝像裝置700相同,不包含使上側構造體與下側構造體積層而成之積層構造,換言之,為僅包含1層形成有電晶體電路之半導體基板之固體半導體裝置。因此,於像素區域之下側,無法配置需要輸入電路或輸出電路之外部端子,換言之信號輸入用或信號輸出用之外部端子。
相對於此,固體攝像裝置1包含積層有複數層形成有電晶體電路之半導體基板之構造。藉此,於像素區域之下側可配置需要輸入電路 或輸入電路之外部端子14,換言之信號輸入用或信號輸出用之外部端子14。藉此,固體攝像裝置1可設為將(1)外部端子14、(2)形成有連接於外部端子14之輸入電路部42或輸出電路部47之半導體區域、(3)形成有進行攝像之光電二極體51及像素電晶體之半導體區域、(4)彩色濾光片15及晶載透鏡16、(5)保護基板18積層於大致相同之區域的構造,與圖11之固體攝像裝置800相比可縮小外形尺寸。
又,如圖11之固體攝像裝置800,於僅於裝置外周部(周邊電路部823)形成有矽貫通電極831之情形時,電源端子或接地端子亦相同僅配置於裝置外周部。於該情形時,為了IR壓降對策或配線延遲對策而需要配置多個電源端子及接地端子。相對於此,由於固體攝像裝置1可將貫通通孔88配置於較上下基板連接區域314更內側之下側構造體12之任意區域,故可將其中一部分作為電源端子或接地端子用而使用。即,電源端子或接地端子亦可配置於任意區域。藉此,可使電源端子及接地端子之個數少於僅配置於外周部之情形。藉此,可削減作為固體攝像裝置1全體之電路面積。
<圖1之固體攝像裝置與比較例之差異>
固體攝像裝置1為藉由將(1)外部端子14、(2)形成有連接於外部端子14之輸入電路部42或輸出電路部47之半導體區域、(3)形成有進行攝像之光電二極體51及像素電晶體之半導體區域、(4)彩色濾光片15及晶載透鏡16、(5)保護基板18積層於大致相同之區域的構造,可縮小外形尺寸者。
於比較例1與比較例2所示之不包含保護基板之半導體積層構造之固體攝像裝置之情形時,有對晶載透鏡造成損傷之虞。即,於設為將上述(1)至(4)積層於大致相同之區域之構造而獲得與本技術同等外形尺寸的固體攝像裝置時,存在阻礙因素。即,「將(1)至(4)積層於大致相同之區域而實現小型之固體攝像裝置」之功能及作用,為無法藉 由比較例1與比較例2所示之不包含保護基板之半導體積層構造之固體攝像裝置而獲得之功能及作用。
於比較例3所示之僅包含1層形成電晶體電路之半導體基板之固體攝像裝置之情形時,無法設為將上述(1)至(5)積層於大致相同之區域之構造而獲得與本技術同等外形尺寸之固體攝像裝置。換言之,有阻礙因素。即,「將(1)至(5)積層於大致相同之區域而實現小型之固體攝像裝置」之功能及作用,為無法藉由比較例3所示之僅包含1層形成有電晶體電路之半導體基板之固體攝像裝置而獲得的功能及作用。
如此,本技術之「藉由將(1)至(5)積層於大致相同之區域,而與不具備該構造之固體攝像裝置相比實現外形尺寸更小之固體攝像裝置」之功能及作用,為無法以比較例1與比較例2所示之「不包含保護基板之半導體積層構造之固體攝像裝置」構成單獨獲得之功能及作用,且,為無法以比較例3所示之「僅包含1層形成有電晶體電路之半導體基板之固體攝像裝置」構成單獨獲得之功能及作用。
<9.固體攝像裝置之其他電路配置構成例> <第3電路配置構成例>
圖12係表示固體攝像裝置1之其他電路配置構成例、且成為第1電路配置構成例之變化之第3電路配置構成例之圖。
於圖5所示之第1電路配置構成例中,輸入輸出電路部49分別分開配置於每1個外部端子14。而且,圖像信號處理部26包圍各個輸入輸出電路部49之周圍。
相對於此,於圖12所示之第3電路配置構成例中,輸入輸出電路部49集中配置於每複數個外部端子14。於輸入輸出電路部49之1個區域內部,例如連接配置有一外部端子14之輸入輸出電路部49與其他外部端子14之輸入輸出電路部49,且不於該等輸入輸出電路部49之間配置圖像信號處理部26。與使電源電壓不同之輸入輸出電路部49與圖像 信號處理部26交替鄰接配置之第1電路配置構成例相比,將電源電壓相同之複數個輸入輸出電路部49集中作為1整塊輸入輸出電路部區域而配置之第3電路配置構成例,由於將電源電壓不同之阱之間分開而配置的部位減少,因此即使與固體攝像裝置1之外形尺寸相同,於下側構造體12中,亦有例如可於圖像信號處理部26搭載更多電路之可能性。
進而,於圖12所示之第3電路配置構成例中,可不將輸入輸出電路部49之一部分配置於包含於上側構造體11之像素陣列部24之下側,而配置於包含於上側構造體11之像素周邊電路部之下側,例如包含於上側構造體11之列驅動部22之下側、或配置包含於下側構造體12之圖像信號處理部26之區域之外側。藉此,即使固體攝像裝置1之外形尺寸相同,於下側構造體12中,亦有例如可於圖像信號處理部26搭載更多電路之可能性。
<第4電路配置構成例>
圖13係表示固體攝像裝置1之其他電路配置構成例、且成為第1及第3電路配置構成例之變化之第4電路配置構成例之圖。
圖14係表示沿圖13之C-C'線之固體攝像裝置1之剖面構造之圖。再者,為了方便起見,圖14之一部分替換並記載為其後說明之本技術其他構成例之剖面構造。
於圖13與圖14所示之第4電路配置構成例中,將輸入輸出電路部49,換言之輸入電路部42與輸出電路部47全部配置於配置有包含於下側構造體12之圖像信號處理部26之區域之外周部。配置該輸入輸出電路部49之區域可為包含於上側構造體11之列驅動部22與行信號處理部25(像素周邊電路區域313)之下側,亦可為包含於上側構造體11之像素陣列部24之外周部下側。
再者,配置輸入輸出電路部49之區域例如無需遍及行信號處理 部25之列方向全體無縫隙地配置,而亦可於行信號處理部25與圖像信號處理部26之間存在不配置輸入輸出電路部49之區域。
又,配置輸入輸出電路部49之區域例如無需遍及列驅動部22之行方向全體無縫隙地配置,而亦可於列驅動部22與圖像信號處理部26之間,存在不配置輸入輸出電路部49之區域。
藉由第4電路配置構成例,由於將電源電壓不同之阱之間分開而配置之部位少於第3電路配置構成例,故即使固體攝像裝置1之外形尺寸相同,於下側構造體12中,亦有例如可於圖像信號處理部26搭載更多電路之可能性。
<第5電路配置構成例>
圖15係表示固體攝像裝置1之其他電路配置構成例、且成為第1、第3、及第4電路配置構成例之變化之第5電路配置構成例之圖。
於圖13所示之第4電路配置構成例中,有於行信號處理部25與圖像信號處理部26之間、及列驅動部22與圖像信號處理部26之間不配置輸入輸出電路部49之區域。
相對於此,於圖15所示之第5電路配置構成例中,遍及行信號處理部25之列方向全體,又遍及列驅動部22之行方向全體而行狀地配置有輸入輸出電路部49。藉此,有可增大輸入輸出電路部49之面積之可能性。
又,於第5電路配置構成例中,即使與第1及第3電路配置構成例之固體攝像裝置1之外形尺寸相同,亦可於下側構造體12中,有例如可於圖像信號處理部26搭載更多電路之可能性。
<第6電路配置構成例>
圖16係表示固體攝像裝置1之其他電路配置構成例、且成為第1及第3電路配置構成例之變化之第6電路配置構成例之圖。
於第1及第3電路配置構成例中,輸入輸出電路部49於下側構造 體12配置於成為上側構造體11之像素陣列部24之下側的區域,且於其周圍配置有圖像信號處理部26。
於圖16之第6電路配置構成例中,下側構造體12之圖像信號處理部26以成為包含藉由虛線分割之複數個(圖16中係3個)電路區塊之構成而配置。而且,於第6電路配置構成例中,輸入輸出電路部49配置於成為圖像信號處理部26所具備之電路區塊之區塊邊界、或與列驅動部22之邊界的部分。
於將圖像信號處理部26分開配置於複數個電路區塊之情形時,有於區塊邊界部分配置向各電路區塊所具備之電路之電源供給線或接地線之情形。因此,有以區塊邊界部分之電路與電路之間的距離大於電路區塊內部之電路與電路之間的距離之方式配置之情形。如此,藉由於電路密度相對較低之電路區塊之邊界部分配置輸入輸出電路部49,與將輸入輸出電路部49配置於電路區塊內部之情形相比,有電路佈局設計容易且不太降低電路積體度即可配置輸入輸出電路部49之可能性。藉此,即使固體攝像裝置1之外形尺寸相同,藉由使用第6電路配置構成例,而於下側構造體12亦有例如可於圖像信號處理部26搭載更多電路之可能性。
<第7電路配置構成例>
圖17係表示固體攝像裝置1之其他電路配置構成例、且成為第5電路配置構成例之變化之第7電路配置構成例之圖。
於圖17之第7電路配置構成例中,與配置於上側構造體11之列驅動部22之面積相比,配置於下側構造體12之列驅動部22之面積形成得較大。又,與配置於上側構造體11之列驅動部22之面積相比,使配置於下側構造體12之列驅動部22向裝置內側方向延伸而配置。
同樣,與配置於上側構造體11之行信號處理部25之面積相比,配置於下側構造體12之行信號處理部25之面積形成得較大。又,與配置 於上側構造體11之行信號處理部25相比,使配置於下側構造體12之行信號處理部25向裝置內側方向延伸而配置。
藉此,第7電路配置構成例與圖15所示之第5電路配置構成例相比,即使固體攝像裝置1之像素陣列部24之尺寸相同,亦有可減小固體攝像裝置1之外形尺寸之可能性。
再者,第7電路配置構成例所示之列驅動部22與行信號處理部25之配置例亦可應用於本技術之其他構成例。
<第8電路配置構成例>
圖18係表示固體攝像裝置1之其他電路配置構成例、且成為第7電路配置構成例之變化之第8電路配置構成例之圖。
於圖17所示之第7電路配置構成例中,儘管面積小於配置於下側構造體12之列驅動部22,但於上側構造體11亦配置有列驅動部22。同樣,儘管面積小於配置於下側構造體12之行信號處理部25,但於上側構造體11亦配置有行信號處理部25。
相對於此,於圖18之第8電路配置構成例中,僅於下側構造體12配置有列驅動部22與行信號處理部25。自列驅動部22輸出至像素陣列部24之信號經由具有圖8所示之像素周邊電路區域313之上下配線連接構造的配線連接部29,自配置於下側構造體12之列驅動部22傳送至配置於上側構造體11之像素陣列部24。同樣地,自像素陣列部24輸入至行信號處理部25之信號經由具有圖8所示之像素周邊電路區域313之上下配線連接構造的配線連接部29,自配置於上側構造體11之像素陣列部24傳送至配置於下側構造體12之行信號處理部25。藉此,與圖17所示之第7電路配置構成例相比,第8電路配置構成例係即使固體攝像裝置1之像素陣列部24之尺寸相同,亦有可減小固體攝像裝置1之外形尺寸之可能性。
再者,第8電路配置構成例所示之列驅動部22與行信號處理部25 之配置例亦可應用於本技術之其他構成例。
<第9電路配置構成例>
圖19係表示固體攝像裝置1之其他電路配置構成例、且為第5電路配置構成例之變化之第9電路配置構成例之圖。
於圖19所示之第9電路配置構成例中,將列驅動部22與行信號處理部25全部配置於上側構造體11。且,於下側構造體12中,於位於配置於上側構造體11之列驅動部22與行信號處理部25之下側的區域,與圖15所示之第5電路配置構成例相比,圖像信號處理部26於外周方向延伸而配置。又,於位於配置於上側構造體11之列驅動部22與行信號處理部25之下側的區域,亦可配置輸入輸出電路部49。藉此,與圖15所示之第5電路配置構成例相比,第9電路配置構成例係即使固體攝像裝置1之像素陣列部24之尺寸相同,亦可增大圖像信號處理部26之面積,有可於圖像信號處理部26搭載更多電路之可能性。
再者,第9電路配置構成例所示之列驅動部22與行信號處理部25之配置例亦可應用於本技術之其他構成例。
<第10電路配置構成例>
圖20係表示固體攝像裝置1之其他電路配置構成例、且為第2電路配置構成例之變化之第10電路配置構成例之圖。
圖21係表示沿圖20之D-D'線之固體攝像裝置1之剖面構造之圖。再者,為了方便起見,圖21之一部分替換記載為其後說明之本技術其他構成例之剖面構造。
於圖20與圖21所示之第10電路配置構成例中,與圖7及圖8所示之第2電路配置構成例相同,可將上下配線直接連接構造配置於上側構造體11所具備之像素周邊電路區域313內部、與下側構造體12所具備之像素周邊電路區域313內部。
又,於圖20與圖21所示之第10電路配置構成例中,輸入輸出電 路部49,換言之輸入電路部42與輸出電路部47全部配置於下側構造體12之配置有圖像信號處理部26之區域的外側。該配置輸入輸出電路部49之區域可為包含於上側構造體11之列驅動部22與行信號處理部25之下側,亦可為包含於上側構造體11之像素陣列部24之下側。
再者,配置輸入輸出電路部49之區域例如無需遍及行信號處理部25之列方向全體無縫隙地配置,而可於行信號處理部25與圖像信號處理部26之間,存在不配置輸入輸出電路部49之區域。
又,配置輸入輸出電路部49之區域例如無需遍及列驅動部22之行方向全體無縫隙地配置,而可於列驅動部22與圖像信號處理部26之間,存在不配置輸入輸出電路部49之區域。藉由第10電路配置構成例,即使與圖7所示之第2電路配置構成例之固體攝像裝置1之外形尺寸相同,於下側構造體12中,亦有例如可於圖像信號處理部26搭載更多電路之可能性。
再者,第10電路配置構成例所示之電路配置例可應用於本技術之其他構成例。
<第11電路配置構成例>
圖22係表示固體攝像裝置1之其他電路配置構成例、且成為第10電路配置構成例之變化之第11電路配置構成例之圖。
於圖20所示之第10電路配置構成例中,於上側構造體11與下側構造體12之兩者,皆配置有列驅動部22之一部分與行信號處理部25之一部分。而且,於下側構造體12中,於成為配置於上側構造體11之列驅動部22之下側的區域、且較配置於下側構造體12之列驅動部22更靠裝置內側之區域配置有輸入輸出電路部49。同樣,於下側構造體12中,於成為配置於上側構造體11之行信號處理部25之下側的區域、且較配置於下側構造體12之行信號處理部25更靠裝置內側之區域配置有輸入輸出電路部49。
於圖22所示之第11電路配置構成例中,於上側構造體11與下側構造體12之兩者皆配置有列驅動部22之一部分與行信號處理部25之一部分。而且,於下側構造體12中,於成為配置於上側構造體11之列驅動部22之下側的區域、且較配置於下側構造體12之列驅動部22更靠裝置外側之區域配置有輸入輸出電路部49。同樣,於下側構造體12中,於成為配置於上側構造體11之行信號處理部25之下側的區域、且較配置於下側構造體12之行信號處理部25更靠裝置外側之區域配置有輸入輸出電路部49。
藉此,與圖20所示之第10電路配置構成例相比,例如於下側構造體12中,配置於下側構造體12之圖像信號處理部26與列驅動部22之間之信號線、及圖像信號處理部26與行信號處理部25之間之信號線的配置變得容易,或有可高密度地配置該等信號線之可能性。
再者,第11電路配置構成例所示之電路配置例可應用於本技術之其他構成例。
<10.固體攝像裝置之詳細構造>
其次,參照圖23,對固體攝像裝置1之詳細構造進行說明。圖23係放大表示具有雙觸點構造之固體攝像裝置1之外周附近之剖視圖。
於下側構造體12,於例如以矽(Si)構成之半導體基板81之上側(上側構造體11側)形成有多層配線層82。藉由該多層配線層82而形成圖6所示之輸入輸出電路區域311、信號處理電路區域312(圖23中未圖示)、像素周邊電路區域313等。
多層配線層82以包含最接近上側構造體11之最上層配線層83a、中間配線層83b、及最接近半導體基板81之最下層配線層83c等複數個配線層83、與形成於各配線層83之間之層間絕緣膜84構成。
複數個配線層83例如使用銅(Cu)、鋁(Al)、鎢(W)等形成,層間絕緣膜84例如以氧化矽膜、氮化矽膜等形成。複數個配線層83及層間 絕緣膜84各者係全部階層皆能以相同之材料形成,亦可根據階層而分開使用2種以上材料。
於半導體基板81之特定位置形成有貫通半導體基板81之矽貫通孔85,於矽貫通孔85之內壁,隔著絕緣膜86而埋入有連接導體87,藉此形成有貫通通孔(TSV:Through Silicon Via)88。絕緣膜86例如能以SiO2膜或SiN膜等形成。貫通通孔88於本實施形態中為配線層83側之平面面積較外部端子14側更小之倒錐形形狀,相反,可為外部端子14側之平面面積較小之正錐形形狀,亦可為外部端子14側與配線層83側之面積大致相同之非錐形形狀。
貫通通孔88之連接導體87與形成於半導體基板81之下表面側之再配線90連接,再配線90與外部端子14連接。連接導體87及再配線90例如能以銅(Cu)、鎢(W)、鈦(Ti)、鉭(Ta)、鈦鎢合金(TiW)、多晶矽等形成。
又,於半導體基板81之下表面側,除了形成有外部端子14之區域以外,以覆蓋再配線90與絕緣膜86之方式形成有阻焊層(阻焊劑)91。
另一方面,於上側構造體11,於例如以矽(Si)構成之半導體基板101之下側(下側構造體12側)形成有多層配線層102。藉由該多層配線層102而形成有圖3所示之像素31之線路。
多層配線層102以包含最接近半導體基板101之最上層配線層103a、中間配線層103b、及最接近下側構造體12之最下層配線層103c等之複數個配線層103、與形成於各配線層103間之層間絕緣膜104構成。
作為複數個配線層103及層間絕緣膜104而使用之材料,可採用與上述配線層83及層間絕緣膜84之材料同種類者。又,複數個配線層103或層間絕緣膜104於可分開使用1種或2種以上材料而形成之點亦與 上述配線層83及層間絕緣膜84相同。
再者,於圖23之例中,上側構造體11之多層配線層102以5層之配線層103構成,下側構造體12之多層配線層82以4層之配線層83構成,但配線層之總數不限定於此,能以任意之層數形成。
於半導體基板101內,藉由PN接面而形成之光電二極體51形成於每一像素31。
又,省略詳細之圖示,但於多層配線層102與半導體基板101,亦形成有傳輸電晶體52、放大電晶體55等複數個像素電晶體、及FD53等。
於未形成彩色濾光片15與晶載透鏡16之半導體基板101之特定位置,形成有與上側構造體11之特定配線層103連接之矽貫通電極109、及與下側構造體12之特定配線層83連接之晶片貫通電極105。
晶片貫通電極105與矽貫通電極109以形成於半導體基板101之上表面之連接用配線106連接。又,於矽貫通電極109及晶片貫通電極105之各者與半導體基板101之間,形成有絕緣膜107。
半導體基板101之光電二極體51與彩色濾光片15之間形成有平坦化膜108,晶載透鏡16與玻璃密封樹脂17之間亦形成有平坦化膜110。
如以上所述,圖1所示之固體攝像裝置1之積層構造體13成為將下側構造體12之多層配線層82側、與上側構造體11之多層配線層102側貼合之積層構造。於圖23中,以一點鏈線表示下側構造體12之多層配線層82、與上側構造體11之多層配線層102之貼合面。
又,於固體攝像裝置1之積層構造體13中,上側構造體11之配線層103與下側構造體12之配線層83係藉由矽貫通電極109與晶片貫通電極105之2個貫通電極而連接,下側構造體12之配線層83與外部端子(背面電極)14係藉由貫通通孔88與再配線90連接。藉此,於上側構造體11之像素31產生之像素信號被傳送至下側構造體12,且於下側構造 體12實施信號處理,並自外部端子14輸出至裝置外部。
<11.製造方法> <雙觸點構造時之製造方法>
其次,參照圖24至圖38,就具備雙觸點構造之固體攝像裝置1之製造方法進行說明。
首先,分別製造晶圓狀態之下側構造體12與上側構造體11。
作為下側構造體12,於矽基板(矽晶圓)81之成為各晶片部之區域,形成有輸入輸出電路部49、及成為列驅動部22或行信號處理部25之一部分之多層配線層82。於該時點,半導體基板81為薄壁化前之狀態,具有例如600μm左右之厚度。
另一方面,作為上側構造體11,於矽基板(矽晶圓)101之成為各晶片部之區域,形成有各像素31之光電二極體51及像素電晶體之源極/汲極區域。又,於半導體基板101之一面形成有構成列驅動信號線32、垂直信號線33等之多層配線層102。於該時點,半導體基板101亦為薄壁化前之狀態,具有例如600μm左右之厚度。
其次,如圖24所示,於以製造之晶圓狀態之下側構造體12之多層配線層82側與上側構造體11之多層配線層102側相向之方式貼合後,如圖25所示般將上側構造體11之半導體基板101薄壁化。貼合存在例如電漿接合、與利用接著劑之接合,但於本實施形態中,設為藉由電漿接合而進行者。於電漿接合之情形時,於上側構造體11與下側構造體12之接合面分別形成電漿TEOS膜、電競SiN膜、SiON膜(阻擋膜)、或SiC膜等膜而對接合面進行電漿處理並加以重合,其後進行退火處理,藉此接合兩者。
於將上側構造體11之半導體基板101薄壁化之後,如圖26所示,於成為上下配線連接區域314之區域,使用金屬鑲嵌法等而形成矽貫通電極109及晶片貫通電極105、連接該等之連接用配線106。
其次,如圖27所示,於各像素31之光電二極體51之上方,隔著平坦化膜108而形成有彩色濾光片15及晶載透鏡16。
其次,如圖28所示,於貼合上側構造體11與下側構造體12而成之積層構造體13之形成有晶載透鏡16之面之全體,隔著平坦化膜110而塗佈玻璃密封樹脂17,如圖29所示,以無空腔構造連接玻璃保護基板18。
其次,如圖30所示,反轉積層構造體13全體之後,將下側構造體12之半導體基板81薄壁化為對裝置特性無影響之程度之厚度,例如30至100μm左右。
其次,如圖31所示,以薄壁化之半導體基板81上之配置貫通通孔88(未圖示)之位置開口的方式將光阻劑221圖案化之後,藉由乾蝕刻而去除半導體基板81、及其之下之層間絕緣膜84之一部分而形成開口部222。
其次,如圖32所示,於包含開口部222之半導體基板81之上表面全體,例如以電漿CVD法成膜絕緣膜(隔離膜)86。如上述般,絕緣膜86可設為例如SiO2膜或SiN膜等。
其次,如圖33所示,使用回蝕法而去除開口部222之底面之絕緣膜86,使最接近半導體基板81之配線層83c露出。
其次,如圖34所示,使用濺鍍法形成障壁金屬膜(未圖示)、與Cu薄片層231。障壁金屬膜為用以防止圖35所示之連接導體87(Cu)擴散之膜,Cu薄片層231成為藉由電解電鍍法而埋入連接導體87時之電極。障壁金屬膜之材料可使用鉭(Ta)、鈦(Ti)、鎢(W)、鋯(Zr)、及其氮化膜、碳化膜等。於本實施形態中,使用鈦作為障壁金屬膜。
其次,如圖35所示,於Cu薄片層231上之所需區域形成抗蝕劑圖案241後,藉由電解電鍍法而電鍍作為連接導體87之銅(Cu)。藉此,形成貫通通孔88,並且亦於半導體基板81之上側形成有再配線90。
其次,如圖36所示,去除抗蝕劑圖案241後,藉由濕式蝕刻而除去抗蝕劑圖案241下之障壁金屬膜(未圖示)與Cu薄片層231。
其次,如圖37所示,形成阻焊層91而保護再配線90之後,僅於搭載外部端子14之區域去除阻焊層91,藉此形成阻焊層開口部242。
其次,如圖38所示,於阻焊層開口部242,藉由焊球安裝法等而形成有外部端子14。
如以上所述,根據本揭示之製造方法,首先,形成有進行光電轉換之光電二極體51或像素電晶體電路等之上側構造體11(第1半導體基板)、與以用於將自像素31輸出之像素信號輸出至固體攝像裝置1外部之輸入輸出電路部49成為像素陣列部24之下方的方式形成之下側構造體12(第2半導體基板)以配線層彼此相向之方式貼合。其次,形成貫通下側構造體12之貫通通孔88,且形成經由輸入輸出電路部49與貫通通孔88而與固體攝像裝置1之外部電性連接之外部端子14。藉此,可製造圖5所示之固體攝像裝置1。
根據本揭示之製造方法,由於以玻璃保護基板18為支持基板而形成貫通通孔88,故貫通通孔88為自外部端子14側向配線層83(電路)側掘入之形狀。
<Cu-Cu直接接合構造時之製造方法>
其次,參照圖39至圖43,對藉由Cu-Cu直接接合構造而連接下側構造體12與上側構造體11之情形時之固體攝像裝置1之製造方法進行說明。
首先,與採用雙觸點構造作為上下配線連接構造之情形時之製造方法相同,分別製造晶圓狀態之下側構造體12與上側構造體11。
但是,作為與雙觸點構造不同之點,如圖39所示,於成為像素陣列部24之更外側之上下配線連接區域314中,於上側構造體11中於較最接近下側構造體12之最下層配線層103c更靠下側構造體12側,形 成有用以與下側構造體12之配線層83x直接連接之配線層103x。
同樣,於上下配線連接區域314中,於下側構造體12中亦於較最接近上側構造體11之最上層配線層83a更靠上側構造體11側,形成有用以與上側構造體11之配線層103x直接連接之配線層83x。
其次,如圖40所示,以下側構造體12之多層配線層82側、與上側構造體11之多層配線層102側相向之方式貼合後,將上側構造體11之半導體基板101薄壁化。藉由該貼合,下側構造體12之配線層83x與上側構造體11之配線層103x藉由金屬耦合(Cu-Cu接合)而連接。
其次,如圖41所示,於各像素31之光電二極體51之上方,隔著平坦化膜108而形成有彩色濾光片15及晶載透鏡16。
其次,如圖42所示,於貼合之下側構造體12與上側構造體11之形成晶載透鏡16之面全體,隔著平坦化膜110而塗佈玻璃密封樹脂17,以無空腔構造連接玻璃保護基板18。
再者,於該例中,於下側構造體12,與成為輸入輸出電路部49或列驅動部22或行信號處理部25之一部分的配線層83a至83c不同,而形成用以與上側構造體11之配線層103直接連接之配線層83x,於上側構造體11,與成為像素電晶體之驅動配線等之配線層103a至103c不同,而形成用以與下側構造體12之配線層83直接連接之配線層103x,當然,可藉由金屬耦合(Cu-Cu接合)而連接下側構造體12之最上層配線層83a與上側構造體11之最下層配線層103c。
圖42所示之以後之步驟與採用雙觸點構造作為上下配線連接構造之情形時的參照圖30至圖38說明之步驟相同。作為最終狀態為圖43所示之狀態。
<12.其他變化例> <其他變化例之1>
其次,參照圖44對固體攝像裝置1之其他變化例進行說明。
圖44A為其他變化例之1之固體攝像裝置1之外周附近的剖視圖,圖44B為其他變化例之1之固體攝像裝置1之外部端子14側的俯視圖。
於其他變化例之1中,如圖44A所示,外部端子14以於平面位置與貫通通孔88之位置重合之方式形成於貫通通孔88之正上方。藉此,如圖44B所示,由於不需要於固體攝像裝置1之背面側形成再配線90之面積,故可消除形成輸入輸出部21之面積不足。
<其他變化例之2>
其次,參照圖45對固體攝像裝置1之其他變化例進行說明。
圖45係其他變化例之2之固體攝像裝置1之剖視圖。
於其他變化例之2中,固體攝像裝置1以如下為目的而包含用以插立測定用之針之導電性焊墊411,即,例如使用一般針插式半導體裝置測定機,於將固體攝像裝置1固片化之前之狀態,換言之於晶圓上形成有複數個固體攝像裝置1之狀態下測定固體攝像裝置1之動作。
針插測定用之導電性焊墊411如圖45所示,形成於像素陣列部24之外側區域,例如形成有列驅動部22或行信號處理部25等之像素周邊電路區域313之上側。導電性焊墊411藉由矽貫通電極412而連接於上側構造體11之特定配線層103。
較佳為於固體攝像裝置1之表面配置保護基板18之前,形成針插測定用之導電性焊墊411。藉此,可於固定保護基板18之前,於複數個固體攝像裝置1形成於晶圓上之狀態下測定固體攝像裝置1之動作。
針插測定用之導電性焊墊411能以上側構造體11所具備之多層配線層102之一部分形成。
又,針插測定用之導電性焊墊411亦可形成於以下區域,即為固體攝像裝置1所具備之用以取得基準位準信號,換言之黑色位準信號之一般被稱為光學黑像素區域,或被簡單稱為光學黑區域(未圖示)之區域之上側。
藉由於固定固體攝像裝置1之保護基板18之前於固體攝像裝置1形成針插測定用的導電性焊墊411,可於形成保護基板18前之於晶圓上形成有複數個固體攝像裝置1之狀態下,使用針插式半導體裝置測定裝置測定固體攝像裝置1之動作。
<其他變化例之3>
其次,參照圖46對固體攝像裝置1之其他變化例進行說明。
圖46係其他變化例之3之固體攝像裝置1之剖視圖。
其他變化例之3之固體攝像裝置1亦又以如下為目的而包含用以插立測定用之針之導電性焊墊421,即,例如使用一般針插式半導體裝置測定機,於將固體攝像裝置1固片化之前之狀態,換言之於晶圓上形成有複數個固體攝像裝置1之狀態下測定固體攝像裝置1之動作。
針插式測定用之導電性焊墊421如圖46所示,形成於各固體攝像裝置1之間之劃線(切割線)上。
較佳為於固體攝像裝置1之表面配置保護基板18之前,形成針插測定用之導電性焊墊421。藉此,可於固定保護基板18之前,於複數個固體攝像裝置1形成於晶圓上之狀態下測定固體攝像裝置1之動作。
針插測定用之導電性焊墊421能以上側構造體11所具備之多層配線層102之一部分形成,亦能以下側構造體12所具備之多層配線層82之一部分形成,或能以與於上下配線連接構造所使用之導電層之一部分相同之層形成。而且,針插測定用之導電性焊墊421可經由上側構造體11所具備之多層配線層102之一部分而與固體攝像裝置1之內部連接,或經由下側構造體12所具備之多層配線層82之一部分而與固體攝像裝置1之內部連接。
藉由於固定固體攝像裝置1之保護基板18之前於固體攝像裝置1形成針插測定用之導電性焊墊421,可於形成保護基板18之前之於晶圓上形成有複數個固體攝像裝置1之狀態下,使用針插式半導體裝置 測定裝置測定固體攝像裝置1之動作。
<其他變化例之4>
其次,參照圖47對固體攝像裝置1之其他變化例進行說明。
圖47係其他變化例之4之固體攝像裝置1之剖視圖。
其他變化例之4之固體攝像裝置1亦又能以於複數個固體攝像裝置1形成於晶圓上之狀態下測定固體攝像裝置1之動作為目的,而包含用以插立測定用之針之導電性焊墊422。
針插測定用之導電性焊墊422如圖47所示,以複數個固體攝像裝置1形成於晶圓上之狀態形成於下側構造體12之下側。針插測定用之導電性焊墊422例如能以下側構造體12所具備之再配線90形成。
可於複數個固體攝像裝置1形成於晶圓上之狀態下,於固體攝像裝置1之表面配置保護基板18後,使上述晶圓上下翻轉而使保護基板18配置於下側,且使針插測定用之導電性焊墊422配置於上側,測定固體攝像裝置1之動作。於該情形時,可使用使光自固體攝像裝置1之下側入射之裝置而測定固體攝像裝置1之動作。
<13.3層積層構造體之例>
上述各實施形態係以下側構造體12與上側構造體11之2層構成固體攝像裝置1之積層構造體13,但亦能以3層以上之構造體構成。
參照圖48及圖49,對在下側構造體12與上側構造體11之間設置第3構造體511,藉此以3層構成積層構造體13之例進行說明。
於圖48中,像素陣列部24表示具有像素共有構造之情形時之構成。
像素共有構造係如下構造,即於每一像素31均具有光電二極體(PD)51與傳輸電晶體52,但FD53、放大電晶體55、重置電晶體54、及選擇電晶體56為複數個像素所共有。
於圖48中,作為共有單元520而表示如下構造,即於列方向各2 個像素、行方向各2個像素(2×2)之4個像素,共有FD53、放大電晶體55、重置電晶體54、及選擇電晶體56。
分別於列方向延伸之傳輸電晶體驅動信號線521係逐條地連接於4個傳輸電晶體52之閘極電極。連接於4個傳輸電晶體52之閘極電極之各者且於列方向延伸之4條傳輸電晶體驅動信號線521係4條平行地排列配置於行方向。
FD53經由未圖示之配線而連接於放大電晶體55之閘極電極及重置電晶體54之擴散層。於重置電晶體54之閘極電極連接有1條於列方向延伸之重置電晶體驅動信號線522。
於選擇電晶體56之閘極電極連接有1條於列方向延伸之選擇電晶體驅動信號線523。亦有省略選擇電晶體56之情形。
於圖2所示之固體攝像裝置1之系統構成例中,複數個像素31之每一像素連接於在行方向延伸之垂直信號線33。而且,複數條垂直信號線33之各者與配置於其前之行信號處理部25連接,且於行信號處理部25中進行雜訊處理或AD轉換。
相對於此,圖48所示之3層積層構造體13之固體攝像裝置1於下側構造體12與上側構造體11之間的第3構造體511包含區域信號處理部531。
區域信號處理部531包含:讀出信號處理部532,其包含雜訊處理部或ADC;即資料保持部533,其保持AD轉換後之數位資料。
例如,於共有單元520之像素31之各者於AD轉換後輸出以16位元表示之資料之情形時,資料保持部533為了保持該等資料而包含64位元量之鎖存器或移位暫存器等資料保持機構。
區域信號處理部531進而包含輸出信號配線537,該輸出信號配線537用以將保持於資料保持部533之資料輸出至區域信號處理部531之外部。該輸出信號配線例如可為將保持於資料保持部533之64位元 之資料並列輸出的64位元信號線,亦可為用以每次1像素量地輸出保持於資料保持部533之4像素量之資料的16位元信號線,或亦可為成為1像素量之資料之一半的8位元信號線、或成為2像素量之資料之32位元信號線。或,亦可為每次1位元地讀出保持於資料保持部533之資料之1位元信號線。
圖48所示之固體攝像裝置1係上側構造體11之1個共有單元520連接於第3構造體511之1個區域信號處理部531。換言之,共有單元520與區域信號處理部531呈一一對應。因此,如圖48所示,第3構造體511包含分別於列方向及行方向排列有複數個區域信號處理部531之區域信號處理部陣列534。
又,第3構造體511包含列位址控制部535,該列位址控制部535讀出分別於列方向及行方向排列有複數個之各區域信號處理部531所具備之資料保持部533的資料。列位址控制部535與一般之半導體記憶體裝置相同,規定列方向之讀出位址。
排列於區域信號處理部陣列534之列方向之區域信號處理部531連接於自列位址控制部535於列方向延伸之控制信號線,藉由列位址控制部535之控制而控制區域信號處理部531之動作。
排列於區域信號處理部陣列534之行方向之區域信號處理部531連接於在行方向延伸之行讀出信號線537,行讀出信號線與配置於區域信號處理部陣列534之前端之行讀出部536連接。
保持於區域信號處理部陣列534之各區域信號處理部531之資料保持部533之資料,係可同時將於列方向排列之所有區域信號處理部531之資料保持部533之資料讀出至行讀出部536,亦可僅讀出自行讀出部536指定之特定區域信號處理部531之資料。
於行讀出部536連接有用以將自區域信號處理部531讀出之資料向第3構造體511之外部輸出之配線。
下側構造體12包含讀出部541,該讀出部541連接有來自第3構造體511之行讀出部536之配線,且用以接收自該行讀出部536輸出之資料。
又,下側構造體12包含用以對自第3構造體511接收之資料進行圖像信號處理之圖像信號處理部26。
進而,下側構造體12包含輸入輸出部21,該輸入輸出部21用以將自第3構造體511接收之資料經由圖像信號處理部26輸出或不經由圖像信號處理部26而輸出。該輸入輸出部21不僅包含輸出電路部47,例如亦可包含用以將於像素陣列部24使用之時序信號、或於圖像信號處理部26使用之特性資料自固體攝像裝置1之外部輸入至裝置內的輸入電路部42。
如圖49B所示,形成於上側構造體11之各共有單元520與配置於該共有單元520之正下方之第3構造體511之區域信號處理部531連接。該上側構造體11與第3構造體511之間之配線連接例如可藉由圖8所示之Cu-Cu直接接合構造而連接。
又,如圖49B所示,形成於第3構造體511之區域信號處理部陣列534之外側的行讀出部536,與配置於該行讀出部536之正下方之下側構造體12的讀出部541連接。該第3構造體511與下側構造體12之間之配線連接例如可藉由圖8所示之Cu-Cu直接接合構造、或圖6所示之雙觸點構造而連接。
因此,如圖49A所示,形成於上側構造體11之各共有單元520之像素信號輸出至第3構造體511之對應的區域信號處理部531。於區域信號處理部531之資料保持部533保持之資料自行讀出部536輸出,並供給至下側構造體12之讀出部541。而且,於圖像信號處理部26中,對資料實施各種信號處理(例如,色調曲線修正處理),並自輸入輸出部21向裝置外部輸出。
再者,於包含3層積層構造體13之固體攝像裝置1中,形成於下側構造體12之輸入輸出部21亦可配置於第3構造體511之列位址控制部535之下側。
又,於包含3層積層構造體13之固體攝像裝置1中,形成於下側構造體12之輸入輸出部21亦可配置於第3構造體511之區域信號處理部531之下側。
再者,於包含3層積層構造體13之固體攝像裝置1中,形成於下側構造體12之輸入輸出部21亦可配置於上側構造體11之像素陣列部24之下側。
<14.向電子機器之應用例>
本技術並非限定於應用於固體攝像裝置。即,本揭示可應用於數位靜態相機或攝像機等攝像裝置、或具有攝像功能之移動終端裝置、或於圖像讀取部使用固體攝像裝置之影印機等於圖像取得部(光電轉換部)使用固體攝像裝置之電子機器全體。固體攝像裝置可為形成為單晶片之形態,亦可為集中封裝攝像部與信號處理部或光學系統之具有攝像功能之模組狀的形態。
圖50係表示作為應用本技術之電子機器之攝像裝置之構成例之方塊圖。
圖50之攝像裝置900包含:光學部901,其包含透鏡群等;固體攝像裝置(攝像裝置)902,其採用圖1之固體攝像裝置1之構成;及相機信號處理電路即DSP(Digital Signal Processor:數位信號處理器)電路903。又,攝像裝置900亦包含圖框記憶體904、顯示部905、記錄部906、操作部907、及電源部908。DSP電路903、圖框記憶體904、顯示部905、記錄部906、操作部907、及電源部908經由匯流排線909而互相連接。
光學部901提取來自被攝體之入射光(像光)而於固體攝像裝置902 之攝像面上成像。固體攝像裝置902將藉由光學部901而成像於攝像面上之入射光之光量以像素單位轉換為電信號並作為像素信號輸出。作為該固體攝像裝置902,可使用圖1之固體攝像裝置1,即不於外周部設置用以插立測定用之針之導電性焊墊以用於測定積層構造體13之動作,而藉由將輸入輸出電路部49配置於上側構造體11之像素陣列部24之區域下方、或上側構造體11之像素周邊電路區域313之下方區域來小型化之固體攝像裝置。
顯示部905包含例如液晶面板或有機EL(Electro Luminescence:電致發光)面板等面板型顯示裝置,顯示利用固體攝像裝置902攝像之動態圖像或靜態圖像。記錄部906將利用固體攝像裝置902攝像之動態圖像或靜態圖像記錄於硬碟或半導體記憶體等記錄媒體。
操作部907於使用者之操作下,針對攝像裝置900所具備之各種功能發出操作指令。電源部908將成為DSP電路903、圖框記憶體904、顯示部905、記錄部906及操作部907之動作電源之各種電源適當地供給至該等供給對象。
如上述般,作為固體攝像裝置902,使用上述各實施形態之固體攝像裝置1,藉此可使半導體封裝之封裝尺寸小型化。因此,於攝像機或數位靜態相機、進而於面向行動電話機等便攜機器之相機模組等攝像裝置900,亦可謀求裝置之小型化。
<15.影像感測器之使用例>
圖51係表示使用上述固體攝像裝置1之使用例之圖。
作為固體攝像裝置1之CMOS影像感測器例如如下所述,可使用於感測可見光或紅外光、紫外光、X射線等光之各種情形。
.數位相機、或帶相機功能之行動機器等攝影供欣賞用之圖像的裝置
.為了自動停止等安全駕駛、或辨識駕駛者之狀態等而攝影汽車 之前方或後方、周圍、車內等之車載用感測器、監視行駛車輛或道路之監視相機、進行車輛間等之測距之測距感測器等供交通用之裝置
.為了攝影使用者之手勢而進行按照該手勢之機器操作而用於TV(TeleVision,電視)、冰箱、空調等家電之裝置
.藉由內視鏡、或紅外光之受光而進行血管攝影之裝置等以供醫療或保健用之裝置
.防範用途之監視相機、或人物認證用途之相機等以供安全用之裝置
.攝影肌膚之肌膚測定器、或攝影頭皮之顯微鏡等以供美容用之裝置
.面向運動用途等之動作相機或穿戴式相機等以供運動用之裝置
.用以監視田地或作物狀態之相機等以供農業用之裝置
固體攝像裝置1可應用於以電子為信號電荷者、及以電洞為信號電荷者之兩者。
又,本揭示不限定於應用於偵測可見光之入射光量分佈而以圖像之形式攝像之固體攝像裝置,可應用於以圖像之形式對紅外線或X射線、或粒子等之入射量分佈進行攝像的固體攝像裝置、或廣義上偵測壓力或靜電電容等其他物理量分佈並以圖像之形式攝像之指紋檢測感測器等固體攝像裝置(物理量分佈檢測裝置)全體。
又,本揭示不限定於固體攝像裝置,可應用具有其他半導體積體電路之半導體裝置全體。
本揭示之實施形態並非限定於上述實施形態者,於不脫離本揭示主旨之範圍可進行各種變更。
例如,可採用組合上述複數個實施形態之全部或一部分而成之形態。
再者,本說明書所記載之效果只不過為例示並非限定者,亦可 有本說明書所記載者以外之效果。
再者,本揭示可採用以下之構成。
(1)一種固體攝像裝置,其係將以下各者積層而構成,即:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;玻璃基板,其位於上述第1構造體之上方;及第2構造體,其形成有使特定信號自裝置外部輸入之輸入電路部、用以將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部、及信號處理電路,且位於上述第1構造體之下方;且於上述第1構造體之上述像素陣列部之下方配置有:輸出部,其包含:上述輸出電路部;第1貫通通孔,其連接於上述輸出電路部,且貫通構成上述第2構造體之一部分之半導體基板;及信號輸出用外部端子,其經由上述第1貫通通孔而將上述輸出電路部與上述裝置之外部連接;及輸入部,其包含:上述輸入電路部;第2貫通通孔,其連接於上述輸入電路部,且貫通上述半導體基板;及信號輸入用外部端子,其經由上述第2貫通通孔而將上述輸入電路部與上述裝置之外部連接。
(2)一種固體攝像裝置,其係將以下各者積層而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;及第2構造體,其形成有用以將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部;且於上述第1構造體之上述像素陣列部之下方,配置上述輸出電路部、貫通構成上述第2構造體之一部分之半導體基板之第1貫通通孔、及與上述裝置之外部連接之信號輸出用外部端子;上述輸出電路部經由上述第1貫通通孔而與上述信號輸出用外部 端子連接。
(3)如(2)之固體攝像裝置,其中於上述第1構造體,將驅動上述像素之驅動部之至少一部分形成於上述像素陣列部周邊作為像素周邊電路區域,複數個上述輸出電路部之一部分亦配置於上述第1構造體之上述像素周邊電路區域之下方,且經由上述第1貫通通孔而與上述信號輸出用外部端子連接。
(4)如(2)之固體攝像裝置,其中上述信號輸出用外部端子為焊球。
(5)如(4)之固體攝像裝置,其中上述焊球形成於與上述第1貫通通孔之位置重合之平面位置。
(6)如(4)之固體攝像裝置,其中上述焊球經由再配線而與上述第1貫通通孔電性連接。
(7)如(2)或(3)之固體攝像裝置,其中上述信號輸出用外部端子為再配線。
(8)如(2)至(7)中任一項之固體攝像裝置,其中上述輸出電路部與上述信號輸出用外部端子成1對1配置。
(9)如(2)至(7)中任一項之固體攝像裝置,其中上述輸出電路部係行狀地配置。
(10)如(2)至(7)中任一項之固體攝像裝置,其中上述輸出電路部以複數個上述信號輸出用外部端子單位積體配置。
(11)如(2)至(10)中任一項之固體攝像裝置,其中於上述第2構造體,亦形成有使特定信號自上述裝置外部輸入之輸入電路部,上述輸入電路部與信號輸入用外部端子連接,該信號輸入用外部端子配置於上述第1構造體之上述像素陣列部之下方,且經由貫通構成上述第2構造體之一部分之半導體基板之第2貫通通孔而與上述裝 置的外部連接。
(12)如(11)之固體攝像裝置,其中於上述第1構造體,將驅動上述像素之驅動部之至少一部分形成於上述像素陣列部周邊作為像素周邊電路區域,複數個上述輸入電路部之一部分亦配置於上述第1構造體之上述像素周邊電路區域之下方,且經由上述第2貫通通孔而與上述信號輸入用外部端子連接。
(13)如(2)至(12)中任一項之固體攝像裝置,其中於上述第2構造體亦形成有信號處理電路區域。
(14)如(2)至(13)中任一項之固體攝像裝置,其中上述第1構造體與上述第2構造體藉由雙觸點構造而電性連接。
(15)如(2)至(13)中任一項之固體攝像裝置,其中上述第1構造體與上述第2構造體藉由共享觸點構造而電性連接。
(16)如(2)至(13)中任一項之固體攝像裝置,其中上述第1構造體與上述第2構造體藉由Cu-Cu接合而電性連接。
(17)如(2)至(16)中任一項之固體攝像裝置,其中於上述第1構造體之上述像素陣列部內之晶載透鏡之上,配置有保護上述晶載透鏡之保護基板。
(18)如(2)至(17)中任一項之固體攝像裝置,其以除上述第1構造體與上述第2構造體以外、並包含形成有資料保持部之第3構造體之3層積層構造體構成。
(19)一種固體攝像裝置之製造方法,其係將第1構造體與第2構造體以配線層彼此相向之方式貼合,該第1構造體形成有將進行光電轉換之像素以二維排列之像素陣列部,該第2構造體係以用於將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部成為上述像素陣列部之下方的方式形成; 形成貫通構成上述第2構造體之一部分之半導體基板之貫通通孔;且將經由上述貫通通孔而與上述輸出電路部電性連接、且與上述裝置之外部連接之信號輸出用外部端子形成於成為上述第1構造體之上述像素陣列部之下方的位置。
(20)一種電子機器,其包含固體攝像裝置,該固體攝像裝置係將如下各者積層而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;及第2構造體,其形成有用以將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部;且於上述第1構造體之上述像素陣列部之下方,配置上述輸出電路部、貫通構成上述第2構造體之一部分之半導體基板之貫通通孔、及與上述裝置之外部連接之信號輸出用外部端子;上述輸出電路部經由上述貫通通孔而與上述信號輸出用外部端子連接。
1‧‧‧固體攝像裝置
11‧‧‧第1構造體(上側構造體)
12‧‧‧第2構造體(下側構造體)
13‧‧‧積層構造體
14‧‧‧外部端子
15‧‧‧彩色濾光片
16‧‧‧晶載透鏡
17‧‧‧玻璃密封樹脂
18‧‧‧保護基板

Claims (20)

  1. 一種固體攝像裝置,其係將以下各者積層而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;玻璃基板,其位於上述第1構造體之上方;及第2構造體,其形成有使特定信號自裝置外部輸入之輸入電路部、用於將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部、及信號處理電路,且位於上述第1構造體之下方;且於上述第1構造體之上述像素陣列部之下方配置有:輸出部,其包含:上述輸出電路部;第1貫通通孔,其連接於上述輸出電路部,且貫通構成上述第2構造體之一部分之半導體基板;及信號輸出用外部端子,其經由上述第1貫通通孔而將上述輸出電路部與上述裝置之外部連接;及輸入部,其包含:上述輸入電路部;第2貫通通孔,其連接於上述輸入電路部,且貫通上述半導體基板;及信號輸入用外部端子,其經由上述第2貫通通孔而將上述輸入電路部與上述裝置之外部連接。
  2. 一種固體攝像裝置,其係將以下各者積層而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;及第2構造體,其形成有用於將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部;且於上述第1構造體之上述像素陣列部之下方,配置上述輸出電路部、貫通構成上述第2構造體之一部分之半導體基板之第1貫通通孔、及與上述裝置之外部連接之信號輸出用外部端子;上述輸出電路部經由上述第1貫通通孔而與上述信號輸出用外 部端子連接。
  3. 如請求項2之固體攝像裝置,其中於上述第1構造體,將驅動上述像素之驅動部之至少一部分形成於上述像素陣列部周邊作為像素周邊電路區域,複數個上述輸出電路部之一部分亦配置於上述第1構造體之上述像素周邊電路區域之下方,且經由上述第1貫通通孔而與上述信號輸出用外部端子連接。
  4. 如請求項2之固體攝像裝置,其中上述信號輸出用外部端子為焊球。
  5. 如請求項4之固體攝像裝置,其中上述焊球形成於與上述第1貫通通孔之位置重合之平面位置。
  6. 如請求項4之固體攝像裝置,其中上述焊球經由再配線而與上述第1貫通通孔電性連接。
  7. 如請求項2之固體攝像裝置,其中上述信號輸出用外部端子為再配線。
  8. 如請求項2之固體攝像裝置,其中上述輸出電路部與上述信號輸出用外部端子成1對1配置。
  9. 如請求項2之固體攝像裝置,其中上述輸出電路部係行狀地配置。
  10. 如請求項2之固體攝像裝置,其中上述輸出電路部係以複數個上述信號輸出用外部端子單位積體而配置。
  11. 如請求項2之固體攝像裝置,其中於上述第2構造體,亦形成有使特定信號自上述裝置之外部輸入之輸入電路部,上述輸入電路部與信號輸入用外部端子連接,該信號輸入用外部端子配置於上述第1構造體之上述像素陣列部之下方,經由貫通構成上述第2構造體之一部分之半導體基板之第2貫通通孔 而與上述裝置的外部連接。
  12. 如請求項11之固體攝像裝置,其中於上述第1構造體,將驅動上述像素之驅動部之至少一部分形成於上述像素陣列部周邊作為像素周邊電路區域,複數個上述輸入電路部之一部分亦配置於上述第1構造體之上述像素周邊電路區域之下方,且經由上述第2貫通通孔而與上述信號輸入用外部端子連接。
  13. 如請求項2之固體攝像裝置,其中於上述第2構造體亦形成有信號處理電路區域。
  14. 如請求項2之固體攝像裝置,其中上述第1構造體與上述第2構造體藉由雙觸點構造而電性連接。
  15. 如請求項2之固體攝像裝置,其中上述第1構造體與上述第2構造體藉由共享觸點構造而電性連接。
  16. 如請求項2之固體攝像裝置,其中上述第1構造體與上述第2構造體藉由Cu-Cu接合而電性連接。
  17. 如請求項2之固體攝像裝置,其中於上述第1構造體之上述像素陣列部內之晶載透鏡之上,配置有保護上述晶載透鏡之保護基板。
  18. 如請求項2之固體攝像裝置,其以除上述第1構造體與上述第2構造體以外、並包含形成有資料保持部之第3構造體之3層積層構造體構成。
  19. 一種固體攝像裝置之製造方法,其係:將第1構造體與第2構造體以配線層彼此相向之方式貼合,該第1構造體形成有將進行光電轉換之像素以二維排列之像素陣列部,該第2構造體係以用於將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部成為上述像素陣列部之下方的方式形 成;形成貫通構成上述第2構造體之一部分之半導體基板之貫通通孔;且將經由上述貫通通孔而與上述輸出電路部電性連接、且與上述裝置之外部連接之信號輸出用外部端子,形成於成為上述第1構造體之上述像素陣列部之下方的位置。
  20. 一種電子機器,其包含固體攝像裝置,該固體攝像裝置係將以下各者積層而構成:第1構造體,其形成有將進行光電轉換之像素以二維排列之像素陣列部;及第2構造體,其形成有用於將自上述像素輸出之像素信號向裝置外部輸出之輸出電路部;且於上述第1構造體之上述像素陣列部之下方,配置上述輸出電路部、貫通構成上述第2構造體之一部分之半導體基板之貫通通孔、及與上述裝置之外部連接之信號輸出用外部端子;上述輸出電路部係經由上述貫通通孔而與上述信號輸出用外部端子連接。
TW105109295A 2015-05-15 2016-03-24 固體攝像裝置及其製造方法、以及電子機器 TWI692859B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015099719 2015-05-15
JP2015-099719 2015-05-15

Publications (2)

Publication Number Publication Date
TW201640664A true TW201640664A (zh) 2016-11-16
TWI692859B TWI692859B (zh) 2020-05-01

Family

ID=57319977

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105109295A TWI692859B (zh) 2015-05-15 2016-03-24 固體攝像裝置及其製造方法、以及電子機器

Country Status (7)

Country Link
US (3) US10321079B2 (zh)
EP (2) EP4117036B1 (zh)
JP (2) JP6822399B2 (zh)
KR (1) KR102550830B1 (zh)
CN (2) CN107534047B (zh)
TW (1) TWI692859B (zh)
WO (1) WO2016185901A1 (zh)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI692859B (zh) 2015-05-15 2020-05-01 日商新力股份有限公司 固體攝像裝置及其製造方法、以及電子機器
WO2017061273A1 (ja) * 2015-10-05 2017-04-13 ソニー株式会社 撮像装置、製造方法
JP2017183388A (ja) 2016-03-29 2017-10-05 ソニー株式会社 固体撮像装置
FR3050831B1 (fr) * 2016-04-29 2018-04-27 Silios Technologies Dispositif d'imagerie multispectrale
TWI800487B (zh) * 2016-09-09 2023-05-01 日商索尼半導體解決方案公司 固體攝像元件及製造方法、以及電子機器
JP2018117102A (ja) 2017-01-20 2018-07-26 ソニーセミコンダクタソリューションズ株式会社 半導体装置
JP6917716B2 (ja) 2017-01-23 2021-08-11 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置及び固体撮像装置の情報処理方法
JP2018129412A (ja) * 2017-02-09 2018-08-16 ソニーセミコンダクタソリューションズ株式会社 半導体装置、および半導体装置の製造方法
JP6769349B2 (ja) * 2017-03-03 2020-10-14 株式会社リコー 固体撮像素子及び撮像装置
JP6779825B2 (ja) * 2017-03-30 2020-11-04 キヤノン株式会社 半導体装置および機器
CN110546765B (zh) * 2017-04-25 2023-10-13 新唐科技日本株式会社 固体摄像装置以及摄像装置
JP2018185749A (ja) 2017-04-27 2018-11-22 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置および固体撮像装置の制御方法
CN109671773B (zh) * 2017-10-16 2020-05-05 苏州能讯高能半导体有限公司 半导体器件及其制造方法
JP2019087659A (ja) * 2017-11-08 2019-06-06 ソニーセミコンダクタソリューションズ株式会社 撮像素子およびその製造方法、並びに電子機器
WO2019130702A1 (ja) 2017-12-27 2019-07-04 ソニーセミコンダクタソリューションズ株式会社 撮像装置
JP2019160893A (ja) * 2018-03-09 2019-09-19 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、半導体装置、電子機器、および製造方法
JP2019169539A (ja) * 2018-03-22 2019-10-03 東芝メモリ株式会社 半導体記憶装置
WO2020026387A1 (ja) * 2018-08-01 2020-02-06 オリンパス株式会社 撮像素子および内視鏡
TWI886830B (zh) * 2018-10-17 2025-06-11 日商索尼半導體解決方案公司 攝像元件及電子機器
JP2020068289A (ja) * 2018-10-24 2020-04-30 キヤノン株式会社 光電変換装置、撮像システム、移動体、および積層用の半導体チップ
CN109786413B (zh) * 2019-02-14 2021-03-02 豪威半导体(上海)有限责任公司 图像传感器
CN109817659B (zh) * 2019-02-15 2021-08-06 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
JP2020155591A (ja) * 2019-03-20 2020-09-24 株式会社東芝 半導体装置
JP7331119B2 (ja) * 2019-04-15 2023-08-22 長江存儲科技有限責任公司 複数の機能性チップを伴う三次元nandメモリデバイスの集積
JP7297516B2 (ja) * 2019-04-25 2023-06-26 キヤノン株式会社 半導体装置および機器
TWI872085B (zh) * 2019-06-26 2025-02-11 日商索尼半導體解決方案公司 攝像裝置
WO2021131840A1 (ja) * 2019-12-24 2021-07-01 ソニーセミコンダクタソリューションズ株式会社 半導体素子
JP7608073B2 (ja) * 2019-12-24 2025-01-06 ソニーセミコンダクタソリューションズ株式会社 半導体素子
WO2021256142A1 (ja) * 2020-06-16 2021-12-23 ソニーセミコンダクタソリューションズ株式会社 撮像装置
US11482496B2 (en) 2020-10-16 2022-10-25 Amkor Technology Singapore Holding Pte. Ltd. Semiconductor devices and methods of manufacturing semiconductor devices
US11404378B2 (en) * 2020-11-24 2022-08-02 Omnivision Technologies, Inc. Semiconductor device with buried metal pad, and methods for manufacture
JP7565814B2 (ja) * 2021-02-05 2024-10-11 日本放送協会 積層型半導体装置及びその製造方法
CN115145066A (zh) * 2021-03-31 2022-10-04 深圳晶微峰光电科技有限公司 硅基液晶面板及其制备方法
US12477853B2 (en) 2022-01-01 2025-11-18 Canon Kabushiki Kaisha Photoelectric conversion apparatus and photoelectric conversion system
JP7786823B2 (ja) 2022-01-01 2025-12-16 キヤノン株式会社 光電変換装置及び光電変換システム

Family Cites Families (82)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0575019A (ja) 1991-09-18 1993-03-26 Fujitsu Ltd 半導体集積回路及びその設計方法
US6303923B1 (en) * 1998-12-18 2001-10-16 California Institute Of Technology Fabricating a hybrid imaging device having non-destructive sense nodes
JP2005012007A (ja) * 2003-06-19 2005-01-13 Canon Inc 固体撮像素子、固体撮像装置及びカメラ
JP2005019573A (ja) 2003-06-25 2005-01-20 Sanyo Electric Co Ltd 固体撮像装置および固体撮像装置の製造方法
JP2005228932A (ja) * 2004-02-13 2005-08-25 Sony Corp 半導体装置
JP4331033B2 (ja) * 2004-03-29 2009-09-16 浜松ホトニクス株式会社 半導体光検出素子及びその製造方法
JP4379295B2 (ja) * 2004-10-26 2009-12-09 ソニー株式会社 半導体イメージセンサー・モジュール及びその製造方法
TWI429066B (zh) * 2005-06-02 2014-03-01 新力股份有限公司 Semiconductor image sensor module and manufacturing method thereof
JP4289377B2 (ja) * 2006-08-21 2009-07-01 ソニー株式会社 物理量検出装置及び撮像装置
TWI306307B (en) * 2006-09-28 2009-02-11 Powerchip Semiconductor Corp Image sensor structure and method of fabricating the same
JP4380718B2 (ja) 2007-03-15 2009-12-09 ソニー株式会社 半導体装置の製造方法
JP4483896B2 (ja) * 2007-05-16 2010-06-16 ソニー株式会社 半導体装置及びその製造方法
WO2009084312A1 (ja) * 2007-12-27 2009-07-09 Sharp Kabushiki Kaisha 半導体装置、単結晶半導体薄膜付き基板及びそれらの製造方法
JP5259197B2 (ja) * 2008-01-09 2013-08-07 ソニー株式会社 半導体装置及びその製造方法
KR20090128899A (ko) * 2008-06-11 2009-12-16 크로스텍 캐피탈, 엘엘씨 후면 조사 이미지 센서 및 그 제조방법
JP2010040621A (ja) 2008-08-01 2010-02-18 Toshiba Corp 固体撮像デバイス及びその製造方法
JP4799594B2 (ja) 2008-08-19 2011-10-26 株式会社東芝 固体撮像装置およびその製造方法
US7795650B2 (en) * 2008-12-09 2010-09-14 Teledyne Scientific & Imaging Llc Method and apparatus for backside illuminated image sensors using capacitively coupled readout integrated circuits
JP5268618B2 (ja) * 2008-12-18 2013-08-21 株式会社東芝 半導体装置
JP5178569B2 (ja) * 2009-02-13 2013-04-10 株式会社東芝 固体撮像装置
US9142586B2 (en) * 2009-02-24 2015-09-22 Taiwan Semiconductor Manufacturing Company, Ltd. Pad design for backside illuminated image sensor
US8901541B2 (en) * 2009-04-07 2014-12-02 Rohm Co., Ltd. Photoelectric conversion device and image pick-up device
JP2010273757A (ja) * 2009-05-27 2010-12-09 Zycube:Kk イメージセンサ応用装置
US7948017B2 (en) * 2009-06-19 2011-05-24 Carestream Health, Inc. Digital radiography imager with buried interconnect layer in silicon-on-glass and method of fabricating same
JP2011009645A (ja) * 2009-06-29 2011-01-13 Toshiba Corp 半導体装置及びその製造方法
US7968358B2 (en) * 2009-07-29 2011-06-28 Carestream Health, Inc. Digital radiographic flat-panel imaging array with dual height semiconductor and method of making same
JP5521721B2 (ja) * 2009-08-28 2014-06-18 ソニー株式会社 撮像素子およびカメラシステム
JP2011096918A (ja) * 2009-10-30 2011-05-12 Oki Semiconductor Co Ltd 半導体装置および半導体装置の製造方法
JP5501379B2 (ja) * 2009-12-26 2014-05-21 キヤノン株式会社 固体撮像装置および撮像システム
JP5685898B2 (ja) * 2010-01-08 2015-03-18 ソニー株式会社 半導体装置、固体撮像装置、およびカメラシステム
WO2011139496A2 (en) * 2010-04-26 2011-11-10 Rambus Inc. Techniques for interconnecting stacked dies using connection sites
JP5810493B2 (ja) * 2010-09-03 2015-11-11 ソニー株式会社 半導体集積回路、電子機器、固体撮像装置、撮像装置
JP5500007B2 (ja) * 2010-09-03 2014-05-21 ソニー株式会社 固体撮像素子およびカメラシステム
KR20120030782A (ko) * 2010-09-20 2012-03-29 삼성전자주식회사 저유전 물질을 이용한 쓰루 실리콘 비아(tsv) 형성방법
FR2970598B1 (fr) * 2011-01-17 2013-08-16 Commissariat Energie Atomique Dispositif imageur a grande gamme dynamique
US20120194719A1 (en) * 2011-02-01 2012-08-02 Scott Churchwell Image sensor units with stacked image sensors and image processors
JP5810551B2 (ja) * 2011-02-25 2015-11-11 ソニー株式会社 固体撮像装置、および、その製造方法、電子機器
JP5754239B2 (ja) 2011-05-24 2015-07-29 ソニー株式会社 半導体装置
CN106449676A (zh) * 2011-07-19 2017-02-22 索尼公司 半导体装置和电子设备
JP5791571B2 (ja) * 2011-08-02 2015-10-07 キヤノン株式会社 撮像素子及び撮像装置
US20130050227A1 (en) * 2011-08-30 2013-02-28 Qualcomm Mems Technologies, Inc. Glass as a substrate material and a final package for mems and ic devices
US20130168792A1 (en) * 2011-09-16 2013-07-04 Sionyx, Inc. Three Dimensional Architecture Semiconductor Devices and Associated Methods
US8890047B2 (en) * 2011-09-21 2014-11-18 Aptina Imaging Corporation Stacked-chip imaging systems
JP5760923B2 (ja) * 2011-10-04 2015-08-12 ソニー株式会社 固体撮像装置の製造方法
KR101861650B1 (ko) * 2011-10-17 2018-05-29 삼성전자주식회사 이미지 센서, 이를 포함하는 전자 시스템 및 그 이미지 센싱 방법
US8569856B2 (en) * 2011-11-03 2013-10-29 Omnivision Technologies, Inc. Pad design for circuit under pad in semiconductor devices
JP2013115289A (ja) * 2011-11-30 2013-06-10 Sony Corp 半導体装置、半導体装置の製造方法、および電子機器
JP2013123000A (ja) * 2011-12-12 2013-06-20 Sony Corp 固体撮像装置およびその製造方法
JP2013162077A (ja) 2012-02-08 2013-08-19 Toshiba Corp 固体撮像装置
JP6016378B2 (ja) * 2012-02-29 2016-10-26 キヤノン株式会社 光電変換装置、および光電変換装置を用いた撮像システム
JP2013214616A (ja) * 2012-04-02 2013-10-17 Sony Corp 固体撮像装置、固体撮像装置の製造方法及び電子機器
JP5935461B2 (ja) 2012-04-03 2016-06-15 株式会社Ihi プラズマ処理装置
US10269863B2 (en) * 2012-04-18 2019-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for via last through-vias
US10090349B2 (en) * 2012-08-09 2018-10-02 Taiwan Semiconductor Manufacturing Company, Ltd. CMOS image sensor chips with stacked scheme and methods for forming the same
US8957358B2 (en) * 2012-04-27 2015-02-17 Taiwan Semiconductor Manufacturing Company, Ltd. CMOS image sensor chips with stacked scheme and methods for forming the same
US9406711B2 (en) * 2012-06-15 2016-08-02 Taiwan Semiconductor Manufacturing Company, Ltd. Apparatus and method for backside illuminated image sensors
JP5421475B2 (ja) 2012-07-04 2014-02-19 誠 雫石 撮像素子、半導体集積回路及び撮像装置
US8710607B2 (en) * 2012-07-12 2014-04-29 Taiwan Semiconductor Manufacturing Company, Ltd. Method and apparatus for image sensor packaging
US9165968B2 (en) * 2012-09-14 2015-10-20 Taiwan Semiconductor Manufacturing Co., Ltd. 3D-stacked backside illuminated image sensor and method of making the same
US9343497B2 (en) * 2012-09-20 2016-05-17 Semiconductor Components Industries, Llc Imagers with stacked integrated circuit dies
JP2014072294A (ja) 2012-09-28 2014-04-21 Canon Inc 光電変換装置および半導体装置の製造方法
JP2014099582A (ja) * 2012-10-18 2014-05-29 Sony Corp 固体撮像装置
US9202963B2 (en) * 2012-11-21 2015-12-01 Taiwan Semiconductor Manufacturing Company, Ltd. Dual-side illumination image sensor chips and methods for forming the same
KR102018885B1 (ko) * 2012-12-20 2019-09-05 삼성전자주식회사 관통전극을 갖는 반도체 소자 및 그 제조방법
US9318640B2 (en) * 2013-03-15 2016-04-19 Taiwan Semiconductor Manufacturing Company, Ltd. Method and apparatus for image sensor packaging
JP5424371B1 (ja) 2013-05-08 2014-02-26 誠 雫石 固体撮像素子及び撮像装置
WO2014184710A2 (en) * 2013-05-11 2014-11-20 Virtual Logic Systems Pvt.Ltd. Virtual reality based welding simulator
JP6120094B2 (ja) * 2013-07-05 2017-04-26 ソニー株式会社 固体撮像装置およびその製造方法、並びに電子機器
JP6079502B2 (ja) * 2013-08-19 2017-02-15 ソニー株式会社 固体撮像素子および電子機器
JP2015079848A (ja) * 2013-10-17 2015-04-23 シナプティクス・ディスプレイ・デバイス株式会社 表示装置駆動用半導体集積回路装置
JP6299406B2 (ja) * 2013-12-19 2018-03-28 ソニー株式会社 半導体装置、半導体装置の製造方法、及び電子機器
JP6300029B2 (ja) * 2014-01-27 2018-03-28 ソニー株式会社 撮像素子、製造装置、製造方法
CN106664383B (zh) * 2014-07-15 2019-11-01 普里露尼库斯股份有限公司 固体摄影装置、固体摄影装置的制造方法以及电子机器
US10264199B2 (en) * 2014-07-15 2019-04-16 Brillnics Inc. Solid-state imaging device, method for producing solid-state imaging device, and electronic apparatus using photoelectric conversion elements
JP6389685B2 (ja) * 2014-07-30 2018-09-12 キヤノン株式会社 撮像装置、および、撮像システム
US10026771B1 (en) * 2014-09-30 2018-07-17 Apple Inc. Image sensor with a cross-wafer capacitor
JP6388662B2 (ja) * 2014-10-29 2018-09-12 オリンパス株式会社 固体撮像装置
US9899442B2 (en) * 2014-12-11 2018-02-20 Invensas Corporation Image sensor device
TW201637190A (zh) * 2015-03-25 2016-10-16 新力股份有限公司 固體攝像裝置及電子機器
KR20230044327A (ko) * 2015-04-22 2023-04-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 촬상 장치 및 전자 기기
TWI692859B (zh) 2015-05-15 2020-05-01 日商新力股份有限公司 固體攝像裝置及其製造方法、以及電子機器
US10269854B2 (en) * 2016-04-26 2019-04-23 Taiwan Semiconductor Manufacturing Co., Ltd. Rerouting method and a structure for stacked image sensors

Also Published As

Publication number Publication date
TWI692859B (zh) 2020-05-01
JPWO2016185901A1 (ja) 2018-04-12
US20190238777A1 (en) 2019-08-01
US20220345653A1 (en) 2022-10-27
EP3297025B1 (en) 2022-08-10
EP3297025A1 (en) 2018-03-21
US20180152657A1 (en) 2018-05-31
JP6822399B2 (ja) 2021-01-27
KR102550830B1 (ko) 2023-07-04
CN107534047A (zh) 2018-01-02
KR20180008394A (ko) 2018-01-24
CN114242741A (zh) 2022-03-25
WO2016185901A1 (ja) 2016-11-24
JP7124896B2 (ja) 2022-08-24
JP2021061439A (ja) 2021-04-15
CN107534047B (zh) 2021-11-16
EP4117036B1 (en) 2025-10-29
EP4117036A3 (en) 2023-03-29
US11991468B2 (en) 2024-05-21
EP3297025A4 (en) 2019-05-15
US11438540B2 (en) 2022-09-06
EP4117036A2 (en) 2023-01-11
US10321079B2 (en) 2019-06-11

Similar Documents

Publication Publication Date Title
JP7124896B2 (ja) 固体撮像装置およびその製造方法、並びに電子機器
US11984462B2 (en) Image pickup device and electronic apparatus
TWI595638B (zh) 半導體裝置,固態成像裝置及電子設備
US11923395B2 (en) Semiconductor device, solid-state image pickup element, image pickup device, and electronic apparatus
WO2017169755A1 (ja) 固体撮像装置
WO2016158440A1 (ja) 固体撮像素子および電子機器
WO2023112689A1 (ja) 半導体装置およびその製造方法、並びに電子機器