Claims (6)
1. Мультидифференциальный усилитель, содержащий первый (1) и второй (2) входы, согласованные с шиной (3) положительного источника питания, третий (4) и четвертый (5) входы, согласованные с шиной (6) отрицательного источника питания, первый (7) и второй (8) входные транзисторы с объединенными базами, эмиттеры которых соединены с соответствующими первым (1) и вторым (2) входами, согласованными с шиной (3) положительного источника питания, третий (9) и четвертый (10) входные транзисторы с объединенными базами, эмиттеры которых подключены к соответствующим третьему (4) и четвертому (5) входам, согласованным с шиной (6) отрицательного источника питания, причем коллектор второго (8) и четвертого (10) входных транзисторов объединены и соединены с выходной цепью (11) мультидифференциального усилителя, отличающийся тем, что в схему введены первый (12) и второй (13) дополнительные транзисторы, базы которых связаны с цепью установления статического потенциала (14), коллектор первого (12) дополнительного транзистора соединен с объединенными базами первого (7) и второго (8) входных транзисторов, коллектор второго (13) дополнительного транзистора соединен с объединенными базами третьего (9) и четвертого (10) входных транзисторов, эмиттер первого (12) дополнительного транзистора подключен к коллектору третьего (9) входного транзистора и через дополнительный резистор (15) соединен с эмиттером второго (13) дополнительного транзистора и коллектором первого входного транзистора (7).1. A multi-differential amplifier containing the first (1) and second (2) inputs matched to the positive power supply bus (3), the third (4) and fourth (5) inputs matched to the negative power supply bus (6), the first ( 7) and the second (8) input transistors with integrated bases, the emitters of which are connected to the corresponding first (1) and second (2) inputs matched to the bus (3) of the positive power supply, the third (9) and fourth (10) input transistors with combined bases whose emitters are connected to the corresponding the fourth (4) and fourth (5) inputs matched to the negative power supply bus (6), the collector of the second (8) and fourth (10) input transistors being combined and connected to the output circuit (11) of the multidifferential amplifier, characterized in that the first (12) and second (13) additional transistors are introduced into the circuit, the bases of which are connected to the static potential circuit (14), the collector of the first (12) additional transistor is connected to the combined bases of the first (7) and second (8) input transistors, second manifold (13) d an additional transistor is connected to the combined bases of the third (9) and fourth (10) input transistors, the emitter of the first (12) additional transistor is connected to the collector of the third (9) input transistor, and is connected via an additional resistor (15) to the emitter of the second (13) additional transistor and a collector of a first input transistor (7).
2. Устройство по п.1, отличающееся тем, что в качестве первого (16), второго (17) и/или третьего (18) и четвертого (19) источников сигналов, подключенных соответственно к первому (1), второму (2) и/или третьему (4) и четвертому (5) входам мультидифференциального усилителя, используются преобразователи ток-напряжения, реализованные на основе вспомогательных двухполюсников (20) и соединенных с ними управляемых источников входных токов (21).2. The device according to claim 1, characterized in that as the first (16), second (17) and / or third (18) and fourth (19) signal sources connected respectively to the first (1), second (2) and / or the third (4) and fourth (5) inputs of a multidifferential amplifier, current-voltage converters implemented on the basis of auxiliary two-terminal devices (20) and controlled sources of input currents (21) connected to them are used.
3. Устройство по п.1, отличающееся тем, что в качестве первого (16), второго (17) и/или третьего (18) и четвертого (19) источников сигнала используются эмиттерные повторители на основе вспомогательных транзисторов (22), причем входные потенциальные сигналы мультидифференциального усилителя подаются на базы вспомогательных транзисторов (22).3. The device according to claim 1, characterized in that as the first (16), second (17) and / or third (18) and fourth (19) signal sources, emitter repeaters based on auxiliary transistors (22) are used, the input potential signals of a multidifferential amplifier are supplied to the bases of auxiliary transistors (22).
4. Устройство по п.1, отличающееся тем, что в качестве цепи установления статического потенциала (14) используется выходная цепь (11) мультидифференциального усилителя.4. The device according to claim 1, characterized in that the output circuit (11) of the multidifferential amplifier is used as the circuit for establishing the static potential (14).
5. Устройство по п.1, отличающееся тем, что в качестве цепи установления статического потенциала (14) используется выход (23) дополнительного буферного усилителя (24), вход которого соединен с выходной цепью (11) мультидифференциального усилителя.5. The device according to claim 1, characterized in that the output (23) of the additional buffer amplifier (24), the input of which is connected to the output circuit (11) of the multidifferential amplifier, is used as the circuit for establishing the static potential (14).
6. Устройство по п.4, отличающееся тем, что между базами первого (12) и второго (13) дополнительных транзисторов, связанных с цепью установления статического потенциала (14), включен согласующий р-n переход (40).
6. The device according to claim 4, characterized in that between the bases of the first (12) and second (13) additional transistors connected to the static potential circuit (14), a matching pn junction (40) is included.