[go: up one dir, main page]

RU2008109771A - CASCODE DIFFERENTIAL AMPLIFIER - Google Patents

CASCODE DIFFERENTIAL AMPLIFIER Download PDF

Info

Publication number
RU2008109771A
RU2008109771A RU2008109771/09A RU2008109771A RU2008109771A RU 2008109771 A RU2008109771 A RU 2008109771A RU 2008109771/09 A RU2008109771/09 A RU 2008109771/09A RU 2008109771 A RU2008109771 A RU 2008109771A RU 2008109771 A RU2008109771 A RU 2008109771A
Authority
RU
Russia
Prior art keywords
transistor
input
additional
transistors
emitter
Prior art date
Application number
RU2008109771/09A
Other languages
Russian (ru)
Other versions
RU2390911C2 (en
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Николай Васильевич Ковбасюк (RU)
Николай Васильевич Ковбасюк
Алексей Иванович Сергеенко (RU)
Алексей Иванович Сергеенко
Original Assignee
ГОУ ВПО "Южно-Российский государственный университет экономики и сервиса" (ЮРГУЭС) (RU)
ГОУ ВПО "Южно-Российский государственный университет экономики и сервиса" (ЮРГУЭС)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ГОУ ВПО "Южно-Российский государственный университет экономики и сервиса" (ЮРГУЭС) (RU), ГОУ ВПО "Южно-Российский государственный университет экономики и сервиса" (ЮРГУЭС) filed Critical ГОУ ВПО "Южно-Российский государственный университет экономики и сервиса" (ЮРГУЭС) (RU)
Priority to RU2008109771/09A priority Critical patent/RU2390911C2/en
Publication of RU2008109771A publication Critical patent/RU2008109771A/en
Application granted granted Critical
Publication of RU2390911C2 publication Critical patent/RU2390911C2/en

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Каскодный дифференциальный усилитель, содержащий первый (1) и второй (2) входные транзисторы, базы которых подключены к источнику напряжения смещения (3), первый (4) и второй (5) токостабилизирующие двухполюсники, связанные с соответствующими первым (6) и вторым (7) входами каскодного усилителя и эмиттерами первого (1) и второго (2) входных транзисторов, первый (8) и второй (9) двухполюсники нагрузки, подключенные к коллекторам соответствующих первого (1) и второго (2) входных транзисторов, а также базам первого (10) и второго (11) выходных транзисторов, выходной сумматор токов (12), первый (13) и второй (14) входы которого соединены с коллекторами первого (10) и второго (11) выходных транзисторов, отличающийся тем, что в схему введены первый (15), второй (16), третий (17), четвертый (18), пятый (19) и шестой (20) дополнительные транзисторы, третий (21) токостабилизирующий двухполюсник, а также первый (22) и второй (23) вспомогательные р-n переходы, причем первый (6) вход каскодного дифференциального усилителя связан с эмиттером первого (1) входного транзистора через первый (22) дополнительный p-n переход, второй (7) вход каскодного дифференциального усилителя связан с эмиттером второго (2) входного транзистора через второй (23) дополнительный p-n переход, база первого дополнительного транзистора (15) подключена к коллектору первого (1) входного транзистора, база второго дополнительного транзистора (16) подключена к коллектору второго (2) входного транзистора, коллектор первого дополнительного транзистора (15) соединен с эмиттером четвертого (17) дополнительного транзистора, коллектор второго дополнительного транзистора (16) связан с эмиттером третьего (17) дополнительно�A cascode differential amplifier containing the first (1) and second (2) input transistors, the bases of which are connected to a bias voltage source (3), the first (4) and second (5) current-stabilizing two-pole connected to the corresponding first (6) and second ( 7) the inputs of the cascode amplifier and emitters of the first (1) and second (2) input transistors, the first (8) and second (9) two-terminal load connected to the collectors of the corresponding first (1) and second (2) input transistors, as well as the bases first (10) and second (11) output transistors, output a bottom current adder (12), the first (13) and second (14) inputs of which are connected to the collectors of the first (10) and second (11) output transistors, characterized in that the first (15), second (16) are introduced into the circuit the third (17), fourth (18), fifth (19) and sixth (20) additional transistors, the third (21) current-stabilizing bipolar, as well as the first (22) and second (23) auxiliary pn junctions, the first (6 ) the input of the cascode differential amplifier is connected to the emitter of the first (1) input transistor through the first (22) additional pn junction, the second (7) cascode input of the second differential amplifier is connected to the emitter of the second (2) input transistor through the second (23) additional pn junction, the base of the first additional transistor (15) is connected to the collector of the first (1) input transistor, the base of the second additional transistor (16) is connected to the collector of the second ( 2) the input transistor, the collector of the first additional transistor (15) is connected to the emitter of the fourth (17) additional transistor, the collector of the second additional transistor (16) is additionally connected to the emitter of the third (17)

Claims (1)

Каскодный дифференциальный усилитель, содержащий первый (1) и второй (2) входные транзисторы, базы которых подключены к источнику напряжения смещения (3), первый (4) и второй (5) токостабилизирующие двухполюсники, связанные с соответствующими первым (6) и вторым (7) входами каскодного усилителя и эмиттерами первого (1) и второго (2) входных транзисторов, первый (8) и второй (9) двухполюсники нагрузки, подключенные к коллекторам соответствующих первого (1) и второго (2) входных транзисторов, а также базам первого (10) и второго (11) выходных транзисторов, выходной сумматор токов (12), первый (13) и второй (14) входы которого соединены с коллекторами первого (10) и второго (11) выходных транзисторов, отличающийся тем, что в схему введены первый (15), второй (16), третий (17), четвертый (18), пятый (19) и шестой (20) дополнительные транзисторы, третий (21) токостабилизирующий двухполюсник, а также первый (22) и второй (23) вспомогательные р-n переходы, причем первый (6) вход каскодного дифференциального усилителя связан с эмиттером первого (1) входного транзистора через первый (22) дополнительный p-n переход, второй (7) вход каскодного дифференциального усилителя связан с эмиттером второго (2) входного транзистора через второй (23) дополнительный p-n переход, база первого дополнительного транзистора (15) подключена к коллектору первого (1) входного транзистора, база второго дополнительного транзистора (16) подключена к коллектору второго (2) входного транзистора, коллектор первого дополнительного транзистора (15) соединен с эмиттером четвертого (17) дополнительного транзистора, коллектор второго дополнительного транзистора (16) связан с эмиттером третьего (17) дополнительного транзистора, база третьего дополнительного транзистора (17) подключена к эмиттеру первого входного транзистора (1), база четвертого (18) дополнительного транзистора подключена к эмиттеру второго (2) выходного транзистора, коллектор третьего дополнительного транзистора (17) соединен с эмиттером пятого дополнительного транзистора (19), база пятого дополнительного транзистора (19) подключена к первому входу (6) каскодного дифференциального усилителя, база шестого дополнительного транзистора (20) соединена со вторым (7) входом каскодного дифференциального усилителя, коллекторы пятого и шестого дополнительных транзисторов объединены и подключены к общей точке первого (4), второго (5) и третьего (21) токостабилизирующих двухполюсников, а свободный вывод третьего токостабилизирующего двухполюсника (21) связан с шиной источника питания (22). A cascode differential amplifier containing the first (1) and second (2) input transistors, the bases of which are connected to a bias voltage source (3), the first (4) and second (5) current-stabilizing two-pole connected to the corresponding first (6) and second ( 7) the inputs of the cascode amplifier and emitters of the first (1) and second (2) input transistors, the first (8) and second (9) two-terminal load connected to the collectors of the corresponding first (1) and second (2) input transistors, as well as the bases first (10) and second (11) output transistors, output a bottom current adder (12), the first (13) and second (14) inputs of which are connected to the collectors of the first (10) and second (11) output transistors, characterized in that the first (15), second (16) are introduced into the circuit the third (17), fourth (18), fifth (19) and sixth (20) additional transistors, the third (21) current-stabilizing bipolar, as well as the first (22) and second (23) auxiliary pn junctions, the first (6 ) the input of the cascode differential amplifier is connected to the emitter of the first (1) input transistor through the first (22) additional pn junction, the second (7) cascode input of the second differential amplifier is connected to the emitter of the second (2) input transistor through the second (23) additional pn junction, the base of the first additional transistor (15) is connected to the collector of the first (1) input transistor, the base of the second additional transistor (16) is connected to the collector of the second ( 2) the input transistor, the collector of the first additional transistor (15) is connected to the emitter of the fourth (17) additional transistor, the collector of the second additional transistor (16) is additionally connected to the emitter of the third (17) about the transistor, the base of the third additional transistor (17) is connected to the emitter of the first input transistor (1), the base of the fourth (18) additional transistor is connected to the emitter of the second (2) output transistor, the collector of the third additional transistor (17) is connected to the emitter of the fifth additional transistor (19), the base of the fifth additional transistor (19) is connected to the first input (6) of the cascode differential amplifier, the base of the sixth additional transistor (20) is connected to the second (7) input of the cascode differential of the amplifier, collectors of the fifth and sixth additional transistors are combined and connected to a common point of the first (4), second (5) and third (21) current-stabilizing two-terminal devices, and the free output of the third current-stabilizing two-terminal device (21) is connected to the power supply bus (22).
RU2008109771/09A 2008-03-13 2008-03-13 Cascode differential amplifier RU2390911C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2008109771/09A RU2390911C2 (en) 2008-03-13 2008-03-13 Cascode differential amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2008109771/09A RU2390911C2 (en) 2008-03-13 2008-03-13 Cascode differential amplifier

Publications (2)

Publication Number Publication Date
RU2008109771A true RU2008109771A (en) 2009-10-10
RU2390911C2 RU2390911C2 (en) 2010-05-27

Family

ID=41260113

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008109771/09A RU2390911C2 (en) 2008-03-13 2008-03-13 Cascode differential amplifier

Country Status (1)

Country Link
RU (1) RU2390911C2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2439779C1 (en) * 2010-12-20 2012-01-10 Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") Complementary cascode differential amplifier with paraphase output
RU2513486C1 (en) * 2012-09-24 2014-04-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Broadband cascade amplifier

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3972003A (en) * 1974-08-09 1976-07-27 Bell Telephone Laboratories, Incorporated High speed current detection amplifier circuit
SU1529410A1 (en) * 1987-10-26 1989-12-15 Предприятие П/Я В-8624 Current follower
JP3214474B2 (en) * 1998-12-16 2001-10-02 日本電気株式会社 Operational amplifier circuit
US6867643B2 (en) * 2003-04-15 2005-03-15 Elantec Semiconductor, Inc. Rail-to-rail operational amplifier circuits to extract the mean (common mode) voltage of two input signals

Also Published As

Publication number Publication date
RU2390911C2 (en) 2010-05-27

Similar Documents

Publication Publication Date Title
RU2008109506A (en) CASCODE LOW VOLTAGE DIFFERENTIAL AMPLIFIER
RU2008109771A (en) CASCODE DIFFERENTIAL AMPLIFIER
KR100768240B1 (en) Voltage level conversion circuit
RU2008110769A (en) MULTIDIFFERENTIAL AMPLIFIER
RU2008134978A (en) COMPLETE CASCODE DIFFERENTIAL AMPLIFIER WITH CONTROLLED AMPLIFICATION
RU2008109765A (en) HIGH FREQUENCY DIFFERENTIAL AMPLIFIER
RU2008103997A (en) CASCODE DIFFERENTIAL AMPLIFIER
RU2008115083A (en) DIFFERENTIAL AMPLIFIER WITH LOW-VOLTAGE INPUTS
RU2007144028A (en) CASCODE DIFFERENTIAL AMPLIFIER WITH LOW VOLUME OF ZERO OFFSET
RU2007144027A (en) HIGH-FREQUENCY AMPLIFIER ON THE TRANSISTOR ON THE SCHEME WITH THE GENERAL BASE
RU2013101657A (en) OUTPUT CASCADE OF POWER AMPLIFIER BASED ON COMPLETE TRANSISTORS
CN101000931B (en) P-channel high power semiconductor constant-current diode and manufacturing method thereof
RU2013119661A (en) OPERATING AMPLIFIER WITH PARAFASE OUTPUT
RU2008113266A (en) CASCODE DIFFERENTIAL AMPLIFIER
RU2008134977A (en) CASKED DIFFERENTIAL AMPLIFIER WITH CONTROLLED AMPLIFICATION
RU2008106717A (en) CURRENT MIRROR
RU2009133160A (en) DIFFERENTIAL OPERATIONAL AMPLIFIER
RU2008102792A (en) ACTIVE LOAD OF DIFFERENTIAL AMPLIFIERS
RU2005105188A (en) SURFACE SOURCE
RU2003116642A (en) DIFFERENTIAL AMPLIFIER
RU2006128294A (en) CASCODE DIFFERENTIAL AMPLIFIER
RU2008108367A (en) COMPLETE TWO-STAGE CASCODE DIFFERENTIAL AMPLIFIER
RU2008138297A (en) ANALOG OUTPUT OF TWO SIGNALS
RU2008136257A (en) CASKED DIFFERENTIAL AMPLIFIER WITH CONTROLLED AMPLIFICATION
RU2008138517A (en) ANALOG OUTPUT OF TWO SIGNALS

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130314