Claims (1)
Каскодный дифференциальный усилитель, содержащий первый (1) и второй (2) входные транзисторы, базы которых подключены к источнику напряжения смещения (3), первый (4) и второй (5) токостабилизирующие двухполюсники, связанные с соответствующими первым (6) и вторым (7) входами каскодного усилителя и эмиттерами первого (1) и второго (2) входных транзисторов, первый (8) и второй (9) двухполюсники нагрузки, подключенные к коллекторам соответствующих первого (1) и второго (2) входных транзисторов, а также базам первого (10) и второго (11) выходных транзисторов, выходной сумматор токов (12), первый (13) и второй (14) входы которого соединены с коллекторами первого (10) и второго (11) выходных транзисторов, отличающийся тем, что в схему введены первый (15), второй (16), третий (17), четвертый (18), пятый (19) и шестой (20) дополнительные транзисторы, третий (21) токостабилизирующий двухполюсник, а также первый (22) и второй (23) вспомогательные р-n переходы, причем первый (6) вход каскодного дифференциального усилителя связан с эмиттером первого (1) входного транзистора через первый (22) дополнительный p-n переход, второй (7) вход каскодного дифференциального усилителя связан с эмиттером второго (2) входного транзистора через второй (23) дополнительный p-n переход, база первого дополнительного транзистора (15) подключена к коллектору первого (1) входного транзистора, база второго дополнительного транзистора (16) подключена к коллектору второго (2) входного транзистора, коллектор первого дополнительного транзистора (15) соединен с эмиттером четвертого (17) дополнительного транзистора, коллектор второго дополнительного транзистора (16) связан с эмиттером третьего (17) дополнительного транзистора, база третьего дополнительного транзистора (17) подключена к эмиттеру первого входного транзистора (1), база четвертого (18) дополнительного транзистора подключена к эмиттеру второго (2) выходного транзистора, коллектор третьего дополнительного транзистора (17) соединен с эмиттером пятого дополнительного транзистора (19), база пятого дополнительного транзистора (19) подключена к первому входу (6) каскодного дифференциального усилителя, база шестого дополнительного транзистора (20) соединена со вторым (7) входом каскодного дифференциального усилителя, коллекторы пятого и шестого дополнительных транзисторов объединены и подключены к общей точке первого (4), второго (5) и третьего (21) токостабилизирующих двухполюсников, а свободный вывод третьего токостабилизирующего двухполюсника (21) связан с шиной источника питания (22).
A cascode differential amplifier containing the first (1) and second (2) input transistors, the bases of which are connected to a bias voltage source (3), the first (4) and second (5) current-stabilizing two-pole connected to the corresponding first (6) and second ( 7) the inputs of the cascode amplifier and emitters of the first (1) and second (2) input transistors, the first (8) and second (9) two-terminal load connected to the collectors of the corresponding first (1) and second (2) input transistors, as well as the bases first (10) and second (11) output transistors, output a bottom current adder (12), the first (13) and second (14) inputs of which are connected to the collectors of the first (10) and second (11) output transistors, characterized in that the first (15), second (16) are introduced into the circuit the third (17), fourth (18), fifth (19) and sixth (20) additional transistors, the third (21) current-stabilizing bipolar, as well as the first (22) and second (23) auxiliary pn junctions, the first (6 ) the input of the cascode differential amplifier is connected to the emitter of the first (1) input transistor through the first (22) additional pn junction, the second (7) cascode input of the second differential amplifier is connected to the emitter of the second (2) input transistor through the second (23) additional pn junction, the base of the first additional transistor (15) is connected to the collector of the first (1) input transistor, the base of the second additional transistor (16) is connected to the collector of the second ( 2) the input transistor, the collector of the first additional transistor (15) is connected to the emitter of the fourth (17) additional transistor, the collector of the second additional transistor (16) is additionally connected to the emitter of the third (17) about the transistor, the base of the third additional transistor (17) is connected to the emitter of the first input transistor (1), the base of the fourth (18) additional transistor is connected to the emitter of the second (2) output transistor, the collector of the third additional transistor (17) is connected to the emitter of the fifth additional transistor (19), the base of the fifth additional transistor (19) is connected to the first input (6) of the cascode differential amplifier, the base of the sixth additional transistor (20) is connected to the second (7) input of the cascode differential of the amplifier, collectors of the fifth and sixth additional transistors are combined and connected to a common point of the first (4), second (5) and third (21) current-stabilizing two-terminal devices, and the free output of the third current-stabilizing two-terminal device (21) is connected to the power supply bus (22).