JP2010219121A - 半導体装置及び電子装置 - Google Patents
半導体装置及び電子装置 Download PDFInfo
- Publication number
- JP2010219121A JP2010219121A JP2009061271A JP2009061271A JP2010219121A JP 2010219121 A JP2010219121 A JP 2010219121A JP 2009061271 A JP2009061271 A JP 2009061271A JP 2009061271 A JP2009061271 A JP 2009061271A JP 2010219121 A JP2010219121 A JP 2010219121A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- wiring
- sealing resin
- electrode pad
- insulating layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H10W70/614—
-
- H10P72/74—
-
- H10W70/095—
-
- H10W70/635—
-
- H10W72/0198—
-
- H10W74/019—
-
- H10W74/117—
-
- H10W90/00—
-
- H10W90/701—
-
- H10W70/093—
-
- H10W70/60—
-
- H10W70/655—
-
- H10W72/241—
-
- H10W72/29—
-
- H10W72/5522—
-
- H10W72/9413—
-
- H10W74/00—
-
- H10W74/142—
-
- H10W90/10—
-
- H10W90/722—
-
- H10W90/754—
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
【解決手段】電子部品15,16、及び電子部品15,16の周囲に形成された封止樹脂18に設けられ、積層された複数の絶縁層56,57よりなる積層体45と、電子部品15,16の電極パッド35,36,38,39と直接接続された配線パターン51〜53と、配線パターン54とを有する多層配線構造体19を備え、配線パターン52〜54は、封止樹脂18と接触する面56Aとは反対側に位置する絶縁層56の面56Bに設けられた配線68,73,77を有し、封止樹脂18及び絶縁層56を貫通すると共に、配線68,73,77を露出する貫通孔21〜23を設け、貫通孔21〜23に配線68,73,77と接続される導電部材27〜29を設けた。
【選択図】図2
Description
図2は、本発明の実施の形態に係る電子装置の断面図である。
11,12 半導体装置
13 内部接続端子
15,16,92 電子部品
15A,16A 電極パッド形成面
15B,16B 背面
15C,16C 側面
18 封止樹脂
18A 多層配線構造体形成面
18B,56A,56B,57A,57B,92A,111A,112A 面
19 多層配線構造体
21〜23,137〜139 貫通孔
27〜29 導電部材
32 外部接続端子
35,36,38,39,106 電極パッド
27A,28A,29A,35A,36A,38A,39A,46A,47A,48A,49A 接続面
45 積層体
46〜49 外部接続用パッド
51〜54,101 配線パターン
55,102,103 ソルダーレジスト層
55A,55B,55C,55D,102A,103A,115〜117,121〜124,126〜129,131〜133 開口部
56,57 絶縁層
61,62,64,66,69,71,74,78 ビア
63,68,73,77 配線
81〜83 凹部
91 配線基板
93 モールド樹脂
94 金属ワイヤ
96 基板本体
96A 上面
96B 下面
97,98 パッド
111 支持体
112 接着剤
136 印刷用マスク
141 導電性ペースト
Claims (5)
- 電極パッド、該電極パッドが形成される電極パッド形成面、及び該電極パッド形成面の反対側に位置する背面を有する電子部品と、
前記電極パッド形成面を通過する平面上に配置された多層構造体形成面と、該多層構造体形成面の反対側に位置すると共に、前記背面を通過する平面上に配置された面とを有し、前記電子部品の周囲に設けられ、前記電子部品の側面を封止する封止樹脂と、
前記電極パッド、前記電極パッド形成面、及び前記多層構造体形成面に設けられ、積層された複数の絶縁層よりなる積層体と、前記電極パッド、前記電極パッド形成面、及び前記多層構造体形成面と接触する前記積層体の第1の面とは反対側に位置する前記積層体の第2の面に設けられた外部接続用パッドと、前記積層体に内設され、前記電極パッド及び前記外部接続用パッドと直接接続された配線パターンと、を有する多層配線構造体と、を備え、
前記配線パターンは、複数の前記絶縁層のうち、前記封止樹脂と接触する第1の絶縁層に設けられ、前記封止樹脂と接触する前記第1の絶縁層の第1の面とは反対側に位置する前記第1の絶縁層の第2の面に配置された配線を有し、
前記封止樹脂及び前記第1の絶縁層を貫通すると共に、前記配線を露出する貫通孔を設け、
前記貫通孔に、前記配線と接続される導電部材を設けたことを特徴とする半導体装置。 - 前記導電部材の高さは、前記封止樹脂の厚さと前記第1の絶縁層の厚さとを加えた値よりも小さくなるように構成されていることを特徴とする請求項1記載の半導体装置。
- 前記導電部材は、導電性ペーストよりなることを特徴とする請求項1または2記載の半導体装置。
- 前記多層配線構造体の厚さは、前記封止樹脂の厚さ及び前記電子部品の厚さよりも薄いことを特徴とする請求項1ないし3のうち、いずれか1項記載の半導体装置。
- 請求項1〜4のうち、いずれか1項記載の半導体装置と、
内部接続端子を介して、前記半導体装置と電気的に接続される他の半導体装置と、を備えたことを特徴とする電子装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009061271A JP5188426B2 (ja) | 2009-03-13 | 2009-03-13 | 半導体装置及びその製造方法、電子装置 |
| US12/722,769 US8294253B2 (en) | 2009-03-13 | 2010-03-12 | Semiconductor device, electronic device and method of manufacturing semiconductor device, having electronic component, sealing resin and multilayer wiring structure |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009061271A JP5188426B2 (ja) | 2009-03-13 | 2009-03-13 | 半導体装置及びその製造方法、電子装置 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2010219121A true JP2010219121A (ja) | 2010-09-30 |
| JP2010219121A5 JP2010219121A5 (ja) | 2012-03-22 |
| JP5188426B2 JP5188426B2 (ja) | 2013-04-24 |
Family
ID=42730013
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009061271A Expired - Fee Related JP5188426B2 (ja) | 2009-03-13 | 2009-03-13 | 半導体装置及びその製造方法、電子装置 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8294253B2 (ja) |
| JP (1) | JP5188426B2 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012104757A (ja) * | 2010-11-12 | 2012-05-31 | Shinko Electric Ind Co Ltd | 半導体パッケージの製造方法 |
| JP2013098373A (ja) * | 2011-11-01 | 2013-05-20 | Fujitsu Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2016535462A (ja) * | 2014-09-26 | 2016-11-10 | インテル コーポレイション | ワイヤボンディングされたマルチダイスタックを有する集積回路パッケージ |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5826532B2 (ja) * | 2010-07-15 | 2015-12-02 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
| US9613917B2 (en) | 2012-03-30 | 2017-04-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package-on-package (PoP) device with integrated passive device in a via |
| US8703542B2 (en) * | 2012-05-18 | 2014-04-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wafer-level packaging mechanisms |
| CN103681610B (zh) * | 2012-09-04 | 2017-05-10 | 旺宏电子股份有限公司 | 芯片叠层结构及其制造方法 |
| US9165887B2 (en) | 2012-09-10 | 2015-10-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device with discrete blocks |
| US9391041B2 (en) | 2012-10-19 | 2016-07-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out wafer level package structure |
| TWI517269B (zh) * | 2013-09-27 | 2016-01-11 | 矽品精密工業股份有限公司 | 層疊式封裝結構及其製法 |
| US9373527B2 (en) * | 2013-10-30 | 2016-06-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Chip on package structure and method |
| US9502270B2 (en) | 2014-07-08 | 2016-11-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device packages, packaging methods, and packaged semiconductor devices |
| JP7269755B2 (ja) * | 2019-02-26 | 2023-05-09 | ローム株式会社 | 電子装置および電子装置の製造方法 |
| KR102749279B1 (ko) | 2020-02-27 | 2025-01-02 | 삼성전자주식회사 | 반도체 패키지 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003318323A (ja) * | 2002-04-19 | 2003-11-07 | Casio Comput Co Ltd | 半導体装置およびその製造方法 |
| JP2005005632A (ja) * | 2003-06-16 | 2005-01-06 | Sony Corp | チップ状電子部品及びその製造方法、並びにその実装構造 |
| JP2007123524A (ja) * | 2005-10-27 | 2007-05-17 | Shinko Electric Ind Co Ltd | 電子部品内蔵基板 |
| JP2007194436A (ja) * | 2006-01-19 | 2007-08-02 | Elpida Memory Inc | 半導体パッケージ、導電性ポスト付き基板、積層型半導体装置、半導体パッケージの製造方法及び積層型半導体装置の製造方法 |
| JP2009016786A (ja) * | 2007-07-02 | 2009-01-22 | Nepes Corp | 超薄型半導体パッケージ及びその製造方法 |
| JP2009033108A (ja) * | 2007-07-27 | 2009-02-12 | Hynix Semiconductor Inc | 半導体パッケージ、これを有する積層ウエハーレベルパッケージおよび積層ウエハーレベルパッケージの製造方法 |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6271469B1 (en) * | 1999-11-12 | 2001-08-07 | Intel Corporation | Direct build-up layer on an encapsulated die package |
| DE10137184B4 (de) * | 2001-07-31 | 2007-09-06 | Infineon Technologies Ag | Verfahren zur Herstellung eines elektronischen Bauteils mit einem Kuststoffgehäuse und elektronisches Bauteil |
| JP4052955B2 (ja) * | 2003-02-06 | 2008-02-27 | Necエレクトロニクス株式会社 | 半導体装置の製造方法 |
| DE10334576B4 (de) * | 2003-07-28 | 2007-04-05 | Infineon Technologies Ag | Verfahren zum Herstellen eines Halbleiterbauelements mit einem Kunststoffgehäuse |
| JP4271590B2 (ja) * | 2004-01-20 | 2009-06-03 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
| JP4361826B2 (ja) * | 2004-04-20 | 2009-11-11 | 新光電気工業株式会社 | 半導体装置 |
| US7919844B2 (en) * | 2005-05-26 | 2011-04-05 | Aprolase Development Co., Llc | Tier structure with tier frame having a feedthrough structure |
| DE102005026098B3 (de) * | 2005-06-01 | 2007-01-04 | Infineon Technologies Ag | Nutzen und Halbleiterbauteil aus einer Verbundplatte mit Halbleiterchips und Kunststoffgehäusemasse sowie Verfahren zur Herstellung derselben |
| US8174119B2 (en) * | 2006-11-10 | 2012-05-08 | Stats Chippac, Ltd. | Semiconductor package with embedded die |
| JP2008218926A (ja) * | 2007-03-07 | 2008-09-18 | Spansion Llc | 半導体装置及びその製造方法 |
| US7863088B2 (en) * | 2007-05-16 | 2011-01-04 | Infineon Technologies Ag | Semiconductor device including covering a semiconductor with a molding compound and forming a through hole in the molding compound |
| SG148901A1 (en) * | 2007-07-09 | 2009-01-29 | Micron Technology Inc | Packaged semiconductor assemblies and methods for manufacturing such assemblies |
| US8093704B2 (en) * | 2008-06-03 | 2012-01-10 | Intel Corporation | Package on package using a bump-less build up layer (BBUL) package |
| US8168470B2 (en) * | 2008-12-08 | 2012-05-01 | Stats Chippac, Ltd. | Semiconductor device and method of forming vertical interconnect structure in substrate for IPD and baseband circuit separated by high-resistivity molding compound |
| JP5535494B2 (ja) * | 2009-02-23 | 2014-07-02 | 新光電気工業株式会社 | 半導体装置 |
-
2009
- 2009-03-13 JP JP2009061271A patent/JP5188426B2/ja not_active Expired - Fee Related
-
2010
- 2010-03-12 US US12/722,769 patent/US8294253B2/en not_active Expired - Fee Related
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003318323A (ja) * | 2002-04-19 | 2003-11-07 | Casio Comput Co Ltd | 半導体装置およびその製造方法 |
| JP2005005632A (ja) * | 2003-06-16 | 2005-01-06 | Sony Corp | チップ状電子部品及びその製造方法、並びにその実装構造 |
| JP2007123524A (ja) * | 2005-10-27 | 2007-05-17 | Shinko Electric Ind Co Ltd | 電子部品内蔵基板 |
| JP2007194436A (ja) * | 2006-01-19 | 2007-08-02 | Elpida Memory Inc | 半導体パッケージ、導電性ポスト付き基板、積層型半導体装置、半導体パッケージの製造方法及び積層型半導体装置の製造方法 |
| JP2009016786A (ja) * | 2007-07-02 | 2009-01-22 | Nepes Corp | 超薄型半導体パッケージ及びその製造方法 |
| JP2009033108A (ja) * | 2007-07-27 | 2009-02-12 | Hynix Semiconductor Inc | 半導体パッケージ、これを有する積層ウエハーレベルパッケージおよび積層ウエハーレベルパッケージの製造方法 |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012104757A (ja) * | 2010-11-12 | 2012-05-31 | Shinko Electric Ind Co Ltd | 半導体パッケージの製造方法 |
| JP2013098373A (ja) * | 2011-11-01 | 2013-05-20 | Fujitsu Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2016535462A (ja) * | 2014-09-26 | 2016-11-10 | インテル コーポレイション | ワイヤボンディングされたマルチダイスタックを有する集積回路パッケージ |
| US10249598B2 (en) | 2014-09-26 | 2019-04-02 | Intel Corporation | Integrated circuit package having wirebonded multi-die stack |
| US12237305B2 (en) | 2014-09-26 | 2025-02-25 | Intel Corporation | Integrated circuit package having wirebonded multi-die stack |
Also Published As
| Publication number | Publication date |
|---|---|
| US8294253B2 (en) | 2012-10-23 |
| US20100230823A1 (en) | 2010-09-16 |
| JP5188426B2 (ja) | 2013-04-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5188426B2 (ja) | 半導体装置及びその製造方法、電子装置 | |
| JP5340789B2 (ja) | 電子装置及びその製造方法 | |
| JP4298559B2 (ja) | 電子部品実装構造及びその製造方法 | |
| JP5535494B2 (ja) | 半導体装置 | |
| JP3813402B2 (ja) | 半導体装置の製造方法 | |
| JP6621708B2 (ja) | 半導体装置、半導体装置の製造方法 | |
| JP5106460B2 (ja) | 半導体装置及びその製造方法、並びに電子装置 | |
| JP5372579B2 (ja) | 半導体装置及びその製造方法、並びに電子装置 | |
| KR101696705B1 (ko) | 칩 내장형 pcb 및 그 제조 방법과, 그 적층 패키지 | |
| JP5280945B2 (ja) | 半導体装置及びその製造方法 | |
| JP2008016819A (ja) | パッケージオンパッケージのボトム基板及びその製造方法 | |
| KR20070045929A (ko) | 전자 부품 내장 기판 및 그 제조 방법 | |
| TW201312713A (zh) | 半導體裝置、垂直堆疊有該半導體裝置之半導體模組構造及其製造方法 | |
| KR20100065635A (ko) | 집적회로 패키지 내장 인쇄회로기판 및 그 제조방법 | |
| KR20160032985A (ko) | 패키지 기판, 패키지 기판의 제조 방법 및 이를 포함하는 적층형 패키지 | |
| JP5357239B2 (ja) | 配線基板、半導体装置、及び配線基板の製造方法 | |
| CN101236943B (zh) | 内埋芯片的散热型无芯板薄型基板及其制造方法 | |
| TWI611523B (zh) | 半導體封裝件之製法 | |
| KR20160125719A (ko) | 인쇄회로기판, 그 제조방법, 및 전자부품 모듈 | |
| KR102881360B1 (ko) | 인쇄회로기판 및 전자부품 패키지 | |
| JP5693763B2 (ja) | 半導体装置及びその製造方法 | |
| KR101501902B1 (ko) | 금속 포스트를 구비한 인쇄회로기판 및 이의 제조 방법 | |
| JP2013058775A (ja) | 半導体パッケージ基板の製造方法 | |
| KR101158213B1 (ko) | 전자부품 내장형 인쇄회로기판 및 이의 제조 방법 | |
| JP4955259B2 (ja) | 配線基板、半導体装置、及び配線基板の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120206 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120206 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121228 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130115 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130122 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160201 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5188426 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |