TWI517269B - 層疊式封裝結構及其製法 - Google Patents
層疊式封裝結構及其製法 Download PDFInfo
- Publication number
- TWI517269B TWI517269B TW102134972A TW102134972A TWI517269B TW I517269 B TWI517269 B TW I517269B TW 102134972 A TW102134972 A TW 102134972A TW 102134972 A TW102134972 A TW 102134972A TW I517269 B TWI517269 B TW I517269B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- dielectric layer
- forming
- line
- metal
- Prior art date
Links
Classifications
-
- H10W90/701—
-
- H10W70/614—
-
- H10W90/00—
-
- H10W70/60—
-
- H10W70/635—
-
- H10W74/15—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Laminated Bodies (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Manufacturing & Machinery (AREA)
Description
本發明係有關於一種封裝結構及其製法,尤指一種層疊式封裝結構及其製法。
隨著電子產品逐漸朝微型化發展,印刷電路板(PCB)表面可供設置半導體封裝件的面積越來越小,因此遂發展出一種半導體封裝件之立體堆疊技術,其係於一半導體封裝件上疊置另一半導體封裝件,而成為一層疊式封裝結構(package on package,簡稱POP),以符合小型表面接合面積與高密度元件設置之要求。
第1圖所示者,係習知之層疊式封裝結構的剖視圖。
如圖所示,其係於底封裝件11上形成封裝膠體111後,以雷射燒灼形成複數貫穿且外露電性連接墊112之封裝膠體開孔1110,接著,在該封裝膠體開孔1110中的電性連接墊112上接置導電元件113,另一方面,在頂封裝件12的底面接置複數銲球121,然後,將該頂封裝件12接置於該底封裝件11上,使該頂封裝件12的銲球121電性連接該底封裝件11的導電元件113。
惟,前述習知之層疊式封裝結構須使用雷射將該封裝膠體打穿,即雷射鑽孔的深度較深,進而拉長製程時間,降低產能;此外,隨著電子產品的數入/輸出(I/O)數量增加,電性連接墊之間的間距隨之縮小,而容易在堆疊封裝件時發生銲料橋接(solder bridge)現象,降低整體良率。
因此,如何避免上述習知技術中之種種問題,實已成為目前亟欲解決的課題。
有鑒於上述習知技術之缺失,本發明提供一種層疊式封裝結構之製法,係包括:提供第一封裝件,其係包括:介電層,係具有相對之第一表面與第二表面;層疊線路層,係嵌埋於該介電層中,且外露於該第一表面與第二表面;複數金屬柱,係設於該介電層的第一表面上,且電性連接該層疊線路層;半導體晶片,係接置於該介電層的第一表面上,且電性連接該層疊線路層;及封裝膠體,係形成於該介電層的第一表面上,並包覆該半導體晶片與金屬柱,且具有複數對應外露該金屬柱之頂端的封裝膠體開孔;以及於該封裝膠體上接置第二封裝件,使該第二封裝件電性連接該等金屬柱。
於本實施例之製法中,該第一封裝件之製作步驟係包括:於一具有相對之第三表面與第四表面的承載板的第四表面上形成具有第一阻層開孔的第一阻層,形成該承載板之材質係為金屬板或導電材料;於該第一阻層開孔中形成第一線路;於該第一阻層與第一線路上形成具有第二阻層
開孔的第二阻層;於該第二阻層開孔中形成第二線路,該第一線路與第二線路係構成該層疊線路層;移除該第一阻層與第二阻層;形成包覆該第一線路與第二線路且外露該第二線路的該介電層;形成貫穿該承載板的承載板開孔,並使剩餘該承載板構成該等金屬柱;於該介電層的第一表面上接置電性連接該層疊線路層的該半導體晶片;於該介電層的第一表面上形成包覆該半導體晶片與金屬柱的該封裝膠體;以及形成複數對應外露該金屬柱之頂端的該封裝膠體開孔。
所述之層疊式封裝結構之製法中,該第一封裝件之製作步驟係包括:於一具有相對之第三表面與第四表面的承載板中形成複數貫穿之承載板通孔,形成該承載板之材質係為金屬板或導電材料;於各該承載板通孔中形成該金屬柱;於該承載板之第四表面上形成具有第一阻層開孔的第一阻層;於該第一阻層開孔中形成第一線路;於該第一阻層與第一線路上形成具有第二阻層開孔的第二阻層;於該第二阻層開孔中形成第二線路,該第一線路與第二線路係構成該層疊線路層;移除該第一阻層與第二阻層;形成包覆該第一線路與第二線路且外露該第二線路的該介電層;移除該承載板,並留下該等金屬柱;於該介電層的第一表面上接置電性連接該層疊線路層的該半導體晶片;於該介電層的第一表面上形成包覆該半導體晶片與金屬柱的該封裝膠體;以及形成複數對應外露該金屬柱之頂端的該封裝膠體開孔。
於本發明之製法中,形成該封裝膠體開孔之方式係以雷射燒灼該封裝膠體,且該第二封裝件復包括用以對應連接該金屬柱之頂端的導電元件。
依前所述之製法,該導電元件係為銲球,且於提供該第一封裝件之後,復包括對該第一封裝件進行切單步驟。
本發明復提供一種層疊式封裝結構,係包括:第一封裝件,其係包括:介電層,係具有相對之第一表面與第二表面;層疊線路層,係嵌埋於該介電層中,且外露於該第一表面與第二表面;複數金屬柱,係設於該介電層的第一表面上,且電性連接該層疊線路層;半導體晶片,係接置於該介電層的第一表面上,且電性連接該層疊線路層;及封裝膠體,係形成於該介電層的第一表面上,並包覆該半導體晶片與金屬柱,且具有複數對應外露該金屬柱之頂端的封裝膠體開孔;以及第二封裝件,係接置於該封裝膠體上,且電性連接該等金屬柱。
於本實施例之層疊式封裝結構中,該第二封裝件復包括用以對應連接該金屬柱之頂端的導電元件,且該導電元件係為銲球。
由上可知,本發明係於第一封裝件上形成有複數金屬柱,並於接置晶片與包覆封裝膠體後,形成外露該金屬柱之頂端的封裝膠體開孔,由於本發明之封裝膠體開孔的深度較淺,故可有效減少製程時間,增進產能。
11‧‧‧底封裝件
111、26‧‧‧封裝膠體
1110‧‧‧封裝膠體開孔
112‧‧‧電性連接墊
113、31‧‧‧導電元件
12‧‧‧頂封裝件
121、27‧‧‧銲球
20、40‧‧‧承載板
200‧‧‧承載板開孔
201、41‧‧‧金屬柱
202‧‧‧支撐部
20a、40a‧‧‧第三表面
20b、40b‧‧‧第四表面
21‧‧‧第一阻層
210‧‧‧第一阻層開孔
22a‧‧‧第一線路
22b‧‧‧第二線路
22‧‧‧層疊線路層
23‧‧‧第二阻層
230‧‧‧第二阻層開孔
24‧‧‧介電層
24a‧‧‧第一表面
24b‧‧‧第二表面
25‧‧‧半導體晶片
260‧‧‧封裝膠體開孔
2‧‧‧第一封裝件
3‧‧‧第二封裝件
400‧‧‧承載板通孔
第1圖所示者係習知之層疊式封裝結構的剖視圖;
第2A至2N圖所示者係本發明之層疊式封裝結構及其製法的剖視圖;以及第3A至3G圖所示者係本發明之層疊式封裝結構之第一封裝件的另一製法的剖視圖。
以下藉由特定的具體實施例說明本發明之實施方式,熟悉此技藝之人士可由本說明書所揭示之內容輕易地瞭解本發明之其他優點及功效。
須知,本說明書所附圖式所繪示之結構、比例、大小等,均僅用以配合說明書所揭示之內容,以供熟悉此技藝之人士之瞭解與閱讀,並非用以限定本發明可實施之限定條件,故不具技術上之實質意義,任何結構之修飾、比例關係之改變或大小之調整,在不影響本發明所能產生之功效及所能達成之目的下,均應仍落在本發明所揭示之技術內容得能涵蓋之範圍內。同時,本說明書中所引用之如「上」、「頂端」及「一」等之用語,亦僅為便於敘述之明瞭,而非用以限定本發明可實施之範圍,其相對關係之改變或調整,在無實質變更技術內容下,當亦視為本發明可實施之範疇。
第2A至2N圖所示者,係本發明之層疊式封裝結構及其製法的剖視圖。
如第2A圖所示,提供一具有相對之第三表面20a與第四表面20b的承載板20,形成該承載板20之材質可為
金屬板或其他導電材質,於一較佳實施例中,形成該承載板20之材質係為鐵或冷軋鋼卷(Steel-Plate-ColdRolled-Coil,SPCC)。
如第2B圖所示,於該承載板20的第四表面20b上形成具有第一阻層開孔210的第一阻層21。
如第2C圖所示,於該第一阻層開孔210中形成第一線路22a。
如第2D圖所示,於該第一阻層21與第一線路22a上形成具有第二阻層開孔230的第二阻層23。
如第2E圖所示,於該第二阻層開孔230中形成第二線路22b,該第一線路22a與第二線路22b係構成層疊線路層22。
如第2F圖所示,移除該第一阻層21與第二阻層23。
如第2G圖所示,形成包覆該第一線路22a與第二線路22b的介電層24。
如第2H圖所示,移除部分厚度之該介電層24,該介電層24係具有相對之第一表面24a與第二表面24b,使該第二線路22b外露於該介電層24之第二表面24b,且移除該介電層24之方式可為研磨。
如第2I圖所示,形成貫穿該承載板20的承載板開孔200,並使剩餘該承載板20構成複數金屬柱201及用以維持整體剛性的支撐部202,形成該承載板開孔200之方式可為蝕刻,惟此係所屬技術領域具有通常知識者依據本說明書所能瞭解,故不在此贅述。
如第2J圖所示,於該介電層24的第一表面24a上接置電性連接該層疊線路層22的半導體晶片25。
如第2K圖所示,於該介電層24的第一表面24a上形成包覆該半導體晶片25、金屬柱201與支撐部202的封裝膠體26。
如第2L圖所示,以雷射燒灼方式形成複數對應外露該金屬柱201之頂端的封裝膠體開孔260,並於該介電層24之第二表面24b接置複數銲球27。
如第2M圖所示,進行切單步驟,並移除該支撐部202,至此即完成一第一封裝件2。
如第2N圖所示,於該封裝膠體26上接置第二封裝件3,該第二封裝件3係包括用以對應連接該金屬柱201之頂端的導電元件31,該導電元件31係例如為銲球,使該第二封裝件3電性連接該等金屬柱201。
第3A至3G圖所示者,係本發明之層疊式封裝結構之第一封裝件的另一製法的剖視圖。
如第3A圖所示,於一具有相對之第三表面40a與第四表面40b的承載板40中形成複數貫穿之承載板通孔400,形成該承載板40之材質可為金屬板或其他導電材質,於較佳實施例中,形成該承載板40之材質係為鐵或冷軋鋼卷(Steel-Plate-ColdRolled-Coil,SPCC)。
如第3B圖所示,於各該承載板通孔400中形成金屬柱41。
如第3C圖所示,於該承載板40之第四表面40b上形成具有第一阻層開孔210的第一阻層21,於該第一阻層開孔210中形成第一線路22a。
如第3D圖所示,於該第一阻層21與第一線路22a上形成具有第二阻層開孔230的第二阻層23,於該第二阻層開孔230中形成第二線路22b,該第一線路22a與第二線路22b係構成層疊線路層22。
如第3E圖所示,移除該第一阻層21與第二阻層23。
如第3F圖所示,形成包覆該第一線路22a與第二線路22b且外露該第二線路22b的介電層24。
如第3G圖所示,移除該承載板40,並留下該等金屬柱41。後續可再進行如第2J至2N圖之步驟,在此將不再贅述。
本發明復提供一種層疊式封裝結構,係包括:第一封裝件2,其係包括:介電層24,係具有相對之第一表面24a與第二表面24b;層疊線路層22,係嵌埋於該介電層24中,且外露於該第一表面24a與第二表面24b;複數金屬柱201,係設於該介電層24的第一表面24a上,且電性連接該層疊線路層22;半導體晶片25,係接置於該介電層24的第一表面24a上,且電性連接該層疊線路層22;及封裝膠體26,係形成於該介電層24的第一表面24a上,並包覆該半導體晶片25與金屬柱201,且具有複數對應外露該金屬柱201之頂端的封裝膠體開孔260;以及第二封裝件3,係接置於該封裝膠體26上,且電性連接該等金屬柱201。
於本實施例之層疊式封裝結構中,該第二封裝件3復包括用以對應連接該金屬柱201之頂端的導電元件31,該導電元件31係為銲球。
要補充說明的是,於該層疊線路層22之外露表面上復可形成有表面處理層(例如鎳/金)(未圖示)或有機保焊劑(Organic Solderability Preservative,OSP)(未圖示),惟此係所屬技術領域具有通常知識者依據本說明書所能瞭解,故不在此贅述。
綜上所述,相較於習知技術,本發明係於移除承載板時留下複數金屬柱,並於接置晶片與包覆封裝膠體後,形成外露該金屬柱之頂端的封裝膠體開孔,故可有效減少該封裝膠體開孔的深度,進而減少製程時間,增進產能;此外,本發明之電性連接第一封裝件與第二封裝件所需的導電元件較小,可降低橋接的風險,提高良率,且減少整體堆疊厚度;再者,本發明以層疊線路層取代習知的封裝基板,故能薄化整體封裝件的厚度。
上述實施例係用以例示性說明本發明之原理及其功效,而非用於限制本發明。任何熟習此項技藝之人士均可在不違背本發明之精神及範疇下,對上述實施例進行修改。因此本發明之權利保護範圍,應如後述之申請專利範圍所列。
2‧‧‧第一封裝件
201‧‧‧金屬柱
22a‧‧‧第一線路
22b‧‧‧第二線路
22‧‧‧層疊線路層
24‧‧‧介電層
24a‧‧‧第一表面
24b‧‧‧第二表面
25‧‧‧半導體晶片
26‧‧‧封裝膠體
260‧‧‧封裝膠體開孔
27‧‧‧銲球
3‧‧‧第二封裝件
31‧‧‧導電元件
Claims (11)
- 一種層疊式封裝結構之製法,係包括:提供第一封裝件,其係包括:介電層,係具有相對之第一表面與第二表面;層疊線路層,係嵌埋於該介電層中,且外露於該第一表面與第二表面,其中,該層疊線路層係與該介電層之第一表面與第二表面齊平;複數金屬柱,係設於該介電層的第一表面上,且電性連接該層疊線路層;半導體晶片,係接置於該介電層的第一表面上,且電性連接該層疊線路層;及封裝膠體,係形成於該介電層的第一表面上,並包覆該半導體晶片與金屬柱,且具有複數對應外露該金屬柱之頂端的封裝膠體開孔;以及於該封裝膠體上接置第二封裝件,使該第二封裝件電性連接該等金屬柱。
- 如申請專利範圍第1項所述之層疊式封裝結構之製法,其中,該第一封裝件之製作步驟係包括:於一具有相對之第三表面與第四表面的承載板的第四表面上形成具有第一阻層開孔的第一阻層;於該第一阻層開孔中形成第一線路;於該第一阻層與第一線路上形成具有第二阻層開孔的第二阻層;於該第二阻層開孔中形成第二線路,該第一線路 與第二線路係構成該層疊線路層;移除該第一阻層與第二阻層;形成包覆該第一線路與第二線路且外露該第二線路的該介電層;形成貫穿該承載板的承載板開孔,並使剩餘該承載板構成該等金屬柱;於該介電層的第一表面上接置電性連接該層疊線路層的該半導體晶片;於該介電層的第一表面上形成包覆該半導體晶片與金屬柱的該封裝膠體;以及形成複數對應外露該金屬柱之頂端的該封裝膠體開孔。
- 如申請專利範圍第1項所述之層疊式封裝結構之製法,其中,該第一封裝件之製作步驟係包括:於一具有相對之第三表面與第四表面的承載板中形成複數貫穿之承載板通孔;於各該承載板通孔中形成該金屬柱;於該承載板之第四表面上形成具有第一阻層開孔的第一阻層;於該第一阻層開孔中形成第一線路;於該第一阻層與第一線路上形成具有第二阻層開孔的第二阻層;於該第二阻層開孔中形成第二線路,該第一線路與第二線路係構成該層疊線路層; 移除該第一阻層與第二阻層;形成包覆該第一線路與第二線路且外露該第二線路的該介電層;移除該承載板,並留下該等金屬柱;於該介電層的第一表面上接置電性連接該層疊線路層的該半導體晶片;於該介電層的第一表面上形成包覆該半導體晶片與金屬柱的該封裝膠體;以及形成複數對應外露該金屬柱之頂端的該封裝膠體開孔。
- 如申請專利範圍第2或3項所述之層疊式封裝結構之製法,其中,形成該承載板之材質係為金屬板或導電材料。
- 如申請專利範圍第2或3項所述之層疊式封裝結構之製法,其中,形成該封裝膠體開孔之方式係以雷射燒灼該封裝膠體。
- 如申請專利範圍第1項所述之層疊式封裝結構之製法,其中,該第二封裝件復包括用以對應連接該金屬柱之頂端的導電元件。
- 如申請專利範圍第6項所述之層疊式封裝結構之製法,其中,該導電元件係為銲球。
- 如申請專利範圍第1項所述之層疊式封裝結構之製法,其中,於提供該第一封裝件之後,復包括對該第一封裝件進行切單步驟。
- 一種層疊式封裝結構,係包括:第一封裝件,其係包括:介電層,係具有相對之第一表面與第二表面;層疊線路層,係嵌埋於該介電層中,且外露於該第一表面與第二表面,其中,該層疊線路層係與該介電層之第一表面與第二表面齊平;複數金屬柱,係設於該介電層的第一表面上,且電性連接該層疊線路層;半導體晶片,係接置於該介電層的第一表面上,且電性連接該層疊線路層;及封裝膠體,係形成於該介電層的第一表面上,並包覆該半導體晶片與金屬柱,且具有複數對應外露該金屬柱之頂端的封裝膠體開孔;以及第二封裝件,係接置於該封裝膠體上,且電性連接該等金屬柱。
- 如申請專利範圍第9項所述之層疊式封裝結構,其中,該第二封裝件復包括用以對應連接該金屬柱之頂端的導電元件。
- 如申請專利範圍第10項所述之層疊式封裝結構,其中,該導電元件係為銲球。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW102134972A TWI517269B (zh) | 2013-09-27 | 2013-09-27 | 層疊式封裝結構及其製法 |
| CN201310478867.3A CN104517922B (zh) | 2013-09-27 | 2013-10-14 | 层叠式封装结构及其制法 |
| US14/290,145 US9362217B2 (en) | 2013-09-27 | 2014-05-29 | Package on package structure and fabrication method thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW102134972A TWI517269B (zh) | 2013-09-27 | 2013-09-27 | 層疊式封裝結構及其製法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201513233A TW201513233A (zh) | 2015-04-01 |
| TWI517269B true TWI517269B (zh) | 2016-01-11 |
Family
ID=52739297
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW102134972A TWI517269B (zh) | 2013-09-27 | 2013-09-27 | 層疊式封裝結構及其製法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US9362217B2 (zh) |
| CN (1) | CN104517922B (zh) |
| TW (1) | TWI517269B (zh) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102152865B1 (ko) * | 2014-02-06 | 2020-09-07 | 엘지이노텍 주식회사 | 인쇄회로기판, 이를 포함하는 패키지 기판 및 이의 제조 방법 |
| KR20150092881A (ko) * | 2014-02-06 | 2015-08-17 | 엘지이노텍 주식회사 | 인쇄회로기판, 패키지 기판 및 이의 제조 방법 |
| US9806066B2 (en) * | 2015-01-23 | 2017-10-31 | Samsung Electronics Co., Ltd. | Semiconductor package including exposed connecting stubs |
| CN106486453A (zh) * | 2015-08-25 | 2017-03-08 | 力成科技股份有限公司 | 一种柱顶互连型态半导体封装构造及其制造方法 |
| TWI597811B (zh) * | 2015-10-19 | 2017-09-01 | 碁鼎科技秦皇島有限公司 | 晶片封裝方法及晶片封裝結構 |
| US20190164948A1 (en) * | 2017-11-27 | 2019-05-30 | Powertech Technology Inc. | Package structure and manufacturing method thereof |
| KR102807658B1 (ko) | 2018-12-10 | 2025-05-15 | 엘지이노텍 주식회사 | 인쇄회로기판 및 이의 제조 방법 |
| US12010795B2 (en) | 2019-08-26 | 2024-06-11 | Lg Innotek Co., Ltd. | Printed circuit board |
| US12477848B2 (en) * | 2022-01-26 | 2025-11-18 | Xintec Inc. | Chip package and method for forming the same |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006196709A (ja) * | 2005-01-13 | 2006-07-27 | Sharp Corp | 半導体装置およびその製造方法 |
| JP4551321B2 (ja) * | 2005-07-21 | 2010-09-29 | 新光電気工業株式会社 | 電子部品実装構造及びその製造方法 |
| KR100744903B1 (ko) * | 2006-02-22 | 2007-08-01 | 삼성전기주식회사 | 디커플링 기능을 갖는 다층 기판 |
| TWI336502B (en) * | 2006-09-27 | 2011-01-21 | Advanced Semiconductor Eng | Semiconductor package and semiconductor device and the method of making the same |
| KR100906065B1 (ko) * | 2007-07-12 | 2009-07-03 | 주식회사 동부하이텍 | 반도체칩, 이의 제조 방법 및 이를 가지는 적층 패키지 |
| US8618669B2 (en) * | 2008-01-09 | 2013-12-31 | Ibiden Co., Ltd. | Combination substrate |
| JP5188426B2 (ja) * | 2009-03-13 | 2013-04-24 | 新光電気工業株式会社 | 半導体装置及びその製造方法、電子装置 |
| US8241955B2 (en) * | 2009-06-19 | 2012-08-14 | Stats Chippac Ltd. | Integrated circuit packaging system with mountable inward and outward interconnects and method of manufacture thereof |
| CN102412208B (zh) * | 2010-09-21 | 2014-08-13 | 矽品精密工业股份有限公司 | 芯片尺寸封装件及其制法 |
| US8531021B2 (en) * | 2011-01-27 | 2013-09-10 | Unimicron Technology Corporation | Package stack device and fabrication method thereof |
| CN102270616A (zh) * | 2011-08-19 | 2011-12-07 | 日月光半导体制造股份有限公司 | 晶片级封装结构及其制造方法 |
| KR101818507B1 (ko) * | 2012-01-11 | 2018-01-15 | 삼성전자 주식회사 | 반도체 패키지 |
| EP2849226B1 (en) * | 2013-09-16 | 2018-08-22 | LG Innotek Co., Ltd. | Semiconductor package |
-
2013
- 2013-09-27 TW TW102134972A patent/TWI517269B/zh active
- 2013-10-14 CN CN201310478867.3A patent/CN104517922B/zh active Active
-
2014
- 2014-05-29 US US14/290,145 patent/US9362217B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| TW201513233A (zh) | 2015-04-01 |
| CN104517922B (zh) | 2017-06-09 |
| CN104517922A (zh) | 2015-04-15 |
| US20150091150A1 (en) | 2015-04-02 |
| US9362217B2 (en) | 2016-06-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI517269B (zh) | 層疊式封裝結構及其製法 | |
| CN104576593A (zh) | 封装结构及其制法 | |
| TWI582861B (zh) | 嵌埋元件之封裝結構及其製法 | |
| TW201220446A (en) | Package structure of embedded semiconductor component and manufacturing method thereof | |
| CN105633055B (zh) | 半导体封装结构的制法 | |
| CN105742256A (zh) | 封装结构及其制法 | |
| CN105514053B (zh) | 半导体封装件及其制法 | |
| CN107622953B (zh) | 封装堆迭结构的制法 | |
| CN104134641A (zh) | 半导体封装件及其制法 | |
| CN104124212B (zh) | 半导体封装件及其制法 | |
| TWI596715B (zh) | 半導體封裝件及其製法 | |
| TWI433278B (zh) | 無承載板之封裝件及其製法 | |
| TWI566330B (zh) | 電子封裝結構之製法 | |
| CN105321894B (zh) | 半导体封装件及其制法 | |
| TWI548049B (zh) | 半導體結構及其製法 | |
| CN106356356B (zh) | 半导体结构及其制法 | |
| CN105702661A (zh) | 封装结构及其制法 | |
| CN105428326A (zh) | 封装结构及其制法 | |
| TWI541952B (zh) | 半導體封裝件及其製法 | |
| TWI435427B (zh) | 半導體承載件暨封裝件及其製法 | |
| TWI591788B (zh) | 電子封裝件之製法 | |
| TWI558286B (zh) | 封裝結構及其製法 | |
| TWI607676B (zh) | 封裝基板及其電子封裝件與製法 | |
| TWI555153B (zh) | 基板結構及其製法 | |
| TW201822331A (zh) | 電子封裝件 |