[go: up one dir, main page]

JP2008032863A - 表示装置およびその駆動方法 - Google Patents

表示装置およびその駆動方法 Download PDF

Info

Publication number
JP2008032863A
JP2008032863A JP2006204057A JP2006204057A JP2008032863A JP 2008032863 A JP2008032863 A JP 2008032863A JP 2006204057 A JP2006204057 A JP 2006204057A JP 2006204057 A JP2006204057 A JP 2006204057A JP 2008032863 A JP2008032863 A JP 2008032863A
Authority
JP
Japan
Prior art keywords
potential
signal
line
driving transistor
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006204057A
Other languages
English (en)
Other versions
JP2008032863A5 (ja
JP4984715B2 (ja
Inventor
Yukito Iida
幸人 飯田
Tetsuo Yamamoto
哲郎 山本
Katsuhide Uchino
勝秀 内野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2006204057A priority Critical patent/JP4984715B2/ja
Priority to US11/826,875 priority patent/US8390543B2/en
Priority to TW096126374A priority patent/TWI377544B/zh
Priority to KR1020070073957A priority patent/KR101402815B1/ko
Priority to CN2007101821848A priority patent/CN101140732B/zh
Publication of JP2008032863A publication Critical patent/JP2008032863A/ja
Publication of JP2008032863A5 publication Critical patent/JP2008032863A5/ja
Application granted granted Critical
Publication of JP4984715B2 publication Critical patent/JP4984715B2/ja
Priority to US13/743,629 priority patent/US9099041B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

【課題】画素回路の簡素化によりディスプレイの高精細化を可能にし且つトランジスタの移動度バラツキ補正機能を有するする表示装置を提供する。
【解決手段】サンプリング用トランジスタ3Aは、走査線WSL101から供給された制御信号に応じて導通し、信号線DTL101から供給された信号電位をサンプリングして保持容量3Cに保持する。駆動用トランジスタ3Bは、電源線DSL101から電流の供給を受け保持容量3cに保持された信号電位に応じて駆動電流を発光素子3Dに流す。スキャナ104は、信号線DTL101が信号電位にある時間帯にサンプリング用トランジスタ3Aを導通状態にするため、この時間帯よりパルス幅の短い制御信号を走査線WSL101に出力し、以って保持容量3Cに信号電位を保持する際駆動用トランジスタ3Bの移動度に対する補正を信号電位に加える。
【選択図】図3B

Description

本発明は発光素子を画素に用いたアクティブマトリクス型の表示装置及びその駆動方法に関する。
発光素子として有機ELデバイスを用いた平面自発光型の表示装置の開発が近年盛んになっている。有機ELデバイスは有機薄膜に電界をかけると発光する現象を利用したデバイスである。有機ELデバイスは印加電圧が10V以下で駆動するため低消費電力である。また有機ELデバイスは自ら光を発する自発光素子であるため、照明部材を必要とせず軽量化及び薄型化が容易である。さらに有機ELデバイスの応答速度は数μs程度と非常に高速であるので、動画表示時の残像が発生しない。
有機ELデバイスを画素に用いた平面自発光型の表示装置の中でも、とりわけ駆動素子として薄膜トランジスタを各画素に集積形成したアクティブマトリクス型の表示装置の開発が盛んである。アクティブマトリクス型平面自発光表示装置は、例えば以下の特許文献1ないし5に記載されている。
特開2003−255856 特開2003−271095 特開2004−133240 特開2004−029791 特開2004−093682
しかしながら、従来のアクティブマトリクス型平面自発光表示装置は、プロセス変動により発光素子を駆動するトランジスタの閾電圧や移動度がばらついてしまう。また、有機ELデバイスの特性が経時的に変動する。この様な駆動用トランジスタの特性ばらつきや有機ELデバイスの特性変動は、発光輝度に影響を与えてしまう。表示装置の画面全体にわたって発光輝度を均一に制御するため、各画素回路内で上述したトランジスタや有機ELデバイスの特性変動を補正する必要がある。従来からかかる補正機能を画素毎に備えた表示装置が提案されている。しかしながら、従来の補正機能を備えた画素回路は、補正用の電位を供給する配線と、スイッチング用のトランジスタと、スイッチング用のパルスが必要であり、画素回路の構成が複雑である。画素回路の構成要素が多いことから、ディスプレイの高精細化の妨げとなっていた。
上述した従来の技術の課題に鑑み、本発明は画素回路の簡素化によりディスプレイの高精細化を可能にした表示装置及びその駆動方法を提供することを一般的な目的とする。特に、配線容量や配線抵抗に起因する制御パルスや映像信号の伝播遅延あるいは波形劣化に関わらず、映像信号のサンプリング動作や補正機能を確実に行うことの出来る表示装置及びその駆動方法を提供することを目的とする。かかる目的を達成するために以下の手段を講じた。即ち本発明にかかる表示装置は、基本的に画素アレイ部とこれを駆動する駆動部とからなる。前記画素アレイ部は、行状の走査線と、列状の信号線と、両者が交差する部分に配された行列状の画素と、画素の各行に対応して配された電源線とを備えている。前記駆動部は、各走査線に順次制御信号を供給して画素を行単位で線順次走査する主スキャナと、該線順次走査に合わせて各電源線に第1電位と第2電位で切り換わる電源電圧を供給する電源スキャナと、該線順次走査に合わせて列状の信号線に映像信号となる信号電位と基準電位を供給する信号セレクタとを備えている。前記画素は、発光素子と、サンプリング用トランジスタと、駆動用トランジスタと、保持容量とを含む。前記サンプリング用トランジスタは、そのゲートが該走査線に接続し、そのソース及びドレインの一方が該信号線に接続し、他方が該駆動用トランジスタのゲートに接続し、前記駆動用トランジスタは、そのソース及びドレインの一方が該発光素子に接続し、他方が該電源線に接続し、前記保持容量は、該駆動用トランジスタのソースとゲートの間に接続している。前記サンプリング用トランジスタは、該走査線から供給された制御信号に応じて導通し、該信号線から供給された信号電位をサンプリングして該保持容量に保持する。前記駆動用トランジスタは、第1電位にある該電源線から電流の供給を受け該保持された信号電位に応じて駆動電流を該発光素子に流す。前記主スキャナは、該信号線が信号電位にある時間帯に該サンプリング用トランジスタを導通状態にするため、該時間帯よりパルス幅の短い該制御信号を該走査線に出力し、以って前記保持容量に信号電位を保持する際該駆動用トランジスタの移動度に対する補正を信号電位に加えることを特徴とする。
好ましくは前記主スキャナは、該保持容量に信号電位が保持された時点で、該サンプリング用トランジスタを非導通状態にして該駆動用トランジスタのゲートを該信号線から電気的に切り離し、以って該駆動用トランジスタのソース電位の変動にゲート電位が連動しゲートとソース間の電圧を一定に維持する。又前記電源スキャナは、該サンプリング用トランジスタが信号電位をサンプリングする前に、第1タイミングで該電源線を第1電位から第2電位に切り換え、前記主スキャナは、同じく該サンプリング用トランジスタが信号電位をサンプリングする前に、第2タイミングで該サンプリング用トランジスタを導通させて該信号線から基準電位を該駆動用トランジスタのゲートに印加するとともに該駆動用トランジスタのソースを第2電位にセットし、前記電源スキャナは、該第2タイミングの後の第3タイミングで、該電源線を第2電位から第1電位に切り換えて、該駆動用トランジスタの閾電圧に相当する電圧を該保持容量に保持しておく。
本発明によれば、有機ELデバイスなどの発光素子を画素に用いたアクティブマトリクス型の表示装置において、各画素が駆動用トランジスタの移動度補正機能を備えており、望ましくは駆動用トランジスタの閾電圧補正機能や有機ELデバイスの経時変動補正機能(ブートストラップ動作)も備えており、高品位の画質を得ることが出来る。従来このような補正機能を備えた画素回路は構成素子数が多いためレイアウト面積が大きくなり、ディスプレイの高精細化には不向きであったが、本発明では電源電圧をスイッチングすることにより構成素子数と配線数を削減し、画素のレイアウト面積を小さくすることが可能である。これにより高品位且つ高精細なフラットディスプレイを提供することが可能になる。
特に本発明では信号線が信号電位にある時間帯にサンプリングトランジスタを導通状態にするため、この時間帯よりパルス幅の短い制御信号を走査線に出力し、以って保持容量に信号電位を保持する際駆動用トランジスタの移動度に対する補正を信号電位に加えている。換言すると、サンプリング用トランジスタを導通状態に置くための制御信号パルスは必ず映像信号線が信号電位にある時間帯に入るようにしている。かかる構成により、配線容量や配線抵抗の影響で制御信号パルスや映像信号波形に伝播遅延もしくは波形劣化が生じても、常に映像信号を保持容量に保持するためのサンプリング動作やこれに合せた駆動用トランジスタの移動度補正動作を行うことが可能になる。制御信号パルスが画素アレイで構成される画面内でばらついても、サンプリングされる信号電位はばらつくことなく輝度ムラが発生する恐れが無い。これにより良好な画質の表示装置を得ることが出来る。
以下図面を参照して本発明の実施の形態を詳細に説明する。まず最初に本発明の理解を容易にし且つ背景を明らかにするため、図1を参照して表示装置の一般的な構成を簡潔に説明する。図1は、一般的な表示装置の一画素分を示す模式的な回路図である。図示する様にこの画素回路は、直交配列した走査線1Eと信号線1Fの交差部に、サンプリング用トランジスタ1Aが配置されている。このサンプリング用トランジスタ1AはN型であり、そのゲートが走査線1Eに接続し、ドレインが信号線1Fに接続している。このサンプリング用トランジスタ1Aのソースには保持容量1Cの一方の電極と、駆動用トランジスタ1Bのゲートとが接続されている。駆動用トランジスタ1BはN型で、そのドレインには電源供給線1Gが接続し、そのソースには発光素子1Dのアノードが接続している。保持容量1Cの他方の電極と発光素子1Dのカソードは、接地配線1Hに接続している。
図2は、図1に示した画素回路の動作説明に供するタイミングチャートである。このタイミングチャートは、信号線(1F)から供給される映像信号の電位(映像信号線電位)をサンプリングし、有機ELデバイスなどからなる発光素子1Dを発光状態にする動作を表している。走査線(1E)の電位(走査線電位)が高レベルに遷移することで、サンプリング用トランジスタ(1A)はオン状態となり、映像信号線電位を保持容量(1C)に充電する。これにより駆動用トランジスタ(1B)のゲート電位(Vg)は上昇を開始し、ドレイン電流を流し始める。その為発光素子(1D)のアノード電位は上昇し発光を開始する。この後走査線電位が低レベルに遷移すると保持容量(1C)に映像信号線電位が保持され、駆動用トランジスタ(1B)のゲート電位が一定となり、発光輝度が次のフレームまで一定に維持される。
しかしながら駆動用トランジスタ(1B)の製造プロセスのばらつきにより、各画素ごとに閾電圧や移動度などの特性変動がある。この特性変動により、駆動用トランジスタ(1B)に同一のゲート電位を与えても、画素毎にドレイン電流(駆動電流)が変動し、発光輝度のばらつきになって現れる。また有機ELデバイスなどからなる発光素子(1D)の特性の経時変動により、発光素子(1D)のアノード電位が変動する。アノード電位の変動は駆動用トランジスタ(1B)のゲート‐ソース間電圧の変動となって現れ、ドレイン電流(駆動電流)の変動を引き起こす。この様な種々の原因による駆動電流の変動は画素ごとの発光輝度のばらつきとなって現れ、画質の劣化が起きる。
図3Aは、本発明にかかる表示装置の全体構成を示すブロック図である。図示する様に、本表示装置100は、画素アレイ部102とこれを駆動する駆動部(103,104,105)とからなる。画素アレイ部102は、行状の走査線WSL101〜10mと、列状の信号線DTL101〜10nと、両者が交差する部分に配された行列状の画素(PXLC)101と、各画素101の各行に対応して配された電源線DSL101〜10mとを備えている。駆動部(103,104,105)は、各走査線WSL101〜10mに順次制御信号を供給して画素101を行単位で線順次走査する主スキャナ(ライトスキャナWSCN)104と、この線順次走査に合わせて各電源線DSL101〜10mに第1電位と第2電位で切換る電源電圧を供給する電源スキャナ(DSCN)105と、この線順次走査に合わせて列状の信号線DTL101〜10nに映像信号となる信号電位と基準電位を供給する信号セレクタ(水平セレクタHSEL)103とを備えている。
図3Bは、図3Aに示した表示装置100に含まれる画素101の具体的な構成及び結線関係を示す回路図である。図示する様に、この画素101は、有機ELデバイスなどで代表される発光素子3Dと、サンプリング用トランジスタ3Aと、駆動用トランジスタ3Bと、保持容量3Cとを含む。サンプリング用トランジスタ3Aは、そのゲートが対応する走査線WSL101に接続し、そのソース及びドレインの一方が対応する信号線DTL101に接続し、他方が駆動用トランジスタ3Bのゲートgに接続する。駆動用トランジスタ3Bは、そのソースs及びドレインdの一方が発光素子3Dに接続し、他方が対応する電源線DSL101に接続している。本実施形態では、駆動用トランジスタ3Bのドレインdが電源線DSL101に接続する一方、ソースsが発光素子3Dのアノードに接続している。発光素子3Dのカソードは接地配線3Hに接続している。なおこの接地配線3Hは全ての画素101に対して共通に配線されている。保持容量3Cは、駆動用トランジスタ3Bのソースsとゲートgの間に接続している。
かかる構成において、サンプリング用トランジスタ3Aは、走査線WSL101から供給された制御信号に応じて導通し、信号線DTL101から供給された信号電位をサンプリングして保持容量3Cに保持する。駆動用トランジスタ3Bは、第1電位にある電源線DSL101から電流の供給を受け保持容量3Cに保持された信号電位に応じて駆動電流を発光素子3Dに流す。主スキャナ(WSCN)104は、信号線DTL101が信号電位にある時間帯にサンプリング用トランジスタ3Aを導通状態にするため、この時間帯よりパルス幅の短い制御信号を走査線WSL101に出力し、以って保持容量3Cに信号電位を保持する際駆動用トランジスタ3Bの移動度μに対する補正を信号電位に加える。
図3Bに示した画素回路101は上述した移動度補正機能に加え閾電圧補正機能も備えている。即ち電源スキャナ(DSCN)105は、サンプリング用トランジスタ3Aが信号電位をサンプリングする前に、第1タイミングで電源線DSL101を第1電位から第2電位に切換える。また主スキャナ(WSCN)104は、同じくサンプリング用トランジスタ3Aが信号電位をサンプリングする前に、第2タイミングでサンプリング用トランジスタ3Aを導通させて信号線DTL101から基準電位を駆動用トランジスタ3Bのゲートgに印加すると共に駆動用トランジスタ3Bのソースsを第2電位にセットする。通常上述した第1タイミングは第2タイミングの前に来るが、場合によっては第1タイミングと第2タイミングを逆にしても良い。電源スキャナ(DSCN)105は、第2タイミングの後の第3タイミングで、電源線DSL101を第2電位から第1電位に切換えて、駆動用トランジスタ3Bの閾電圧Vthに相当する電圧を保持容量3Cに保持しておく。かかる閾電圧補正機能により、本表示装置100は画素毎にばらつく駆動用トランジスタ3Bの閾電圧の影響をキャンセルすることが出来る。
図3Bに示した画素回路101はさらにブートストラップ機能も備えている。即ち主スキャナ(WSCN)104は、保持容量3Cに信号電位が保持された段階で走査線WSL101に対する制御信号の印加を解除し、サンプリング用トランジスタ3Aを非導通状態にして駆動用トランジスタ3Bのゲートgを信号線DTL101から電気的に切り離し、以って駆動用トランジスタ3Bのソース電位(Vs)の変動にゲート電位(Vg)が連動しゲートgとソースs間の電圧Vgsを一定に維持することが出来る。
図4Aは、図3Bに示した画素101の動作説明に供するタイミングチャートである。時間軸を共通にして、走査線(WSL101)の電位変化、電源線(DSL101)の電位変化及び信号線(DTL101)の電位変化を表してある。またこれらの電位変化と並行に、駆動用トランジスタ3Bのゲート電位(Vg)及びソース電位(Vs)の変化も表してある。
このタイミングチャートは、画素101の動作の遷移に合わせて期間を(B)〜(I)のように便宜的に区切ってある。発光期間(B)では発光素子3Dが発光状態にある。この後線順次走査の新しいフィールドに入ってまず最初の期間(C)で、電源供給線を低電位に切換える。次の期間(D)に進み、駆動用トランジスタのゲート電位Vg及びソース電位Vsを初期化する。この閾値補正準備期間(C)及び(D)で駆動用トランジスタ3Bのゲート電位Vg及びソース電位Vsをリセットすることで、閾電圧補正動作の準備が完了する。続いて閾値補正期間(E)で実際に閾電圧補正動作が行われ、駆動用トランジスタ3Bのゲートgとソースsとの間に閾電圧Vthに相当する電圧が保持される。実際には、Vthに相当する電圧が、駆動用トランジスタ3Bのゲートgとソースsとの間に接続された保持容量3Cに書き込まれることになる。
この後移動度補正の為の準備期間(F)及び(G)を経て、サンプリング期間/移動度補正期間(H)に進む。ここで映像信号の信号電位VinがVthに足し込まれる形で保持容量3Cに書き込まれると共に、移動度補正用の電圧ΔVが保持容量3Cに保持された電圧から差し引かれる。このサンプリング期間/移動度補正期間(H)では、信号線DTL101が信号電位Vinにある時間帯にサンプリグ用トランジスタ3Aを導通状態にするため、この時間帯よりパルス幅の短い制御信号を走査線WSL101に出力し、以って保持容量3Cに信号電位Vinを保持する際駆動用トランジスタ3Bの移動度μに対する補正を信号電位Vinに加えている。
この後発光期間(I)に進み、信号電圧Vinに応じた輝度で発光素子が発光する。その際信号電圧Vinは閾電圧Vthに相当する電圧と移動度補正用の電圧ΔVとによって調整されているため、発光素子3Dの発光輝度は駆動用トランジスタ3Bの閾電圧Vthや移動度μのばらつきの影響を受けることはない。なお、発光期間(I)の最初でブートストラップ動作が行われ、駆動用トランジスタ3Bのゲート−ソース間電圧Vgs=Vin+Vth−ΔVを一定に維持したまま、駆動用トランジスタ3Bのゲート電位Vg及びソース電位Vsが上昇する。
引き続き図4B〜図4Iを参照して、図3Bに示した画素101の動作を詳細に説明する。なお、図4B〜図4Iの図番は、図4Aに示したタイミングチャートの各期間(B)〜(I)にそれぞれ対応している。理解を容易にするため、図4B〜図4Iは、説明の都合上発光素子3Dの容量成分を容量素子3Iとして図示してある。先ず図4Bに示すように発光期間(B)では、電源供給線DSL101が高電位Vcc_H(第1電位)にあり、駆動用トランジスタ3Bが駆動電流Idsを発光素子3Dに供給している。図示する様に、駆動電流Idsは高電位Vcc_Hにある電源供給線DSL101から駆動用トランジスタ3Bを介して発光素子3Dを通り、共通接地配線3Hに流れ込んでいる。
続いて期間(C)に入ると図4Cに示すように、電源供給線DSL101を高電位Vcc_Hから低電位Vcc_Lに切換える。これにより電源供給線DSL101はVcc_Lまで放電され、さらに駆動用トランジスタ3Bのソース電位VsはVcc_Lに近い電位まで遷移する。電源供給線DSL101の配線容量が大きい場合は比較的早いタイミングで電源供給線DSL101を高電位Vcc_Hから低電位Vcc_Lに切換えると良い。この期間(C)を十分に確保することで、配線容量やその他の画素寄生容量の影響を受けないようにしておく。
次に期間(D)に進むと図4Dに示すように、走査線WSL101を低レベルから高レベルに切換えることで、サンプリング用トランジスタ3Aが導通状態になる。このとき映像信号線DTL101は基準電位Voにある。よって駆動用トランジスタ3Bのゲート電位Vgは導通したサンプリング用トランジスタ3Aを通じて映像信号線DTL101の基準電位Voとなる。これと同時に駆動用トランジスタ3Bのソース電位Vsは即座に低電位Vcc_Lに固定される。以上により駆動用トランジスタ3Bのソース電位Vsが映像信号線DTLの基準電位Voより十分低い電位Vcc_Lに初期化(リセット)される。具体的には駆動用トランジスタ3Bのゲート−ソース間電圧Vgs(ゲート電位Vgとソース電位Vsの差)が駆動用トランジスタ3Bの閾電圧Vthより大きくなるように、電源供給線DSL101の低電位Vcc_L(第2電位)を設定する。
次に閾値補正期間(E)に進むと図4(E)に示すように、電源供給線DSL101が低電位Vcc_Lから高電位Vcc_Hに遷移し、駆動用トランジスタ3Bのソース電位Vsが上昇を開始する。やがて駆動用トランジスタ3Bのゲート‐ソース間電圧Vgsが閾電圧Vthとなったところで電流がカットオフする。このようにして駆動用トランジスタ3Bの閾電圧Vthに相当する電圧が保持容量3Cに書き込まれる。これが閾電圧補正動作である。このとき電流が専ら保持容量3C側に流れ、発光素子3D側には流れないようにするため、発光素子3Dがカットオフとなるように共通接地配線3Hの電位を設定しておく。
期間(F)に進むと図4Fに示すように、走査線WSL101が低電位側に遷移し、サンプリング用トランジスタ3Aが一旦オフ状態になる。このとき駆動用トランジスタ3Bのゲートgはフローティングになるが、ゲート−ソース間電圧Vgsは駆動用トランジスタ3Bの閾電圧Vthに等しいためカットオフ状態であり、ドレイン電流Idsは流れない。
続いて期間(G)に進むと図4Gに示すように、映像信号線DTL101の電位が基準電位Voからサンプリング電位(信号電位)Vinに遷移する。これにより、次のサンプリング動作及び移動度補正動作の準備が完了する。
サンプリング期間/移動度補正期間(H)に入ると、図4Hに示すように、走査線WSL101が高電位側に遷移してサンプリング用トランジスタ3Aがオン状態となる。したがって駆動用トランジスタ3bのゲート電位Vgは信号電位Vinとなる。ここで発光素子3Dは始めカットオフ状態(ハイインピーダンス状態)にあるため、駆動用トランジスタ3Bのドレイン/ソース間電流Idsは発光素子容量3Iに流れ込み、充電を開始する。したがって駆動用トランジスタ3Bのソース電位Vsは上昇を開始し、やがて駆動用トランジスタ3Bのゲート−ソース間電圧VgsはVin+Vth−ΔVとなる。このようにして、信号電位Vinのサンプリングと補正量ΔVの調整が同時に行われる。Vinが高いほどIdsは大きくなり、ΔVの絶対値も大きくなる。したがって発光輝度レベルに応じた移動度補正が行われる。Vinを一定とした場合、駆動用トランジスタ3Bの移動度μが大きいほどΔVの絶対値が大きくなる。換言すると移動度μが大きいほど負帰還量ΔVが大きくなるので、画素ごとの移動度μのばらつきを取り除くことが出来る。
最後に発光期間(I)になると、図4Iに示すように、走査線WSL101が低電位側に遷移し、サンプリング用トランジスタ3Aはオフ状態となる。これにより駆動用トランジスタ3Bのゲートgは信号線DTL101から切り離される。同時にドレイン電流Idsが発光素子3Dを流れ始める。これにより発光素子3Dのアノード電位は駆動電流Idsに応じてVel上昇する。発光素子3Dのアノード電位の上昇は、即ち駆動用トランジスタ3Bのソース電位Vsの上昇に他ならない。駆動用トランジスタ3Bのソース電位Vsが上昇すると、保持容量3Cのブートストラップ動作により、駆動用トランジスタ3Bのゲート電位Vgも連動して上昇する。ゲート電位Vgの上昇量Velはソース電位Vsの上昇量Velに等しくなる。故に、発光期間中駆動用トランジスタ3Bのゲート‐ソース間電圧VgsはVin+Vth−ΔVで一定に保持される。
図5は、サンプリング期間/移動度補正期間(H)における、走査線電位波形及び映像信号線電位波形を示す模式図である。上側の波形は図3Aに示したライトスキャナ104から遠い側(遠側)で観測される波形を表しており、下側は逆にライトスキャナ104に近い側(近側)で観測される波形を表している。遠側では走査線電位(即ち制御信号パルス)の波形が配線容量や配線抵抗の影響で大きく鈍り劣化している。これに対し近側では制御信号パルスは走査線の配線容量や配線抵抗の影響をあまり受けないため、波形は劣化していない。一方映像信号線電位については遠側および近側共に信号源である水平セレクタ103から同じ距離なので、波形に差が無い。
ここで移動度補正時間は、映像信号線電位が信号電位にある時間幅と制御信号パルスの両者が重なった範囲で決まる。特に本発明は映像信号線が信号電位にある時間幅の中に入るように制御信号パルス幅tを細めに決めているため、結果的に移動度補正時間t1は制御信号パルス幅tで決まる。正確には、制御信号パルスが立ち上がってサンプリング用トランジスタがオンしてから、同じく制御信号パルスが立下がってサンプリング用トランジスタがオフするまでの時間となる。図示する様に、オンタイミングはサンプリング用トランジスタ3Aのソース電位(即ち映像信号線電位)に対して同じくサンプリング用トランジスタ3Aのゲート電位(即ち走査線電位)がサンプリング用トランジスタの閾電圧Vth(3A)を超えた時となる。逆にサンプリング用トランジスタのオフタイミングは、そのゲート電位がソース電位に比べて丁度Vth(3A)を下回った時となる。よって移動度補正時間は図示する様に、波形が大きく鈍る遠側でt1になる一方、波形があまり鈍らない近側でt2となる。ここで波形が大きく鈍って劣化する遠側では、近側に比べてサンプリング用トランジスタのオンタイミングが後方にずれるが、オフタイミングも後方にシフトする。したがって両者の差で決まる移動度補正時間t1は結局近側の移動度補正時間t2とあまり変わらないことになる。
またサンプリング用トランジスタ3Aによって最終的にサンプリングされる信号電位(サンプリング電位)は、丁度サンプリング用トランジスタ3Aがオフになった時の映像信号線電位で与えられる。図から明らかなように、近側及び遠側共にサンプリング電位V1,V2は信号電位Vinとなり差はない。この様に、本発明では遠側と近側でサンプリングされる映像信号電位V1,V2はほとんど差は無い。さらに移動度補正時間t1、t2についてもほとんど差は無視できる程度である。これにより本発明にかかる表示装置は画面の左右で輝度差が現れることが無く、シェーディングは抑制され良好な画質の表示装置を得ることが出来る。
図6は、同じくサンプリング期間/移動度補正期間(H)で観測される走査線電位波形及び映像信号線電位波形を示している。但し図面上半分は、水平セレクタ103から離れた画面下側で観測される波形を表しており、下半分は同じく水平セレクタ103に近い画面上側で観測される波形を表している。制御信号パルスの波形(走査線電位波形)は画面の上下で同じ位置を取っているため差は無い。一方映像信号線電位は画面上側に比べて画面下側が配線容量や配線抵抗の影響で遅延している。しかしながら映像信号線に現れる信号電位波形が遅延しても、制御信号パルスが映像信号線が信号電位にある時間幅に入っている限り、サンプリング電位や移動度補正時間にほとんど差は無い。図から明らかなように、画面下側と上側で、サンプリングされる映像信号電位V1,V2はほぼ等しい。また移動度補正時間t1及びt2もほぼ等しくなる。これにより画面の上側と下側との間の輝度差は抑制され、良好な画質の表示装置を得ることが出来る。
図7Aは図3Bに示した表示装置の駆動方法の参考例を表しており、理解を容易にするため図4Aのタイミングチャートと同じフォーマットを採用している。異なる点はサンプリング期間/移動度補正期間の制御方式である。図7Aに示すように、この参考例では、サンプリング期間/移動度補正期間(F)は、映像信号線が基準電位Voから信号電位Vinに立上がった時点から走査線が高電位から低電位に立下がる時点までとしている。
図7Aに示した参考例の動作方法を、さらに図7B〜図7Gを参照して説明する。先ず図7Bに示すように発光期間(B)では、電源供給線DSL101が高電位Vcc_H(第1電位)にあり、駆動用トランジスタ3Bが駆動電流Idsを発光素子3Dに供給している。図示する様に、駆動電流Idsは高電位Vcc_Hにある電源供給線DSL101から駆動用トランジスタ3Bを介して発光素子3Dを通り、共通接地配線3Hに流れ込んでいる。
続いて期間(C)に入ると図7Cに示すように、電源供給線DSL101を高電位Vcc_Hから低電位Vcc_Lに切換える。これにより電源供給線DSL101はVcc_Lまで放電され、さらに駆動用トランジスタ3Bのソース電位VsはVcc_Lに近い電位まで遷移する。電源供給線DSL101の配線容量が大きい場合は比較的早いタイミングで電源供給線DSL101を高電位Vcc_Hから低電位Vcc_Lに切換えると良い。この期間(C)を十分に確保することで、配線容量やその他の画素寄生容量の影響を受けないようにしておく。
次に期間(D)に進むと図7Dに示すように、走査線WSL101を低レベルから高レベルに切換えることで、サンプリング用トランジスタ3Aが導通状態になる。このとき映像信号線DTL101は基準電位Voにある。よって駆動用トランジスタ3Bのゲート電位Vgは導通したサンプリング用トランジスタ3Aを通じて映像信号線DTL101の基準電位Voとなる。これと同時に駆動用トランジスタ3Bのソース電位Vsは即座に低電位Vcc_Lに固定される。以上により駆動用トランジスタ3Bのソース電位Vsが映像信号線DTLの基準電位Voより十分低い電位Vcc_Lに初期化(リセット)される。具体的には駆動用トランジスタ3Bのゲート−ソース間電圧Vgs(ゲート電位Vgとソース電位Vsの差)が駆動用トランジスタ3Bの閾電圧Vthより大きくなるように、電源供給線DSL101の低電位Vcc_L(第2電位)を設定する。
次に閾値補正期間(E)に進むと図7(E)に示すように、電源供給線DSL101の電位が低電位Vcc_Lから高電位Vcc_Hに遷移し、駆動用トランジスタ3Bのソース電位Vsが上昇を開始する。やがて駆動用トランジスタ3Bのゲート‐ソース間電圧Vgsが閾電圧Vthとなったところで電流がカットオフする。このようにして駆動用トランジスタ3Bの閾電圧Vthに相当する電圧が保持容量3Cに書き込まれる。これが閾電圧補正動作である。このとき電流が専ら保持容量3C側に流れ、発光素子3D側には流れないようにするため、発光素子3Dがカットオフとなるように共通接地配線3Hの電位を設定しておく。
次にサンプリング期間/移動度補正期間(F)に進むと、図7Fに示すように、第1のタイミングで映像信号線DTL101の電位が基準電位Voから信号電位Vinに遷移し、駆動用トランジスタ3Bのゲート電位VgはVinとなる。このとき発光素子3Dは始めカットオフ状態(ハイインピーダンス状態)にあるため駆動用トランジスタ3Bのドレイン電流Idsは発光素子の寄生容量3Iに流れ込む。これにより発光素子の寄生容量3Iは充電を開始する。よって駆動用トランジスタ3Bのソース電位Vsは上昇を開始し、第2のタイミングで駆動用トランジスタ3Bのゲート‐ソース間電圧VgsはVin+Vth−ΔVとなる。このようにして信号電位Vinのサンプリングと補正量ΔVの調整が行われる。Vinが高いほどIdsは大きくなり、ΔVの絶対値も大きくなる。したがって発光輝度レベルに応じた移動度補正が行える。またVinを一定とした場合、駆動用トランジスタ3Bの移動度μが大きいほどΔVの絶対値も大きくなる。換言すると移動度μが大きいほど負帰還量ΔVが大きくなるので、画素ごとの移動度μのばらつきを取り除くことが可能である。
最後に発光期間(G)になると、図7Gに示すように、走査線WSL101が低電位側に遷移し、サンプリング用トランジスタ3Aはオフ状態となる。これにより駆動用トランジスタ3Bのゲートgは信号線DTL101から切り離される。同時にドレイン電流Idsが発光素子3Dを流れ始める。これにより発光素子3Dのアノード電位は駆動電流Idsに応じてVel上昇する。発光素子3Dのアノード電位の上昇は、即ち駆動用トランジスタ3Bのソース電位Vsの上昇に他ならない。駆動用トランジスタ3Bのソース電位Vsが上昇すると、保持容量3Cのブートストラップ動作により、駆動用トランジスタ3Bのゲート電位Vgも連動して上昇する。ゲート電位Vgの上昇量Velはソース電位Vsの上昇量Velに等しくなる。故に、発光期間中駆動用トランジスタ3Bのゲート‐ソース間電圧VgsはVin+Vth−ΔVで一定に保持される。
図8は、図7Aに示した参考例で、サンプリング期間/移動度補正期間(F)に観測される走査線電位波形及び映像信号線電位波形を表している。理解を容易にするため、図5に示した表記と同じフォーマットを採用している。図8の上側は画面のライトスキャナ104から遠く離れた側(遠側)で観測される波形を表しており、下側は画面のライトスキャナ104に近い側(近側)で観測される波形を表している。図示する様に、近側では配線抵抗と配線容量が小さいため走査線電位(制御信号パルス)は劣化しない。これに対し遠側は配線抵抗と配線容量が大きいため走査線電位(制御信号パルス)は大きく鈍って劣化する。一方映像信号電位は供給元の水平セレクタ103から等しい距離をとっているため、パルスの劣化の差は少ない。画面の近側と遠側で走査線電位の波形劣化が異なるため、近側と遠側でサンプリングされる映像信号電位V1,V2に差が生じている。さらに移動度補正時間についても遠側と近側でt1とt2のように差が生じている。画面の遠側では制御線パルスの波形劣化が激しいため、サンプリング電位V1は大きくなり移動度補正時間t1も長くなる傾向になる。これに対し画面の近側では制御信号パルスの波形劣化がほとんどない為、サンプリング電位V2及び移動度補正時間t2共に設計値に近い値となる。この様に画面のライトスキャナに近い側と遠い側(即ち画面の左右)でサンプリング電位や移動度補正時間が異なると画面の左右で輝度差が生じ、シェーディングとして視認される。
最後に図9〜図11Cを参照して閾電圧補正動作、移動度補正動作及びブートストラップ動作につき更に説明する。図9は、駆動用トランジスタの電流電圧特性を示すグラフである。特に駆動用トランジスタが飽和領域で動作しているときのドレイン‐ソース間電流Idsは、Ids=(1/2)・μ・(W/L)・Cox・(Vgs−Vth)で表される。ここでμは移動度を示し、Wはゲート幅を表し、Lはゲート長を表し、Coxは単位面積あたりのゲート酸化膜容量を示す。このトランジスタ特性式から明らかなように、閾電圧Vthが変動すると、Vgsが一定であってもドレイン‐ソース間電流Idsが変動する。ここで本発明にかかる画素は、前述したように発光時のゲート‐ソース間電圧VgsがVin+Vth−ΔVで表されるため、これを上述のトランジスタ特性式に代入すると、ドレイン‐ソース間電流Idsは、Ids=(1/2)・μ・(W/L)・Cox・(Vin−ΔV)で表されることになり、閾電圧Vthに依存しない。結果として、閾電圧Vthが製造プロセスにより変動しても、ドレイン‐ソース間電流Idsは変動せず、有機ELデバイスの発光輝度も変動しない。
何ら対策を施さないと、図9に示すように閾電圧がVthのときVgsに対応する駆動電流がIdsとなるのに対し、閾電圧Vth´のとき同じゲート電圧Vgsに対応する駆動電流Ids´はIdsと異なってしまう。
図10Aは同じく駆動用トランジスタの電流電圧特性を示すグラフである。移動度がμとμ´で異なる2個の駆動用トランジスタについて、それぞれ特性カーブを挙げてある。グラフから明らかなように、移動度がμとμ´で異なると、一定のVgsであってもドレイン‐ソース間電流がIdsとIds´のようになり、変動してしまう。
図10Bは、映像信号電位のサンプリング時及び移動度補正時における画素の動作を説明するもので、理解を容易にするため発光素子3Dの寄生容量3Iも表してある。映像信号電位のサンプリング時、サンプリング用トランジスタ3Aはオン状態であるため駆動用トランジスタ3Bのゲート電位Vgは映像信号電位Vinとなり、駆動用トランジスタ3Bのゲート‐ソース間電圧VgsはVin+Vthになる。このとき駆動用トランジスタ3Bはオン状態となり、さらに発光素子3Dはカットオフ状態であるため、ドレイン‐ソース間電流Idsが発光素子容量3Iに流れ込む。ドレイン‐ソース間電流Idsが発光素子容量3Iに流れ込むと、発光素子容量3Iは充電を開始し、発光素子3Dのアノード電位(したがって駆動用トランジスタ3Bのソース電位Vs)が上昇を開始する。駆動用トランジスタ3Bのソース電位VsがΔVだけ上昇すると、駆動用トランジスタ3Bのゲート‐ソース間電圧VgsはΔVだけ減少する。これが負帰還による移動度補正動作であり、ゲート‐ソース間電圧Vgsの減少量ΔVは、ΔV=Ids・Cel/tで決定され、ΔVが移動度補正のためのパラメータとなる。ここでCelは発光素子容量3Iの容量値を示し、tは移動度補正期間を示す。
図10Cは、移動度補正時における駆動用トランジスタ3Bの動作点を説明するグラフである。製造プロセスにおける移動度μ,μ´のバラつきに対して、上述した移動度補正をかけることによって最適の補正パラメータΔV及びΔV´が決定され、駆動用トランジスタ3Bのドレイン‐ソース間電流Ids及びIds´が決定される。仮に移動度補正をかけないと、ゲート‐ソース間電圧Vgsに対して、移動度がμとμ´で異なると、これに応じてドレイン‐ソース間電流もIds0とIds0´で違ってしまう。これに対処するため移動度μ及びμ´に対してそれぞれ適切な補正ΔV及びΔV´をかけることで、ドレイン‐ソース間電流がIds及びIds´となり、同レベルとなる。図10Cのグラフから明らかなように、移動度μが高いとき補正量ΔVが大きくなる一方、移動度μ´が小さいとき補正量ΔV´も小さくなるように、負帰還をかけている。
図11Aは、有機ELデバイスで構成される発光素子3Dの電流‐電圧特性を示すグラフである。発光素子3Dに電流Ielが流れるとき、アノード‐カソード間電圧Velは一意的に決定される。図4Iに示したように発光期間中走査線WSL101が低電位側に遷移し、サンプリング用トランジスタ3Aがオフ状態になると、発光素子3Dのアノードは駆動用トランジスタ3Bのドレイン‐ソース間電流Idsで決定されるアノード‐カソード間電圧Vel分だけ上昇する。
図11Bは、発光素子3Dのアノード電位上昇時における駆動用トランジスタ3Bのゲート電位Vgとソース電位Vsの電位変動を示すグラフである。発光素子3Dのアノード上昇電圧がVelのとき、駆動用トランジスタ3BのソースもVelだけ上昇し、保持容量3Cのブートストラップ動作により駆動用トランジスタ3BのゲートもVel分上昇する。この為、ブートストラップ前に保持された駆動用トランジスタ3Bのゲート‐ソース間電圧Vgs=Vin+Vth−ΔVは、ブートストラップ後もそのまま保持される。また発光素子3Dの経時劣化によりそのアノード電位が変動しても、駆動用トランジスタ3Bのゲート‐ソース間電圧は常にVin+Vth−ΔVで一定に保持される。
図11Cは、図10Bで説明した本発明の画素構成に、寄生容量7A及び7Bを付加した回路図である。この寄生容量7A及び7Bは駆動用トランジスタ3のゲートgに寄生している。前述したブートストラップ動作能力は保持容量の容量値をCs、寄生容量7A,7Bの容量値をそれぞれCw,Cpとした場合に、Cs/(Cs+Cw+Cp)で表され、これが1に近いほどブートストラップ動作能力が高い。つまり発光素子3Dの経時劣化に対する補正能力が高いことを示している。本発明では駆動用トランジスタ3Bのゲートgに接続する素子数を最小限にとどめており、Cpをほとんど無視できる。したがってブートストラップ動作能力はCs/(Cs+Cw)で表され、限りなく1に近いことになり、発光素子3Dの経時劣化に対する補正能力が高いことを示している。
図12は、本発明にかかる表示装置の他の実施形態を示す模式的な回路図である。理解を容易にするため、図3Bに示した先の実施形態と対応する部分には対応する参照番号を付してある。異なる点は、図3Bに示した実施形態がNチャネル型のトランジスタを用いて画素回路を構成しているのに対し、図12の実施形態はPチャネル型のトランジスタを用いて画素回路を構成していることである。図12の画素回路も、図3Bに示した画素回路とまったく同様に閾電圧補正動作、移動度補正動作及びブートストラップ動作を行うことが出来る。
一般的な画素構成を示す回路図である。 図1に示した画素回路の動作説明に供するタイミングチャートである。 本発明にかかる表示装置の全体構成を示すブロック図である。 本発明にかかる表示装置の実施形態を示す回路図である。 図3Bに示した実施形態の動作説明に供するタイミングチャートである。 同じく動作説明に供する回路図である。 同じく動作説明に供する回路図である。 同じく動作説明に供する回路図である。 同じく動作説明に供する回路図である。 同じく動作説明に供する回路図である。 同じく動作説明に供する回路図である。 同じく動作説明に供する回路図である。 同じく動作説明に供する回路図である。 同じく動作説明に供する波形図である。 同じく動作説明に供する波形図である。 表示装置の駆動方法の参考例を示すタイミングチャートである。 参考例の動作説明に供する回路図である。 同じく参考例の動作説明に供する回路図である。 同じく参考例の動作説明に供する回路図である。 同じく参考例の動作説明に供する回路図である。 同じく参考例の動作説明に供する回路図である。 同じく参考例の動作説明に供する回路図である。 同じく参考例の動作説明に供する波形図である。 駆動用トランジスタの電流‐電圧特性を示すグラフである。 同じく駆動用トランジスタの電流‐電圧特性を示すグラフである。 本発明にかかる表示装置の動作説明に供する回路図である。 同じく動作説明に供する波形図である。 発光素子の電流‐電圧特性を示すグラフである。 駆動用トランジスタのブートストラップ動作を示す波形図である。 本発明にかかる表示装置の動作説明に供する回路図である。 本発明にかかる表示装置の他の実施形態を示す回路図である。
符号の説明
100…表示装置、101…画素、102…画素アレイ部、103…水平セレクタ、104…ライトスキャナ、105…電源スキャナ、3A…サンプリング用トランジスタ、3B…駆動用トランジスタ、3C…保持容量、3D…発光素子

Claims (4)

  1. 画素アレイ部とこれを駆動する駆動部とからなり、
    前記画素アレイ部は、行状の走査線と、列状の信号線と、両者が交差する部分に配された行列状の画素と、画素の各行に対応して配された電源線とを備え、
    前記駆動部は、各走査線に順次制御信号を供給して画素を行単位で線順次走査する主スキャナと、該線順次走査に合わせて各電源線に第1電位と第2電位で切り換わる電源電圧を供給する電源スキャナと、
    該線順次走査に合わせて列状の信号線に映像信号となる信号電位と基準電位を供給する信号セレクタとを備え、
    前記画素は、発光素子と、サンプリング用トランジスタと、駆動用トランジスタと、保持容量とを含み、
    前記サンプリング用トランジスタは、そのゲートが該走査線に接続し、そのソース及びドレインの一方が該信号線に接続し、他方が該駆動用トランジスタのゲートに接続し、
    前記駆動用トランジスタは、そのソース及びドレインの一方が該発光素子に接続し、他方が該電源線に接続し、
    前記保持容量は、該駆動用トランジスタのソースとゲートの間に接続している表示装置であって、
    前記サンプリング用トランジスタは、該走査線から供給された制御信号に応じて導通し、該信号線から供給された信号電位をサンプリングして該保持容量に保持し、
    前記駆動用トランジスタは、第1電位にある該電源線から電流の供給を受け該保持された信号電位に応じて駆動電流を該発光素子に流し、
    前記主スキャナは、該信号線が信号電位にある時間帯に該サンプリング用トランジスタを導通状態にするため、該時間帯よりパルス幅の短い該制御信号を該走査線に出力し、以って前記保持容量に信号電位を保持する際該駆動用トランジスタの移動度に対する補正を信号電位に加えることを特徴とする表示装置。
  2. 前記主スキャナは、該保持容量に信号電位が保持された時点で、該サンプリング用トランジスタを非導通状態にして該駆動用トランジスタのゲートを該信号線から電気的に切り離し、以って該駆動用トランジスタのソース電位の変動にゲート電位が連動しゲートとソース間の電圧を一定に維持することを特徴とする請求項1記載の表示装置。
  3. 前記電源スキャナは、該サンプリング用トランジスタが信号電位をサンプリングする前に、第1タイミングで該電源線を第1電位から第2電位に切り換え、
    前記主スキャナは、同じく該サンプリング用トランジスタが信号電位をサンプリングする前に、第2タイミングで該サンプリング用トランジスタを導通させて該信号線から基準電位を該駆動用トランジスタのゲートに印加するとともに該駆動用トランジスタのソースを第2電位にセットし、
    前記電源スキャナは、該第2タイミングの後の第3タイミングで、該電源線を第2電位から第1電位に切り換えて、該駆動用トランジスタの閾電圧に相当する電圧を該保持容量に保持しておくことを特徴とする請求項1記載の表示装置。
  4. 画素アレイ部とこれを駆動する駆動部とからなり、
    前記画素アレイ部は、行状の走査線と、列状の信号線と、両者が交差する部分に配された行列状の画素と、画素の各行に対応して配された電源線とを備え、
    前記駆動部は、各走査線に順次制御信号を供給して画素を行単位で線順次走査する主スキャナと、該線順次走査に合わせて各電源線に第1電位と第2電位で切り換わる電源電圧を供給する電源スキャナと、
    該線順次走査に合わせて列状の信号線に映像信号となる信号電位と基準電位を供給する信号セレクタとを備え、
    前記画素は、発光素子と、サンプリング用トランジスタと、駆動用トランジスタと、保持容量とを含み、
    前記サンプリング用トランジスタは、そのゲートが該走査線に接続し、そのソース及びドレインの一方が該信号線に接続し、他方が該駆動用トランジスタのゲートに接続し、
    前記駆動用トランジスタは、そのソース及びドレインの一方が該発光素子に接続し、他方が該電源線に接続し、
    前記保持容量は、該駆動用トランジスタのソースとゲートの間に接続している表示装置の駆動方法であって、
    前記サンプリング用トランジスタが、該走査線から供給された制御信号に応じて導通し、該信号線から供給された信号電位をサンプリングして該保持容量に保持し、
    前記駆動用トランジスタが、第1電位にある該電源線から電流の供給を受け該保持された信号電位に応じて駆動電流を該発光素子に流し、
    前記主スキャナは、該信号線が信号電位にある時間帯に該サンプリング用トランジスタを導通状態にするため、該時間帯よりパルス幅の短い該制御信号を該走査線に出力し、以って前記保持容量に信号電位を保持する際該駆動用トランジスタの移動度に対する補正を信号電位に加えることを特徴とする表示装置の駆動方法。
JP2006204057A 2006-07-27 2006-07-27 表示装置の駆動方法、及び、表示素子の駆動方法 Active JP4984715B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2006204057A JP4984715B2 (ja) 2006-07-27 2006-07-27 表示装置の駆動方法、及び、表示素子の駆動方法
US11/826,875 US8390543B2 (en) 2006-07-27 2007-07-19 Display device, driving method thereof, and electronic apparatus
TW096126374A TWI377544B (en) 2006-07-27 2007-07-19 Display device, driving method thereof, and electronic apparatus
KR1020070073957A KR101402815B1 (ko) 2006-07-27 2007-07-24 표시 장치, 그 구동 방법 및 전자 장치
CN2007101821848A CN101140732B (zh) 2006-07-27 2007-07-27 显示装置、其驱动方法、以及电子设备
US13/743,629 US9099041B2 (en) 2006-07-27 2013-01-17 Display device with a correction period of a threshold voltage of a driver transistor and electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006204057A JP4984715B2 (ja) 2006-07-27 2006-07-27 表示装置の駆動方法、及び、表示素子の駆動方法

Publications (3)

Publication Number Publication Date
JP2008032863A true JP2008032863A (ja) 2008-02-14
JP2008032863A5 JP2008032863A5 (ja) 2009-10-01
JP4984715B2 JP4984715B2 (ja) 2012-07-25

Family

ID=39122377

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006204057A Active JP4984715B2 (ja) 2006-07-27 2006-07-27 表示装置の駆動方法、及び、表示素子の駆動方法

Country Status (5)

Country Link
US (2) US8390543B2 (ja)
JP (1) JP4984715B2 (ja)
KR (1) KR101402815B1 (ja)
CN (1) CN101140732B (ja)
TW (1) TWI377544B (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008032862A (ja) * 2006-07-27 2008-02-14 Sony Corp 表示装置及びその駆動方法
JP2008158378A (ja) * 2006-12-26 2008-07-10 Sony Corp 表示装置及びその駆動方法
JP2009069322A (ja) * 2007-09-12 2009-04-02 Sony Corp 表示装置及び表示装置の駆動方法
JP2009204992A (ja) * 2008-02-28 2009-09-10 Sony Corp El表示パネル、電子機器及びel表示パネルの駆動方法
JP2009237040A (ja) * 2008-03-26 2009-10-15 Sony Corp 画像表示装置、欠陥検出方法及び短絡事故の修復方法
JP2009271336A (ja) * 2008-05-08 2009-11-19 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2009271337A (ja) * 2008-05-08 2009-11-19 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2010113188A (ja) * 2008-11-07 2010-05-20 Sony Corp 有機エレクトロルミネッセンス発光部の駆動方法
JP2010134313A (ja) * 2008-12-08 2010-06-17 Sony Corp 有機エレクトロルミネッセンス表示装置の駆動方法
US8294696B2 (en) 2008-09-24 2012-10-23 Samsung Display Co., Ltd. Display device and method of driving the same

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5186950B2 (ja) * 2008-02-28 2013-04-24 ソニー株式会社 El表示パネル、電子機器及びel表示パネルの駆動方法
JP2010008523A (ja) * 2008-06-25 2010-01-14 Sony Corp 表示装置
JP4844634B2 (ja) 2009-01-06 2011-12-28 ソニー株式会社 有機エレクトロルミネッセンス発光部の駆動方法
JP5262930B2 (ja) * 2009-04-01 2013-08-14 ソニー株式会社 表示素子の駆動方法、及び、表示装置の駆動方法
JP2010243891A (ja) * 2009-04-08 2010-10-28 Sony Corp 表示装置、表示駆動方法
JP5293417B2 (ja) 2009-06-03 2013-09-18 ソニー株式会社 表示装置の駆動方法
JP5305105B2 (ja) * 2009-11-11 2013-10-02 ソニー株式会社 表示装置およびその駆動方法ならびに電子機器
JP5577719B2 (ja) * 2010-01-28 2014-08-27 ソニー株式会社 表示装置およびその駆動方法ならびに電子機器
JP5531821B2 (ja) * 2010-06-29 2014-06-25 ソニー株式会社 表示装置、表示駆動方法
KR101760102B1 (ko) 2010-07-19 2017-07-21 삼성디스플레이 주식회사 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법
JP5686043B2 (ja) * 2011-06-02 2015-03-18 セイコーエプソン株式会社 電気光学装置および電子機器
KR101411621B1 (ko) * 2012-12-24 2014-07-02 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치 및 그 구동 방법
CN103996388B (zh) * 2014-05-04 2016-07-06 京东方科技集团股份有限公司 信号校正方法和信号校正装置
JP6677383B2 (ja) * 2015-03-03 2020-04-08 天馬微電子有限公司 電子回路、走査回路及び表示装置並びに電子回路の寿命延長方法
KR102478675B1 (ko) * 2016-05-31 2022-12-19 엘지디스플레이 주식회사 유기발광 표시장치와 그 구동방법
KR102542980B1 (ko) 2017-11-21 2023-06-15 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
CN109727578A (zh) * 2018-12-14 2019-05-07 合肥鑫晟光电科技有限公司 显示装置的补偿方法、装置和显示设备
CN109658856B (zh) * 2019-02-28 2021-03-19 京东方科技集团股份有限公司 像素数据补偿参数获取方法及装置、amoled显示面板
JP2024139129A (ja) * 2023-03-27 2024-10-09 株式会社ジャパンディスプレイ マトリックス基板及び画像表示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003173154A (ja) * 2001-09-28 2003-06-20 Sanyo Electric Co Ltd 半導体装置及び表示装置
JP2003228324A (ja) * 2002-01-31 2003-08-15 Sanyo Electric Co Ltd 表示装置
JP2003263129A (ja) * 2002-03-07 2003-09-19 Sanyo Electric Co Ltd 表示装置
JP2003271095A (ja) * 2002-03-14 2003-09-25 Nec Corp 電流制御素子の駆動回路及び画像表示装置
JP2004295131A (ja) * 2003-03-04 2004-10-21 James Lawrence Sanford ディスプレイ用駆動回路
JP2005004173A (ja) * 2003-05-19 2005-01-06 Seiko Epson Corp 電気光学装置およびその駆動装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7071932B2 (en) * 2001-11-20 2006-07-04 Toppoly Optoelectronics Corporation Data voltage current drive amoled pixel circuit
JP3956347B2 (ja) 2002-02-26 2007-08-08 インターナショナル・ビジネス・マシーンズ・コーポレーション ディスプレイ装置
WO2003075256A1 (en) * 2002-03-05 2003-09-12 Nec Corporation Image display and its control method
JP2003302936A (ja) * 2002-03-29 2003-10-24 Internatl Business Mach Corp <Ibm> ディスプレイ装置、oledパネル、薄膜トランジスタの制御装置、薄膜トランジスタの制御方法およびoledディスプレイの制御方法
JP4195337B2 (ja) 2002-06-11 2008-12-10 三星エスディアイ株式会社 発光表示装置及びその表示パネルと駆動方法
JP2004093682A (ja) 2002-08-29 2004-03-25 Toshiba Matsushita Display Technology Co Ltd El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置
JP2004145278A (ja) * 2002-08-30 2004-05-20 Seiko Epson Corp 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器
JP3832415B2 (ja) 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
JP4062179B2 (ja) * 2003-06-04 2008-03-19 ソニー株式会社 画素回路、表示装置、および画素回路の駆動方法
TWI286654B (en) * 2003-11-13 2007-09-11 Hannstar Display Corp Pixel structure in a matrix display and driving method thereof
TW200540774A (en) * 2004-04-12 2005-12-16 Sanyo Electric Co Organic EL pixel circuit
KR100859970B1 (ko) * 2004-05-20 2008-09-25 쿄세라 코포레이션 화상표시장치 및 그 구동방법
US7173590B2 (en) * 2004-06-02 2007-02-06 Sony Corporation Pixel circuit, active matrix apparatus and display apparatus
KR101080351B1 (ko) * 2004-06-22 2011-11-04 삼성전자주식회사 표시 장치 및 그 구동 방법
US20060077138A1 (en) * 2004-09-15 2006-04-13 Kim Hong K Organic light emitting display and driving method thereof
JP2006084682A (ja) * 2004-09-15 2006-03-30 Sony Corp 画素回路および表示装置
TW200630934A (en) * 2005-02-24 2006-09-01 Au Optronics Corp Pixel array and forming method thereof
JP5037795B2 (ja) * 2005-03-17 2012-10-03 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置
JP4203772B2 (ja) * 2006-08-01 2009-01-07 ソニー株式会社 表示装置およびその駆動方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003173154A (ja) * 2001-09-28 2003-06-20 Sanyo Electric Co Ltd 半導体装置及び表示装置
JP2003228324A (ja) * 2002-01-31 2003-08-15 Sanyo Electric Co Ltd 表示装置
JP2003263129A (ja) * 2002-03-07 2003-09-19 Sanyo Electric Co Ltd 表示装置
JP2003271095A (ja) * 2002-03-14 2003-09-25 Nec Corp 電流制御素子の駆動回路及び画像表示装置
JP2004295131A (ja) * 2003-03-04 2004-10-21 James Lawrence Sanford ディスプレイ用駆動回路
JP2005004173A (ja) * 2003-05-19 2005-01-06 Seiko Epson Corp 電気光学装置およびその駆動装置

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008032862A (ja) * 2006-07-27 2008-02-14 Sony Corp 表示装置及びその駆動方法
US8692748B2 (en) 2006-07-27 2014-04-08 Sony Corporation Display device, driving method thereof, and electronic apparatus
US8547308B2 (en) 2006-07-27 2013-10-01 Sony Corporation Display device, driving method thereof, and electronic apparatus
JP2008158378A (ja) * 2006-12-26 2008-07-10 Sony Corp 表示装置及びその駆動方法
JP2009069322A (ja) * 2007-09-12 2009-04-02 Sony Corp 表示装置及び表示装置の駆動方法
US8368622B2 (en) 2007-09-12 2013-02-05 Sony Corporation Display apparatus and driving method for display apparatus
JP2009204992A (ja) * 2008-02-28 2009-09-10 Sony Corp El表示パネル、電子機器及びel表示パネルの駆動方法
JP2009237040A (ja) * 2008-03-26 2009-10-15 Sony Corp 画像表示装置、欠陥検出方法及び短絡事故の修復方法
US8345032B2 (en) 2008-05-08 2013-01-01 Sony Corporation Display apparatus, display-apparatus driving method and eletronic instrument
US8300038B2 (en) 2008-05-08 2012-10-30 Sony Corporation Display apparatus, display-apparatus driving method and electronic instrument
JP2009271337A (ja) * 2008-05-08 2009-11-19 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2009271336A (ja) * 2008-05-08 2009-11-19 Sony Corp 表示装置、表示装置の駆動方法および電子機器
KR101557292B1 (ko) 2008-05-08 2015-10-06 가부시키가이샤 제이올레드 표시장치, 표시장치의 구동방법 및 전자기기
KR101557290B1 (ko) * 2008-05-08 2015-10-06 가부시키가이샤 제이올레드 표시장치, 표시장치의 구동방법 및 전자기기
US8294696B2 (en) 2008-09-24 2012-10-23 Samsung Display Co., Ltd. Display device and method of driving the same
JP2010113188A (ja) * 2008-11-07 2010-05-20 Sony Corp 有機エレクトロルミネッセンス発光部の駆動方法
US9183777B2 (en) 2008-11-07 2015-11-10 Joled Inc. Organic electroluminescent light emitting unit driving method for controlling brightness uniformity
US8102388B2 (en) 2008-12-08 2012-01-24 Sony Corporation Method of driving organic electroluminescence display apparatus
JP2010134313A (ja) * 2008-12-08 2010-06-17 Sony Corp 有機エレクトロルミネッセンス表示装置の駆動方法

Also Published As

Publication number Publication date
US20130135280A1 (en) 2013-05-30
KR101402815B1 (ko) 2014-06-02
KR20080011065A (ko) 2008-01-31
CN101140732B (zh) 2012-02-29
US8390543B2 (en) 2013-03-05
CN101140732A (zh) 2008-03-12
JP4984715B2 (ja) 2012-07-25
US9099041B2 (en) 2015-08-04
TW200818097A (en) 2008-04-16
TWI377544B (en) 2012-11-21
US20080238830A1 (en) 2008-10-02

Similar Documents

Publication Publication Date Title
JP4240059B2 (ja) 表示装置及びその駆動方法
JP4203772B2 (ja) 表示装置およびその駆動方法
JP4984715B2 (ja) 表示装置の駆動方法、及び、表示素子の駆動方法
JP4203773B2 (ja) 表示装置
KR101376394B1 (ko) 표시 장치
JP5245195B2 (ja) 画素回路
JP5114889B2 (ja) 表示素子及び表示素子の駆動方法、並びに、表示装置及び表示装置の駆動方法
JP2008032863A5 (ja)
KR101405909B1 (ko) 표시장치
JP2008122632A5 (ja)
JP2008032862A5 (ja)
JP4547605B2 (ja) 表示装置及びその駆動方法
CN101211534B (zh) 显示装置及其驱动方法
JP4826870B2 (ja) 画素回路及びその駆動方法とアクティブマトリクス装置並びに表示装置
JP2008122633A (ja) 表示装置
JP2009163275A (ja) 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法
JP2008139520A5 (ja)
JP4547900B2 (ja) 画素回路及びその駆動方法とアクティブマトリクス装置並びに表示装置
JP4544355B2 (ja) 画素回路及びその駆動方法と表示装置及びその駆動方法
JP2008139363A (ja) 画素回路及び表示装置
JP2008158377A (ja) 表示装置及びその駆動方法
JP2009169430A (ja) 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法
JP2011141346A (ja) 表示装置、表示駆動方法
JP2008203654A (ja) 表示装置及びその駆動方法
JP2012230393A (ja) 画像表示装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20090223

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20090223

RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20090226

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090408

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090408

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090818

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111101

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111226

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120131

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120312

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120403

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120416

R151 Written notification of patent or utility model registration

Ref document number: 4984715

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150511

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S303 Written request for registration of pledge or change of pledge

Free format text: JAPANESE INTERMEDIATE CODE: R316303

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S803 Written request for registration of cancellation of provisional registration

Free format text: JAPANESE INTERMEDIATE CODE: R316803

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350