JP2010243891A - 表示装置、表示駆動方法 - Google Patents
表示装置、表示駆動方法 Download PDFInfo
- Publication number
- JP2010243891A JP2010243891A JP2009093952A JP2009093952A JP2010243891A JP 2010243891 A JP2010243891 A JP 2010243891A JP 2009093952 A JP2009093952 A JP 2009093952A JP 2009093952 A JP2009093952 A JP 2009093952A JP 2010243891 A JP2010243891 A JP 2010243891A
- Authority
- JP
- Japan
- Prior art keywords
- mobility
- pulse
- unit
- signal value
- pixel circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
- G09G2300/0866—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
【解決手段】アニールで用いられたレーザヘッドの異なるユニット間で、画素回路の信号値書込のための走査パルスのパルス波形(パルス幅やパルス電圧レベル)を異なるものとする。これにより信号値書込及び移動度補正の期間や、書込速度を調整し、駆動トランジスタの移動度補正が、どのユニットでも同等の補正状態となるようにする。
【選択図】図8
Description
現在ではこの課題はほぼ解決され十分な面内均一性を確保したディスプレイが得られるようになってきている。しかし、低温ポリシリコンTFTは基板ガラスの大型化が困難であり、大型基板化が容易なアモルファスシリコン(a−Si)TFTを有機ELの駆動回路とする方式の開発が活発になってきた。
図17には、横軸に移動度、縦軸に閾値(ΔVth)変動をとった図を示す。アモルファスシリコンTFTは、移動度は低温ポリシリコンに比べて低く、閾値変動は大きい。
大型テレビジョン用途の場合は、画素ピッチが比較的大きくとれるためトランジスタサイズに余裕があり、それほど高い移動度は必要ではない。従って移動度の小さいアモルファスシリコンTFTもその点では問題がない。しかし、閾値変動は十分に小さくなくてはならず、その点で不利である。
ここで、閾値変動が小さく、またアモルファスシリコンTFTより高い移動度のものとして有用であるのがマイクロシリコン(μ−Si:微結晶シリコン)TFTである。
このプロセスはガラス基板サイズの制約を受けない。
但し、この方法を単一のレーザヘッドで行った場合、スキャンに時間がかかってしまう。そこで同時に複数のレーザヘッドを用いてスキャンすることで、用いたレーザヘッドの数だけ工数を削減することが可能となる。
そして、これら3本のレーザヘッドを使用して製造した場合の表示パネルに、全画面範囲で同一輝度の映像信号を与えたときに、図のような輝度ムラが生じる。図では説明のため極端にムラを示しているが、実際、異なるレーザヘッドでアニール処理された部分毎に、TFTの移動度のバラツキが生じる結果、図のようなユニット単位での輝度ムラが生じるものとなる。
特許文献2では、移動度バラツキに対して、TFTのレイアウトを変更することで輝度バラツキに対応する方法が提案されている。即ち移動度の小さなユニットではTFTのL長を短くW長を長くし、移動度の大きなユニットではL長を長くW長を短くする。しかしユニットの移動度がパネルによって異なると容易に対応できなくなる。
また上記画素アレイを構成する画素回路の各ラインは、製造過程において、複数のレーザヘッドによるレーザスキャンでレーザアニール処理されており、同一のレーザヘッドによってレーザアニール処理された複数のラインによるユニット毎に、上記駆動トランジスタの移動度が計測され、上記書込制御部では、各ユニット毎に計測された移動度に応じて、各ユニット毎に上記走査パルスのパルス波形設定がされている。
例えば上記書込制御部は、上記走査パルスのパルス波形設定として、移動度に応じたパルス幅設定を行う。或いは、移動度に応じたパルス電圧レベル設定を行う。
[1.表示装置及び画素回路の構成]
[2.画素回路動作]
[3.ライトスキャナの構成及びパルス設定]
[4.第1の実施の形態としてのパルス幅設定]
[5.第2の実施の形態としてのパルス電圧レベル設定]
[6.変形例]
図1に実施の形態の有機EL表示装置の構成を示す。
この有機EL表示装置は、有機EL素子を発光素子とし、アクティブマトリクス方式で発光駆動を行う画素回路10を含むものである。
図示のように、有機EL表示装置は、多数の画素回路10が列方向と行方向(m行×n列)にマトリクス状に配列された画素アレイ20を有する。なお、画素回路10のそれぞれは、R(赤)、G(緑)、B(青)のいずれかの発光画素となり、各色の画素回路10が所定規則で配列されてカラー表示装置が構成される。
また水平セレクタ11により選択され、表示データとしての輝度信号の信号値(階調値)に応じた電圧を画素回路10に供給する信号線DTL1、DTL2・・・が、画素アレイ上で列方向に配されている。信号線DTL1、DTL2・・・は、画素アレイ20においてマトリクス配置された画素回路10の列数分だけ配される。
ライトスキャナ13は、設定された所定のタイミングで、行状に配設された各書込制御線WSL1,WSL2・・・に順次、走査パルスWS(WS1,WS2・・・)を供給して、画素回路10を行単位で線順次走査する。
なおドライブスキャナ12,ライトスキャナ13は、クロックck及びスタートパルスspに基づいて、走査パルスWS、電源パルスDSのタイミングを設定する。
なお、図2では簡略化のため、信号線DTLと書込制御線WSL及び電源制御線DSLが交差する部分に配される1つの画素回路10のみを示している。
画素回路10の発光素子は例えばダイオード構造の有機EL素子1とされ、アノードとカソードを備えている。有機EL素子1のアノードは駆動トランジスタTdのソースに接続され、カソードは所定の配線(カソード電位Vcat)に接続されている。
なお容量Celは有機EL素子1の寄生容量を示している。
またサンプリングトランジスタTsのゲートは書込制御線WSLに接続されている。
駆動トランジスタTdのドレインは電源制御線DSLに接続され、ソースは有機EL素子1のアノードに接続されている。
なお、駆動トランジスタTdのゲートノードを「A点」、ソースノードを「B点」とする。
信号線DTLに信号電位Vsigが印加されたタイミングで、サンプリングトランジスタTsが書込制御線WSLによってライトスキャナ13から与えられる走査パルスWSによって導通される。これにより信号線DTLからの入力信号Vsigが保持容量Csに書き込まれる。
駆動トランジスタTdは、ドライブスキャナ12によって駆動電位Vccが与えられている電源制御線DSLからの電流供給により、保持容量Csに保持された信号電位に応じた電流Idsを有機EL素子1に流し、有機EL素子1を発光させる。
駆動トランジスタTdは飽和領域で動作することで有機EL素子1に対して定電流源として機能する。即ち駆動トランジスタTdは次の式1に示した値を持つ定電流源となる。
Ids=(1/2)・μ・(W/L)・Cox・(Vgs−Vth)2・・・(式1)
但し、Idsは飽和領域で動作するトランジスタのドレイン・ソース間に流れる電流、μは移動度、Wはチャネル幅、Lはチャネル長、Coxはゲート容量、Vthは駆動トランジスタTdの閾値電圧を表している。
この式1から明らかな様に、飽和領域ではトランジスタのドレイン電流Idsはゲート・ソース間電圧Vgsによって制御される。駆動トランジスタTdは、ゲート・ソース間電圧Vgsが一定に保持される為、定電流源として動作し、有機EL素子1を一定の輝度で発光させることができる。
これによって有機EL素子1では、階調値に応じた輝度の発光が行われる。
図3に画素回路10の動作波形を示す。
図3では、電源制御線DSLを介してドライブスキャナ12から供給される電源パルスDSを示している。電源パルスDSとしては駆動電圧Vcc又は初期電圧Vssが与えられる。
また書込制御線WSLを介してライトスキャナ13によってサンプリングトランジスタTsのゲートに与えられる走査パルスWSを示している。
また、DTL入力信号として、水平セレクタ11によって信号線DTLに与えられる電位を示す。当該電位は信号値Vsig及び基準値Vofsによる電位となる。
また、A点(Tdゲート)、B点(Tdソース)として、駆動トランジスタTdのゲート電圧の変化とソース電圧の変化を示している。
この1サイクルは、次のフレームにおける時点t0に相当するタイミングまでの期間となる。
時点t0では、ドライブスキャナ12が電源制御線DSLを初期電圧Vssとする。
初期電圧Vssは、有機EL素子1の閾値Vthelとカソード電圧Vcatの和よりも小さく設定されている。つまりVss<Vthel+Vcatである。
これにより有機EL素子1は消光し、電源制御線DSLに向けて電流が流れ、有機EL素子1のアノードは初期電圧Vssに充電される。即ち図3に示すように駆動トランジスタTdのソース電圧(B点)は初期電圧Vssまで低下する。
これによって駆動トランジスタTdのゲート電位(A点)が基準値Vofsの電位とされる。
この時、電源制御線DSLは初期電位Vssのままであるので、駆動トランジスタTdのゲート・ソース間電圧はVofs−Vssという値をとる。
この場合、電源制御線DSLの電源パルスDSが駆動電圧Vccとされる。これにより電源制御線DSLから有機EL素子1のアノードに向けて電流が流れる。
この場合、有機EL素子1のリーク電流が駆動トランジスタTdに流れる電流よりもかなり小さい限り、駆動トランジスタTdの電流は保持容量Csと容量Celを充電するために使われる。即ち有機EL素子1のアノード電位Velについて、Vel≦Vcat+Vthelである限り、当該電流は保持容量Csと容量Celを充電するために使われる。
その後、時点t3で走査パルスWSをLレベルとし、サンプリングトランジスタTsがオフとなって閾値補正動作を完了する。
即ち信号線電位がVsigとなった後、時点t4で走査パルスWSをHレベルとし、サンプリングトランジスタTsをオンして、駆動トランジスタTdのゲートに信号値Vsigを入力する。
信号値Vsigは階調に応じた電圧となっている。駆動トランジスタTdのゲート電位はサンプリングトランジスタTsをオンしているために信号値Vsigの電位となるが、電源制御線DSLが駆動電圧Vccとなっていることで電流が流れ、ソース電位は時間とともに上昇してゆく。
そしてこのときは、駆動トランジスタTdの閾値補正動作は完了しているため、駆動トランジスタTdが流す電流は移動度μを反映したものとなる。
具体的にいうと、移動度が大きいものはこの時の電流量が大きく、ソースの上昇も早い。逆に移動度が小さいものは電流量が小さく、ソースの上昇は遅くなる。
これによって駆動トランジスタTdのゲート・ソース間電圧は移動度を反映して小さくなり、一定時間経過後に完全に移動度を補正するVgsとなる。
或る信号値Vsig1を与えた場合、移動度が高い画素回路ほどB点の電圧上昇ΔVが大きい。つまり、補正前では画素回路X、Yの電流量の差は大きいが、電圧上昇ΔVの差により、移動度補正後は電流量の差が小さくなる。このため、各画素回路10での移動度の違いによる輝度バラツキを補正することが可能となる。
図3の時点t5では、走査パルスWSが立ち下がり、サンプリングトランジスタTsがオフとなって信号値書込が終了し、有機EL素子1を発光させる。
駆動トランジスタTdは上記(式1)のとおり、ゲート・ソース間電圧に応じた電流Idsを流す。駆動トランジスタTdのゲート・ソース間電圧Vgsは一定であるので、駆動トランジスタTdは、一定電流Idsを有機EL素子1に流すことになる。そしてB点電位が有機EL素子1に電流Idsが流れる電圧まで上昇することで有機EL素子1は発光する。
その後、次の発光サイクル(次のフレームの時点t0)となるまで、発光が継続される。
しかしながら、駆動トランジスタTdのゲート・ソース間電圧Vgsは一定値に保たれているので、有機EL素子1に流れる電流は変化しない。よって有機EL素子1のI−V特性が劣化しても、一定電流が常に流れ続け、EL素子の輝度が変化することはない。
すると、同一のレーザヘッドを用いたライン群(ユニット)毎に、駆動トランジスタTdの移動度のバラツキが生じ、図18に示したような輝度バラツキが生ずる。
さらに、図18のようなユニット単位での移動度バラツキの異なるつなぎ目が複数存在していた場合、ムラが消える補正完了時間の範囲が異なる。
すると、パネル全体を同一の波形の走査パルスWSによって補正期間を決めると、ユニットのつなぎ目のムラが消える箇所も存在するが、ムラが反転してしまう箇所も存在してしまう。
このため、図18のようにレーザアニールに起因するユニット単位の移動度バラツキに関しては、上記発光動作サイクルにおける移動度補正が適正に働かないことがある。
そこで本実施の形態では、ユニット単位で移動度に応じて走査パルスのパルス波形を設定する。
図5でライトスキャナ13について説明する。なお、図5ではドライブスキャナ12は図示を省略している。
画素アレイ20の製造プロセスで行われる複数ヘッドによるレーザアニールは、例えば20ラインを1つのユニット(同一レーザヘッドでアニールされる複数ラインのユニット)とし行われる。
以下では、説明及び図示の簡略化のため、2ラインを1ユニットと仮定して説明していく。
即ち図5においては6行分の画素ラインを示しているが、1ライン目と2ライン目の画素ラインをユニット#1のライン、3ライン目と4ライン目の画素ラインをユニット#2のライン、5ライン目と6ライン目の画素ラインをユニット#3のラインとする。
つまりレーザアニールが3つのレーザヘッドによって行われた例とし、ユニット#1のラインは第1のレーザヘッドで、ユニット#2のラインは第2のレーザヘッドで、ユニット#3のラインは第3のレーザヘッドで、それぞれレーザアニールされたものとしている。
ここで、ライトスキャナ13には、走査パルスWSを発生するWS発生部30として、各ユニット#1、#2,#3に対応するWS発生部30#1、30#2、30#3が設けられている。
WS発生部30#1、30#2、30#3はそれぞれ、シフトレジスタ、パルス幅可変部、パルス電圧可変部等を備え、所定の波形とされた走査パルスWSを所定のタイミングで各書込制御線WSLに対して出力する。
ユニット#2のラインに対応するWS発生部30#2は、ユニット#2のラインの画素回路10に対応して決められた波形の走査パルスWS#2を出力する。
ユニット#3のラインに対応するWS発生部30#3は、ユニット#3のラインの画素回路10に対応して決められた波形の走査パルスWS#3を出力する。
走査パルスWS#1、WS#2、WS#3は、後述するが、各ユニット#1の画素回路10の駆動トランジスタTdの移動度に応じてパルス幅、又はパルス電圧レベルが設定された波形とされる。
メモリ32には、各走査パルスWS#1、WS#2、WS#3としてのパルス幅又はパルス電圧レベルの設定値が記憶されている。
設定部は、各ユニット#1、#2,#3について、計測された駆動トランジスタTdの移動度に応じて、メモリ32のテーブルから設定すべきパルス幅又はパルス電圧レベルを確認し、その値に応じてWS発生部30#1、30#2、30#3を制御する。
即ち表示パネルが製造された段階で、各ユニットについての移動度が測定され、その移動度と、移動度に応じた適正なパルス波形の設定値が算出される。そしてその設定値がメモリ32に記憶される。
図6には画素アレイ20の各ラインをユニット別に模式的に示している。画素アレイ20の隅には、モニタ用TFT50(50#1、50#2、50#3)が配置される。
即ち画素アレイ20の製造プロセスにおいては、各画素回路10とともにモニタ用TFT50も作成しておく。
モニタ用TFT50#1は、ユニット#1としてのレーザアニール範囲に形成され、モニタ用TFT50#2は、ユニット#2としてのレーザアニール範囲に形成され、モニタ用TFT50#3は、ユニット#3としてのレーザアニール範囲に形成される。
図7(a)に計測手法を示す。モニタ用TFT50のドレイン、ソース、ゲートに対し、計測器100の検出ピンP1,P2,P3がセットできるようにする。そしてモニタ用TFT50のIV特性を計測器100を使って測定し、そこから移動度を算出する。
図7(b)にはTFTのゲート・ソース電圧Vgsとドレイン・ソース電流Idsの特性を示しているが、所定のゲート・ソース電圧Vgsを与え、電流Idsを測定することで、移動度μを求めることができる。
即ちショックレーの式
Ids=kμ/2(Vgs−Vth)2
(kはL長、W長、ゲート絶縁体の誘電率、厚さから決まる値)を使って、測定したTFTのIV特性から移動度μは導出される。
この場合、ライン毎にモニタ用TFT50が形成されているなら、例えばユニット#1について多数のモニタ用TFT50#1が存在するが、1つのモニタ用TFT50#1のみを用いても良いし、多数のモニタ用TFT50#1の平均値等を用いても良い。
各ユニット#1,#2,#3についての移動度μ(μ#1,μ#2,μ#3)が測定されたら、その各移動度から設定値算出部101が、走査パルスWS#1、WS#2、WS#3としてのパルス幅又はパルス電圧レベルの設定値を算出する。そして設定値をメモリ32に記憶させる。
そして測定した各ユニットの移動度μを、メモリ32に書き込むようにする。
設定部31は、計測によってメモリ32に書き込まれた各ユニット#1,#2,#3の移動度μ#1,μ#2,μ#3を読み出し、さらに、メモリ32のテーブルデータを参照して、移動度μ#1,μ#2,μ#3に対応する設定値を決定する。そして決定した設定値で、WS発生部30#1、30#2、30#3にパルス波形を指示するようにしても良い。
上述のように、ライトスキャナ13は、ユニット毎に走査パルスWSのパルス波形を設定して出力する。ここでは、パルス波形の設定として、ユニット毎の移動度計測に基づいて、パルス幅(サンプリングトランジスタTsの導通期間)を設定する例を第1の実施の形態として述べる。
図8に、走査パルスWSの例を示す。
以下では、ユニット#1は画素回路10の移動度が小さいユニット、ユニット#2は画素回路10の移動度が中程度のユニット、ユニット#3は画素回路10の移動度が大きいユニットであるとした例とする。
ユニット#1の移動度が小さい画素回路10に対する書込制御線WSL1,WSL2(WSL7,WSL8)に対しては、WS発生部30#1が、最も広いパルス幅w1とした走査パルスWS#1を出力する。
ユニット#2の移動度が中程度の画素回路10に対する書込制御線WSL3,WSL4に対しては、WS発生部30#2が、中程度のパルス幅w2とした走査パルスWS#2を出力する。
ユニット#3の移動度が大きい画素回路10に対する書込制御線WSL5,WSL6に対しては、WS発生部30#3が、最も短いパルス幅w3とした走査パルスWS#3を出力する。
ライトスキャナ13は各ラインの画素回路10に対して、図のように順次、走査パルスWSを与える。そして、ユニット#1のラインに対してはパルス幅w1、ユニット#2のラインに対してはパルス幅w2、ユニット#3のラインに対してはパルス幅w3の走査パルスWS(WS#1、WS#2、WS#3)を出力する。
図2に示したようにサンプリングトランジスタTsはnチャネルTFTであり、走査パルスWSがHレベルの期間が、信号値Vsigの書込及び移動度補正の期間となる。
なお、図3に1つの画素回路10の1サイクルの波形を示したが、この図9で示す走査パルスWS(WS#1、WS#2、WS#3)は、図3の時点t4〜t5のパルスである。図3で述べたように、閾値補正のために時点t1〜t3も走査パルスWSはHレベルとされるが、その期間の走査パルスWSのHレベル部分の図示は、図9では省略している。
一点鎖線は移動度の小さいユニット#1、破線は移動度の中程度のユニット#2、実線は移動度の大きいユニット#3の特性である。
ユニット毎の移動度の差に応じた輝度バラツキを解消するには、電流量が同じとなるように移動度補正を行うことになる。例えば図10の特性の場合ユニット#1、#2の輝度バラツキを解消するとすると、ポイントC1で電流量が一致するため、図10下部に示す走査パルスWS−Z1というように、パルス幅を設定する。つまりポイントC1のタイミングを移動度補正完了点として移動度補正を行うようにする。しかしその場合、ユニット#3に対しては、輝度バラツキは解消できない。電流量が一致しないためである。
また例えば、ユニット#1、#3の輝度バラツキを解消するとすると、ポイントC2で電流量が一致するため、走査パルスWS−Z2というようにパルス幅を設定する。つまりポイントC2のタイミングを移動度補正完了点として移動度補正を行うようにする。しかしその場合は、ユニット#2に対しては、輝度バラツキは解消できないこととなる。
つまり、ユニット毎の組合せ毎に移動度補正の完了点がばらつくため、全てのユニットに適切な移動度補正を行うことができない。さらに、移動度補正時間を長くすると、発光時の電流量も低下するため、全体の発光輝度として不利となる。
例えば或る信号値Vsigに対して、発光輝度L1(電流量I1)を得たいとする。
ユニット#3は、書込開始から時間TM3で、当該電流量I1の状態となる。従って、走査パルスWS#3を、時間TM3に相当するパルス幅w3とする。
ユニット#2は、書込開始から時間TM2で、当該電流量I1の状態となる。従って、走査パルスWS#2を、時間TM2に相当するパルス幅w2とする。
ユニット#1は、書込開始から時間TM1で、当該電流量I1の状態となる。従って、走査パルスWS#1を、時間TM1に相当するパルス幅w1とする。
すると、どのユニットでも、或る信号値Vsigに対して、電流量I1を有機EL素子1に流し、輝度L1の発光を得ることができる。
つまり、ユニット毎に信号値書込及び移動度補正の期間を調整することで、ユニット毎の移動度の差を解消し、均一な輝度の発光を行うことができる。
つまり、移動度がμa,μbと異なる場合に、書込及び移動度補正時間をそれぞれTMa.TMbとすれば、一定の発光輝度が得られることを示している。このような関係で、上記の各ユニット#1,#2,#3に対する走査パルスWS#1、WS#2、WS#3のパルス幅(=書込及び移動度補正時間)が設定されればよい。
すると、複数のレーザヘッドによるレーザアニール処理によってユニット毎の移動度バラツキが存在しても、輝度差の無い映像出力ができることになる。
続いて第2の実施の形態として、ライトスキャナ13がユニット毎の移動度計測に基づいて、パルス電圧レベルを設定する例を述べる。
本例では、ユニット毎の移動度に応じて走査パルスWSのパルス電圧レベル(Hレベル電圧)を設定し、画素回路10への信号値Vsigの書込速度をユニット毎に変化させることで、ユニット間の輝度バラツキを低減する。
この場合も、ユニット#1は画素回路10の移動度が小さいユニット、ユニット#2は画素回路10の移動度が中程度のユニット、ユニット#3は画素回路10の移動度が大きいユニットであるとする。
ユニット#1の移動度が小さい画素回路10に対する書込制御線WSL1,WSL2(WSL7,WSL8)に対しては、WS発生部30#1が、最も高い電圧AM1とした走査パルスWS#1を出力する。
ユニット#2の移動度が中程度の画素回路10に対する書込制御線WSL3,WSL4に対しては、WS発生部30#2が、中程度の電圧AM2とした走査パルスWS#2を出力する。
ユニット#3の移動度が大きい画素回路10に対する書込制御線WSL5,WSL6に対しては、WS発生部30#3が、最も低い電圧AM3とした走査パルスWS#3を出力する。
ライトスキャナ13は各ラインの画素回路10に対して、図のように順次、走査パルスWSを与える。そして、ユニット#1のラインに対してはHレベル電圧AM1、ユニット#2のラインに対してはHレベル電圧AM2、ユニット#3のラインに対してはHレベル電圧AM3の走査パルスWS(WS#1、WS#2、WS#3)を出力する。
上述のようにサンプリングトランジスタTsはnチャネルTFTであり、走査パルスWSがHレベルの期間が、信号値Vsigの書込及び移動度補正の期間となる。
なお、この図13も、図3の時点t4〜t5のパルスのみ示し、閾値補正のために時点t1〜t3の走査パルスWSの図示は省略している。
一点鎖線は移動度の小さいユニット#1、破線は移動度の中程度のユニット#2、実線は移動度の大きいユニット#3の特性である。
ここで本例では、各ユニット#1,#2,#3に対し、パルス幅は同一であるが、Hレベル電圧が異なる走査パルスWS#1、WS#2、WS#3を与える。
走査パルスWSのHレベル電圧を上げると、書き込むスピードが速くなること、ピーク輝度が上昇すること、信号値Vsigを書き込んだ後の電流の落ち具合が速くなるといった特徴が見られる。
図15(a)はサンプリングトランジスタTsのゲートに高いHレベル電圧の走査パルスWSを与えた場合、図15(b)はサンプリングトランジスタTsのゲートに低いHレベル電圧の走査パルスWSを与えた場合を示している。
画素回路10に対する信号値Vsigの書込時間tは、
t=(ΔV×C)/Isp
と表すことができる。
ここでΔVはA点の電圧上昇量、Cは保持容量Csの容量、IspはサンプリングトランジスタTsのドレイン−ソース間の電流を示す。
そしてサンプリングトランジスタTsの電流Ispは、ゲートに与えられるHレベル電圧が高いほど、大きくなる。
従って、走査パルスWSのHレベル電圧が高いほど、電流Ispが大きくなり、上記式から書込時間tが短くなることがわかる。
即ち、移動度の低いユニット程、走査パルスWSのHレベル電圧を高くすることで、図14(b)の特性を得ることができる。
つまり、ユニット#2、#1に対する走査パルスWS#2,WS#1のHレベル電圧をそれぞれ所要レベル高くすることで、図中左側に特性カーブをシフトさせた特性が得られる。
ここで走査パルスWSのパルス幅を図14(b)の下方に示す「w」であるとすると、このパルス幅wの期間で、各ユニットの移動度補正完了点を一致させることができる。
走査パルスWSのパルス幅wは、図3の時点t4〜t5の期間、即ち書込及び移動度補正期間である。
図14(b)の場合、このパルス幅wの期間の終了時、つまり移動度補正の完了タイミングで、各ユニット#1,#2,#3が同じ電流I2(輝度L2)となっている。
つまりどのユニットでも、或る信号値Vsigに対して、電流量I2を有機EL素子1に流し、輝度L2の発光を得ることができる。
補正完了時間を点線に設定したい場合(つまり走査パルスWSのパルス幅=wとしたい場合)は、ユニット#1,#2,#3に対して、図面下方に示すようにそれぞれ走査パルスWS#1、WS#2、WS#3についてHレベル電圧AM1,AM2,AM3を設定すればよい。
以上、実施の形態について説明してきたが、本発明としてはさらに多様な変形例が考えられる。
例えば画素回路10の構成については全く上記例に限定されず、他にも多様な構成が採用できる。即ち、少なくとも、発光素子と、信号線DTLに供給される信号値Vsigを入力するスイッチングトランジスタTsと、発光素子に対して入力された信号値Vsigに応じた電流印加を行う駆動トランジスタTdとを有する画素回路であればよい。
例えばパルス幅を設定する例の場合、前後のパルスの存在(閾値補正のための期間)や水平周期との兼ね合いで適切な範囲でユニット毎に設定されればよい。またHレベル電圧を設定する例の場合は、Hレベルとしての所定の最大電圧〜最小電圧の範囲内で調整されればよい。
また、パルス幅とHレベル電圧を複合的に設定する例も考えられる。
また実施の形態では、ユニット単位で走査パルスWSのパルス幅やHレベル電圧を設定する例を述べたが、例えばユニットに関わらず、ライン毎で移動度に応じて異なるように設定してもよい。
また、同一ユニット(同一のレーザヘッドでアニールされた部分)であっても、物理的に離れている部分では、異なるパルス波形設定を行うようにすることも考えられる。例えば図8の書込制御線WSL1,WSL2の部分と、書込制御線WSL7,WSL8の部分は同一ユニットであるが、これらを異なるパスル幅設定とするなどである。つまり移動度に応じた走査パルスWSのパルス波形設定は、ユニット単位で行うことに限られるものではない。
Claims (8)
- 少なくとも、発光素子と、信号線に供給される信号値を入力するスイッチングトランジスタと、上記発光素子に対して入力された信号値に応じた電流印加を行う駆動トランジスタとを有する画素回路が、マトリクス状に配置された画素アレイと、
上記画素アレイに対して配設された上記信号線に、上記画素アレイの各画素回路に与える信号値を出力する信号値出力部と、
上記スイッチングトランジスタを導通制御して上記信号線上の信号値を上記画素回路に入力させる走査パルスを各画素回路にライン単位で与えると共に、各ラインに与える上記走査パルスは、上記画素アレイの各ラインについての上記駆動トランジスタの移動度に応じて設定されたパルス波形とする書込制御部と、
を備えた表示装置。 - 上記画素アレイを構成する画素回路の各ラインは、製造過程において、複数のレーザヘッドによるレーザスキャンでレーザアニール処理されており、同一のレーザヘッドによってレーザアニール処理された複数のラインによるユニット毎に、上記駆動トランジスタの移動度が計測され、
上記書込制御部では、各ユニット毎に計測された移動度に応じて、各ユニット毎に上記走査パルスのパルス波形設定がされている請求項1に記載の表示装置。 - 上記書込制御部は、上記走査パルスのパルス波形設定として、移動度に応じたパルス幅設定を行う請求項2に記載の表示装置。
- 上記書込制御部は、上記駆動トランジスタの移動度が小さいユニットほど、上記スイッチングトランジスタの信号値入力のための導通時間が長く、上記駆動トランジスタの移動度が大きいユニットほど上記スイッチングトランジスタの信号値入力のための導通時間が短くなるパルス幅設定を行う請求項3に記載の表示装置。
- 上記書込制御部は、上記走査パルスのパルス波形設定として、移動度に応じたパルス電圧レベル設定を行う請求項2に記載の表示装置。
- 上記書込制御部は、上記駆動トランジスタの移動度が小さいユニットほど、上記スイッチングトランジスタによる信号値の書込速度が速くなり、上記駆動トランジスタの移動度が大きいユニットほど、上記スイッチングトランジスタによる信号の書込速度が遅くなるパルス電圧レベル設定を行う請求項5に記載の表示装置。
- 移動度の計測のためのモニタ用トランジスタが設けられている請求項2に記載の表示装置。
- 少なくとも、発光素子と、信号線に供給される信号値を入力するスイッチングトランジスタと、上記発光素子に対して入力された信号値に応じた電流印加を行う駆動トランジスタとを有する画素回路が、マトリクス状に配置された画素アレイと、
上記画素アレイに対して配設された上記信号線に、上記画素アレイの各画素回路に与える信号値を出力する信号値出力部と、
上記スイッチングトランジスタを導通制御して上記信号線上の上記信号値を上記画素回路に入力させる走査パルスを各画素回路にライン単位で与える書込制御部とを有する表示装置の表示駆動方法として、
上記書込制御部は、上記画素アレイの各ラインについて上記駆動トランジスタの移動度に応じてパルス波形を設定し、設定したパルス波形により、各ラインに対して走査パルスを与える表示駆動方法。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009093952A JP2010243891A (ja) | 2009-04-08 | 2009-04-08 | 表示装置、表示駆動方法 |
| US12/659,426 US20100259532A1 (en) | 2009-04-08 | 2010-03-09 | Display device and display driving method |
| CN201010157718.3A CN101859533A (zh) | 2009-04-08 | 2010-04-01 | 显示装置和显示驱动方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009093952A JP2010243891A (ja) | 2009-04-08 | 2009-04-08 | 表示装置、表示駆動方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010243891A true JP2010243891A (ja) | 2010-10-28 |
| JP2010243891A5 JP2010243891A5 (ja) | 2012-03-22 |
Family
ID=42934005
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009093952A Pending JP2010243891A (ja) | 2009-04-08 | 2009-04-08 | 表示装置、表示駆動方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20100259532A1 (ja) |
| JP (1) | JP2010243891A (ja) |
| CN (1) | CN101859533A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012141456A (ja) * | 2010-12-28 | 2012-07-26 | Casio Comput Co Ltd | 発光装置及びその駆動制御方法並びに電子機器 |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5494032B2 (ja) * | 2010-03-10 | 2014-05-14 | ソニー株式会社 | 表示装置、表示装置の駆動方法、及び、電子機器 |
| US10838603B2 (en) | 2015-11-20 | 2020-11-17 | Nlight, Inc. | Programmable waveform simulator |
| CN108335670A (zh) * | 2018-02-06 | 2018-07-27 | 信利(惠州)智能显示有限公司 | 电路驱动方法及显示面板 |
| CN111722740B (zh) * | 2019-03-19 | 2024-03-26 | 北京小米移动软件有限公司 | 触控点的位置上报方法、装置、设备及系统 |
| CN116778873B (zh) * | 2023-06-27 | 2025-11-14 | 集创北方(珠海)科技有限公司 | 显示驱动方法及装置、芯片、设备、介质 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005164741A (ja) * | 2003-11-28 | 2005-06-23 | Toshiba Matsushita Display Technology Co Ltd | アクティブマトリクス型表示装置及びその製造方法 |
| JP2008233123A (ja) * | 2007-03-16 | 2008-10-02 | Sony Corp | 表示装置 |
| JP2009069621A (ja) * | 2007-09-14 | 2009-04-02 | Sony Corp | 表示装置 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1145076A (ja) * | 1997-07-24 | 1999-02-16 | Semiconductor Energy Lab Co Ltd | アクティブマトリクス型表示装置 |
| US5903012A (en) * | 1997-07-28 | 1999-05-11 | International Business Machines Corporation | Process variation monitor for integrated circuits |
| KR100754146B1 (ko) * | 2006-03-08 | 2007-08-31 | 삼성에스디아이 주식회사 | 레이저 조사장치 |
| JP4984715B2 (ja) * | 2006-07-27 | 2012-07-25 | ソニー株式会社 | 表示装置の駆動方法、及び、表示素子の駆動方法 |
| JP4168290B2 (ja) * | 2006-08-03 | 2008-10-22 | ソニー株式会社 | 表示装置 |
| JP2008249744A (ja) * | 2007-03-29 | 2008-10-16 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
| JP2009008874A (ja) * | 2007-06-28 | 2009-01-15 | Sony Corp | 表示装置及び表示装置の駆動方法 |
-
2009
- 2009-04-08 JP JP2009093952A patent/JP2010243891A/ja active Pending
-
2010
- 2010-03-09 US US12/659,426 patent/US20100259532A1/en not_active Abandoned
- 2010-04-01 CN CN201010157718.3A patent/CN101859533A/zh active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005164741A (ja) * | 2003-11-28 | 2005-06-23 | Toshiba Matsushita Display Technology Co Ltd | アクティブマトリクス型表示装置及びその製造方法 |
| JP2008233123A (ja) * | 2007-03-16 | 2008-10-02 | Sony Corp | 表示装置 |
| JP2009069621A (ja) * | 2007-09-14 | 2009-04-02 | Sony Corp | 表示装置 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012141456A (ja) * | 2010-12-28 | 2012-07-26 | Casio Comput Co Ltd | 発光装置及びその駆動制御方法並びに電子機器 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN101859533A (zh) | 2010-10-13 |
| US20100259532A1 (en) | 2010-10-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR102818266B1 (ko) | 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치 | |
| KR102729321B1 (ko) | 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치 | |
| KR102872941B1 (ko) | 표시 장치 | |
| US11688342B2 (en) | Pixel and organic light emitting display device having the pixel | |
| KR102715708B1 (ko) | 표시 장치 | |
| US10700146B2 (en) | Pixel and organic light-emitting display device having the same | |
| KR102639309B1 (ko) | 표시 장치 | |
| JP2015025978A (ja) | 駆動回路、表示装置、及び駆動方法 | |
| JP2007316454A (ja) | 画像表示装置 | |
| JP2005099714A (ja) | 電気光学装置、電気光学装置の駆動方法および電子機器 | |
| KR20190143308A (ko) | 픽셀 및 이를 포함하는 유기전계발광 표시장치 | |
| JP2022099010A (ja) | 表示装置 | |
| JP2010243891A (ja) | 表示装置、表示駆動方法 | |
| KR20180085121A (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
| CN101261806B (zh) | 显示装置及用于驱动该显示装置的方法 | |
| JP2005099772A (ja) | 電気光学装置、電気光学装置の駆動方法および電子機器 | |
| JP6196809B2 (ja) | 画素回路及びその駆動方法 | |
| JP2009080199A (ja) | 表示装置およびその駆動方法 | |
| JP4687026B2 (ja) | 表示装置および表示装置の駆動方法 | |
| JP2009048212A (ja) | 電気光学装置、電気光学装置の駆動方法および電子機器 | |
| JP2011145481A (ja) | 表示装置、表示駆動方法 | |
| JP5531821B2 (ja) | 表示装置、表示駆動方法 | |
| US12494154B2 (en) | Gate driver and display device including the same | |
| JP2011141346A (ja) | 表示装置、表示駆動方法 | |
| JP2011118085A (ja) | 表示装置、表示駆動方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20120118 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120207 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120207 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121122 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130212 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130625 |