JP2009163275A - 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 - Google Patents
画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 Download PDFInfo
- Publication number
- JP2009163275A JP2009163275A JP2009106685A JP2009106685A JP2009163275A JP 2009163275 A JP2009163275 A JP 2009163275A JP 2009106685 A JP2009106685 A JP 2009106685A JP 2009106685 A JP2009106685 A JP 2009106685A JP 2009163275 A JP2009163275 A JP 2009163275A
- Authority
- JP
- Japan
- Prior art keywords
- pixel
- threshold voltage
- period
- drive transistor
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
【解決手段】サンプリングトランジスタTr1は、水平走査期間に走査線WSから供給される制御信号に応じ導通して信号線SLから供給された映像信号を画素容量Csにサンプリングする。画素容量Csは、サンプリングされた映像信号に応じてドライブトランジスタTrdのゲートGに入力電圧Vgsを印加する。ドライブトランジスタTrdは、入力電圧Vgsに応じた出力電流を発光素子ELに供給する。出力電流はドライブトランジスタTrdの閾電圧Vthに対して依存性を有する。出力電流の閾電圧Vthに対する依存性を打ち消すために、水平走査期間の一部で動作し、ドライブトランジスタTrdの閾電圧Vthを検出して画素容量Csに書き込んでおく補正手段(Tr3,Tr4)を備える。
【選択図】図2
Description
Ids=(1/2)μ(W/L)Cox(Vgs−Vth)2・・・式1
このトランジスタ特性式1において、Idsはソース/ドレイン間に流れるドレイン電流を表わしており、画素回路では発光素子に供給される出力電流である。Vgsはソースを基準としてゲートに印加されるゲート電圧を表わしており、画素回路では上述した入力電圧である。Vthはトランジスタの閾電圧である。又μはトランジスタのチャネルを構成する半導体薄膜の移動度を表わしている。その他Wはチャネル幅を表わし、Lはチャネル長を表わし、Coxはゲート容量を表わしている。このトランジスタ特性式1から明らかな様に、薄膜トランジスタは飽和領域で動作する時、ゲート電圧Vgsが閾電圧Vthを超えて大きくなると、オン状態となってドレイン電流Idsが流れる。原理的に見ると上記のトランジスタ特性式1が示す様に、ゲート電圧Vgsが一定であれば常に同じ量のドレイン電流Idsが発光素子に供給される。従って、画面を構成する各画素に全て同一のレベルの映像信号を供給すれば、全画素が同一輝度で発光し、画面の一様性(ユニフォーミティ)が得られるはずである。
Ids=kμ(Vgs−Vth)2=kμ(Vsig−ΔV)2・・・式2
上記式2において、k=(1/2)(W/L)Coxである。この特性式2からVthの項がキャンセルされており、発光素子ELに供給される出力電流IdsはドライブトランジスタTrdの閾電圧Vthに依存しない事が分かる。基本的にドレイン電流Idsは映像信号の信号電圧Vsigによって決まる。換言すると、発光素子ELは映像信号Vsigに応じた輝度で発光する事になる。その際Vsigは帰還量ΔVで補正されている。この補正量ΔVは丁度特性式2の係数部に位置する移動度μの効果を打ち消すように働く。したがって、ドレイン電流Idsは実質的に映像信号Vsigのみに依存する事になる。
Ids=kμ(Vgs−Vth)2=kμ(Vsig−ΔV)2・・・式2
上記式2において、k=(1/2)(W/L)Coxである。この特性式2からVthの項がキャンセルされており、発光素子ELに供給される出力電流IdsはドライブトランジスタTrdの閾電圧Vthに依存しない事が分かる。基本的にドレイン電流Idsは映像信号の信号電圧Vsigによって決まる。換言すると、発光素子ELは映像信号Vsigに応じた輝度で発光する事になる。その際Vsigは帰還量ΔVで補正されている。この補正量ΔVは丁度特性式2の係数部に位置する移動度μの効果を打ち消すように働く。したがって、ドレイン電流Idsは実質的に映像信号Vsigのみに依存する事になる。
Claims (17)
- 制御信号を供給する行状の走査線と映像信号を供給する列状の信号線とが交差する部分に配され、少なくともサンプリングトランジスタと、これに接続する画素容量と、これに接続するドライブトランジスタと、これに接続する発光素子とを含み、
前記サンプリングトランジスタは、該走査線に割り当てられた水平走査期間に該走査線から供給される制御信号に応じ導通して該信号線から供給された映像信号を該画素容量にサンプリングし、
前記画素容量は、該サンプリングされた映像信号に応じて該ドライブトランジスタのゲートに入力電圧を印加し、
前記ドライブトランジスタは、所定の発光期間中該入力電圧に応じた出力電流を該発光素子に供給し、該出力電流は該ドライブトランジスタのチャネル領域の閾電圧に対して依存性を有し、
前記発光素子は、該ドライブトランジスタから供給された出力電流により該映像信号に応じた輝度で発光する画素回路において、
出力電流の該閾電圧に対する依存性を打ち消すために、水平走査期間の一部で動作し、該ドライブトランジスタの閾電圧を検出して該画素容量に書き込んでおく補正手段を備えることを特徴とする画素回路。 - 前記補正手段は、水平走査期間に該サンプリングトランジスタが導通して該画素容量の一端が該信号線により一定電位に保持された状態で動作し、該画素容量の他端から該一定電位に対する電位差が該閾電圧になるまで該画素容量を充電することを特徴とする請求項1記載の画素回路。
- 前記補正手段は、水平走査期間の前半で該ドライブトランジスタの閾電圧を検出して該画素容量に書き込む一方、
前記サンプリングトランジスタは、該水平走査期間の後半で該信号線から供給される映像信号を該画素容量にサンプリングし、
前記画素容量は、該サンプリングされた映像信号に該書き込まれた閾電圧を足し込んだ入力電圧を該ドライブトランジスタのゲートとソース間に印加し、以って出力電流の該閾電圧に対する依存性を打ち消すことを特徴とする請求項1記載の画素回路。 - 前記補正手段は、水平走査期間よりも前に導通して、該画素容量の両端の電位差が該閾電圧を超えるように設定する第1のスイッチングトランジスタと、
該水平走査期間に導通して、該画素容量の両端の電位差が該閾電圧になるまで該画素容量を充電する第2のスイッチングトランジスタとを含むことを特徴とする請求項1記載の画素回路。 - 前記第1のスイッチングトランジスタは、該走査線よりも前に位置する他の走査線に割り当てられた前の水平走査期間に該他の走査線から供給される制御信号に応じて導通し、以って該画素容量の両端の電位差が該閾電圧を超えるように設定することを特徴とする請求項4記載の画素回路。
- 前記第1のスイッチングトランジスタは、該走査線の直前に位置する他の走査線に割り当てられた直前の水平走査期間に該他の走査線から供給される制御信号に応じて導通し、以って該画素容量の両端の電位差が該閾電圧を超えるように設定することを特徴とする請求項5記載の画素回路。
- 前記サンプリングトランジスタは、水平走査期間内で該信号線が映像信号の電位になる信号供給期間に、該信号線から供給された映像信号を該画素容量にサンプリングする一方、
前記補正手段は、水平走査期間内で該信号線が一定電位になる信号固定期間に、該ドライブトランジスタの閾電圧を検出して該画素容量に書き込むことを特徴とする請求項1記載の画素回路。 - 前記補正手段は、他の走査線に割り当てられる水平走査期間内の信号固定期間でも動作し、各信号固定期間で時分割的に該画素容量を該閾電圧まで充電することを特徴とする請求項7記載の画素回路。
- 前記信号固定期間は、各走査線に順次割り当てられる各水平走査期間を互いに区切る水平ブランキング期間であり、
前記補正手段は、各水平ブランキング期間で時分割的に該画素容量を該閾電圧まで充電することを特徴とする請求項8記載の画素回路。 - 前記補正手段が各信号固定期間で該画素容量を充電したら、該信号線が一定電位から映像信号の電位に切り替わる前に該サンプリングトランジスタを閉じて該画素容量を該信号線から電気的に切り離すことを特徴とする請求項8記載の画素回路。
- 前記ドライブトランジスタは、その出力電流がチャネル領域の閾電圧に加えキャリア移動度に対しても依存性を有し、
前記補正手段は、該出力電流のキャリア移動度に対する依存性を打ち消すために、該水平走査期間の一部で動作し、該映像信号がサンプリングされている状態で該ドライブトランジスタから出力電流を取り出し、これを該画素容量に負帰還して該入力電圧を補正することを特徴とする請求項1記載の画素回路。 - 制御信号を供給する行状の走査線と映像信号を供給する列状の信号線とが交差する部分に配され、少なくともサンプリングトランジスタと、これに接続する画素容量と、これに接続するドライブトランジスタと、これに接続する発光素子とを含み、
前記サンプリングトランジスタは、該走査線に割り当てられた水平走査期間に該走査線から供給される制御信号に応じ導通して該信号線から供給された映像信号を該画素容量にサンプリングし、
前記画素容量は、該サンプリングされた映像信号に応じて該ドライブトランジスタのゲートに入力電圧を印加し、
前記ドライブトランジスタは、所定の発光期間中該入力電圧に応じた出力電流を該発光素子に供給し、該出力電流は該ドライブトランジスタのチャネル領域の閾電圧に対して依存性を有し、
前記発光素子は、該ドライブトランジスタから供給された出力電流により該映像信号に応じた輝度で発光する画素回路において、
出力電流の該閾電圧に対する依存性を打ち消すために、該ドライブトランジスタの閾電圧を検出して該画素容量に書き込んでおく補正手段を備えており、
前記補正手段は、第1のスイッチングトランジスタと第2のスイッチングトランジスタとを含み、
前記第1のスイッチングトランジスタは、該走査線よりも前に位置する他の走査線に割り当てられた前の水平走査期間に該他の走査線から供給される制御信号に応じて導通し、以って該画素容量の両端の電位差が閾電圧を超えるように設定し、
前記第2のスイッチングトランジスタは、該水平走査期間に導通して、該画素容量の両端の電位差が該閾電圧になるまで該画素容量を充電することを特徴とする画素回路。 - 前記第1のスイッチングトランジスタは、該走査線の直前に位置する他の走査線に割り当てられた直前の水平走査期間に該他の走査線から供給される制御信号に応じて導通し、以って該画素容量の両端の電位差が該閾電圧を超えるように設定することを特徴とする請求項12記載の画素回路。
- 制御信号を供給する行状の走査線と映像信号を供給する列状の信号線とが交差する部分に配され、少なくともサンプリングトランジスタと、これに接続する画素容量と、これに接続するドライブトランジスタと、これに接続する発光素子とを含み、
前記サンプリングトランジスタは、該走査線に割り当てられた水平走査期間に該走査線から供給される制御信号に応じ導通して該信号線から供給された映像信号を該画素容量にサンプリングし、
前記画素容量は、該サンプリングされた映像信号に応じて該ドライブトランジスタのゲートに入力電圧を印加し、
前記ドライブトランジスタは、所定の発光期間中該入力電圧に応じた出力電流を該発光素子に供給し、該出力電流は該ドライブトランジスタのチャネル領域の閾電圧に対して依存性を有し、
前記発光素子は、該ドライブトランジスタから供給された出力電流により該映像信号に応じた輝度で発光する画素回路において、
出力電流の該閾電圧に対する依存性を打ち消すために、あらかじめ該映像信号のサンプリングに先立って、該ドライブトランジスタの閾電圧を検出して該画素容量に書き込んでおく補正手段を備えており、
前記補正手段は、複数の走査線に割り当てられた複数の水平走査期間内で動作し、時分割的に該画素容量を該閾電圧まで充電することを特徴とする画素回路。 - 前記サンプリングトランジスタは、該走査線に割り当てられた該水平走査期間内で該信号線が映像信号の電位になる信号供給期間に、該信号線から供給された映像信号を該画素容量にサンプリングする一方、
前記補正手段は、複数の走査線に割り当てられた各水平走査期間内で該信号線が一定電位になる各信号固定期間に、該ドライブトランジスタの閾電圧を検出して時分割的に該画素容量を該閾電圧まで充電することを特徴とする請求項14記載の画素回路。 - 前記信号固定期間は、各走査線に順次割り当てられる各水平走査期間を互いに区切る水平ブランキング期間であり、
前記補正手段は、各水平ブランキング期間で時分割的に該画素容量を該閾電圧まで充電することを特徴とする請求項15記載の画素回路。 - 前記補正手段が各信号固定期間で該画素容量を充電したら、該信号線が一定電位から映像信号の電位に切り替わる前に該サンプリングトランジスタを閉じて該画素容量を該信号線から電気的に切り離すことを特徴とする請求項15記載の画素回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009106685A JP5152094B2 (ja) | 2009-04-24 | 2009-04-24 | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009106685A JP5152094B2 (ja) | 2009-04-24 | 2009-04-24 | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2005328334A Division JP5245195B2 (ja) | 2005-11-14 | 2005-11-14 | 画素回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2009163275A true JP2009163275A (ja) | 2009-07-23 |
| JP5152094B2 JP5152094B2 (ja) | 2013-02-27 |
Family
ID=40965877
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009106685A Expired - Fee Related JP5152094B2 (ja) | 2009-04-24 | 2009-04-24 | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5152094B2 (ja) |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009169430A (ja) * | 2009-04-24 | 2009-07-30 | Sony Corp | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 |
| CN103366676A (zh) * | 2012-03-27 | 2013-10-23 | 乐金显示有限公司 | 有机发光显示装置 |
| US8654111B2 (en) | 2005-11-14 | 2014-02-18 | Sony Corporation | Pixel circuit and display apparatus |
| KR20150057661A (ko) * | 2013-11-20 | 2015-05-28 | 엘지디스플레이 주식회사 | 유기전계발광 표시장치 |
| KR20160081069A (ko) * | 2014-12-30 | 2016-07-08 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 |
| US11751446B2 (en) | 2020-01-17 | 2023-09-05 | Seiko Epson Corporation | Display device having first, second, third and fourth transistors, and electronic apparatus |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003255897A (ja) * | 2002-03-05 | 2003-09-10 | Nec Corp | 画像表示装置及び該画像表示装置に用いられる制御方法 |
| JP2003271095A (ja) * | 2002-03-14 | 2003-09-25 | Nec Corp | 電流制御素子の駆動回路及び画像表示装置 |
| JP2005099773A (ja) * | 2003-08-29 | 2005-04-14 | Seiko Epson Corp | 電子回路の駆動方法、電子回路、電子装置、電気光学装置、電子機器および電子装置の駆動方法 |
| JP2005202255A (ja) * | 2004-01-19 | 2005-07-28 | Sony Corp | 表示装置及びその駆動方法 |
| JP2005300702A (ja) * | 2004-04-08 | 2005-10-27 | Sony Corp | 表示装置及びその駆動方法 |
| JP2006259374A (ja) * | 2005-03-17 | 2006-09-28 | Eastman Kodak Co | 表示装置 |
-
2009
- 2009-04-24 JP JP2009106685A patent/JP5152094B2/ja not_active Expired - Fee Related
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003255897A (ja) * | 2002-03-05 | 2003-09-10 | Nec Corp | 画像表示装置及び該画像表示装置に用いられる制御方法 |
| JP2003271095A (ja) * | 2002-03-14 | 2003-09-25 | Nec Corp | 電流制御素子の駆動回路及び画像表示装置 |
| JP2005099773A (ja) * | 2003-08-29 | 2005-04-14 | Seiko Epson Corp | 電子回路の駆動方法、電子回路、電子装置、電気光学装置、電子機器および電子装置の駆動方法 |
| JP2005202255A (ja) * | 2004-01-19 | 2005-07-28 | Sony Corp | 表示装置及びその駆動方法 |
| JP2005300702A (ja) * | 2004-04-08 | 2005-10-27 | Sony Corp | 表示装置及びその駆動方法 |
| JP2006259374A (ja) * | 2005-03-17 | 2006-09-28 | Eastman Kodak Co | 表示装置 |
Cited By (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8654111B2 (en) | 2005-11-14 | 2014-02-18 | Sony Corporation | Pixel circuit and display apparatus |
| US10410585B2 (en) | 2005-11-14 | 2019-09-10 | Sony Corporation | Pixel circuit and display apparatus |
| US11170721B2 (en) | 2005-11-14 | 2021-11-09 | Sony Corporation | Pixel circuit and display apparatus |
| JP2009169430A (ja) * | 2009-04-24 | 2009-07-30 | Sony Corp | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 |
| CN103366676A (zh) * | 2012-03-27 | 2013-10-23 | 乐金显示有限公司 | 有机发光显示装置 |
| US9087483B2 (en) | 2012-03-27 | 2015-07-21 | Lg Display Co., Ltd. | Organic light emitting display device |
| CN103366676B (zh) * | 2012-03-27 | 2015-08-19 | 乐金显示有限公司 | 有机发光显示装置 |
| KR20150057661A (ko) * | 2013-11-20 | 2015-05-28 | 엘지디스플레이 주식회사 | 유기전계발광 표시장치 |
| KR102277568B1 (ko) | 2013-11-20 | 2021-07-14 | 엘지디스플레이 주식회사 | 유기전계발광 표시장치 |
| KR20160081069A (ko) * | 2014-12-30 | 2016-07-08 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 |
| KR102172389B1 (ko) | 2014-12-30 | 2020-10-30 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 |
| US11751446B2 (en) | 2020-01-17 | 2023-09-05 | Seiko Epson Corporation | Display device having first, second, third and fourth transistors, and electronic apparatus |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5152094B2 (ja) | 2013-02-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5245195B2 (ja) | 画素回路 | |
| JP4923527B2 (ja) | 表示装置及びその駆動方法 | |
| JP4923410B2 (ja) | 画素回路及び表示装置 | |
| JP4923505B2 (ja) | 画素回路及び表示装置 | |
| JP4203770B2 (ja) | 画像表示装置 | |
| EP1785979A2 (en) | Display apparatus and driving method thereof | |
| JP2008046427A (ja) | 画像表示装置 | |
| JP4983018B2 (ja) | 表示装置及びその駆動方法 | |
| JP2007148128A (ja) | 画素回路 | |
| JP2009163275A (ja) | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 | |
| JP4929891B2 (ja) | 表示装置 | |
| JP2007156460A (ja) | 表示装置及びその駆動方法 | |
| JP2009187034A (ja) | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 | |
| JP4918983B2 (ja) | 画素回路及び表示装置 | |
| JP2007316453A (ja) | 画像表示装置 | |
| JP2008203658A (ja) | 表示装置及び電子機器 | |
| JP2008026468A (ja) | 画像表示装置 | |
| JP4967336B2 (ja) | 画素回路及び表示装置 | |
| JP5477359B2 (ja) | 表示装置 | |
| JP2009169430A (ja) | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 | |
| JP2012088724A (ja) | 画素回路および表示装置 | |
| JP5590014B2 (ja) | 表示装置及び表示装置の駆動方法 | |
| JP2008065199A (ja) | 表示装置及びその製造方法 | |
| JP2007286452A (ja) | 画像表示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090525 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090525 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120327 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120521 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121106 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121119 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151214 Year of fee payment: 3 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 5152094 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151214 Year of fee payment: 3 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |