[go: up one dir, main page]

DE2141915C3 - Transistor-Treiberschaltkreis - Google Patents

Transistor-Treiberschaltkreis

Info

Publication number
DE2141915C3
DE2141915C3 DE2141915A DE2141915A DE2141915C3 DE 2141915 C3 DE2141915 C3 DE 2141915C3 DE 2141915 A DE2141915 A DE 2141915A DE 2141915 A DE2141915 A DE 2141915A DE 2141915 C3 DE2141915 C3 DE 2141915C3
Authority
DE
Germany
Prior art keywords
field effect
effect transistor
output
clock signals
output stage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE2141915A
Other languages
English (en)
Other versions
DE2141915B2 (de
DE2141915A1 (de
Inventor
Ted Yoshito Santa Ana Calif. Fujimoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Boeing North American Inc
Original Assignee
Rockwell International Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rockwell International Corp filed Critical Rockwell International Corp
Publication of DE2141915A1 publication Critical patent/DE2141915A1/de
Publication of DE2141915B2 publication Critical patent/DE2141915B2/de
Application granted granted Critical
Publication of DE2141915C3 publication Critical patent/DE2141915C3/de
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/15Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

Die Erfindung betrifft einen Transistor-Treiberschaltkreis nach dem Oberbegriff des Patentanspruchs 1.
Bei herkömmlichen Vierphasen-Schaltungen der Mikroelektronik ist ein Treiberschaltkreis für einen Empfänger vorgesehen. Der Treiberschaltkreis und die Empfänger sind normalerweise in verschiedenen HaIbleiterplättchen vorgesehen. Es sind daher ein Satz Eingangs-/Ausgangsstifte und Zwischenleitungen für jede Kombination aus einem Treiberschaltkreis und einem Empfänger erforderlich. Da jedoch die meisten Eingänge dieses Treiberschaltkreises lediglich zu bestimmten Zeitabschnitten verfügbar sind, wäre es
vorzuziehen, wenn eine Anzahl von Treiberschaltkreisen, die von nachfolgenden Phasen eines Mehrphasentakizyklus gesteuert werden, zusammengeschaltet oder an einem gemeinsamen Ausgangspunkt in Multiplexschaltung betrieben werden könnten. In diesem Fall 5 würde es notwendig sein, Abtastschaltungen an den Empfängereingängen zusätzlich vorzusehen, um eine Einblendung irrtümlicher Informationen in einen Empfänger vor dem erforderlichen Phasenintervall oder Zeitabschnitt zu verhindern. ι ο
Ein Vierphasen-Taktschema kann größere, d. h. doppelt breite Taktsignale, und/oder kleinere Neben-Taktsignale einfacher Breite umfassen. Beispielsweise sind Φι+2, Φ2+3- und Φ4+1 -Taktsignale Beispiele für größere Taktsignale. Φι-, Φ2-, Φ3-, und Φϊ-Τά^^μΑζ ΐϊ sind Beispiele für kleinere Neben-Taktsignale.
In der DE-OS 19 61 495 ist ein Ausgangspufferkreis beschrieben, in dem ein einziger Kanal vorgesehen ist, der einen »O«-Kanal und einen »!«-Kanal aufweist Ein Multiplexbetrieb ist daher bei einer Schaltung dieser Art nicht durchführbar.
Die Aufgabe der vorliegenden Erfindung besteht darin, einen Transistor-Treiberschaltkreis anzugeben, bei dem die Notwendigkeit von separaten Eingangs-/ Ausgangsstiften und Leitungen zwischen jeden Treiber- >5 schaltkreis und Empfänger auf dem gleichen oder an separaten Halbleiterchips beseitigt ist.
Diese Aufgabe wird durch einen Transistor-Treiberschaltkreis der eingangs genannten Art gelöst, der durch die in dem kennzeichnenden Teil des Patentanspruchs 1 jo aufgeführten Merkmale gekennzeichnet ist.
Vorteilhafterweise sind bei der Erfindung eine Vielzahl von Feldeffekttransistor-Treiberschaltkreisen auf einem Halbleiterplättchen mit einem (in Multiplexschaltung betriebenen) gemeinsamen Ausgang angeord- « net und eine entsprechende Anzahl von Feldeffekttransistor-Empfängerschaltungen ist normalerweise auf einem weiteren Halbleiterchip angeordnet. Dabei ist ein gemeinsamer Eingang der Empfängerschaltungen mit dem gemeinsamen Ausgang der Treiberschaltkreise verbunden.
Im Folgenden wird die Erfindung im Zusammenhang mit den Figuren näher erläutert. Es zeigt
Fig. 1 eine schematische Darstellung einer Ausführungsform einer Kombination aus Treiberschaltkreisen und Empfängern, wobei größere Taktsignale zum Durchschalten der Eingänge von zwei Feldeffekttransistor-Treiberschaltkreisen zu einem in MuUiplexschaltung betriebenen Ausgang verwendet werden und wobei der Ausgang synchron von Feldeffekttransistor-Abtastschaltungen stichprobenartig überprüft wird, die Eingangssignale für eine entsprechende Anzahl von Treiberschaltkreisen liefern,
F i g. 2 ein Schaltbild von zwei Feldeffektti-ansistor-Treiberschaltkreisen, die an einem gemeinsamen Punkt in Multiplexschaltung betrieben werden, einschließlich einer entsprechenden Anzahl von Feldeffekttransistor-Empfänger-Abtastschaltungen, die ebenfalls mit dem in Multiplexschaltung betriebenen Ausgang verbunden sind, wobei die Treibehschaltkreise und die Abtastschaltungen von größeren Und kleineren Nebentaktsignalen gesteuert werden, und
Fig. 3 ein Schaltbild von vier Feldeffekttransistor-Treiberschaltkreisen, die an einem gemeinsamen Ausgang in Multiplexschaltung betrirben werden und einen gemeinsamen Eingang zu vier Feldeffekttransistor-Abtastschaltungen für vier Empfängerschaltungen liefern, in denen die Treiberschaltkreise und die Abtastschaltungen synchron von größeren und kleineren Taktsignalen gesteuert werden.
In F i g. 1 ist schematisch eine Ausführungsform eines Vierphasen-Treiberschaltkreises gezeigt, der Treiberschaltkreise 1 und 2 umfaßt, die an einem gemeinsamen Punkt 3 in Multiplexschaltung betrieben werden. Die Treiberschaltkreise 1 und 2 schließen Inverter-Eingangsstufen 4 bzw. 5 ein, wenn ein nichtinvertierter Ausgang erforderlich ist Die Treiberschaltkreise sind auf einem Halbleiterplättchen vorgesehen, das durch die gestrichelte Linie 6 dargestellt ist. Der Empfänger (nicht dargestellt), die jeder der Treiberschaltkreise 1 und 2 entsprechen, befinden sich an einem separaten Plättchen, das durch die gestrichelte Linie 7 dargestellt ist
Abtastkreise 8 und 9 verbinden den Multiplex-Ausgang von einem Treiberschaltkreis mit dem geeigneten Empfänger.
Die Treiberschaltkreise enthalten einen Kanal zum Durchschalten eines Eingangssignals, das eine logische »1« oder einen »wahren Zustand« darstellt, zu dem gemeinsamer. Ausgang 3 und einen getrennten Kanal zum Durchschalten einer logischen »0« oder eine »falschen Zustandes« von dem Eingang zu dem gemeinsamen Ausgang 3. Der »O«-Kanal für den Treiberschaltkreis 1 ist mit der Bezugsziffer 10, und der »1«-Kanal mit der Bezugsziffer 11 bezeichnet. Der »0«-Kanal für den Treiberschaltkreis 2 ist mit 12 und der »1«-Kanal für den Treiberschaltkreis 2 mit 13 bezeichnet. Die Ausgangsstufe beider Treiberschaltkreise ist mit 14 bezeichnet.
Die Inverter-Eingangsstufe 4 umfaßt einen Feldeffekttransistor 15 und einen Feldeffekttransistor 16, die in Reihe zwischen der Speisespannung V an der Klemme 17 und Massepotential an der Klemme 18 geschaltet sind. Der Feldeffekttransistor 15 wird von dem größeren Taktsignal Φ]+2 gesteuert. Der Feldeffekttransistor 16 wird von einem Eingangssignal an der Klemme 19 gesteuert, die mit der Gate-Elektrode des Feldeffekttransistors 16 verbunden ist. Der gemeinsame Punkt 20 zwischen den Feldeffekttransistoren 15 und 16 der Inverterstufe 4 ist als ein Eingang des Treiberschaltkreises 1 am gemeinsamen Punkt 21 zwischen den beiden Kanälen 10 und 11 geschaltet. Der T2-Eingang ist direkt mit dem Punkt 21 verbunden, wenn ein nichtinvertierter Ausgang erforderlich ist.
Der Kanal 10 umfaßt Feldeffekttransistoren 22 und 23 in Reihenschaltung zwischen den Klemmen 24 für die Speisespannung Kund der Klemme 25 für Massepotential. Der Feldeffekttransistor 22 wird von dem größeren Taktsignal Φ3+4 gesteuert. Der Feldeffekttransistor 23 wird von dem Eingangssignal gesteuert, das am gemeinsamen Punkt 21 erscheint. Der Feldeffekttransistor 26 ist einerseits an den Verbindangspunkt 27 zwischen den Feldeffekttransistoren 22 und 23 und andererseits an die Elektrode 28 des Feldeffekttransistors 29 angeschaltet, der einen Teil der Ausgangsstufe 14 bildet. Der Feldeffekttransistor 26 wird von dem größeren Taktsignal Φζ+α gesteuert. Der Feldeffekttransistor 26 trennt die Gate-Elektrode 28 und den Punkt 30 von dem Steuerungseingang während gewisser Phasen des Betriebes, wie dies nachfolgend näher beschrieben wird.
Der Kanal 11 umfaßt einen Feldeffekttransistor 31, der zwischen dem gemeinsamen Punkt 21 und der Gate-Elektrode 32 des Feldeffekttransistors 33 geschaltet ist. Der Feldeffekttransistor 31 wird von dem größeren Taktsignal Φι+2 gesteuert. Ein Kondensator 34 ist zwischen der Source-Elektrode 35 des Feldeffekt-
transistors 33 und dessen Gate-Elektrode 32 geschaltet, um die Spannung von der Source-Elektrode zu der Gate-Elektrode während der Betriebsphasen zurückzuführen. Diese Rückkopplungsspannung verstärkt die Spannung an der Gate-Elektrode, um die Leitfähigkeit des Feldeffekttransistors 33 wesentlich zu erhöhen. Die erhöhte Leitfähigkeit des Transistors reduziert wesentlich den Schwellenverlust am Transistor, um eine relativ hohe Spannung an der Source-Elektrode 35 zu schaffen. Die Drain-Elektrode 36 ist mit der Klemme 37 für das größere Taktsignal Φι+* verbunden. Die Source-Elektrode 35 ist mit der Gate-Elektrode 65 des Feldeffekttransistors 37 verbunden, der einen Teil der Ausgangsstufe 14 bildet. Der Feldeffekttransistor 37 ist zwischen den gemeinsamen Ausgang 3 und die Klemme 38 für die Speisespannung V geschaltet. Der Feldeffekttransistor 39 ist parallel zu dem Feldeffekttransistor 37 zwischen den Ausgang und die Speisespannung geschaltet. Die Gate-Elektrode 40 des Feldeffekttransistors 39 ist mit dem Kanal 13 des Treiberschaltkreises 2 verbunden.
Der multiplexbetriebene Ausgang 3 ist als ein Eingang zu den Empfängerschaltungen auf einem getrennten Chip geschaltet. Der Eingang zu den Empfängerschaltungen ist mit 41 bezeichnet und liegt zwischen den Feldeffekttransistoren der Abtastphase 8 und 9. Der Feldeffekttransistor 8 entspricht dem Treiberschaltkreis 1. Mit anderen Worten, prüft der Feldeffekttransistor 8 stichprobenartig den multiplexen Ausgang des Treiberschaltkreises 1, um ein Eingangssignal einer Empfängerschaltung (nicht gezeigt) zu liefern. Der Feldeffekttransistor 8 wird von dem größeren Taktsignal Φ3+4 gesteuert. Ähnlich prüft der Feldeffekttransistor 9, der von dem größeren Taktsignal Φ-, T2 gesteuert wird, den multiplexen Ausgang 3, um ein Eingangssignal zu einer Empfängerschaltung (nicht gezeigt) von dem Treiberschaltkreis 3 zu liefern.
Die Inverterstufe 5 umfaßt Feldeffekttransistoren 42 und 43, die zwischen der Klemme 44 für die Speisespannung V und der Klemme 64 für Massepotential in Reihe geschaltet sind. Der Transistor 42 wird von dem größeren Taktsignal Φ3+4 und der Transistor 43 von dem Eingangssignal an der Klemme 46 gesteuert.
Der Eingang 48 zu dem Treiberschaltkreis 2 ist mit dem Verbindungspunkt 47 zwischen den Feldeffekttransistoren 42 und 43 verbunden. Der Kanal 12 des Treiberschaltkreises 2 wird von den Feldeffekttransistoren 49 und 50 gebildet, die in Reihe zwischen die Klemme 51 für die Speisespannung 5 und die Klemme 52 für Massepotential geschaltet sind. Der Feldeffekttransistor 49 wird von dem größeren Taktsignal Φι+2 und der Feldeffekttransistor 50 von dem Eingangssignal gesteuert, das an der Klemme 48 erscheint. Der Feldeffekttransistor 53 ist in Reihe zwischen den Verbindungspunkt 54 der Feldeffekttransistoren 49 und 50 und den Punkt 30 geschaltet der ein Eingangssignal an den Feldeffekttransistor 29 der Ausgangsstufe 14 liefert. Der Feldeffekttransistor 53 wird von dem größeren Taktsignal Φ-, + 2 gesteuert.
Der Kanal 13 des Treiberschaltkreises 2 umfaßt einen Feldeffekttransistor 55. der zwischen den Eingangspunkt 48 und die Gate-Elektrode 56 des Feldeffekttransistors 57 geschaltet ist. Der Feldeffekttransistor 55 wird von dem größeren Taktsignal #3^4 gesteuert. Die Drain-Eiektrode 58 des Feldeffekttransistors 57 ist mit ■isτ Klemme 59 für das größen Taktsignal Φ-, ^2 .erounJirn. Die Source-Elektrode 60 ist mit der Gate-Eiektrode 40 des Feldeffekttransistors 39 verbunden, der einen Teii der Ausgangsstufe 14 bildet.
Ein Kondensator 61 ist zwischen die Source-Elektrode 60 und die Gate-Elektrode 56 geschaltet, um Spannung von der Source-Elektrode zu der Gate-Elektrode zurückzuführen und um dadurch die Leitfähigkeit ■i des Feldeffekttransistors 57 zu erhöhen, wie dies in Verbindung mit dem Feldeffekttransistor 33 bereits beschrieben wurde. Der Rückkopplungskondensator stellt einen Bootstrap-Transistor dar. Wie in F i g. 1 gezeigt ist, wird die Ausgangsstufe 14
1« von den Treiberschaltkreisen 1 und 2 zeitlich gesehen geteilt. Der gemeinsame Ausgang 3 wird ebenfalls zeitlich gesehen geteilt. Als Ergebnis dieser zeitlichen Teilung der Ausgänge und der Ausgangsstufe ist die auf einem Halbleiterchip erforderliche Fläche vermindert.
ir> Die Eingangssignale für die Eingänge 19 bzw. 46 sind mit T2 bzw. Γ4 bezeichnet. TI und Γ4 zeigen an. daß die Eingänge zu verschiedenen Phasenzeiten des Mehrphasen-Tastzyklus verwendbar sind, die die Phase 1 bis 4 umfaßt.
2» Zur Beschreibung der Arbeitsweise wird angenommen, daß die Eingänge direkt mit den Punkten 21 und 48 für die Treiberschaltkreise 1 und 2 verbunden sind. Als erstes Beispiel wird angenommen, daß der Eingang eine logische »1« ist. Demzufolge ist während Φι der Punkt 21 und deshalb die Gate-Elektrode 32 unabhängig auf ein Spannungsniveau vorgeladen, das eine logische »1« darstellt. Bei dem gezeigten Ausführungsbeispiel wird ein negatives Spannungsniveau angenommen, um einen logischen »1«-Zustand darzustellen. Während Φ2 wird der Eingang ausgewertet, und da angenommen wurde, daß der Eingang eine logische »1« ist bleiben der Punkt 21 und die Gate-Elektrode 32 auf dem negativen Spannungsniveau. Der Feldeffekttransistor 31 wird während Φ\ und Φ? von dem Taktsignal Φι +2 eingeschaltet gehalten.
Während Φ3-Μ ist der Feldeffekttransistor 33 eingeschaltet, während der Rückkopplungskondensator 34 die Gate-Elektrode 32 übersteuert, so daß die Source-Elektrode 35 auf das Spannungsniveau des Taktsignals Φ3+4 getrieben wird. Als Ergebnis wird der Feldeffekttransistor 37 relativ hart eingeschaltet, um den gemeinsamen Punkt 3 auf ungefähr Speisespannungsniveau V zu treiben, daß das Eingangssignal »1« darstellt. Deshalb ist erkennbar, daß die logische »1« am b Eingang zum multiplexbetriebenen Ausgang ohne Invertierung durchgeschaltet wird. Gleichzeitig wird der Feldeffekttransistor 8 von dem Φ34.4 Taktsignal eingeschaltet, um den Eingangsknotenpunkt 62 auf ungefähr die Speisespannung V zu laden. Der
so Feldeffekttransistor 9 ist während der Zeit des Taktes Φ3+4 zu Φι j. 2 ausgeschaltet um den anderen Empfänger (nicht gezeigt) zu isolieren.
Außerdem sind während der Zeit des Taktes Φ3+4 der Punkt 27 und der Punkt 30 mit der Klemme 35 über die Feldeffekttransistoren 26 und 23 verbunden. Da die Klemme 35 an Masse liegt wird die Gate-Elektrode 28, die in Reihe mit den Punkten 30 und 27 geschaltet ist auf Massepotential entladen. Mit anderen Worten wird, da der Eingang am Punkt 21 eine logische »1« ist der Feldeffekttransistor 23 eingeschaltet Während Φ3-1-4 ist der Feldeffekttransistor 26 ebenfalls eingeschaltet um den elektrischen Reihenweg zur Masse zum Entladen der Ladung der Gate-Elektrode 28 zu vervollständigen.
Der Eingangspunkt 48 und die Gate-Elektrode 56 des
f>~- Feldeffekttransistors 57, der den Kanal 13 und den Treiberschaltkreis 2 umfaßt sind unabhängig auf ein negatives Spannungsniveau während Φ3 gesetzt Während Φα des Φ3-ι4-Τ3^ε5 wird der Eingang zum
Treiberschaltkreis 2 ausgewertet, so daß die Ladung am Punkt 48 und demzufolge die Gate-Elektrode 56 bedingt entladen werden.
Unter der Annahme, daß der '^-Eingang eine logische »0« während Φ4 ist, wenn der Eingang ausgewertet wird, wird die Gate-Elektrode 56 auf Massepotential entladen. Als Ergebnis ist der Feldeffekttransistor 57 während der Φι-Zeit nicht eingeschaltet, so daß der Feldeffekttransistor 39 während der Φι+2-Zeit ausgeschaltet gehalten wird. Jede negative Ladung an der Gate-Elektrode 40 des Feldeffekttransistors 39 wird während Φ3 entladen, wenn die Gate-Elektrode 56 unabhängig auf ein negatives Spannungsniveau gesetzt ist. Zu dieser Zeit ist der Feldeffekttransistor 57 eingeschaltet, um das Spannungsniveau des Zustandes »0« von Φι+2 mit der Gate-Elektrode 40 des Feldeffekttransistors 39 zu verbinden. Eine ähnliche Verbindung trat beim Feldeffekttransistor 33 während Φι ein. Die Drain-Elektrode 36 ist mit Masse des Φ3+4-Τ3^ε$ verbunden, was während Φι +2 den logischen Zustand »0« einnimmt. Da angenommen wird, daß am T4-Eingang der Zustand »0« anliegt, ist der Punkt 54 auf Speisespannungsniveau Weniger einem Schwellenwert während Φι + 2 geladen. Der Feldeffekttransistor 50 wird während Φι+2 von dem »0«-Zustand des Einganges ausgeschaltet gehalten. Deshalb wird das Speisespannungsniveau, das einen logischen »1 «-Zustand darstellt, während Φι+2 an die Klemme 30 geliefert, um den Feldeffekttransistor 29 einzuschalten. Als Ergebnis liegt der gemeinsame Punkt 3 an Massepotential oder »0« Spannungsniveau. Das »O«-Spannungsn;veau an der Klemme 3 wird durch den Feldeffekttransistor 9 zur Eingangsklemme 63 für den Empfänger, der den Treiberschaltkreis 2 entspricht, während Φι + 2 durchgeschaltet
Während Φ3+4 bleibt der Feldeffekttransistor 57 ausgeschaltet, um den Feldeffekttransistor 37 ausgeschaltet zu halten. Obwohl das Betriebsbeispiel lediglich Fälle ansprach, bei denen Ti- und Γ4-Eingangssignale logische »1«- bzw. logische »(»«-Zustände könnten auch drei andere mögliche Eingangszustände existieren. Da jeder Treiberschaltkreis von verschiedenen größeren Taktsignalen gesteuert wird, ist der Betrieb synchronisiert Demzufolge wird ohne Rücksicht auf die Eingangszustände die korrekte Information durch jeden Treiberschaltkreis während geeigneter Durchschaltphasen der größeren Taktsignale durchgeschaltet Auf ähnliche Weise wird die Information, wenn sie an dem Ausgang 3 erscheint durch einen geeigneten Abtast-Transistor zum entsprechenden Empfänger durchgeschaltet
Es sei hervorgerufen, daß logische »(V'-Eingangssignale zum Ausgang 3 über den Feldeffekttransistor 29 der Ausgangsstufe 14 durchgeschaltet werden. Die logischen »!«-Eingangszustände werden zum Eingang 3 Ober die Feldeffekttransistoren 37 oder 39 für den Treiberschaltkreis 1 bzw. 2 durchgeschaltet
Die in Fig.2 gezeigte Ausfuhrungsform ist im wesentlichen die gleiche wie die in F i g. 1 gezeigte. Der Unterschied zwischen den beiden Schaltungen liegt in der Art des verwendeten Taktsignals, um einen Eingang zu dem in Multiplexschaltung betriebenen Ausgang 3 durchzuschalten. In Fig.2 werden sowohl kleinere Nebentaktsignale als auch größere Taktsignale verwendet
Sich entsprechende TeOe der Fig. I und 2 sind mit den selben Bezugszeichen bezeichnet Da der Betrieb der beiden Schaltungen im wesentlichen gleich ist, wird hier lediglich eine kurze Beschreibung der Arbeitsweise gegeben. Die Inverterstufen 4 und 5 sind zur Vereinfachung fortgelassen.
Es sei hervorgehoben, daß zwei Eingänge vom Typ 7J, die in F i g. 1 gezeigt sind, von beiden Treiberschaltkreisen 1 und 2 der Ausführungsform nach F i g. 2 stichprobenartig geprüft werden. Die 72-Eingänge sind verfügbar, um während der Phase 2 zu steuern. Die Eingänge sind in F i g. 2 als T%*) und T%b) dargestellt. Demzufolge werden, anstatt einen ^-Eingang während Φ3+4 zu prüfen, wie dies in Verbindung mit dem Treiberschaltkreis 1 beschrieben wurde, wenn der Feldeffekttransistor 33 eingeschaltet ist, zwei Γ2-Eingänge, die den Phasen 3 und 4 entsprechen, in verschiedenen Phasen von den verschiedenen Treiberschaltkreisen 1 und 2 stichprobenartig geprüft. TJ-Eingänge, die als Ti(A) und Tqa) bezeichnet sind, werden auf ähnliche Weise bei Φι und Φ2 geprüft.
Das kleinere Nebentaktsignal Φ ersetzt das größere Taktsignal Φ3+4 in dem Treiberschaltkreis I. Da der Treiberschaltkreis 2 verwendet wird, um einem 72-Eingang während Φ4 zu prüfen, werden in ähnlicher Weise die Φι +2-Signale des Treiberschaltkreises 2 durch Φ4-Signale ersetzt Das Φ3+4-Signal an der Gate-Elektrode des Feldeffekttransistors 55 wird durch ein Φ1 +2-Signal ersetzt.
Im Betrieb werden die Klemmen 21 und 48 und auch die Gate-Elektroden 32 und 56 unabhängig auf eine negative Spannung während Φι gesetzt Während Φ2 wird ein Eingang zu einer vorhergehenden Stufe (nicht gezeigt) für jede der Treiberschaltkreise ausgewertet so daß sich das Spannungsniveau an den Klemmen 21 und
48 als Funktion der Eingänge zu den vorhergehenden Stufen bedingt ändert Zum Zweck der Beschreibung einer Ausführungsform wird angenommen, daß der Eingang zur vorhergehenden Stufe »0« war, so daß die Klemmen 21 und 48 am Ende einer Φ2-Ρ1ΐ35β geladen bleiben. Die Gate-Elektroden 32 und 56 sind während Φ3 isoliert, der Feldeffekttransistor 37 ist von dem Φ3-Taktsignal durch den Feldeffekttransistor 33 eingeschaltet um eine negative Spannung zum Ausgang 3 zu liefern. Der Feldeffekttransistor 8 ist ebenfalls eingeschaltet um eine negative Spannung an den Ausgang zur Klemme 32 für den Treiberschalterkreis einzulegen, die dem Empfänger 1 entspricht
Auf ähnliche Weise wird der Feldeffekttransistor 39 von dem Φ4-Τ3^ϊ^3ΐ während Φ4 eingeschaltet, um wiederum den Ausgang mit einem negativen Spannungsniveau zu verbinden. Das negative Spannungsniveau wird durch den Feldeffekttransistor 9 zu der Klemme 63 für den entsprechenden Empfänger durchgeschaltet
Wenn der Eingang am Ende von Φ2 »0« wäre, würden die Feldeffekttransistoren 33 und 57 ausgeschaltet bleiben, und die Feldeffekttransistoren 37 und 39 würden während Φ3 bzw. Φ4 nichtleitend sein. Während Φ3 würden die Feldeffekttransistoren 22 und 26 eingeschaltet bleiben, um den Feldeffekttransistor 29 einzuschalten. Als Ergebnis würde während Φ3 ein »O«-Spannungsniveau am Ausgang 3 erscheinen. Das »Ow-Spannungsniveau, d. h. Massepotential wird durch den Feldeffekttransistor 8 zur Eingangsklemme 32 während Φ3 übertragen. Während Φα würden die Feldeffekttransistoren 22 und 26 ausgeschaltet bleiben.
Auch werden während Φ4 die Feldeffekttransistoren
49 und 53 vcn den Taktsignalen Φ4 eingeschaltet, um ein -negatives Spannungsniveau mit der Gate-Elektrode 28 des Feldeffekttransistors 29 zu verbinden. Der Feldef-
fekttransistor 29 ist eingeschaltet, um den Ausgang 3 mit Massepotential zu verbinden. Massepotential, d. h. das »O«-Spannungsniveau wird durch den Feldeffekttransistor 9 zur Empfängereingangsklemme 63 durchgeschaltet.
In Fig.3 ist ein von Fig. 1 unterschiedliches Ausführungsbeispiel dargestellt, wobei die Schaltung zusätzliche Trägerschaltkreise 64 und 65 und zusätzliche Abtastfeldeffekttransistoren 66 und 67 aufweist, um die Ausgänge von den Treiberschaltkreisen 64 und 65 an die Eingangsklemmen 68 und 69 der entsprechenden Empfänger (nicht gezeigt) zu liefern. Tatsächlich zeigt F i g. 3 eine Schaltung gemäß F i g. 2 zum stichprobenartigen Prüfen der Eingänge T2(A) und T2(B) mit zusätzlichen Empfängern 66 und 67 zum Prüfen von T4(A) und T4(B). Der Treiberschaltkreis nach F i g. 1 ist in F i g. 3 so abgeändert, daß die Treiberschaltkreise 64 und 65 die T4-Eingänge während Φι und Φ2 prüfen. Die Φι+2-Signale des Treiberschaltkreises 2 werden durch eine Φι-Einphasensignal ersetzt, um T4(A) zu prüfen und werden von dem #2-Einphasensignal zum Prüfen von T4(B) ersetzt Kurz gesagt wird der T2(A)-Eingang während Φ3 stichprobenartig überprüft und zu einem Empfänger durch den Feldeffekttransistor 8 durchgeschaltet. Der T2(B)-Eingang wird während Φ4 überprüft und durch den Feldeffekttransistor 9 zu einem Empfänger während Φ4 durchgeschaltet. Der T4(A)-Eingang wird während Φι geprüft und durch den Prüffeldeffekttransistor 66 während Φ\ zu einem Empfänger durchgeschaltet. Der T4(B)-Eingang wird während Φ2 überprüft und zu dem Feldeffekttransistor 67 zu einem Empfänger während Φ2 durchgeschaltet.
Die Arbeitsweise eines jeden Kanals eines jeden Treiberschaltkreises ist mit der Arbeitsweise identisch, die in Verbindung mit Fig. 1 beschrieben wurde und wird aus diesem Grunde nicht wiederholt. Auf ähnliche Weise können verschiedene Kombinationen von Eingängen vorgesehen sein und sind, wenn ein Eingang geprüft wird, die anderen Eingänge von dem multiplexbetriebenen Ausgang 3 isoliert
Vorzugsweise werden P-MOS-Feldeffekttransistoren des Anreicherungstyps verwendet, die in einem Siliziumplättchen bzw. Chip angeordnet sind. Es können jedoch auch Transistoren vom N-Typ, Transistoren vom Verarmungstyp, komplementäre Feldeffekttransistoren, MNOS-Transistoren, Silizium-Gate-Transistoren und andere bekannte Arten von Feldeffekttransistoren verwendet werden. Die Art und Kombination der Feldeffekttransistoren wird von den jeweiligen Erfordernissen bestimmt.
Hierzu 3 Blatt Zeichnungen

Claims (4)

Patentansprüche:
1. Transistor-Treiberschaltkreis, bei dem ein erster Kanal zur Bearbeitung eines einen ersten logischen Zustand darstellenden ersten Eingangssignals und ein zweiter Kanal zur Bearbeitung eines einen zweiten logischen Zustand darstellenden zweiten Eingangssignals vorgesehen sind, bei dem in einer Ausgangsstufe jeweils ein erster bzw. zweiter ι ο Feldeffekttransistor der Ausgangsstufe durch den ersten bzw. zweiten Kanal ansteuerbar ist, wobei dieser erste bzw. zweite Feldeffekttransistor der Ausgangsstufe bei seiner Ansteuerung jeweils ein dem logischen Zustand des ihm zugeordneten ersten bzw. zweiten Kanals entsprechendes Potential an einen genieinsamen Ausgang der Ausgangsstufe anliegt, und wobei der Treiberschaltkreis durch Taktsignale bestimmter Phasenlage steuerbar ist, dadurch gekennzeichnet, daß eine Mehrzahl von Treiberschaltkreisen (1, 2) vorgesehen ist, daß in jedem ersten Kanal (10, 12) ein erster Feldeffekttransistor (26, 53) zur Verarbeitung des Signals des ersten logischen Zustandes vorgesehen ist und die ersten Feldeffekttransistoren (26, 53) in einem gemeinsamen Punkt (30) miteinander verbunden sind,
daß die Steuerelektrode (28) des ersten Feldeffekttransistors (29) der Ausgangsstufe (14) mit dem gemeinsamen Punkt (30) verbunden ist, daß in der Ausgangsstufe (14) eine der Mehrzahl der Treiberschaltkreise (1,2) entsprechende Anzahl von zweiten Feldeffekttransistoren (37, 39) der Ausgangsstufe (14) vorgesehen ist,
daß die Anzahl der zweiten Feldeffekttransistoren (37, 39) der Ausgangsstufe zueinander parallel geschaltet sind,
daß jeweils eine Steuerelektrode (65; 40) eines zweiten Feldeffekttransistors (37,39) der Ausgangsstufe (14) mit dem Ausgang eines zweiten Kanals ^0 (11; 13) zur Verarbeitung des den zweiten logischen Zustand darstellenden Signals verbunden ist,
daß zur Durchführung eines Multiplexbetriebes die Treiberschaltkreise (1, 2) durch wiederkehrende Taktsignale (Φι +2, Φ3+4) einer bestimmten Phasenlage zum Anlegen von die logischen Zustände darstellenden Signalen an dem gemeinsamen Ausgang (3) der Ausgangsstufe (14) durch den ersten Feldeffekttransistor (29) der Ausgangsstufe (14) oder durch die parallel miteinander verbundenen zweiten '° Feldeffekttransistoren (37,39) der Ausgangsstufe als Funktion des logischen Zustands eines Eingangssignals angesteuert sind,
daß die wiederkehrenden Taktsignale (Φι+2, Φ3+4) der bestimmten Phasenlage an die Steuerelektroden der ersten Feldeffekttransistoren (26, 53) der ersten Kanäle (10, 12) der Treiberschaltkreise angelegt sind,
daß der gemeinsame Ausgang (3) der Ausgangsstufe (14) multiplexartig allen Treiberschaltkreisen (1, 2) gemeinsam ist,
daß eine Mehrzahl der Treiberschaltkreise (1, 2) entsprechende Mehrzahl von Abtastkreisen (8, 9) vorgesehen ist, daß diese Abtastkreise (8,9) mit dem gemeinsamen Ausgang (3) der Ausgangsstufe (14) 6^ verbunden sind, um den gemeinsamen Ausgang (3) abzutasten, daß die Abtastkreise (8, 9) durch die wiederkehrenden Taktsignale (Φι+2, Φ3+4) der bestimmten Phasenlage gesteuert sind, und
daß die Eingangssignale für die Treiberschaltkreise (1,2) zeitsynchron an den gemeinsamen Ausgang (3) der Ausgangsschaltung (14) anlegbar sind.
2. Treiberschaltkreis nach Anspruch 1, dadurch gekennzeichnet, daß das Eingangssignal zu jedem Treiberschaltkreis (1) während bestimmter erster Phasenzeiten (Φι+2) der wiederkehrenden Taktsignale zum Durchschalten an den gemeinsamen Ausgang (3) verfügbar ist, daß das Eingangssignal für jeden Treiber nach der Phase eines Neben-Taktsignals (Φ3) an den gemeinsamen Ausgang (3) durchschaltbar ist, während der das Eingangssignal verfügbar ist, und daß der Treiberschaltkreis zwei verschiedene Eingänge (T2(A), T4(A)) und zwei Feldeffekttransistor-Treiberschaltkreise (1, 64) aufweist, die durch jeweils eines der wiederkehrenden Taktsignale (Φι +2, Φ3+4) der bestimmten Phasenlage taktbar sind.
3. Treiberschaltkreis nach Anspruch t oder 2, dadurch gekennzeichnet, daß an seinen Eingängen zwei Eingangssignale (T2(A), 7*2(B)) anliegen, die sich in ein einziges Phasenintervall (Φι+2), zwei aufeinanderfolgende Phasenabschnitte, teilen, und daß jeder Treiberschaltkreis durch zwei aufeinanderfolgende wiederkehrende Neben-Taktsignale (Φ3, Φ4) taktbar sind.
4. Treiberschaltkreis nach Anspruch 1, dadurch gekennzeichnet, daß an seinen Eingängen vier verschiedene Eingangssignale (T2(A, B), Γ4(Α, B)) liegen, die sich zwei Intervalle der wiederkehrenden Taktsignale (Φι+2, Φ3+4) der bestimmten Phasenlage, die mit wiederkehrenden NebenTaktsignalen in Beziehung stehen, teilen, daß der Schaltkreis vier Treiberschaltkreise (1, 2, 64, 65) aufweist, daß zwei Treiberschaltkreise (1, 2) aufeinanderfolgende Phasenabschnitte des einen Eingangssignals (72) während aufeinanderfolgender Intervalle der Neben-Taktsignale (Φ3, Φ4) unabhängig auf den gemeinsamen Ausgang (41) durchschalten und daß die zwei anderen Treiberschaltkreise (64, 65) das andere Eingangssignal (T4) während aufeinanderfolgender Intervalle auf die Intervalle der Neben-Taktsignale (Φ3, Φ4) folgen, den weiteren Neben-Taktsignalen (Φι, Φ2) unabhängig voneinander auf den gemeinsamen Ausgang durchschalten, daß jeder der Treiberschaltkreise durch ein bestimmtes Neben-Taktsignal (Φι bis Φ4) taktbar ist und daß Feldeffekttransistor-Abtastkreise (8, 9, 66, 67) durch die Neben-Taktsignale (Φι bis Φ4) taktbar sind, die den Neben-Taktsignalen für die zugeordneten Treiberschaltkreise entsprechen.
DE2141915A 1970-09-14 1971-08-20 Transistor-Treiberschaltkreis Expired DE2141915C3 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US7170270A 1970-09-14 1970-09-14

Publications (3)

Publication Number Publication Date
DE2141915A1 DE2141915A1 (de) 1972-06-08
DE2141915B2 DE2141915B2 (de) 1981-07-09
DE2141915C3 true DE2141915C3 (de) 1982-03-25

Family

ID=22103013

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2141915A Expired DE2141915C3 (de) 1970-09-14 1971-08-20 Transistor-Treiberschaltkreis

Country Status (5)

Country Link
US (1) US3641366A (de)
JP (1) JPS5617862B1 (de)
CA (1) CA943277A (de)
DE (1) DE2141915C3 (de)
FR (1) FR2107619A5 (de)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3852531A (en) * 1970-09-30 1974-12-03 Design Elements Inc Answer-originate data communication system
US3795827A (en) * 1972-08-31 1974-03-05 Nortec Electronics Corp Controlled squarewave voltage generating electronic circuit
US3806738A (en) * 1972-12-29 1974-04-23 Ibm Field effect transistor push-pull driver
US4041330A (en) * 1974-04-01 1977-08-09 Rockwell International Corporation Selectable eight or twelve digit integrated circuit calculator and conditional gate output signal modification circuit therefor
DE2556735C3 (de) * 1975-12-17 1979-02-01 Deutsche Itt Industries Gmbh, 7800 Freiburg MOS-Leistungsstufe zum Erzeugen zweier nichtüberlappender Taktsignale
US4061933A (en) * 1975-12-29 1977-12-06 Mostek Corporation Clock generator and delay stage
US4010385A (en) * 1976-01-09 1977-03-01 Teletype Corporation Multiplexing circuitry for time sharing a common conductor
US4317275A (en) * 1977-10-11 1982-03-02 Mostek Corporation Method for making a depletion controlled switch
US4204131A (en) * 1977-10-11 1980-05-20 Mostek Corporation Depletion controlled switch
US6002274A (en) * 1995-09-29 1999-12-14 Dallas Semiconductor Oversampled state machine for jitter tolerant pulse detection
US5939908A (en) * 1996-06-27 1999-08-17 Kelsey-Hayes Company Dual FET driver circuit
EP0897612A2 (de) * 1997-02-07 1999-02-24 Koninklijke Philips Electronics N.V. Transistorisierte zweitorschaltung mit veränderlicher konduktanz

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE892602C (de) * 1948-10-02 1953-10-08 Fritz Dr Schroeter Verfahren zur gleichzeitigen UEbertragung mehrerer drucktelegraphischer Nachrichten
US3439185A (en) * 1966-01-11 1969-04-15 Rca Corp Logic circuits employing field-effect transistors
US3483055A (en) * 1966-03-28 1969-12-09 Robert Wayne Eshbaugh Method for forming a fiber glass racket frame
US3506845A (en) * 1966-05-05 1970-04-14 Rca Corp Networks of elements for implementing threshold functions
US3517210A (en) * 1968-03-15 1970-06-23 Gen Instrument Corp Fet dynamic data inverter
US3560765A (en) * 1968-12-04 1971-02-02 Nat Semiconductor Corp High speed mos read-only memory
US3564299A (en) * 1969-01-16 1971-02-16 Gen Instrument Corp Clock generator
US3575613A (en) * 1969-03-07 1971-04-20 North American Rockwell Low power output buffer circuit for multiphase systems

Also Published As

Publication number Publication date
CA943277A (en) 1974-03-05
FR2107619A5 (de) 1972-05-05
DE2141915B2 (de) 1981-07-09
DE2141915A1 (de) 1972-06-08
US3641366A (en) 1972-02-08
JPS5617862B1 (de) 1981-04-24

Similar Documents

Publication Publication Date Title
DE2544974C3 (de) Schaltkreis zur Realisierung logischer Funktionen
DE2222521C3 (de) N-stufiger Ringzähler
DE2109936B2 (de) Schaltung zum Erzeugen von Mehrphasentaktsignalen doppelter und einfacher Breite
DE19854730A1 (de) LCD-Quellentreiber
DE2259257A1 (de) Verstaerkerschaltung
DE1462952B2 (de) Schaltungsanordnung zur realisierung logischer funktionen
DE2145295A1 (de) Schaltungsanordnung für ein Schieberegister
DE2225315C3 (de) M-Phasen-Taktgeber mit M ≥ 4
DE2141915C3 (de) Transistor-Treiberschaltkreis
DE2639555C2 (de) Elektrische integrierte Schaltung
DE2625007A1 (de) Adressenpufferschaltung in einem halbleiterspeicher
DE3635761A1 (de) Programmierbares logikfeld mit dynamischer cmos-logik
DE2225428A1 (de) Schieberegister unter verwendung komplementaerer feldeffekttransistoren
DE4336907A1 (de) Substratpotential-Erzeugungsschaltung zum Erzeugen eines Substratpotentials mit einem niedrigen Pegel und Halbleitervorrichtung mit einer solchen Schaltung
DE2310267A1 (de) Digital-analog-umsetzer
DE3237778A1 (de) Dynamisches schieberegister
DE2808558C3 (de) Schaltung zur Unterdrückung von Störungen (Rauschen) auf Mehrphasen-Taktsignalleitungen
DE2001538B2 (de) Dynamisches Schieberegister
DE2727241C3 (de) Durch Taktsignalquelle angesteuertes Logikgatter
DE2450882A1 (de) Komplementaere mos-logische schaltung
DE2165160C2 (de) CMOS-Schaltung als exklusives ODER-Glied
DE1953478B2 (de) Dynamischer Verzögerungskreis
EP0058243A2 (de) Integrierte digitale Halbleiterschaltung
DE2734008C3 (de) Schaltungsanordnung zur Verminderung der am Ausgangsanschluß einer Informationsignalquelle auftretenden positiven Rauscheffekte
DE2032318A1 (de) Feldeffekttransistor Schieberegister stufe

Legal Events

Date Code Title Description
OD Request for examination
OGA New person/name/address of the applicant
C3 Grant after two publication steps (3rd publication)