CN107611121A - 用于静电放电保护的半导体结构 - Google Patents
用于静电放电保护的半导体结构 Download PDFInfo
- Publication number
- CN107611121A CN107611121A CN201610541426.7A CN201610541426A CN107611121A CN 107611121 A CN107611121 A CN 107611121A CN 201610541426 A CN201610541426 A CN 201610541426A CN 107611121 A CN107611121 A CN 107611121A
- Authority
- CN
- China
- Prior art keywords
- semiconductor structure
- doped region
- source
- conductivity type
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
- H10D30/603—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
- H10D30/605—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs having significant overlap between the lightly-doped extensions and the gate electrode
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/351—Substrate regions of field-effect devices
- H10D62/357—Substrate regions of field-effect devices of FETs
- H10D62/364—Substrate regions of field-effect devices of FETs of IGFETs
- H10D62/371—Inactive supplementary semiconductor regions, e.g. for preventing punch-through, improving capacity effect or leakage current
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/811—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using FETs as protective elements
- H10D89/813—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using FETs as protective elements specially adapted to provide an electrical current path other than the field-effect induced current path
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本发明公开一种用于静电放电保护的半导体结构,其包括一基板、一第一掺杂阱、一源极掺杂区域、一漏极掺杂区域以及一栅极结构。第一掺杂阱设置于基板内,且具有一第一导电型。源极掺杂区域设置于基板内,且具有一第二导电型,第二导电型与第一导电型相反。漏极掺杂区域设置于基板内,且具有第二导电型。栅极结构设置于基板上,且位于源极掺杂区域与漏极掺杂区域之间。栅极结构与源极掺杂区域分开。
Description
技术领域
本发明涉及一种半导体结构,且特别是涉及一种用于静电放电(electrostatic discharge,ESD)保护的半导体结构。
背景技术
芯片及/或集成电路(integrated circuit,IC)为现代资讯社会中最重要的硬件基础。随着芯片及/或集成电路的尺寸持续缩小,在互补式金属氧化物半晶体管(complementary metal oxide semiconductor,CMOS)的技术中,较浅的接面深度(junction depth)、更薄的栅极氧化层(gate oxide)的厚度,加入轻掺杂的漏极(light doped drain,LDD)、浅沟槽隔离(shallow trenchisolation,STI),以及自对准金属硅化物(self-aligned silicide)等制作工艺已成为标准制作工艺。但是上述的制作工艺却使得集成电路产品更容易遭受静电放电(electrostatic discharge,ESD)的损害。因此,芯片及/或集成电路中需要加入静电放电的防护电路设计,来保护集成元件电路。
发明内容
本发明的目的在于提供一种半导体结构,通过在源极侧的结构设计,能防止静电放电造成的损伤,有效提升半导体结构的耐久性(robustness),且不需要使用额外的光掩模,有效控制半导体结构的制造成本。
根据本发明的一方面,提出一种半导体结构,包括一基板、一第一掺杂阱、一源极掺杂区域、一漏极掺杂区域以及一栅极结构。第一掺杂阱设置于基板内,且具有一第一导电型。源极掺杂区域设置于基板内,且具有一第二导电型,第二导电型与第一导电型相反。漏极掺杂区域设置于基板内,且具有第二导电型。栅极结构设置于基板上,且位于源极掺杂区域与漏极掺杂区域之间。栅极结构与源极掺杂区域分开。
为让本发明的上述内容能更明显易懂,下文特举实施例,并配合所附附图,作详细说明如下:
附图说明
图1A为本发明一实施例的半导体结构的俯视图;
图1B为沿着图1A中的A-A’线所切的半导体结构的部分剖视图;
图2为本发明另一实施例的半导体结构的部分剖视图;
图3为本发明一实施例的半导体结构的部分剖视图;
图4为本发明另一实施例的半导体结构的部分剖视图;
图5为本发明又一实施例的半导体结构的部分剖视图。
主要元件符号说明
100、101、102、103、104:半导体结构
11:基板
13:第一掺杂阱
14:第二掺杂阱
21:源极掺杂区域
23:漏极掺杂区域
25:栅极结构
31、32:浅沟槽隔离
33:重掺杂区域
34:第一掺杂区域
35:轻掺杂漏极
36:轻掺杂区域
d:栅极结构与源极掺杂区域之间的距离
具体实施方式
以下是参照所附附图详细叙述本发明的实施态样。需注意的是,实施例所提出的结构和内容仅为举例说明之用,本发明欲保护的范围并非仅限于所述的态样。实施例中相同或类似的标号用以标示相同或类似的部分。需注意的是,本发明并非显示出所有可能的实施例。可在不脱离本发明的精神和范围内对结构加以变化与修饰,以符合实际应用所需。因此,未于本发明提出的其他实施态样也可能可以应用。再者,附图已简化以利清楚说明实施例的内容,附图上的尺寸比例并非按照实际产品等比例绘制。因此,说明书和附图内容仅作叙述实施例之用,而非作为限缩本发明保护范围之用。
图1A绘示本发明一实施例的半导体结构100的俯视图。图1B绘示沿着图1A中的A-A’线所切的半导体结构100的部分剖视图。要注意的是,为了更清楚绘示半导体结构100内部的元件之间的关系,可能会省略部分元件。
如图1A、图1B所示,半导体结构100包括一基板11、一第一掺杂阱13、一源极掺杂区域21、一漏极掺杂区域23以及一栅极结构25。第一掺杂阱13、源极掺杂区域21及漏极掺杂区域23设置于基板11内,栅极结构25设置于基板11上。
再者,源极掺杂区域21与漏极掺杂区域23设置于第一掺杂阱13内,而栅极结构25设置于第一掺杂阱13上且位于源极掺杂区域21与漏极掺杂区域23之间。
在本发明实施例中,栅极结构25可直接接触漏极掺杂区域23,但与源极掺杂区域21分开。也就是说,栅极结构25与源极掺杂区域21之间可具有一间距(interval)。在一实施例中,栅极结构25与源极掺杂区域21之间的距离d可例如介于0.1~1μm。然而,本发明并未限定于此。
在一实施例中,第一掺杂阱13例如为一高压阱(HV well),具有一第一导电型,例如为P型;源极掺杂区域21与漏极掺杂区域23具有一第二导电型,第二导电型与第一导电型相反,例如为N型。
此外,如图1B所示,半导体结构100可还包括一浅沟槽隔离(shallowtrench isolation,STI)31、一重掺杂区域33及一轻掺杂漏极(lightly doped drain,LDD)35,设置于第一掺杂阱13内。举例来说,重掺杂区域33例如具有第一导电型,且重掺杂区域33的浓度大于第一掺杂阱13的浓度。轻掺杂漏极35可例如围绕漏极掺杂区域23。
一般而言,较低的维持电压(holding voltage,Vh)可使元件具有较佳的静电放电耐受度(ESD robustness),但若元件的维持电压(Vh)值小于集成电路的正常工作电压(VDD),一旦元件在正常操作情况下因外在杂讯干扰而被误触发,将造成闩锁效应(Latch Up)而毁损集成电路产品。
因此,为了有效提供内部电路适当的静电放电防护能力,并避免闩锁效应发生的可能,理想的静电放电防护元件,其电压-电流应落在理想静电放电防护设计区间(ESD Protection Window)内。
在高压制作工艺中,由于金属氧化物半晶体管所应用的正常工作电压(VDD)较高,导致维持电压(Vh)较难达到高于正常工作电压(VDD),因此,高压金属氧化物半晶体管元件在闩锁效应防治上更为困难。通过本发明实施例的半导体结构(亦即,栅极结构25与源极掺杂区域21分开),在高压制作工艺中可提升元件的维持电压,以增进高压集成电路产品对闩锁效应的抵抗能力。
要注意的是,前述实施例中栅极结构25与源极掺杂区域21之间的距离d可介于0.1~1μm,但此距离d会直接影响维持电压(Vh),因此栅极结构25与源极掺杂区域21之间的距离d不会受限于此范围。此外,本发明的半导体结构实施例并未限定于图1A、图1B所绘示的结构。
图2绘示本发明另一实施例的半导体结构101的部分剖视图。半导体结构101的俯视图可类似于图1A所绘示半导体结构100的俯视图。此外,半导体结构101与图1A、图1B所绘示半导体结构100具有类似的元件,这些类似的元件将以相同的元件标号标示。
类似地,半导体结构101包括一基板11、一第一掺杂阱13、一源极掺杂区域21、一漏极掺杂区域23以及一栅极结构25。第一掺杂阱13、源极掺杂区域21及漏极掺杂区域23设置于基板11内,栅极结构25设置于基板11上。
再者,源极掺杂区域21与漏极掺杂区域23设置于第一掺杂阱13内,而栅极结构25设置于第一掺杂阱13上且位于源极掺杂区域21与漏极掺杂区域23之间。
如图2所示,半导体结构101还包括一第二掺杂阱14,第二掺杂阱14设置于基板11内。此外,至少部分第二掺杂阱14设置于源极掺杂区域21与栅极结构25之间。也就是说,栅极结构25可通过第二掺杂阱14与源极掺杂区域21分开。
在本实施例中,源极掺杂区域21与漏极掺杂区域23具有一第二导电型,例如为N型。此外,第二掺杂阱14同样具有第二导电型,且第二掺杂阱14的浓度小于源极掺杂区域21的浓度。也就是说,第二掺杂阱14可例如唯一淡掺杂高压N阱,但本发明并未限定于此。
如图2所示,第二掺杂阱14可围绕源极掺杂区域21。要注意的是,第二掺杂阱14的位置并未限定于图2所绘示的位置。在某些实施例中,第二掺杂阱14也可仅设置于源极掺杂区域21与栅极结构25之间,并未围绕源极掺杂区域21。
再者,栅极结构25与源极掺杂区域21之间的距离d可视设计需求而调整。下表一记录在不同的距离d下,半导体结构101的触发电压(TriggerVoltage,Vt1)与维持电压(Vh)。要注意的是,栅极结构25与源极掺杂区域21之间的距离d为0时,可视为本发明实施例的半导体结构101的一对照结构。
表一
如表一所示,栅极结构25与源极掺杂区域21之间的距离d不为0时,半导体结构101的维持电压(Vh)皆大于对照结构(即栅极结构25与源极掺杂区域21之间的距离d为0)的维持电压(Vh)。
此外,大体而言,随着栅极结构25与源极掺杂区域21之间的距离d增加,半导体结构101的维持电压(Vh)也会跟着增加。但触发电压(Vt1)几乎没有改变。也就是说,通过本发明实施例的半导体结构(亦即,栅极结构25与源极掺杂区域21分开)可提升元件的维持电压,但不影响高压集成电路产品的其他操作表现。
图3绘示本发明一实施例的半导体结构102的部分剖视图。半导体结构102的俯视图可类似于图1A所绘示半导体结构100的俯视图。此外,半导体结构102与图2所绘示半导体结构101具有类似的元件,这些类似的元件将以相同的元件标号标示,在此不多加赘述。
如图3所示,半导体结构102还包括一浅沟槽隔离32,浅沟槽隔离32设置于第二掺杂阱14内。在本实施例中,浅沟槽隔离32可位于源极掺杂区域21与栅极结构25之间。
图4绘示本发明另一实施例的半导体结构103的部分剖视图。半导体结构103的俯视图可类似于图1A所绘示半导体结构100的俯视图。此外,半导体结构103与图2所绘示半导体结构101具有类似的元件,这些类似的元件将以相同的元件标号标示,在此不多加赘述。
如图4所示,半导体结构103还包括一第一掺杂区域34,第一掺杂区域34设置于第二掺杂阱14内。在一实施例中,第一掺杂区域34具有该第一导电型,例如为P型。此外,第一掺杂区域34的浓度可大于第一掺杂阱13的浓度。也就是说,第一掺杂区域34可例如为一P型重掺杂区域。在本实施例中,第一掺杂区域34位于源极掺杂区域21与栅极结构25之间。
虽然图2~图4所绘示的半导体结构101、102、103皆包括第二掺杂阱14,但本发明并未限定于此。
图5绘示本发明又一实施例的半导体结构104的部分剖视图。类似地,半导体结构104的俯视图可类似于图1A所绘示半导体结构100的俯视图。此外,半导体结构104与第1A、1B图所绘示半导体结构100具有类似的元件,这些类似的元件将以相同的元件标号标示。
如图5所示,半导体结构104还包括一轻掺杂区域36,轻掺杂区域36设置于第一掺杂阱13内。在本实施例中,轻掺杂区域36围绕源极掺杂区域21,且轻掺杂区域36可例如为轻掺杂漏极(LDD)。
承上述实施例,本发明的用于静电放电保护的半导体结构,通过将栅极结构与源极掺杂区域分开的设计,在高压制作工艺中可提升元件的维持电压,以增进高压集成电路产品对闩锁效应的抵抗能力。同时,能防止静电放电造成的损伤,有效提升半导体结构的耐久性,且不需要使用额外的光掩模,有效控制半导体结构的制造成本。
综上所述,虽然结合以上实施例揭露了本发明,然而其并非用以限定本发明。本发明所属技术领域中熟悉此技术者,在不脱离本发明的精神和范围内,可作各种的更动与润饰。因此,本发明的保护范围应以附上的权利要求所界定的为准。
Claims (10)
1.一种用于静电放电保护的半导体结构,其特征在于,该半导体结构包括:
基板;
第一掺杂阱,设置于该基板内,且具有第一导电型;
源极掺杂区域,设置于该基板内,且具有第二导电型,该第二导电型与该第一导电型相反;
漏极掺杂区域,设置于该基板内,且具有该第二导电型;以及
栅极结构,设置于该基板上,且位于该源极掺杂区域与该漏极掺杂区域之间;
其中该栅极结构直接接触该漏极掺杂区域且与该源极掺杂区域分开。
2.如权利要求1所述的半导体结构,还包括第二掺杂阱,其中至少部分该第二掺杂阱设置于该源极掺杂区域与该栅极结构之间。
3.如权利要求2所述的半导体结构,其中该第二掺杂阱具有该第二导电型,且该第二掺杂阱的浓度小于该源极掺杂区域的浓度。
4.如权利要求2所述的半导体结构,其中该第二掺杂阱围绕该源极掺杂区域。
5.如权利要求2所述的半导体结构,还包括:
第一掺杂区域,设置于该第二掺杂阱内;
其中该第一掺杂区域具有该第一导电型。
6.如权利要求5所述的半导体结构,其中该第一掺杂区域的浓度大于该第一掺杂阱的浓度。
7.如权利要求5所述的半导体结构,其中该第一掺杂区域位于该源极掺杂区域与该栅极结构之间。
8.如权利要求2所述的半导体结构,还包括:
浅沟槽隔离,设置于该第二掺杂阱内;
其中该浅沟槽隔离位于该源极掺杂区域与栅极结构之间。
9.如权利要求1所述的半导体结构,还包括:
轻掺杂区域,围绕该源极掺杂区域。
10.如权利要求1所述的半导体结构,其中该栅极结构与该源极掺杂区域的距离介于0.1~1μm。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201610541426.7A CN107611121B (zh) | 2016-07-11 | 2016-07-11 | 用于静电放电保护的半导体结构 |
| US15/247,134 US10546849B2 (en) | 2016-07-11 | 2016-08-25 | Semiconductor structure for electrostatic discharge protection |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201610541426.7A CN107611121B (zh) | 2016-07-11 | 2016-07-11 | 用于静电放电保护的半导体结构 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN107611121A true CN107611121A (zh) | 2018-01-19 |
| CN107611121B CN107611121B (zh) | 2020-12-29 |
Family
ID=60911043
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201610541426.7A Active CN107611121B (zh) | 2016-07-11 | 2016-07-11 | 用于静电放电保护的半导体结构 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US10546849B2 (zh) |
| CN (1) | CN107611121B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN111326507A (zh) * | 2018-12-17 | 2020-06-23 | 爱思开海力士有限公司 | 静电放电保护装置 |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1630079A (zh) * | 2003-12-15 | 2005-06-22 | 三星电子株式会社 | 静电放电保护器件及其制造方法 |
| US20060145260A1 (en) * | 2004-12-30 | 2006-07-06 | Magnachip Semiconductor Ltd. | Electro-static discharge protection circuit and method for fabricating the same |
| US20090101937A1 (en) * | 2002-07-29 | 2009-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Novel method for four direction low capacitance esd protection |
| CN101714578A (zh) * | 2008-09-30 | 2010-05-26 | 索尼株式会社 | 晶体管型保护器件、半导体集成电路及其制造方法 |
| TW201025601A (en) * | 2008-12-17 | 2010-07-01 | Vanguard Int Semiconduct Corp | Lateral diffused metal oxide semiconductor (LDMOS) devices with electrostatic discharge (ESD) protection capability in integrated circuit |
| CN102623489A (zh) * | 2011-01-31 | 2012-08-01 | 富士通半导体股份有限公司 | 半导体器件及制造半导体器件的方法 |
| US20130234246A1 (en) * | 2012-03-06 | 2013-09-12 | Freescale Semiconductor, Inc. | Semiconductor Device with Composite Drift Region |
| CN104813452A (zh) * | 2013-11-27 | 2015-07-29 | 瑞萨电子株式会社 | 半导体器件 |
Family Cites Families (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW299495B (en) * | 1996-05-03 | 1997-03-01 | Winbond Electronics Corp | Electrostatic discharge protection circuit |
| US6498357B2 (en) * | 2001-02-09 | 2002-12-24 | United Microelectronics Corp. | Lateral SCR device for on-chip ESD protection in shallow-trench-isolation CMOS process |
| US6936909B2 (en) * | 2002-08-29 | 2005-08-30 | Micron Technology, Inc. | Gate dielectric antifuse circuit to protect a high-voltage transistor |
| TWI263311B (en) * | 2003-12-22 | 2006-10-01 | Vanguard Int Semiconduct Corp | High-voltage device structure having high endurance capability of ESD |
| CN100377321C (zh) * | 2004-06-28 | 2008-03-26 | 中芯国际集成电路制造(上海)有限公司 | 用于高电压操作的金属氧化物半导体器件及其制造方法 |
| US7205630B2 (en) * | 2004-07-12 | 2007-04-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and apparatus for a semiconductor device having low and high voltage transistors |
| US7176539B2 (en) * | 2004-10-29 | 2007-02-13 | United Microelectronics Corp. | Layout of semiconductor device with substrate-triggered ESD protection |
| US8283727B1 (en) * | 2008-05-02 | 2012-10-09 | Cypress Semiconductor Corporation | Circuit with electrostatic discharge protection |
| US8354710B2 (en) * | 2008-08-08 | 2013-01-15 | Infineon Technologies Ag | Field-effect device and manufacturing method thereof |
| KR101145786B1 (ko) * | 2009-12-30 | 2012-05-16 | 에스케이하이닉스 주식회사 | 정전기 방전 보호 장치 |
| KR101083646B1 (ko) * | 2010-01-08 | 2011-11-16 | 주식회사 바우압텍 | 고전압용 정전기 방전 보호 소자 |
| TWI395315B (zh) * | 2010-04-26 | 2013-05-01 | 立錡科技股份有限公司 | 在超高壓元件的高壓路徑上提供esd保護的結構 |
| US8530969B2 (en) * | 2012-02-09 | 2013-09-10 | United Microelectronics Corporation | Semiconductor device |
| US8766358B2 (en) * | 2012-04-24 | 2014-07-01 | United Microelectronics Corp. | Semiconductor structure and method for manufacturing the same |
| CN104395993B (zh) * | 2012-06-20 | 2017-09-19 | 独立行政法人产业技术综合研究所 | 半导体装置 |
| US8643111B1 (en) * | 2012-08-22 | 2014-02-04 | Vanguard International Semiconductor Corporation | Electrostatic discharge (ESD) protection device |
| US9142613B2 (en) * | 2012-08-23 | 2015-09-22 | Kabushiki Kaisha Toshiba | Semiconductor device |
| JP6032624B2 (ja) * | 2012-08-30 | 2016-11-30 | パナソニックIpマネジメント株式会社 | 半導体装置 |
| US9093492B2 (en) * | 2012-11-29 | 2015-07-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Diode structure compatible with FinFET process |
| US9006781B2 (en) * | 2012-12-19 | 2015-04-14 | Analog Devices, Inc. | Devices for monolithic data conversion interface protection and methods of forming the same |
| US9472948B2 (en) * | 2013-09-30 | 2016-10-18 | Infineon Technologies Ag | On chip reverse polarity protection compliant with ISO and ESD requirements |
| JP6383325B2 (ja) * | 2014-06-27 | 2018-08-29 | 株式会社東芝 | 半導体装置 |
| US9343567B2 (en) * | 2014-08-08 | 2016-05-17 | United Microelectronics Corp. | Semiconductor device |
| JP2016162910A (ja) * | 2015-03-03 | 2016-09-05 | 株式会社東芝 | 半導体装置 |
| KR102389294B1 (ko) * | 2015-06-16 | 2022-04-20 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| KR102374203B1 (ko) * | 2015-08-31 | 2022-03-15 | 삼성전자주식회사 | 정전기 방전 보호 장치 및 이를 포함하는 전자 장치 |
| TWI704670B (zh) * | 2016-05-09 | 2020-09-11 | 聯華電子股份有限公司 | 具有靜電放電防護功能的半導體元件 |
-
2016
- 2016-07-11 CN CN201610541426.7A patent/CN107611121B/zh active Active
- 2016-08-25 US US15/247,134 patent/US10546849B2/en active Active
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20090101937A1 (en) * | 2002-07-29 | 2009-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Novel method for four direction low capacitance esd protection |
| CN1630079A (zh) * | 2003-12-15 | 2005-06-22 | 三星电子株式会社 | 静电放电保护器件及其制造方法 |
| US20060145260A1 (en) * | 2004-12-30 | 2006-07-06 | Magnachip Semiconductor Ltd. | Electro-static discharge protection circuit and method for fabricating the same |
| CN101714578A (zh) * | 2008-09-30 | 2010-05-26 | 索尼株式会社 | 晶体管型保护器件、半导体集成电路及其制造方法 |
| TW201025601A (en) * | 2008-12-17 | 2010-07-01 | Vanguard Int Semiconduct Corp | Lateral diffused metal oxide semiconductor (LDMOS) devices with electrostatic discharge (ESD) protection capability in integrated circuit |
| CN102623489A (zh) * | 2011-01-31 | 2012-08-01 | 富士通半导体股份有限公司 | 半导体器件及制造半导体器件的方法 |
| US20130234246A1 (en) * | 2012-03-06 | 2013-09-12 | Freescale Semiconductor, Inc. | Semiconductor Device with Composite Drift Region |
| CN104813452A (zh) * | 2013-11-27 | 2015-07-29 | 瑞萨电子株式会社 | 半导体器件 |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN111326507A (zh) * | 2018-12-17 | 2020-06-23 | 爱思开海力士有限公司 | 静电放电保护装置 |
| US11742343B2 (en) | 2018-12-17 | 2023-08-29 | SK Hynix Inc. | Electrostatic discharge protection device |
| CN111326507B (zh) * | 2018-12-17 | 2023-10-17 | 爱思开海力士有限公司 | 静电放电保护装置 |
| US11916063B2 (en) | 2018-12-17 | 2024-02-27 | SK Hynix Inc. | Electrostatic discharge protection device |
Also Published As
| Publication number | Publication date |
|---|---|
| US20180012882A1 (en) | 2018-01-11 |
| US10546849B2 (en) | 2020-01-28 |
| CN107611121B (zh) | 2020-12-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8536648B2 (en) | Drain extended field effect transistors and methods of formation thereof | |
| US8492834B2 (en) | Electrostatic discharge protection device and applications thereof | |
| TWI725481B (zh) | 暫態電壓抑制裝置 | |
| US9601627B2 (en) | Diode structure compatible with FinFET process | |
| TWI525793B (zh) | 靜電放電保護電路 | |
| CN102034812A (zh) | 半导体装置 | |
| US20150129977A1 (en) | Semiconductor electrostatic discharge protection apparatus | |
| TWI744187B (zh) | 半導體電路及其製造方法 | |
| TWI536562B (zh) | 高壓半導體元件及其製造方法 | |
| US7485925B2 (en) | High voltage metal oxide semiconductor transistor and fabricating method thereof | |
| CN103280458A (zh) | 一种集成电路芯片esd防护用mos器件 | |
| CN110518012A (zh) | 一种栅约束硅控整流器esd器件及其实现方法 | |
| CN107611121B (zh) | 用于静电放电保护的半导体结构 | |
| TWI682518B (zh) | 靜電放電防護元件 | |
| CN110600465B (zh) | 半导体结构 | |
| TWI686915B (zh) | 半導體結構 | |
| TWI538160B (zh) | 靜電放電保護裝置及其應用 | |
| TWI595654B (zh) | 用於靜電放電保護電路之橫向雙擴散金氧半導體元件 | |
| CN103972225A (zh) | 具有静电放电防护功效的晶体管结构 | |
| CN100442541C (zh) | 适用于自动对准金属硅化物工艺的半导体元件 | |
| TWI743981B (zh) | 雙向靜電放電保護裝置 | |
| CN106024896A (zh) | Esd nmos器件结构 | |
| CN107146817A (zh) | 一种低压工艺中的高压nmos晶体管 | |
| US20060113602A1 (en) | MOS circuit arrangement | |
| CN106206565A (zh) | 二极管与二极管串电路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| GR01 | Patent grant | ||
| GR01 | Patent grant |