[go: up one dir, main page]

WO2015121961A1 - 半導体装置、及び半導体装置の製造方法 - Google Patents

半導体装置、及び半導体装置の製造方法 Download PDF

Info

Publication number
WO2015121961A1
WO2015121961A1 PCT/JP2014/053441 JP2014053441W WO2015121961A1 WO 2015121961 A1 WO2015121961 A1 WO 2015121961A1 JP 2014053441 W JP2014053441 W JP 2014053441W WO 2015121961 A1 WO2015121961 A1 WO 2015121961A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor layer
insulating film
contact electrode
gate
columnar semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2014/053441
Other languages
English (en)
French (fr)
Inventor
舛岡 富士雄
広記 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unisantis Electronics Singapore Pte Ltd
Original Assignee
Unisantis Electronics Singapore Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unisantis Electronics Singapore Pte Ltd filed Critical Unisantis Electronics Singapore Pte Ltd
Priority to PCT/JP2014/053441 priority Critical patent/WO2015121961A1/ja
Priority to JP2015518107A priority patent/JP5867951B2/ja
Publication of WO2015121961A1 publication Critical patent/WO2015121961A1/ja
Priority to US15/093,986 priority patent/US9553130B2/en
Anticipated expiration legal-status Critical
Priority to US15/238,122 priority patent/US9590175B2/en
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/025Manufacture or treatment of FETs having insulated gates [IGFET] of vertical IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/63Vertical IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H10P14/416
    • H10P50/264
    • H10P76/204
    • H10P95/04
    • H10W20/01
    • H10W20/43

Definitions

  • the present invention relates to a semiconductor device and a method for manufacturing the semiconductor device.
  • the source line (SL) is parallel to the word line and orthogonal to the bit line (BL). It is.
  • this structure is formed using a planar transistor, as shown in Patent Document 1 and FIG. 6B, one source line is required for two memory cells, and one source line is provided between word lines.
  • the layout to be placed increases the area used for the bit cell array and results in a large bit cell size.
  • SGT Surrounding Gate Transistor
  • the density of silicon is 5 ⁇ 10 22 pieces / cm 3 , so that it becomes difficult for impurities to exist in the silicon pillar.
  • the sidewall of the LDD region is formed of polycrystalline silicon having the same conductivity type as that of the low concentration layer, and the surface carrier of the LDD region is induced by the work function difference, so that the oxide film sidewall LDD type MOS It has been shown that the impedance of the LDD region can be reduced as compared with a transistor (see, for example, Patent Document 4).
  • the polycrystalline silicon sidewall is shown to be electrically insulated from the gate electrode. In the figure, it is shown that the polysilicon side wall and the source / drain are insulated by an interlayer insulating film.
  • an object of the present invention is to provide a memory structure having a magnetic tunnel junction memory element and a manufacturing method thereof that can reduce the cell area.
  • the semiconductor device includes a first columnar semiconductor layer, a first gate insulating film formed around the first columnar semiconductor layer, and a first gate insulating film formed around the first gate insulating film.
  • the first magnet extending in a direction perpendicular to the gate wiring of the first magnet And having a first bit line connected to the top of the tunnel junction memory element, the second source line extending in a direction perpendicular to said first source line.
  • the first contact electrode is made of metal, and the work function of the metal of the second contact electrode is between 4.0 eV and 4.2 eV.
  • the first contact electrode is made of metal, and the metal work function of the second contact electrode is between 5.0 eV and 5.2 eV.
  • the formed third contact electrode, the fourth contact electrode connecting the upper part of the second columnar semiconductor layer and the upper part of the third contact electrode, and the lower part of the second columnar semiconductor layer are It is connected to the first source line, and the upper part of the second columnar semiconductor layer is connected to the second source line.
  • the first columnar semiconductor layer formed, the second columnar semiconductor layer formed on the first fin-shaped semiconductor layer, and a second diffusion formed below the first columnar semiconductor layer A layer, the second diffusion layer formed under the second columnar semiconductor layer, and the second diffusion layer are further formed in the first fin-shaped semiconductor layer,
  • the second diffusion layer functions as the first source line.
  • the third contact electrode and the fourth contact electrode extend in the same direction as the second gate wiring and operate as the second source line.
  • first gate wiring and the second gate wiring are made of metal.
  • the width of the first columnar semiconductor layer in the direction orthogonal to the first fin-shaped semiconductor layer is the same as the width of the first fin-shaped semiconductor layer in the direction orthogonal to the first fin-shaped semiconductor layer. It is characterized by being.
  • the first gate insulating film is further provided around and at the bottom of the first gate wiring.
  • the cross section of the first magnetic tunnel junction memory element formed on the first columnar semiconductor layer has the same shape as the cross section of the first columnar semiconductor.
  • a method for manufacturing a semiconductor device comprising: forming a first fin-like semiconductor layer on a semiconductor substrate; and forming a first insulating film around the first fin-like semiconductor layer. After the first step, a second insulating film is formed around the first fin-like semiconductor layer, and a first polysilicon is deposited and planarized on the second insulating film. And a second resist for forming the second gate wiring, the first columnar semiconductor layer, and the second columnar semiconductor layer in a direction perpendicular to the direction of the first fin-shaped semiconductor layer.
  • the first columnar semiconductor layer is formed around the second columnar semiconductor layer, the first dummy gate, and the second dummy gate.
  • the second insulating film is formed, second polysilicon is deposited around the fourth insulating film, and etching is performed, whereby the first dummy gate, the first columnar semiconductor layer, and the second A third step of forming a third dummy gate and a fourth dummy gate by remaining on the side walls of the dummy gate and the second columnar semiconductor layer; an upper portion of the first fin-like semiconductor layer; and the first columnar shape.
  • a second diffusion layer is formed below the semiconductor layer and the second columnar semiconductor layer, a fifth insulating film is formed around the third dummy gate and the fourth dummy gate, and etching is performed.
  • the dummy gate, the third dummy gate, and the fourth dummy gate are removed, and the second insulating film and the fourth insulating film are removed to form the first and second gate insulating films.
  • a gate insulating film is formed around the first columnar semiconductor layer, around the second columnar semiconductor layer, and inside the fifth insulating film, deposited with metal, etched back, and Forming a first gate wiring around the columnar semiconductor layer;
  • a gate insulating film to be a fourth gate insulating film is formed around the top of the first columnar semiconductor layer, around the top of the second columnar semiconductor layer, and inside the fifth insulating film, and deposits metal.
  • Etchback is performed to form a first contact electrode wiring around the upper portion of the first columnar semiconductor layer, and a third contact electrode wiring is formed around the second columnar semiconductor layer.
  • the columnar semiconductor layer and the gate insulating film to be the third and fourth gate insulating films exposed on the second columnar semiconductor layer are removed, metal is deposited, etch back is performed, and the second contact electrode Forming a fourth contact electrode wiring and a fourth contact electrode wiring; Etching the contact electrode wiring and the second contact electrode wiring to form the first contact electrode, the second contact electrode, the third contact electrode, and the fourth contact electrode.
  • a second interlayer insulating film is deposited and planarized, and the upper portion of the second contact electrode and the upper portion of the fourth contact electrode are exposed, and the upper portion of the second contact electrode And a seventh step of forming a first magnetic tunnel junction memory element.
  • the method further includes depositing a first polysilicon on the second insulating film and planarizing the first polysilicon, and then forming a third insulating film on the first polysilicon.
  • the cell area can be reduced by the second contact electrode connecting the upper part and the upper part of the first contact electrode and the first magnetic tunnel junction memory element formed on the second contact electrode.
  • the first source line and the first bit line can be formed in different layers. By having the second source line extending in the direction orthogonal to the first source line, one second source line is provided for four or more first memory cells. By sharing the two source lines with four or more first memory cells, the cell area can be reduced.
  • One second source line is preferably shared by 4, 8, 16, 32, 64, and 128 first memory cells.
  • the diffusion layer is not formed on the upper part of the columnar semiconductor layer, and the upper part of the columnar semiconductor layer can function as an n-type semiconductor layer or a p-type semiconductor layer depending on a work function difference between the metal and the semiconductor. Therefore, it is possible to reduce the step of forming the diffusion layer on the columnar semiconductor layer.
  • the first source line can be connected to the second source line through a transistor formed using the second columnar semiconductor layer. Accordingly, it is not necessary to form a deep contact from the top of the columnar semiconductor layer to the fin-shaped semiconductor layer.
  • the fourth contact electrode connecting the upper part of the semiconductor layer and the upper part of the third contact electrode, and the third contact electrode and the fourth contact electrode are in the same direction as the second gate wiring.
  • adjacent fin-like semiconductor layers can be separated by the first insulating film, and the source of each first memory cell can be obtained using the second diffusion layer formed in the first fin-like semiconductor layer.
  • the second diffusion layers can function as a first source line.
  • the first gate wiring and the second gate wiring are made of metal, so that high speed operation can be performed.
  • the width of the first columnar semiconductor layer in the direction orthogonal to the first fin-shaped semiconductor layer is the same as the width of the first fin-shaped semiconductor layer in the direction orthogonal to the first fin-shaped semiconductor layer.
  • the fin-like semiconductor layer, the columnar semiconductor layer, and the gate wiring are formed by two orthogonal masks, and misalignment can be avoided.
  • the semiconductor device is formed by gate last, and insulation between the gate wiring and the fin-like semiconductor layer is achieved. It can be certain.
  • the cross section of the first magnetic tunnel junction memory element formed on the first columnar semiconductor layer has the same shape as the cross section of the first columnar semiconductor, whereby the magnetic tunnel junction memory element And the columnar semiconductor layer are formed integrally, the number of steps can be reduced.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG. (A) is a top view of the semiconductor device based on this invention.
  • FIG. 4B is a sectional view taken along line X-X ′ in FIG.
  • the structure of the semiconductor device is shown in FIG.
  • the first memory cell 201 includes first magnetic tunnel junction storage elements 142a, 143a, and 144a formed on the 139a.
  • the first magnetic tunnel junction memory element includes a stationary phase 142a, a tunnel barrier layer 143a, and a free layer 144a.
  • a lower electrode 141a is provided between the stationary phase 142a and the second contact electrode 139a.
  • An upper electrode 145a is provided on the free layer 144a.
  • a first columnar semiconductor layer 114 formed on the first fin-shaped semiconductor layer 103 and a first gate insulating film formed around the first columnar semiconductor layer 114.
  • 132b a first gate wiring 133b formed around the first gate insulating film 132b, a second diffusion layer 126 formed under the first columnar semiconductor layer 114, and the first
  • a third gate insulating film 134b formed around the top of the columnar semiconductor layer 114, a first contact electrode 138b formed around the third gate insulating film 134b, and the first columnar semiconductor.
  • the first magnetic tunnel junction memory element includes a stationary phase 142b, a tunnel barrier layer 143b, and a free layer 144b.
  • a lower electrode 141b is provided between the stationary phase 142b and the second contact electrode 139b.
  • An upper electrode 145b is provided on the free layer 144b.
  • a first columnar semiconductor layer 116 formed on the first fin-shaped semiconductor layer 103 and a first gate insulating film formed around the first columnar semiconductor layer 116.
  • 132d a first gate wiring 133d formed around the first gate insulating film 132d, a second diffusion layer 126 formed under the first columnar semiconductor layer 116, and the first
  • a third gate insulating film 134d formed around the top of the columnar semiconductor layer 116, a first contact electrode 138d formed around the third gate insulating film 134d, and the first columnar semiconductor.
  • the first magnetic tunnel junction memory element includes a stationary phase 142d, a tunnel barrier layer 143d, and a free layer 144d.
  • a lower electrode 141d is provided between the stationary phase 142d and the second contact electrode 139d.
  • An upper electrode 145d is provided on the free layer 144d.
  • 132e a first gate wiring 133e formed around the first gate insulating film 132e, a second diffusion layer 126 formed under the first columnar semiconductor layer 117, and the first
  • a third gate insulating film 134e formed around the top of the columnar semiconductor layer 117, a first contact electrode 138e formed around the third gate insulating film 134e, and the first columnar semiconductor
  • the first magnetic tunnel junction memory element includes a stationary phase 142e, a tunnel barrier layer 143e, and a free layer 144e.
  • a lower electrode 141e is provided between the stationary phase 142e and the second contact electrode 139e.
  • An upper electrode 145e is provided on the free layer 144e.
  • the second diffusion layer 126 is further formed on the first fin-like semiconductor layer 103, and the second diffusion layer 126 functions as the first source line.
  • the first contact electrodes 138a, 138b, 138d, 138e are made of metal, and the work function of the metal of the first contact electrodes 138a, 138b, 138d, 138e is 4.0 eV when functioning as an n-type semiconductor. To 4.2 eV.
  • the first contact electrodes 138a, 138b, 138d, 138e are made of metal, and the metal work function of the first contact electrodes 138a, 138b, 138d, 138e is 5.0 eV when functioning as a p-type semiconductor. To 5.2 eV.
  • the metal of the first contact electrodes 138a, 138b, 138d, and 138e and the metal of the second contact electrodes 139a, 139b, 139d, and 139e may be the same metal.
  • first memory cells 201, 202, 203, 204 are arranged on one line. Lower portions of the first columnar semiconductor layers 113, 114, 116, and 117 are connected to each other by a second diffusion layer 126, and function as a first source line. In the present embodiment, four first memory cells are arranged, but 8, 16, 32, 64, and 128 first memory cells may be arranged.
  • the upper electrodes 145a, 145b, 145d, and 145e are connected by a first bit line 151a that extends in a direction orthogonal to the first gate wirings 133a, 133b, 133d, and 133e.
  • the second diffusion layer formed under the second columnar semiconductor layer 115 is connected to the second diffusion layer 126 formed in the first fin-like semiconductor layer 103, and accordingly, the first source. Connected to the line.
  • the third contact electrode 135c and the fourth contact electrode 136c extend in the same direction as the second gate wiring 133c, and operate as the second source line.
  • the second source lines 135c and 136c extend in a direction orthogonal to the second diffusion layer 126 as the first source line.
  • silicides 128a, 128b, 128c, and 128d are formed.
  • first gate wirings 133a, 133b, 133d, and 133e and the second gate wiring 133c are made of metal.
  • the cross section of the first magnetic tunnel junction memory element formed on the first columnar semiconductor layer has the same shape as the cross section of the first columnar semiconductor. Also good. When the magnetic tunnel junction memory element and the columnar semiconductor layer are integrally formed, the number of steps can be reduced.
  • a first step of forming a first fin-like semiconductor layer on a semiconductor substrate and forming a first insulating film around the first fin-like semiconductor layer is shown.
  • a silicon substrate is used, but any semiconductor may be used.
  • a first resist 102 for forming a fin-like silicon layer is formed on the silicon substrate 101.
  • the silicon substrate 101 is etched to form a first fin-like silicon layer 103.
  • the fin-like silicon layer is formed using a resist as a mask this time, a hard mask such as an oxide film or a nitride film may be used.
  • the first resist 102 is removed.
  • a first insulating film 104 is deposited around the first fin-like silicon layer 103.
  • An oxide film formed by high-density plasma or an oxide film formed by low-pressure CVD (Chemical Vapor Deposition) may be used as the first insulating film.
  • the first insulating film 104 is etched back to expose the upper portion of the first fin-like silicon layer 103.
  • the first step of forming the first fin-like semiconductor layer on the semiconductor substrate and forming the first insulating film around the first fin-like semiconductor layer is shown.
  • a second insulating film is formed around the first fin-like semiconductor layer, and first polysilicon is deposited and planarized on the second insulating film, and the first and second gates are formed.
  • polysilicon, the second insulating film, and the first fin-like semiconductor layer, a first columnar semiconductor layer, a first dummy gate made of the first polysilicon, and a second columnar semiconductor layer are formed.
  • a second step of forming a second dummy gate made of the first polysilicon is formed around the first fin-like semiconductor layer, and first polysilicon is deposited and planarized on the second insulating film, and the first and second gates are formed.
  • a second insulating film 105 is formed around the first fin-like silicon layer 103.
  • the second insulating film 105 is preferably an oxide film.
  • a first polysilicon 106 is deposited on the second insulating film 105 and planarized.
  • a third insulating film 107 is formed on the first polysilicon 106.
  • the third insulating film 107 is preferably a nitride film.
  • the second resists 108, 109, 110, 111, and 112 for forming the first and second gate wirings, the first columnar semiconductor layer, and the second columnar semiconductor layer are formed as described above. It is formed in a direction perpendicular to the direction of the first fin-like silicon layer 103.
  • a first columnar shape is obtained.
  • Silicon layer 113, 114, 116, 117 and first dummy gate 106a, 106b, 106d, 106e made of the first polysilicon, second columnar silicon layer 115, and second dummy gate made of the first polysilicon 106c is formed.
  • the third insulating film 107 is separated to become third insulating films 107a, 107b, 107c, 107d, and 107e.
  • the second insulating film 105 is separated to become second insulating films 105a, 105b, 105c, 105d, and 105e.
  • the third insulating films 107a, 107b, 107c, 107d, and 107e function as a hard mask.
  • the third insulating film may not be used.
  • the second resists 108, 109, 110, 111, and 112 are removed.
  • the second insulating film is formed around the first fin-like semiconductor layer, the first polysilicon is deposited and planarized on the second insulating film, and the first and second gates are formed.
  • etching polysilicon, the second insulating film, and the first fin-like semiconductor layer, a first columnar semiconductor layer, a first dummy gate made of the first polysilicon, and a second columnar semiconductor layer are formed.
  • a second step of forming a second dummy gate made of the first polysilicon is formed around the first fin-like semiconductor layer, the first polysilicon is deposited and planarized on the second insulating film, and the first and second gates are formed.
  • a fourth insulating film is formed around the first columnar semiconductor layer, the second columnar semiconductor layer, the first dummy gate, and the second dummy gate, and the fourth insulating film is formed.
  • a second polysilicon is deposited around the substrate and etched to form sidewalls of the first dummy gate, the first columnar semiconductor layer, the second dummy gate, and the second columnar semiconductor layer.
  • a third step of forming the third dummy gate and the fourth dummy gate is left.
  • a fourth insulating film 118 is formed around the gate 106c.
  • the fourth insulating film 118 is preferably an oxide film.
  • the second polysilicon 125 is deposited around the fourth insulating film 118.
  • the first dummy gates 106a, 106b, 106d, 106e, the first columnar silicon layers 113, 114, 116, 117 and the Third dummy gates 125a, 125b, 125d, 125e and a fourth dummy gate 125c are formed by remaining on the side walls of the second dummy gate 106c and the second columnar silicon layer 115.
  • the fourth insulating film 118 may be separated to be fourth insulating films 118a, 118b, 118c, 118d, and 118e.
  • a fourth insulating film is formed around the first columnar semiconductor layer, the second columnar semiconductor layer, the first dummy gate, and the second dummy gate, and the fourth insulating film is formed.
  • a second polysilicon is deposited around the substrate and etched to form sidewalls of the first dummy gate, the first columnar semiconductor layer, the second dummy gate, and the second columnar semiconductor layer.
  • a third step of forming a third dummy gate and a fourth dummy gate is left behind.
  • a second diffusion layer is formed above the first fin-like semiconductor layer, the first columnar semiconductor layer, and the second columnar semiconductor layer, and the third dummy gate and the fourth dummy gate are formed.
  • a fifth insulating film is formed around the dummy gate, etched, left as a sidewall, and a sidewall made of the fifth insulating film is formed on the second diffusion layer.
  • a fourth step of forming a source line by forming a metal / semiconductor compound is shown.
  • the diffusion layer 126 is formed.
  • an n-type diffusion layer it is preferable to introduce arsenic or phosphorus.
  • a p-type diffusion layer it is preferable to introduce boron.
  • the diffusion layer may be formed after forming a sidewall made of a fifth insulating film described later.
  • a fifth insulating film 127 is formed around the third dummy gates 125a, 125b, 125d, 125e and the fourth dummy gate 125c.
  • the fifth insulating film 127 is preferably a nitride film.
  • the fifth insulating film 127 is etched and left in the shape of a sidewall to form sidewalls 127a, 127b, 127c, 127d, 127e made of the fifth insulating film.
  • metal and semiconductor compounds 128 a, 128 b, 128 c and 128 d are formed on the second diffusion layer 126.
  • metal and semiconductor compounds 129a, 129b, 129c, 129d, and 129e may also be formed on the third dummy gates 125a, 125b, 125d, and 125e and on the fourth dummy gate 125c.
  • the second diffusion layer is formed in the upper portion of the first fin-like semiconductor layer, the lower portion of the first columnar semiconductor layer, and the lower portion of the second columnar semiconductor layer, and the third dummy gate and the fourth
  • a fifth insulating film is formed around the dummy gate, etched, left as a sidewall, and a sidewall made of the fifth insulating film is formed on the second diffusion layer.
  • a fourth step of forming a source line by forming a compound of metal and semiconductor was shown.
  • an interlayer insulating film is deposited and planarized, and the upper portions of the first dummy gate, the second dummy gate, the third dummy gate, and the fourth dummy gate are exposed, and the first dummy gate is exposed.
  • the dummy gate, the second dummy gate, the third dummy gate, and the fourth dummy gate are removed, the second insulating film and the fourth insulating film are removed, and the first and second dummy gates are removed.
  • a gate insulating film to be a gate insulating film is formed around the first columnar semiconductor layer, around the second columnar semiconductor layer, and inside the fifth insulating film, depositing metal, and etching back.
  • a fifth step is shown in which a first gate wiring is formed around the first columnar semiconductor layer and a second gate wiring is formed around the second columnar semiconductor layer.
  • a nitride film 130 is deposited, and an interlayer insulating film 131 is deposited.
  • the first and second dummy gates 106a, 106b, 106d, and 106e, the second dummy gate 106c, the third dummy gates 125a, 125b, 125d, and 125e, and the first dummy gate are polished.
  • the upper part of the fourth dummy gate 125c is exposed.
  • the metal and semiconductor compounds 129a, 129b, 129c, 129d, and 129e above the third dummy gates 125a, 125b, 125d, and 125e and the fourth dummy gate 125c are removed.
  • the second insulating films 105a, 105b, 105c, 105d, and 105e and the fourth insulating films 118a, 118b, 118c, 118d, and 118e are removed.
  • the gate insulating film 132 to be the first and second gate insulating films is formed around the first columnar silicon layers 113, 114, 116, and 117 and around the second columnar silicon layer 115.
  • the fifth insulating films 127a, 127b, 127c, 127d, and 127e are formed around the first columnar silicon layers 113, 114, 116, and 117 and around the second columnar silicon layer 115.
  • a metal 133 is deposited.
  • the metal 133 is etched back to form first gate wirings 133a, 133b, 133d, and 133e around the first columnar silicon layers 113, 114, 116, and 117.
  • a second gate wiring 133 c is formed around the two columnar silicon layers 115.
  • the interlayer insulating film is deposited and planarized, and the upper portions of the first dummy gate, the second dummy gate, the third dummy gate, and the fourth dummy gate are exposed, and the first dummy gate is exposed.
  • the dummy gate, the second dummy gate, the third dummy gate, and the fourth dummy gate are removed, the second insulating film and the fourth insulating film are removed, and the first and second dummy gates are removed.
  • a gate insulating film to be a gate insulating film is formed around the first columnar semiconductor layer, around the second columnar semiconductor layer, and inside the fifth insulating film, depositing metal, and etching back.
  • a first gate wiring is formed around the first columnar semiconductor layer, and a second gate wiring is formed around the second columnar semiconductor layer.
  • the exposed gate insulating films to be the first and second gate insulating films are removed, and the gate insulating films to be the third and fourth gate insulating films are removed from the first and second gate insulating films.
  • a first contact electrode wiring is formed on the first columnar semiconductor layer, a third contact electrode wiring is formed around the second columnar semiconductor layer, and is exposed above the first columnar semiconductor layer and the second columnar semiconductor layer.
  • the gate insulating film to be the third and fourth gate insulating films is removed, a metal is deposited, etch back is performed, a second contact electrode wiring and a fourth contact electrode wiring are formed, and the first contact electrode wiring is formed.
  • Contact electrode wiring and second contact electrode wiring The by etching, showing a sixth step of forming the first contact electrode and the said second contact electrode and the third contact electrode fourth contact electrode.
  • the exposed gate insulating film 132 to be the first and second gate insulating films is removed.
  • the gate insulating film 132 serving as the first and second gate insulating films is separated into first gate insulating films 132a, 132b, 132d, 132e, and a second gate insulating film 132c.
  • the gate insulating film 134 serving as the third and fourth gate insulating films is formed around the upper portion of the first columnar silicon layers 113, 114, 116, and 117 and the second columnar silicon layer 115. It is formed around the upper part and inside the fifth insulating films 127a, 127b, 127c, 127d, 127e.
  • a metal 135 is deposited.
  • the metal 135 is etched back to form first contact electrode wirings 135a, 135b, 135d, 135e around the upper portions of the first columnar silicon layers 113, 114, 116, 117, A third contact electrode 135 c is formed around the second columnar silicon layer 115.
  • the gate insulating film 134 serving as the third and fourth gate insulating films is separated to form third gate insulating films 134a, 134b, 134d, 134e, and a fourth gate insulating film 134c.
  • a metal 136 is deposited.
  • the metal 136 is etched back to form second contact electrode wirings 136a, 136b, 136d, 136e and a fourth contact electrode wiring 136c.
  • a third resist 137 is formed.
  • the first contact electrode wirings 135a, 135b, 135d, 135e and the second contact electrode wirings 136a, 136b, 136d, 136e are etched, whereby the first contact electrodes 138a, 138b are etched.
  • 138d, 138e, the second contact electrodes 139a, 139b, 139d, 139e, the third contact electrode 135c, and the fourth contact electrode 136c are formed.
  • the third resist 137 is removed.
  • the exposed gate insulating films serving as the first and second gate insulating films are removed, and the gate insulating films serving as the third and fourth gate insulating films are removed from the first step.
  • Forming the upper periphery of the columnar semiconductor layer, the upper periphery of the second columnar semiconductor layer, and the inside of the fifth insulating film, depositing metal, performing etch back, and surrounding the upper portion of the first columnar semiconductor layer A first contact electrode wiring is formed on the first columnar semiconductor layer, a third contact electrode wiring is formed around the second columnar semiconductor layer, and is exposed above the first columnar semiconductor layer and the second columnar semiconductor layer.
  • the gate insulating film to be the third and fourth gate insulating films is removed, a metal is deposited, etch back is performed, a second contact electrode wiring and a fourth contact electrode wiring are formed, and the first contact electrode wiring is formed.
  • Contact electrode wiring and the second contact By etching the electrode wiring, a sixth step of forming the fourth contact electrode and the first contact electrode and the second contact electrode and the third contact electrode is shown.
  • a second interlayer insulating film is deposited and planarized to expose the upper part of the second contact electrode and the upper part of the fourth contact electrode, and the upper part of the second contact electrode.
  • 7 shows a seventh step of forming the first magnetic tunnel junction memory element.
  • a second interlayer insulating film is deposited and etched back to expose the second contact electrodes 139a, 139b, 139d, and 139e and the upper part of the fourth contact electrode 136c.
  • the second interlayer insulating film is separated to form second interlayer insulating films 140a, 140b, 140d, and 140e.
  • the metal 141 for the lower electrode and the film 142 for the stationary phase, the film 143 for the tunnel barrier layer, the film 144 for the free layer, and the metal 145 for the upper electrode are deposited.
  • the film 142 for the stationary phase is preferably CoFeB.
  • the film 143 for the tunnel barrier layer is preferably MgO.
  • the film 144 for the free layer is preferably CoFeB. Moreover, it is good also as a double MgO free layer layer structure.
  • fourth resists 146, 147, 148, and 149 for forming the first magnetic tunnel junction memory element are formed.
  • the metal 141 for the lower electrode and the film 142 for the stationary phase, the film 143 for the tunnel barrier layer, the film 144 for the free layer, and the metal 145 for the upper electrode are etched. .
  • the metal 141 is separated to become the lower electrodes 141a, 141b, 141d, and 141e.
  • the membrane 142 for the stationary phase is separated into the stationary phases 142a, 142b, 142d, and 142e.
  • the film 143 for the tunnel barrier layer is separated to become tunnel barrier layers 143a, 143b, 143d, and 143e.
  • the free layer film 144 is separated into free layers 144a, 144b, 144d, and 144e.
  • the metal 145 for the upper electrode is separated into upper electrodes 145a, 145b, 145d, and 145e.
  • the fourth resists 146, 147, 148, 149 are removed.
  • a second interlayer insulating film is deposited and planarized, and the upper portion of the second contact electrode and the upper portion of the fourth contact electrode are exposed, and the upper portion of the second contact electrode is exposed.
  • the seventh step of forming the first magnetic tunnel junction memory element is shown in FIG.
  • a third interlayer insulating film 150 is deposited to expose the upper electrodes 145a, 145b, 145d, and 145e.
  • the metal 151 is etched to form the first bit line 151a.
  • the fifth resist 152 is removed.
  • First insulating film 105 Second insulating film 105a. Second insulating film 105b. Second insulating film 105c. Second insulating film 105d. Second insulating film 105e. Second insulating film 106. First polysilicon 106a. First dummy gate 106b. First dummy gate 106c. Second dummy gate 106d. First dummy gate 106e. First dummy gate 107. Third insulating film 107a. Third insulating film 107b. Third insulating film 107c. Third insulating film 107d. Third insulating film 107e. Third insulating film 108. Second resist 109.
  • Second resist 110 Second resist 111. Second resist 112. Second resist 113. First columnar silicon layer 114. First columnar silicon layer 115. Second columnar silicon layer 116. First columnar silicon layer 117. First columnar silicon layer 118. Fourth insulating film 118a. Fourth insulating film 118b. Fourth insulating film 118c. Fourth insulating film 118d. Fourth insulating film 118e. Fourth insulating film 125. Second polysilicon 125a. Third dummy gate 125b. Third dummy gate 125c. Fourth dummy gate 125d. The third dummy gate 125e. Third dummy gate 126. Second diffusion layer 127. Fifth insulating film 127a. Sidewall 127b.
  • Second gate insulating film 132d First gate insulating film 132e. First gate insulating film 133. Metal 133a. First gate wiring 133b. First gate wiring 133c. Second gate wiring 133d. First gate wiring 133e. First gate wiring 134. Gate insulating film 134a. Third gate insulating film 134b. Third gate insulating film 134c. Fourth gate insulating film 134d. Third gate insulating film 134e. Third gate insulating film 135. Metal 135a. First contact electrode wiring 135b. First contact electrode wiring 135c. Third contact electrode 135d. First contact electrode wiring 135e. First contact electrode wiring 136. Metal 136a. Second contact electrode wiring 136d. Second contact electrode wiring 136c.

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)
  • Geometry (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)

Abstract

 セル面積を小さくすることができる、磁気トンネル接合記憶素子を有するメモリの構造及び製造方法を提供することを課題とする。 第1の柱状半導体層と、前記第1の柱状半導体層の周囲に形成された第1のゲート絶縁膜と、前記第1のゲート絶縁膜の周囲に形成された第1のゲート配線と、前記第1の柱状半導体層の上部の周囲に形成された第3のゲート絶縁膜と、前記第3のゲート絶縁膜の周囲に形成された第1のコンタクト電極と、前記第1の柱状半導体層の上部と前記第1のコンタクト電極の上部とを接続する第2のコンタクト電極と、前記第2のコンタクト電極上に形成された第1の磁気トンネル接合記憶素子と、を有する第1のメモリセルであって、一行上に4個以上配置される第1のメモリセルと、前記第1の柱状半導体層の下部を相互に接続する第1のソース線と、前記第1のゲート配線に直交する方向に延在する前記第1の磁気トンネル接合記憶素子の上部に接続された第1のビット線と、前記第1のソース線に直交する方向に延在する第2のソース線を有することを特徴とする半導体装置により、上記課題を解決する。

Description

半導体装置、及び半導体装置の製造方法
 本発明は半導体装置、及び半導体装置の製造方法に関する。
 近年、磁気抵抗メモリが開発されている(例えば、特許文献1を参照)。
 特許文献1図6Bに示されているようなSTT-MRAMアレイの従来の構成では、ソース・ライン(SL)は、ワード・ラインに対して平行でありかつビット・ライン(BL)に対して直交である。この構成を平面トランジスタを用いて形成すると、特許文献1図6Bに示されるように、メモリセル2個に対して一本ソース・ラインが必要になり、ワード・ライン間にソース・ラインを一本配置するレイアウトとなり、ビット・セル・アレイに対して使用される面積を増大させ、そして大きいビット・セル寸法となる。
 基板に対してソース、ゲート、ドレインが垂直方向に配置され、ゲート電極が柱状半導体層を取り囲む構造のSurrounding Gate Transistor(以下、「SGT」という。)が提案されている。(例えば、特許文献2を参照)。
 シリコン柱が細くなると、シリコンの密度は5×1022個/cm3であるから、シリコン柱内に不純物を存在させることが難しくなってくる。
 従来のSGTでは、チャネル濃度を1017cm-3以下と低不純物濃度とし、ゲート材料の仕事関数を変えることによってしきい値電圧を決定することが提案されている(例えば、特許文献3を参照)。
平面型MOSトランジスタにおいて、LDD領域のサイドウォールが低濃度層と同一の導電型を有する多結晶シリコンにより形成され、LDD領域の表面キャリアがその仕事関数差によって誘起され、酸化膜サイドウォールLDD型MOSトランジスタに比してLDD領域のインピーダンスが低減できることが示されている(例えば、特許文献4を参照)。その多結晶シリコンサイドウォールは電気的にゲート電極と絶縁されていることが示されている。また図中には多結晶シリコンサイドウォールとソース・ドレインとは層間絶縁膜により絶縁していることが示されている。
特開2013-93592号公報 特開2004-356314号公報 特開2004-356314号公報 特開平11-297984号公報
 そこで、セル面積を小さくすることができる、磁気トンネル接合記憶素子を有するメモリの構造及び製造方法を提供することを目的とする。
 本発明の半導体装置は、第1の柱状半導体層と、前記第1の柱状半導体層の周囲に形成された第1のゲート絶縁膜と、前記第1のゲート絶縁膜の周囲に形成された第1のゲート配線と、前記第1の柱状半導体層の上部の周囲に形成された第3のゲート絶縁膜と、前記第3のゲート絶縁膜の周囲に形成された第1のコンタクト電極と、前記第1の柱状半導体層の上部と前記第1のコンタクト電極の上部とを接続する第2のコンタクト電極と、前記第2のコンタクト電極上に形成された第1の磁気トンネル接合記憶素子と、を有する第1のメモリセルであって、一行上に4個以上配置される第1のメモリセルと、前記第1の柱状半導体層の下部を相互に接続する第1のソース線と、前記第1のゲート配線に直交する方向に延在する前記第1の磁気トンネル接合記憶素子の上部に接続された第1のビット線と、前記第1のソース線に直交する方向に延在する第2のソース線を有することを特徴とする。
 また、前記第1のコンタクト電極は金属からなり、前記第2のコンタクト電極の金属の仕事関数は、4.0eVから4.2eVの間であることを特徴とする。
 また、前記第1のコンタクト電極は金属からなり、前記第2のコンタクト電極の金属の仕事関数は、5.0eVから5.2eVの間であることを特徴とする。
 また、前記第1のメモリセルが配置される行上に配置された第2の柱状半導体層と、前記第2の柱状半導体層の周囲に形成された第2のゲート絶縁膜と、前記第2のゲート絶縁膜の周囲に形成された第2のゲート配線と、前記第2の柱状半導体層の上部の周囲に形成された第4のゲート絶縁膜と、前記第4のゲート絶縁膜の周囲に形成された第3のコンタクト電極と、前記第2の柱状半導体層の上部と前記第3のコンタクト電極の上部とを接続する第4のコンタクト電極と、前記第2の柱状半導体層の下部は前記第1のソース線に接続され、前記第2の柱状半導体層の上部は前記第2のソース線に接続されることを特徴とする。
 また、半導体基板上に形成された第1のフィン状半導体層と、前記第1のフィン状半導体層の周囲に形成された第1の絶縁膜と、前記第1のフィン状半導体層上に形成された前記第1の柱状半導体層と、前記第1のフィン状半導体層上に形成された前記第2の柱状半導体層と、前記第1の柱状半導体層の下部に形成された第2の拡散層と、前記第2の柱状半導体層の下部に形成された前記第2の拡散層と、前記第2の拡散層は前記第1のフィン状半導体層に更に形成されることを特徴とし、前記第2の拡散層は前記第1のソース線として機能することを特徴とする。
 また、前記第3のコンタクト電極と前記第4のコンタクト電極とは、前記第2のゲート配線と同じ方向に延在し、前記第2のソース線として動作することを特徴とする。
 また、前記第1のゲート配線と前記第2のゲート配線とは、金属からなることを特徴とする。
 また、前記第1のフィン状半導体層に直交する方向の前記第1の柱状半導体層の幅は前記第1のフィン状半導体層に直交する方向の前記第1のフィン状半導体層の幅と同じであることを特徴とする。
 また、前記第1のゲート配線の周囲と底部に前記第1のゲート絶縁膜をさらに有することを特徴とする。
 また、前記第1の柱状半導体層上に形成された第1の磁気トンネル接合記憶素子の断面は、前記第1の柱状半導体の断面と同じ形状を有することを特徴とする。
 また、本発明の半導体装置の製造方法は、半導体基板上に第1のフィン状半導体層を形成し、前記第1のフィン状半導体層の周囲に第1の絶縁膜を形成する第1工程と、前記第1工程の後、前記第1のフィン状半導体層の周囲に第2の絶縁膜を形成し、前記第2の絶縁膜の上に第1のポリシリコンを堆積し平坦化し、第1と第2のゲート配線と第1の柱状半導体層と第2の柱状半導体層を形成するための第2のレジストを、前記第1のフィン状半導体層の方向に対して垂直の方向に形成し、前記第1のポリシリコンと前記第2の絶縁膜と前記第1のフィン状半導体層をエッチングすることにより、第1の柱状半導体層と前記第1のポリシリコンによる第1のダミーゲートと第2の柱状半導体層と前記第1のポリシリコンによる第2のダミーゲートを形成する第2工程と、前記第2工程の後、前記第1の柱状半導体層前記第2の柱状半導体層と前記第1のダミーゲートと前記第2のダミーゲートの周囲に第4の絶縁膜を形成し、前記第4の絶縁膜の周囲に第2のポリシリコンを堆積し、エッチングをすることにより、前記第1のダミーゲートと前記第1の柱状半導体層と前記第2のダミーゲートと前記第2の柱状半導体層の側壁に残存させ、第3のダミーゲートと第4のダミーゲートを形成する第3工程と、前記第1のフィン状半導体層上部と前記第1の柱状半導体層下部と前記第2の柱状半導体層下部に第2の拡散層を形成し、前記第3のダミーゲートと前記第4のダミーゲートとの周囲に、第5の絶縁膜を形成し、エッチングをし、サイドウォール状に残存させ、前記第5の絶縁膜からなるサイドウォールを形成し、前記第2の拡散層上に金属と半導体の化合物を形成し、第1のソース線を形成する第4工程と、前記第4の工程の後、層間絶縁膜を堆積し平坦化し、前記第1のダミーゲートと前記第2のダミーゲートと前記第3のダミーゲートと前記第4のダミーゲートとの上部を露出し、前記第1のダミーゲートと前記第2のダミーゲートと前記第3のダミーゲートと前記第4のダミーゲートとを除去し、前記第2の絶縁膜と前記第4の絶縁膜を除去し、第1と第2のゲート絶縁膜となるゲート絶縁膜を前記第1の柱状半導体層の周囲と前記第2の柱状半導体層の周囲と前記第5の絶縁膜の内側に形成し、金属を堆積し、エッチバックを行い、前記第1の柱状半導体層の周囲に第1のゲート配線を形成し、前記第2の柱状半導体層の周囲に第2のゲート配線を形成する第5工程と、前記第5工程の後、露出した前記第1と第2のゲート絶縁膜となるゲート絶縁膜を除去し、第3と第4のゲート絶縁膜となるゲート絶縁膜を前記第1の柱状半導体層の上部周囲と前記第2の柱状半導体層の上部周囲と前記第5の絶縁膜の内側に形成し、金属を堆積し、エッチバックを行い、前記第1の柱状半導体層の上部周囲に第1のコンタクト電極配線を形成し、前記第2の柱状半導体層の周囲に第3のコンタクト電極配線を形成し、前記第1の柱状半導体層と前記第2の柱状半導体層上部に露出した前記第3と第4のゲート絶縁膜となるゲート絶縁膜を除去し、金属を堆積し、エッチバックを行い、第2のコンタクト電極配線と第4のコンタクト電極配線を形成し、前記第1のコンタクト電極配線と前記第2のコンタクト電極配線をエッチングすることで、前記第1のコンタクト電極と前記第2のコンタクト電極と前記第3のコンタクト電極と前記第4のコンタクト電極を形成する第6工程と、前記第6工程の後、第2の層間絶縁膜を堆積し、平坦化し、前記第2のコンタクト電極上部と前記第4のコンタクト電極上部を露出し、前記第2のコンタクト電極の上部に第1の磁気トンネル接合記憶素子を形成する第7工程と、を有することを特徴とする。
 また、前記第2の絶縁膜の上に第1のポリシリコンを堆積し平坦化後、前記第1のポリシリコン上に第3の絶縁膜を形成することをさらに含むことを特徴とする。
 本発明によれば、セル面積を小さくすることができる、磁気トンネル接合記憶素子を有するメモリの構造及び製造方法を提供することができる。
 第1の柱状半導体層と、前記第1の柱状半導体層の周囲に形成された第1のゲート絶縁膜と、前記第1のゲート絶縁膜の周囲に形成された第1のゲート配線と、前記第1の柱状半導体層の上部の周囲に形成された第3のゲート絶縁膜と、前記第3のゲート絶縁膜の周囲に形成された第1のコンタクト電極と、前記第1の柱状半導体層の上部と前記第1のコンタクト電極の上部とを接続する第2のコンタクト電極と、前記第2のコンタクト電極上に形成された第1の磁気トンネル接合記憶素子により、セル面積を小さくすることができ、第1のソース線と第1のビット線を異なる階層に形成することができる。前記第1のソース線に直交する方向に延在する第2のソース線を有することにより、第1のメモリセル4個以上に対して一本の第2のソース線を有することになり、第2のソース線を4個以上の第1のメモリセルで共有することにより、セル面積を小さくすることができる。一本の第2のソース線は、4、8、16、32、64、128個の第1のメモリセルで共有することが好ましい。
 柱状半導体層上部に拡散層を形成せず、柱状半導体層上部を金属と半導体との仕事関数差によってn型半導体層もしくはp型半導体層として機能させることができる。従って、柱状半導体層上部に拡散層を形成する工程を削減することができる。
 また、前記第1のメモリセルが配置される行上に配置された第2の柱状半導体層と、前記第2の柱状半導体層の周囲に形成された第2のゲート絶縁膜と、前記第2のゲート絶縁膜の周囲に形成された第2のゲート配線と、前記第2の柱状半導体層の下部は前記第1のソース線に接続され、前記第2の柱状半導体層の上部は前記第2のソース線に接続されることを特徴とすることにより、第1のソース線を、第2の柱状半導体層で形成されるトランジスタを介して第2のソース線に接続することができる。従って、柱状半導体層上部からフィン状半導体層までの深いコンタクトの形成が不要となる。
 また、前記第2の柱状半導体層の上部の周囲に形成された第4のゲート絶縁膜と、前記第4のゲート絶縁膜の周囲に形成された第3のコンタクト電極と、前記第2の柱状半導体層の上部と前記第3のコンタクト電極の上部とを接続する第4のコンタクト電極と、前記第3のコンタクト電極と前記第4のコンタクト電極とは、前記第2のゲート配線と同じ方向に延在し、前記第2のソース線として動作することを特徴とすることにより、第2のソース線を、前記第1のコンタクト電極と第2のコンタクト電極と同時に形成することができる。
 また、第1の絶縁膜により隣接するフィン状半導体層を分離することができ、第1のフィン状半導体層に形成された第2の拡散層を用いて、各第1のメモリセルのソースを相互に接続することができ、第2の拡散層は第1のソース線として機能することができる。
 前記第1のゲート配線と前記第2のゲート配線とは、金属からなることにより、高速動作を行うことができる。
 前記第1のフィン状半導体層に直交する方向の前記第1の柱状半導体層の幅は前記第1のフィン状半導体層に直交する方向の前記第1のフィン状半導体層の幅と同じであることにより、フィン状半導体層と柱状半導体層とゲート配線とが、直交する二枚のマスクにて形成されたものであり、合わせずれを回避することができる。
 前記第1のゲート配線の周囲と底部に前記第1のゲート絶縁膜をさらに有することを特徴とすることにより、本半導体装置がゲートラストにより形成され、ゲート配線とフィン状半導体層との絶縁を確かなものとすることができる。
 前記第1の柱状半導体層上に形成された第1の磁気トンネル接合記憶素子の断面は、前記第1の柱状半導体の断面と同じ形状を有することを特徴とすることにより、磁気トンネル接合記憶素子と柱状半導体層とを一体化して形成した場合、工程数を削減することができる。
(a)は本発明に係る半導体装置の平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のX-X’線での断面図である。 (a)は本発明に係る半導体装置の平面図である。(b)は(a)のX-X’線での断面図である。
 以下に半導体装置の構造を図1に示す。
 一行一列目には、半導体基板101上に形成された第1のフィン状半導体層103と、前記第1のフィン状半導体層103の周囲に形成された第1の絶縁膜104と、前記第1のフィン状半導体層103上に形成された第1の柱状半導体層113と、前記第1の柱状半導体層113の周囲に形成された第1のゲート絶縁膜132aと、前記第1のゲート絶縁膜132aの周囲に形成された第1のゲート配線133aであって、前記第1のフィン状半導体層103は前記第1のゲート配線133aに直交する方向に延在するのであって、前記第1の柱状半導体層113の下部に形成された第2の拡散層126と、前記第1の柱状半導体層113の上部の周囲に形成された第3のゲート絶縁膜134aと、前記第3のゲート絶縁膜134aの周囲に形成された第1のコンタクト電極138aと、前記第1の柱状半導体層113の上部と前記第1のコンタクト電極138aの上部とを接続する第2のコンタクト電極139aと、前記第2のコンタクト電極139a上に形成された第1の磁気トンネル接合記憶素子142a、143a、144aと、を有する第1のメモリセル201を有する。
 第1の磁気トンネル接合記憶素子は、固定相142a、トンネル障壁層143a、自由層144aからなる。固定相142aと第2のコンタクト電極139aとの間に下部電極141aを有する。自由層144a上部に上部電極145aを有する。
 一行二列目には、前記第1のフィン状半導体層103上に形成された第1の柱状半導体層114と、前記第1の柱状半導体層114の周囲に形成された第1のゲート絶縁膜132bと、前記第1のゲート絶縁膜132bの周囲に形成された第1のゲート配線133bと、前記第1の柱状半導体層114の下部に形成された第2の拡散層126と、前記第1の柱状半導体層114の上部の周囲に形成された第3のゲート絶縁膜134bと、前記第3のゲート絶縁膜134bの周囲に形成された第1のコンタクト電極138bと、前記第1の柱状半導体層114の上部と前記第1のコンタクト電極138bの上部とを接続する第2のコンタクト電極139bと、前記第2のコンタクト電極139b上に形成された第1の磁気トンネル接合記憶素子142b、143b、144bと、を有する第1のメモリセル202を有する。
 第1の磁気トンネル接合記憶素子は、固定相142b、トンネル障壁層143b、自由層144bからなる。固定相142bと第2のコンタクト電極139bとの間に下部電極141bを有する。自由層144b上部に上部電極145bを有する。
 一行四列目には、前記第1のフィン状半導体層103上に形成された第1の柱状半導体層116と、前記第1の柱状半導体層116の周囲に形成された第1のゲート絶縁膜132dと、前記第1のゲート絶縁膜132dの周囲に形成された第1のゲート配線133dと、前記第1の柱状半導体層116の下部に形成された第2の拡散層126と、前記第1の柱状半導体層116の上部の周囲に形成された第3のゲート絶縁膜134dと、前記第3のゲート絶縁膜134dの周囲に形成された第1のコンタクト電極138dと、前記第1の柱状半導体層116の上部と前記第1のコンタクト電極138dの上部とを接続する第2のコンタクト電極139dと、前記第2のコンタクト電極139d上に形成された第1の磁気トンネル接合記憶素子142d、143d、144dと、を有する第1のメモリセル203を有する。
 第1の磁気トンネル接合記憶素子は、固定相142d、トンネル障壁層143d、自由層144dからなる。固定相142dと第2のコンタクト電極139dとの間に下部電極141dを有する。自由層144d上部に上部電極145dを有する。
 一行五列目には、前記第1のフィン状半導体層103上に形成された第1の柱状半導体層117と、前記第1の柱状半導体層117の周囲に形成された第1のゲート絶縁膜132eと、前記第1のゲート絶縁膜132eの周囲に形成された第1のゲート配線133eと、前記第1の柱状半導体層117の下部に形成された第2の拡散層126と、前記第1の柱状半導体層117の上部の周囲に形成された第3のゲート絶縁膜134eと、前記第3のゲート絶縁膜134eの周囲に形成された第1のコンタクト電極138eと、前記第1の柱状半導体層117の上部と前記第1のコンタクト電極138eの上部とを接続する第2のコンタクト電極139eと、前記第2のコンタクト電極139e上に形成された第1の磁気トンネル接合記憶素子142e、143e、144eと、を有する第1のメモリセル204を有する。
 第1の磁気トンネル接合記憶素子は、固定相142e、トンネル障壁層143e、自由層144eからなる。固定相142eと第2のコンタクト電極139eとの間に下部電極141eを有する。自由層144e上部に上部電極145eを有する。
 前記第2の拡散層126は前記第1のフィン状半導体層103に更に形成され、前記第2の拡散層126は前記第1のソース線として機能する。
 前記第1のコンタクト電極138a、138b、138d、138eは金属からなり、前記第1のコンタクト電極138a、138b、138d、138eの金属の仕事関数は、n型半導体として機能するときは、4.0eVから4.2eVの間であることを特徴とする。
 前記第1のコンタクト電極138a、138b、138d、138eは金属からなり、前記第1のコンタクト電極138a、138b、138d、138eの金属の仕事関数は、p型半導体として機能するときは、5.0eVから5.2eVの間であることを特徴とする。
 前記第1のコンタクト電極138a、138b、138d、138eの金属と前記第2のコンタクト電極139a、139b、139d、139eの金属とは同じ金属を用いてもよい。
 前記第1のメモリセル201、202、203、204が一行上に4個配置されている。前記第1の柱状半導体層113、114、116、117の下部は、第2の拡散層126により相互に接続され、第1のソース線として機能する。本実施例では第1のメモリセルを4個配置したが、8、16、32、64、128個の第1のメモリセルを配置してもよい。
 上部電極145a、145b、145d、145eは、前記第1のゲート配線133a、133b、133d、133eに直交する方向に延在する第1のビット線151aにより、接続される。
 前記第1のフィン状半導体層103上に形成された前記第2の柱状半導体層115と、前記第2の柱状半導体層115の周囲に形成された第2のゲート絶縁膜132cと、前記第2のゲート絶縁膜132cの周囲に形成された第2のゲート配線133cと、前記第2のゲート配線133cは、前記第1のフィン状半導体層103に直交する方向に延在するのであって、前記第2の柱状半導体層115の下部に形成された前記第2の拡散層126と、前記第2の柱状半導体層115の上部の周囲に形成された第4のゲート絶縁膜134cと、前記第4のゲート絶縁膜134cの周囲に形成された第3のコンタクト電極135cと、前記第2の柱状半導体層115の上部と前記第3のコンタクト電極135cの上部とを接続する第4のコンタクト電極136cと、を有する。
 前記第2の柱状半導体層115の下部に形成された第2の拡散層は、第1のフィン状半導体層103に形成された第2の拡散層126に接続され、従って、前記第1のソース線に接続される。
 前記第3のコンタクト電極135cと前記第4のコンタクト電極136cとは、前記第2のゲート配線133cと同じ方向に延在し、前記第2のソース線として動作することを特徴とする。
 第2のソース線135c、136cは、前記第1のソース線としての第2の拡散層126に直交する方向に延在する。
 第2の拡散層上には、シリサイド128a、128b、128c、128dが形成される。
 前記第1のゲート配線133a、133b、133d、133eと前記第2のゲート配線133cとは、金属からなることが好ましい。
 また、図47に示すように、前記第1の柱状半導体層上に形成された第1の磁気トンネル接合記憶素子の断面は、前記第1の柱状半導体の断面と同じ形状を有することを特徴としてもよい。磁気トンネル接合記憶素子と柱状半導体層とを一体化して形成した場合、工程数を削減することができる。
 以下に、本発明の実施形態に係る半導体装置の構造を形成するための製造工程を、図2~図46を参照して説明する。
 まず、半導体基板上に第1のフィン状半導体層を形成し、前記第1のフィン状半導体層の周囲に第1の絶縁膜を形成する第1工程を示す。本実施例では、シリコン基板としたが、半導体であればよい。
 図2に示すように、シリコン基板101上にフィン状シリコン層を形成するための第1のレジスト102を形成する。
 図3に示すように、シリコン基板101をエッチングし、第1のフィン状シリコン層103を形成する。今回はレジストをマスクとしてフィン状シリコン層を形成したが、酸化膜や窒化膜といったハードマスクを用いてもよい。
 図4に示すように、第1のレジスト102を除去する。
 図5に示すように、第1のフィン状シリコン層103の周囲に第1の絶縁膜104を堆積する。第1の絶縁膜として高密度プラズマによる酸化膜や低圧CVD(Chemical Vapor Deposition)による酸化膜を用いてもよい。
 図6に示すように、第1の絶縁膜104をエッチバックし、第1のフィン状シリコン層103の上部を露出する。
 以上により半導体基板上に第1のフィン状半導体層を形成し、前記第1のフィン状半導体層の周囲に第1の絶縁膜を形成する第1工程が示された。
  次に、前記第1のフィン状半導体層の周囲に第2の絶縁膜を形成し、前記第2の絶縁膜の上に第1のポリシリコンを堆積し平坦化し、第1と第2のゲート配線と第1の柱状半導体層と第2の柱状半導体層を形成するための第2のレジストを、前記第1のフィン状半導体層の方向に対して垂直の方向に形成し、前記第1のポリシリコンと前記第2の絶縁膜と前記第1のフィン状半導体層をエッチングすることにより、第1の柱状半導体層と前記第1のポリシリコンによる第1のダミーゲートと第2の柱状半導体層と前記第1のポリシリコンによる第2のダミーゲートを形成する第2工程を示す。
 図7に示すように、前記第1のフィン状シリコン層103の周囲に第2の絶縁膜105を形成する。第2の絶縁膜105は、酸化膜が好ましい。
 図8に示すように、前記第2の絶縁膜105の上に第1のポリシリコン106を堆積し平坦化する。
 図9に示すように、前記第1のポリシリコン106上に第3の絶縁膜107を形成する。第3の絶縁膜107は、窒化膜が好ましい。
 図10に示すように、第1と第2のゲート配線と第1の柱状半導体層と第2の柱状半導体層を形成するための第2のレジスト108、109、110、111、112を、前記第1のフィン状シリコン層103の方向に対して垂直の方向に形成する。
 図11に示すように、前記第3の絶縁膜107と前記第1のポリシリコン106と前記第2の絶縁膜105と前記第1のフィン状シリコン層103をエッチングすることにより、第1の柱状シリコン層113、114、116、117と前記第1のポリシリコンによる第1のダミーゲート106a、106b、106d、106eと第2の柱状シリコン層115と前記第1のポリシリコンによる第2のダミーゲート106cを形成する。このとき、第3の絶縁膜107は、分離され、第3の絶縁膜107a、107b、107c、107d、107eとなる。また、第2の絶縁膜105は分離され、第2の絶縁膜105a、105b、105c、105d、105eとなる。このとき、第2のレジスト108、109、110、111、112がエッチング中に除去された場合、第3の絶縁膜107a、107b、107c、107d、107eがハードマスクとして機能する。第2のレジストがエッチング中に除去されないとき、第3の絶縁膜を使用しなくてもよい。
 図12に示すように、第2のレジスト108、109、110、111、112を除去する。
 以上により、前記第1のフィン状半導体層の周囲に第2の絶縁膜を形成し、前記第2の絶縁膜の上に第1のポリシリコンを堆積し平坦化し、第1と第2のゲート配線と第1の柱状半導体層と第2の柱状半導体層を形成するための第2のレジストを、前記第1のフィン状半導体層の方向に対して垂直の方向に形成し、前記第1のポリシリコンと前記第2の絶縁膜と前記第1のフィン状半導体層をエッチングすることにより、第1の柱状半導体層と前記第1のポリシリコンによる第1のダミーゲートと第2の柱状半導体層と前記第1のポリシリコンによる第2のダミーゲートを形成する第2工程が示された。
 次に、前記第1の柱状半導体層と前記第2の柱状半導体層と前記第1のダミーゲートと前記第2のダミーゲートの周囲に第4の絶縁膜を形成し、前記第4の絶縁膜の周囲に第2のポリシリコンを堆積し、エッチングをすることにより、前記第1のダミーゲートと前記第1の柱状半導体層と前記第2のダミーゲートと前記第2の柱状半導体層の側壁に残存させ、第3のダミーゲートと第4のダミーゲートを形成する第3工程を示す。
 図13に示すように、前記第1の柱状シリコン層113、114、116、117と前記第2の柱状シリコン層115と前記第1のダミーゲート106a、106b、106d、106eと前記第2のダミーゲート106cの周囲に第4の絶縁膜118を形成する。第4の絶縁膜118は、酸化膜が好ましい。
 図14に示すように、第4の絶縁膜118の周囲に第2のポリシリコン125を堆積する。
 図15に示すように、第2のポリシリコン125をエッチングをすることにより、前記第1のダミーゲート106a、106b、106d、106eと前記第1の柱状シリコン層113、114、116、117と前記第2のダミーゲート106cと前記第2の柱状シリコン層115の側壁に残存させ、第3のダミーゲート125a、125b、125d、125eと第4のダミーゲート125cを形成する。このとき、第4の絶縁膜118は分離され、第4の絶縁膜118a、118b、118c、118d、118eとなってもよい。
 以上により、前記第1の柱状半導体層と前記第2の柱状半導体層と前記第1のダミーゲートと前記第2のダミーゲートの周囲に第4の絶縁膜を形成し、前記第4の絶縁膜の周囲に第2のポリシリコンを堆積し、エッチングをすることにより、前記第1のダミーゲートと前記第1の柱状半導体層と前記第2のダミーゲートと前記第2の柱状半導体層の側壁に残存させ、第3のダミーゲートと第4のダミーゲートを形成する第3工程が示された。
 次に、前記第1のフィン状半導体層上部と前記第1の柱状半導体層下部と前記第2の柱状半導体層下部に第2の拡散層を形成し、前記第3のダミーゲートと前記第4のダミーゲートとの周囲に、第5の絶縁膜を形成し、エッチングをし、サイドウォール状に残存させ、前記第5の絶縁膜からなるサイドウォールを形成し、前記第2の拡散層上に金属と半導体の化合物を形成し、ソース線を形成する第4工程を示す。
 図16に示すように、不純物を導入し、前記第1の柱状シリコン層113、114、116、117下部と前記第2の柱状シリコン層115下部と第1のフィン状シリコン層103上部に第2の拡散層126を形成する。n型拡散層のときは、砒素やリンを導入することが好ましい。p型拡散層のときは、ボロンを導入することが好ましい。拡散層形成は、後述の第5の絶縁膜からなるサイドウォール形成後に行ってもよい。
 図17に示すように、前記第3のダミーゲート125a、125b、125d、125eと前記第4のダミーゲート125cとの周囲に、第5の絶縁膜127を形成する。第5の絶縁膜127は、窒化膜が好ましい。
 図18に示すように、第5の絶縁膜127をエッチングをし、サイドウォール状に残存させ、前記第5の絶縁膜からなるサイドウォール127a、127b、127c、127d、127eを形成する。
 図19に示すように、前記第2の拡散層126上に金属と半導体の化合物128a、128b、128c、128dを形成する。このとき、第3のダミーゲート125a、125b、125d、125e上部、第4のダミーゲート125c上部にも金属と半導体の化合物129a、129b、129c、129d、129eが形成されてもよい。
 以上により、前記第1のフィン状半導体層上部と前記第1の柱状半導体層下部と前記第2の柱状半導体層下部に第2の拡散層を形成し、前記第3のダミーゲートと前記第4のダミーゲートとの周囲に、第5の絶縁膜を形成し、エッチングをし、サイドウォール状に残存させ、前記第5の絶縁膜からなるサイドウォールを形成し、前記第2の拡散層上に金属と半導体の化合物を形成し、ソース線を形成する第4工程が示された。
 次に、層間絶縁膜を堆積し平坦化し、前記第1のダミーゲートと前記第2のダミーゲートと前記第3のダミーゲートと前記第4のダミーゲートとの上部を露出し、前記第1のダミーゲートと前記第2のダミーゲートと前記第3のダミーゲートと前記第4のダミーゲートとを除去し、前記第2の絶縁膜と前記第4の絶縁膜を除去し、第1と第2のゲート絶縁膜となるゲート絶縁膜を前記第1の柱状半導体層の周囲と前記第2の柱状半導体層の周囲と前記第5の絶縁膜の内側に形成し、金属を堆積し、エッチバックを行い、前記第1の柱状半導体層の周囲に第1のゲート配線を形成し、前記第2の柱状半導体層の周囲に第2のゲート配線を形成する第5工程を示す。
 図20に示すように、窒化膜130を堆積し、層間絶縁膜131を堆積する。
 図21に示すように、化学機械研磨し、前記第1のダミーゲート106a、106b、106d、106eと前記第2のダミーゲート106cと前記第3のダミーゲート125a、125b、125d、125eと前記第4のダミーゲート125cとの上部を露出する。このとき、第3のダミーゲート125a、125b、125d、125e上部、第4のダミーゲート125c上部の金属と半導体の化合物129a、129b、129c、129d、129eを除去する。
 図22に示すように、前記第1のダミーゲート106a、106b、106d、106eと前記第2のダミーゲート106cと前記第3のダミーゲート125a、125b、125d、125eと前記第4のダミーゲート125cとを除去する。
 図23に示すように、前記第2の絶縁膜105a、105b、105c、105d、105eと前記第4の絶縁膜118a、118b、118c、118d、118eを除去する。
 図24に示すように、第1と第2のゲート絶縁膜となるゲート絶縁膜132を前記第1の柱状シリコン層113、114、116、117の周囲と前記第2の柱状シリコン層115の周囲と前記第5の絶縁膜127a、127b、127c、127d、127eの内側に形成する。
 図25に示すように、金属133を堆積する。
 図26に示すように、金属133のエッチバックを行い、前記第1の柱状シリコン層113、114、116、117の周囲に第1のゲート配線133a、133b、133d、133eを形成し、前記第2の柱状シリコン層115の周囲に第2のゲート配線133cを形成する。
 以上により、層間絶縁膜を堆積し平坦化し、前記第1のダミーゲートと前記第2のダミーゲートと前記第3のダミーゲートと前記第4のダミーゲートとの上部を露出し、前記第1のダミーゲートと前記第2のダミーゲートと前記第3のダミーゲートと前記第4のダミーゲートとを除去し、前記第2の絶縁膜と前記第4の絶縁膜を除去し、第1と第2のゲート絶縁膜となるゲート絶縁膜を前記第1の柱状半導体層の周囲と前記第2の柱状半導体層の周囲と前記第5の絶縁膜の内側に形成し、金属を堆積し、エッチバックを行い、前記第1の柱状半導体層の周囲に第1のゲート配線を形成し、前記第2の柱状半導体層の周囲に第2のゲート配線を形成する第5工程が示された。
 次に、前記第5工程の後、露出した前記第1と第2のゲート絶縁膜となるゲート絶縁膜を除去し、第3と第4のゲート絶縁膜となるゲート絶縁膜を前記第1の柱状半導体層の上部周囲と前記第2の柱状半導体層の上部周囲と前記第5の絶縁膜の内側に形成し、金属を堆積し、エッチバックを行い、前記第1の柱状半導体層の上部周囲に第1のコンタクト電極配線を形成し、前記第2の柱状半導体層の周囲に第3のコンタクト電極配線を形成し、前記第1の柱状半導体層と前記第2の柱状半導体層上部に露出した前記第3と第4のゲート絶縁膜となるゲート絶縁膜を除去し、金属を堆積し、エッチバックを行い、第2のコンタクト電極配線と第4のコンタクト電極配線を形成し、前記第1のコンタクト電極配線と前記第2のコンタクト電極配線をエッチングすることで、前記第1のコンタクト電極と前記第2のコンタクト電極と前記第3のコンタクト電極と前記第4のコンタクト電極を形成する第6工程を示す。
 図27に示すように、露出した前記第1と第2のゲート絶縁膜となるゲート絶縁膜132を除去する。前記第1と第2のゲート絶縁膜となるゲート絶縁膜132は分離され、第1のゲート絶縁膜132a、132b、132d、132e、第2のゲート絶縁膜132cとなる。
 図28に示すように、第3と第4のゲート絶縁膜となるゲート絶縁膜134を前記第1の柱状シリコン層113、114、116、117の上部周囲と前記第2の柱状シリコン層115の上部周囲と前記第5の絶縁膜127a、127b、127c、127d、127eの内側に形成する。
 図29に示すように、金属135を堆積する。
 図30に示すように、金属135のエッチバックを行い、前記第1の柱状シリコン層113、114、116、117の上部周囲に第1のコンタクト電極配線135a、135b、135d、135eを形成し、前記第2の柱状シリコン層115の周囲に第3のコンタクト電極135cを形成する。
 図31に示すように、前記第1の柱状シリコン層113、114、116、117と前記第2の柱状シリコン層115上部に露出した前記第3と第4のゲート絶縁膜となるゲート絶縁膜134を除去する。前記第3と第4のゲート絶縁膜となるゲート絶縁膜134は分離され、第3のゲート絶縁膜134a、134b、134d、134e、第4のゲート絶縁膜134cとなる。
 図32に示すように、金属136を堆積する。
 図33に示すように、金属136を、エッチバックし、第2のコンタクト電極配線136a、136b、136d、136eと第4のコンタクト電極配線136cを形成する。
 図34に示すように、第3のレジスト137を形成する。
 図35に示すように、第1のコンタクト電極配線135a、135b、135d、135eと第2のコンタクト電極配線136a、136b、136d、136eとをエッチングすることで、前記第1のコンタクト電極138a、138b、138d、138eと前記第2のコンタクト電極139a、139b、139d、139eと前記第3のコンタクト電極135cと前記第4のコンタクト電極136cとを形成する。
 図36に示すように、第3のレジスト137を除去する。
 以上により、前記第5工程の後、露出した前記第1と第2のゲート絶縁膜となるゲート絶縁膜を除去し、第3と第4のゲート絶縁膜となるゲート絶縁膜を前記第1の柱状半導体層の上部周囲と前記第2の柱状半導体層の上部周囲と前記第5の絶縁膜の内側に形成し、金属を堆積し、エッチバックを行い、前記第1の柱状半導体層の上部周囲に第1のコンタクト電極配線を形成し、前記第2の柱状半導体層の周囲に第3のコンタクト電極配線を形成し、前記第1の柱状半導体層と前記第2の柱状半導体層上部に露出した前記第3と第4のゲート絶縁膜となるゲート絶縁膜を除去し、金属を堆積し、エッチバックを行い、第2のコンタクト電極配線と第4のコンタクト電極配線を形成し、前記第1のコンタクト電極配線と前記第2のコンタクト電極配線をエッチングすることで、前記第1のコンタクト電極と前記第2のコンタクト電極と前記第3のコンタクト電極と前記第4のコンタクト電極を形成する第6工程が示された。
 次に、前記第6工程の後、第2の層間絶縁膜を堆積し、平坦化し、前記第2のコンタクト電極上部と前記第4のコンタクト電極上部を露出し、前記第2のコンタクト電極の上部に第1の磁気トンネル接合記憶素子を形成する第7工程を示す。
 図37に示すように、第2の層間絶縁膜を堆積し、エッチバックし、第2のコンタクト電極139a、139b、139d、139eと、第4のコンタクト電極136c上部を露出する。また、第2の層間絶縁膜は分離され、第2の層間絶縁膜140a、140b、140d、140eとなる。
 図38に示すように、下部電極のための金属141と固定相のための膜142、トンネル障壁層のための膜143、自由層のための膜144、上部電極のための金属145を堆積する。
 固定相のための膜142は、CoFeBが好ましい。また、トンネル障壁層のための膜143は、MgOが好ましい。また、自由層のための膜144は、CoFeBが好ましい。また、2重MgO自由層層構造としてもよい。
 図39に示すように、第1の磁気トンネル接合記憶素子を形成するための第4のレジスト146、147、148、149を形成する。
 図40に示すように、下部電極のための金属141と固定相のための膜142、トンネル障壁層のための膜143、自由層のための膜144、上部電極のための金属145をエッチングする。金属141は、分離され、下部電極141a、141b、141d、141eとなる。また、固定相のための膜142は、分離され、固定相142a、142b、142d、142eとなる。また、トンネル障壁層のための膜143は分離され、トンネル障壁層143a、143b、143d、143eとなる。自由層のための膜144は分離され、自由層144a、144b、144d、144eとなる。また、上部電極のための金属145は分離され、上部電極145a、145b、145d、145eとなる。
 図41に示すように、第4のレジスト146、147、148、149を除去する。
 以上により、前記第6工程の後、第2の層間絶縁膜を堆積し、平坦化し、前記第2のコンタクト電極上部と前記第4のコンタクト電極上部を露出し、前記第2のコンタクト電極の上部に第1の磁気トンネル接合記憶素子を形成する第7工程が示された。
 図42に示すように、第3の層間絶縁膜150を堆積し、上部電極145a、145b、145d、145eを露出する。
 図43に示すように、金属151を堆積する。
 図44に示すように、第5のレジスト152を形成する。
 図45に示すように、金属151をエッチングし、第1のビット線151aを形成する。
 図46に示すように、第5のレジスト152を除去する。
 以上により、本発明の実施形態に係る半導体装置の構造を形成するための製造工程が示された。
 なお、本発明は、本発明の広義の精神と範囲を逸脱することなく、様々な実施形態及び変形が可能とされるものである。また、上述した実施形態は、本発明の一実施例を説明するためのものであり、本発明の範囲を限定するものではない。
 例えば、上記実施例において、p型(p+型を含む。)とn型(n+型を含む。)とをそれぞれ反対の導電型とした半導体装置の製造方法、及び、それにより得られる半導体装置も当然に本発明の技術的範囲に含まれる。
101.シリコン基板
102.第1のレジスト
103.第1のフィン状シリコン層
104.第1の絶縁膜
105.第2の絶縁膜
105a.第2の絶縁膜
105b.第2の絶縁膜
105c.第2の絶縁膜
105d.第2の絶縁膜
105e.第2の絶縁膜
106.第1のポリシリコン
106a.第1のダミーゲート
106b.第1のダミーゲート
106c.第2のダミーゲート
106d.第1のダミーゲート
106e.第1のダミーゲート
107.第3の絶縁膜
107a.第3の絶縁膜
107b.第3の絶縁膜
107c.第3の絶縁膜
107d.第3の絶縁膜
107e.第3の絶縁膜
108.第2のレジスト
109.第2のレジスト
110.第2のレジスト
111.第2のレジスト
112.第2のレジスト
113.第1の柱状シリコン層
114.第1の柱状シリコン層
115.第2の柱状シリコン層
116.第1の柱状シリコン層
117.第1の柱状シリコン層
118.第4の絶縁膜
118a.第4の絶縁膜
118b.第4の絶縁膜
118c.第4の絶縁膜
118d.第4の絶縁膜
118e.第4の絶縁膜
125.第2のポリシリコン
125a.第3のダミーゲート
125b.第3のダミーゲート
125c.第4のダミーゲート
125d.第3のダミーゲート
125e.第3のダミーゲート
126.第2の拡散層
127.第5の絶縁膜
127a.第5の絶縁膜からなるサイドウォール
127b.第5の絶縁膜からなるサイドウォール
127c.第5の絶縁膜からなるサイドウォール
127d.第5の絶縁膜からなるサイドウォール
127e.第5の絶縁膜からなるサイドウォール
128a.金属と半導体の化合物
128b.金属と半導体の化合物
128c.金属と半導体の化合物
128d.金属と半導体の化合物
129a.金属と半導体の化合物
129b.金属と半導体の化合物
129c.金属と半導体の化合物
129d.金属と半導体の化合物
129e.金属と半導体の化合物
130.窒化膜
131.層間絶縁膜
132.ゲート絶縁膜
132a.第1のゲート絶縁膜
132b.第1のゲート絶縁膜
132c.第2のゲート絶縁膜
132d.第1のゲート絶縁膜
132e.第1のゲート絶縁膜
133.金属
133a.第1のゲート配線
133b.第1のゲート配線
133c.第2のゲート配線
133d.第1のゲート配線
133e.第1のゲート配線
134.ゲート絶縁膜
134a.第3のゲート絶縁膜
134b.第3のゲート絶縁膜
134c.第4のゲート絶縁膜
134d.第3のゲート絶縁膜
134e.第3のゲート絶縁膜
135.金属
135a.第1のコンタクト電極配線
135b.第1のコンタクト電極配線
135c.第3のコンタクト電極
135d.第1のコンタクト電極配線
135e.第1のコンタクト電極配線
136.金属
136a.第2のコンタクト電極配線
136d.第2のコンタクト電極配線
136c.第4のコンタクト電極
136d.第2のコンタクト電極配線
136e.第2のコンタクト電極配線
137.第3のレジスト
138a.第1のコンタクト電極
138b.第1のコンタクト電極
138d.第1のコンタクト電極
138e.第1のコンタクト電極
139a.第2のコンタクト電極
139b.第2のコンタクト電極
139d.第2のコンタクト電極
139e.第2のコンタクト電極
140a.第2の層間絶縁膜
140b.第2の層間絶縁膜
140d.第2の層間絶縁膜
140e.第2の層間絶縁膜
141.下部電極のための金属
141a.下部電極
141b.下部電極
141d.下部電極
141e.下部電極
142.固定相のための膜
142a.固定相
142b.固定相
142d.固定相
142e.固定相
143.トンネル障壁層のための膜
143a.トンネル障壁層
143b.トンネル障壁層
143d.トンネル障壁層
143e.トンネル障壁層
144.自由層のための膜
144a.自由層
144b.自由層
144d.自由層
144e.自由層
145.上部電極のための金属
145a.上部電極
145b.上部電極
145d.上部電極
145e.上部電極
146.第4のレジスト
147.第4のレジスト
148.第4のレジスト
149.第4のレジスト
150.第3の層間絶縁膜
151.金属
151a.第1のビット線
152.第5のレジスト
201.第1のメモリセル
202.第1のメモリセル
203.第1のメモリセル
204.第1のメモリセル

Claims (12)

  1. 第1の柱状半導体層と、
    前記第1の柱状半導体層の周囲に形成された第1のゲート絶縁膜と、
    前記第1のゲート絶縁膜の周囲に形成された第1のゲート配線と、
    前記第1の柱状半導体層の上部の周囲に形成された第3のゲート絶縁膜と、
    前記第3のゲート絶縁膜の周囲に形成された第1のコンタクト電極と、
    前記第1の柱状半導体層の上部と前記第1のコンタクト電極の上部とを接続する第2のコンタクト電極と、
    前記第2のコンタクト電極上に形成された第1の磁気トンネル接合記憶素子と、
    を有する第1のメモリセルであって、一行上に4個以上配置される第1のメモリセルと、
    前記第1の柱状半導体層の下部を相互に接続する第1のソース線と、
    前記第1のゲート配線に直交する方向に延在する前記第1の磁気トンネル接合記憶素子の上部に接続された第1のビット線と、
    前記第1のソース線に直交する方向に延在する第2のソース線を有することを特徴とする半導体装置。
  2.  前記第1のコンタクト電極は金属からなり、前記第2のコンタクト電極の金属の仕事関数は、4.0eVから4.2eVの間であることを特徴とする請求項1に記載の半導体装置。
  3.  前記第1のコンタクト電極は金属からなり、前記第2のコンタクト電極の金属の仕事関数は、5.0eVから5.2eVの間であることを特徴とする請求項1に記載の半導体装置。
  4. 前記第1のメモリセルが配置される行上に配置された第2の柱状半導体層と、
    前記第2の柱状半導体層の周囲に形成された第2のゲート絶縁膜と、
    前記第2のゲート絶縁膜の周囲に形成された第2のゲート配線と、
    前記第2の柱状半導体層の上部の周囲に形成された第4のゲート絶縁膜と、
    前記第4のゲート絶縁膜の周囲に形成された第3のコンタクト電極と、
    前記第2の柱状半導体層の上部と前記第3のコンタクト電極の上部とを接続する第4のコンタクト電極と、
    前記第2の柱状半導体層の下部は前記第1のソース線に接続され、
    前記第2の柱状半導体層の上部は前記第2のソース線に接続されることを特徴とする請求項1に記載の半導体装置。
  5.  半導体基板上に形成された第1のフィン状半導体層と、
    前記第1のフィン状半導体層の周囲に形成された第1の絶縁膜と、
    前記第1のフィン状半導体層上に形成された前記第1の柱状半導体層と、
    前記第1のフィン状半導体層上に形成された前記第2の柱状半導体層と、
    前記第1の柱状半導体層の下部に形成された第2の拡散層と、
    前記第2の柱状半導体層の下部に形成された前記第2の拡散層と、
    前記第2の拡散層は前記第1のフィン状半導体層に更に形成されることを特徴とし、
    前記第2の拡散層は前記第1のソース線として機能することを特徴とする請求項4に記載の半導体装置。
  6. 前記第3のコンタクト電極と前記第4のコンタクト電極とは、前記第2のゲート配線と同じ方向に延在し、前記第2のソース線として動作することを特徴とする請求項5に記載の半導体装置。
  7.  前記第1のゲート配線と前記第2のゲート配線とは、金属からなることを特徴とする請求項5に記載の半導体装置。
  8.  前記第1のフィン状半導体層に直交する方向の前記第1の柱状半導体層の幅は前記第1のフィン状半導体層に直交する方向の前記第1のフィン状半導体層の幅と同じであることを特徴とする請求項5に記載の半導体装置。
  9.  前記第1のゲート配線の周囲と底部に前記第1のゲート絶縁膜をさらに有することを特徴とする請求項5に記載の半導体装置。
  10.  前記第1の柱状半導体層上に形成された第1の磁気トンネル接合記憶素子の断面は、前記第1の柱状半導体の断面と同じ形状を有することを特徴とする請求項1に記載の半導体装置。
  11.  半導体基板上に第1のフィン状半導体層を形成し、前記第1のフィン状半導体層の周囲に第1の絶縁膜を形成する第1工程と、
     前記第1工程の後、
     前記第1のフィン状半導体層の周囲に第2の絶縁膜を形成し、
     前記第2の絶縁膜の上に第1のポリシリコンを堆積し平坦化し、
     第1と第2のゲート配線と第1の柱状半導体層と第2の柱状半導体層を形成するための第2のレジストを、前記第1のフィン状半導体層の方向に対して垂直の方向に形成し、
     前記第1のポリシリコンと前記第2の絶縁膜と前記第1のフィン状半導体層をエッチングすることにより、第1の柱状半導体層と前記第1のポリシリコンによる第1のダミーゲートと第2の柱状半導体層と前記第1のポリシリコンによる第2のダミーゲートを形成する第2工程と、
     前記第2工程の後、前記第1の柱状半導体層前記第2の柱状半導体層と前記第1のダミーゲートと前記第2のダミーゲートの周囲に第4の絶縁膜を形成し、前記第4の絶縁膜の周囲に第2のポリシリコンを堆積し、エッチングをすることにより、前記第1のダミーゲートと前記第1の柱状半導体層と前記第2のダミーゲートと前記第2の柱状半導体層の側壁に残存させ、第3のダミーゲートと第4のダミーゲートを形成する第3工程と、
     前記第1のフィン状半導体層上部と前記第1の柱状半導体層下部と前記第2の柱状半導体層下部に第2の拡散層を形成し、前記第3のダミーゲートと前記第4のダミーゲートとの周囲に、第5の絶縁膜を形成し、エッチングをし、サイドウォール状に残存させ、前記第5の絶縁膜からなるサイドウォールを形成し、前記第2の拡散層上に金属と半導体の化合物を形成し、第1のソース線を形成する第4工程と、
     前記第4の工程の後、層間絶縁膜を堆積し平坦化し、前記第1のダミーゲートと前記第2のダミーゲートと前記第3のダミーゲートと前記第4のダミーゲートとの上部を露出し、前記第1のダミーゲートと前記第2のダミーゲートと前記第3のダミーゲートと前記第4のダミーゲートとを除去し、前記第2の絶縁膜と前記第4の絶縁膜を除去し、第1と第2のゲート絶縁膜となるゲート絶縁膜を前記第1の柱状半導体層の周囲と前記第2の柱状半導体層の周囲と前記第5の絶縁膜の内側に形成し、金属を堆積し、エッチバックを行い、前記第1の柱状半導体層の周囲に第1のゲート配線を形成し、前記第2の柱状半導体層の周囲に第2のゲート配線を形成する第5工程と、
     前記第5工程の後、露出した前記第1と第2のゲート絶縁膜となるゲート絶縁膜を除去し、第3と第4のゲート絶縁膜となるゲート絶縁膜を前記第1の柱状半導体層の上部周囲と前記第2の柱状半導体層の上部周囲と前記第5の絶縁膜の内側に形成し、金属を堆積し、エッチバックを行い、前記第1の柱状半導体層の上部周囲に第1のコンタクト電極配線を形成し、前記第2の柱状半導体層の周囲に第3のコンタクト電極配線を形成し、前記第1の柱状半導体層と前記第2の柱状半導体層上部に露出した前記第3と第4のゲート絶縁膜となるゲート絶縁膜を除去し、金属を堆積し、エッチバックを行い、第2のコンタクト電極配線と第4のコンタクト電極配線を形成し、前記第1のコンタクト電極配線と前記第2のコンタクト電極配線をエッチングすることで、前記第1のコンタクト電極と前記第2のコンタクト電極と前記第3のコンタクト電極と前記第4のコンタクト電極を形成する第6工程と、
     前記第6工程の後、
    第2の層間絶縁膜を堆積し、平坦化し、前記第2のコンタクト電極上部と前記第4のコンタクト電極上部を露出し、
    前記第2のコンタクト電極の上部に第1の磁気トンネル接合記憶素子を形成する第7工程と、
     を有することを特徴とする半導体装置の製造方法。
  12. 前記第2の絶縁膜の上に第1のポリシリコンを堆積し平坦化後、前記第1のポリシリコン上に第3の絶縁膜を形成することをさらに含むことを特徴とする請求項11に記載の半導体装置の製造方法。
PCT/JP2014/053441 2014-02-14 2014-02-14 半導体装置、及び半導体装置の製造方法 Ceased WO2015121961A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
PCT/JP2014/053441 WO2015121961A1 (ja) 2014-02-14 2014-02-14 半導体装置、及び半導体装置の製造方法
JP2015518107A JP5867951B2 (ja) 2014-02-14 2014-02-14 半導体装置、及び半導体装置の製造方法
US15/093,986 US9553130B2 (en) 2014-02-14 2016-04-08 Semiconductor device and method for producing a semiconductor device
US15/238,122 US9590175B2 (en) 2014-02-14 2016-08-16 Method for producing a semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2014/053441 WO2015121961A1 (ja) 2014-02-14 2014-02-14 半導体装置、及び半導体装置の製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US15/093,986 Continuation US9553130B2 (en) 2014-02-14 2016-04-08 Semiconductor device and method for producing a semiconductor device

Publications (1)

Publication Number Publication Date
WO2015121961A1 true WO2015121961A1 (ja) 2015-08-20

Family

ID=53799728

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/053441 Ceased WO2015121961A1 (ja) 2014-02-14 2014-02-14 半導体装置、及び半導体装置の製造方法

Country Status (3)

Country Link
US (2) US9553130B2 (ja)
JP (1) JP5867951B2 (ja)
WO (1) WO2015121961A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108010547B (zh) * 2016-10-31 2021-03-16 中芯国际集成电路制造(上海)有限公司 磁性随机存储器及其制造方法
US12317511B2 (en) 2017-09-06 2025-05-27 Institute of Microelectronics, Chinese Academy of Sciences MRAM, method of manufacturing the same, and electronic device including the MRAM
CN109461756B (zh) 2017-09-06 2021-05-14 中国科学院微电子研究所 Mram及其制造方法及包括mram的电子设备

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08116060A (ja) * 1994-10-18 1996-05-07 Furontetsuku:Kk 電界効果トランジスタ
JP2002329846A (ja) * 2001-03-28 2002-11-15 Hynix Semiconductor Inc マグネチックラムおよびその形成方法
JP2003218328A (ja) * 2002-01-08 2003-07-31 Samsung Electronics Co Ltd 高集積磁性体メモリ素子及びその駆動方法
JP2010114143A (ja) * 2008-11-04 2010-05-20 Toshiba Corp 半導体記憶装置および半導体記憶装置の製造方法
WO2010140615A1 (ja) * 2009-06-03 2010-12-09 株式会社日立製作所 半導体記憶装置
WO2013038553A1 (ja) * 2011-09-15 2013-03-21 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 半導体装置の製造方法、及び、半導体装置
WO2013093988A1 (ja) * 2011-12-19 2013-06-27 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 半導体装置の製造方法と半導体装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11297984A (ja) 1998-04-07 1999-10-29 Seiko Epson Corp Ldd型mosトランジスタの構造および形成方法
US6891234B1 (en) * 2004-01-07 2005-05-10 Acorn Technologies, Inc. Transistor with workfunction-induced charge layer
JP4108537B2 (ja) 2003-05-28 2008-06-25 富士雄 舛岡 半導体装置
JP5051342B2 (ja) * 2006-07-12 2012-10-17 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 不揮発性半導体メモリ及びその駆動方法
US8144509B2 (en) 2008-06-27 2012-03-27 Qualcomm Incorporated Write operation for spin transfer torque magnetoresistive random access memory with reduced bit cell size
US8148264B2 (en) * 2009-02-25 2012-04-03 California Institue Of Technology Methods for fabrication of high aspect ratio micropillars and nanopillars
EP2446467A4 (en) * 2009-06-26 2014-07-02 California Inst Of Techn METHOD FOR PRODUCING PASSIVATED SILICON NANODRICES AND APPARATUS THUS OBTAINED THEREFOR
KR101567976B1 (ko) * 2009-07-23 2015-11-11 삼성전자주식회사 반도체 소자
JP4771024B2 (ja) * 2011-04-15 2011-09-14 ソニー株式会社 半導体装置の製造方法
US8735971B2 (en) * 2011-12-02 2014-05-27 Unisantis Electronics Singapore Pte. Ltd. Method for producing semiconductor device and semiconductor device
JP5657151B1 (ja) * 2014-01-23 2015-01-21 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置、及び半導体装置の製造方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08116060A (ja) * 1994-10-18 1996-05-07 Furontetsuku:Kk 電界効果トランジスタ
JP2002329846A (ja) * 2001-03-28 2002-11-15 Hynix Semiconductor Inc マグネチックラムおよびその形成方法
JP2003218328A (ja) * 2002-01-08 2003-07-31 Samsung Electronics Co Ltd 高集積磁性体メモリ素子及びその駆動方法
JP2010114143A (ja) * 2008-11-04 2010-05-20 Toshiba Corp 半導体記憶装置および半導体記憶装置の製造方法
WO2010140615A1 (ja) * 2009-06-03 2010-12-09 株式会社日立製作所 半導体記憶装置
WO2013038553A1 (ja) * 2011-09-15 2013-03-21 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 半導体装置の製造方法、及び、半導体装置
WO2013093988A1 (ja) * 2011-12-19 2013-06-27 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 半導体装置の製造方法と半導体装置

Also Published As

Publication number Publication date
JP5867951B2 (ja) 2016-02-24
JPWO2015121961A1 (ja) 2017-03-30
US20160359106A1 (en) 2016-12-08
US20160225821A1 (en) 2016-08-04
US9590175B2 (en) 2017-03-07
US9553130B2 (en) 2017-01-24

Similar Documents

Publication Publication Date Title
JP5657151B1 (ja) 半導体装置、及び半導体装置の製造方法
US9899408B2 (en) Non-volatile memory device having vertical structure and method of manufacturing the same
US9070767B2 (en) Vertical memory devices and apparatuses
CN109427804A (zh) 三维半导体器件
TWI715616B (zh) 具有自我對準隔離之高壓電晶體
US10515979B2 (en) Three-dimensional semiconductor devices with inclined gate electrodes
US20230269940A1 (en) Nor-type memory device, method of manufacturing nor-type memory device, and electronic apparatus including memory device
KR102737028B1 (ko) Nor형 메모리 소자, 그 제조 방법 및 메모리 소자를 포함하는 전자 기기
US12501617B2 (en) NOR-type memory device, method of manufacturing Nor-type memory device, and electronic apparatus including memory device
JP5867951B2 (ja) 半導体装置、及び半導体装置の製造方法
JP5676786B1 (ja) 半導体装置、及び半導体装置の製造方法
JP5885050B2 (ja) 半導体装置、及び半導体装置の製造方法
WO2015132851A1 (ja) 半導体装置
TWI856511B (zh) Nor型記憶體件及其製造方法及包括記憶體件的電子設備
KR101145793B1 (ko) 수직 채널 트랜지스터를 구비하는 반도체 소자 및 그 제조 방법
JP5658382B1 (ja) 半導体装置、及び半導体装置の製造方法
JP6235686B2 (ja) 半導体装置、及び半導体装置の製造方法
KR100810414B1 (ko) 플래시 메모리 소자 및 그 제조 방법
JP6153507B2 (ja) 半導体装置、及び半導体装置の製造方法
JP5928962B2 (ja) 半導体装置、及び半導体装置の製造方法
CN109524307A (zh) Mos晶体管的制造方法、集成电路的制造方法、mos晶体管及集成电路
WO2015083287A1 (ja) 半導体装置及び半導体装置の製造方法

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2015518107

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14882684

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14882684

Country of ref document: EP

Kind code of ref document: A1