[go: up one dir, main page]

WO2015022744A1 - Sgtを有する半導体装置の製造方法 - Google Patents

Sgtを有する半導体装置の製造方法 Download PDF

Info

Publication number
WO2015022744A1
WO2015022744A1 PCT/JP2013/071968 JP2013071968W WO2015022744A1 WO 2015022744 A1 WO2015022744 A1 WO 2015022744A1 JP 2013071968 W JP2013071968 W JP 2013071968W WO 2015022744 A1 WO2015022744 A1 WO 2015022744A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
material layer
semiconductor
forming
impurity region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2013/071968
Other languages
English (en)
French (fr)
Inventor
舛岡 富士雄
原田 望
広記 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unisantis Electronics Singapore Pte Ltd
Original Assignee
Unisantis Electronics Singapore Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unisantis Electronics Singapore Pte Ltd filed Critical Unisantis Electronics Singapore Pte Ltd
Priority to PCT/JP2013/071968 priority Critical patent/WO2015022744A1/ja
Priority to JP2014531012A priority patent/JP5639318B1/ja
Publication of WO2015022744A1 publication Critical patent/WO2015022744A1/ja
Priority to US14/689,640 priority patent/US9224835B2/en
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/025Manufacture or treatment of FETs having insulated gates [IGFET] of vertical IGFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/12Static random access memory [SRAM] devices comprising a MOSFET load element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/12Static random access memory [SRAM] devices comprising a MOSFET load element
    • H10B10/125Static random access memory [SRAM] devices comprising a MOSFET load element the MOSFET being a thin film transistor [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/026Manufacture or treatment of FETs having insulated gates [IGFET] having laterally-coplanar source and drain regions, a gate at the sides of the bulk channel, and both horizontal and vertical current flow
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/63Vertical IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/517Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
    • H10D64/519Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their top-view geometrical layouts
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0128Manufacturing their channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/013Manufacturing their source or drain regions, e.g. silicided source or drain regions
    • H10D84/0133Manufacturing common source or drain regions between multiple IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0195Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including vertical IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/837Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising vertical IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10P50/695

Definitions

  • FIG. 8 shows a cross-sectional view of a CMOS inverter circuit using SGT (see, for example, Patent Document 2).
  • An i layer 106 (“i layer” indicates an intrinsic Si layer; hereinafter referred to as “i layer”) is formed on the insulating layer substrate 105, and Si pillars Pb 1 and Pb 2 for P channel SGT are formed on the i layer 106.
  • N-channel SGT Si pillar Pb3 here, two P-channel SGTs connected in parallel serve as load transistors, and one N-channel SGT serves as a driving transistor, and the inverter circuit It is formed).
  • a CMOS inverter circuit having such an SGT is formed as follows, for example. That is, as shown in FIG. 8, the SiO 2 layer 112 is formed so as to cover the insulating layer substrate 105, the i layer 106, and the Si pillars Pb1, Pb2, and Pb3 by using a CVD (Chemical Vapor deposition) method. In the SiO 2 layer 112, contact holes 114a, 114b, 114c, 114d, 114e, and 114f are formed on the gate conductor layers 108a and 108b, on the P + regions 109ba and 109bb, on the N + region 110b, and on the silicide layer 113. Form.
  • FIG. 8 the SiO 2 layer 112 is formed so as to cover the insulating layer substrate 105, the i layer 106, and the Si pillars Pb1, Pb2, and Pb3 by using a CVD (Chemical Vapor deposition) method.
  • the power supply wiring metal layer Vcc formed on the SiO 2 layer 112 is connected to the source P + regions 109ba and 109bb of the P channel SGT through the contact holes 114b and 114c. Further, the output wiring metal layer Vout formed on the SiO 2 layer 112 is connected to the drain P + region 109a of the P channel SGT and the drain N + region 110a of the N channel SGT through the contact hole 114d and the silicide layer 113, respectively.
  • the input wiring metal layers Vin1 and Vin2 formed on the SiO 2 layer 112 are connected to the N-channel and P-channel SGT gate conductor layers 108a and 108b through the contact holes 114a and 114f.
  • the i layer 106 that defines the CMOS circuit region is formed by using the lithography method with mask alignment on the Si pillars Pb1, Pb2, and Pb3.
  • the Si pillars Pb1, Pb2, and Pb3 need to be formed with high positional accuracy without protruding from the outer periphery of the i layer 106 in plan view. As the positional accuracy is higher, the CMOS inverter circuit having the SGT is further reduced.
  • the third impurity region forming step is performed after the oxide layer forming step. It is desirable.
  • the semiconductor pillars constituting the SGT are formed with high positional accuracy in the circuit formation region, whereby the density of the CMOS inverter circuit having the SGT can be increased.
  • CMOS type inverter circuit for demonstrating the manufacturing method of the semiconductor device which has SGT based on 5th Embodiment. It is the top view and sectional drawing of a CMOS type inverter circuit for demonstrating the manufacturing method of the semiconductor device which has SGT based on 5th Embodiment. It is the top view and sectional drawing of a CMOS type inverter circuit for demonstrating the manufacturing method of the semiconductor device which has SGT based on 5th Embodiment. It is the top view and sectional drawing of a CMOS type inverter circuit for demonstrating the manufacturing method of the semiconductor device which has SGT based on 5th Embodiment.
  • the Si pillars P1 to P6 surrounded by the HfO 2 layer 9d and the TiN layer 14 can be formed on the i layers 5aa and 5bb having a rectangular shape in plan view without protruding from the outer periphery of the i layers 5aa and 5bb. it can. As a result, it becomes easy to form Si pillars P1 to P6 surrounded by the HfO 2 layer 9d and the TiN layer 14 on the i layers 5aa and 5bb having a rectangular shape in plan view.
  • the positional deviation due to the mask alignment in the YY ′ line direction is the SiO 2 layer 7a, 7b, 7c, 7d, 7e, 7f, SiN. It does not affect the mutual positional relationship between the layers 8a, 8b, 8c, 8d, 8e, 8f and the i layers 5a, 5b.
  • the Si pillars P1 to P6 are formed on the i layers 5aa and 5bb in a self-aligned manner in the YY ′ line direction.
  • the donor impurity in the N region 28 is thermally diffused, and the surface layer of the i layer 26 located outside the i layers 5a and 5b, and the i layers 5a and 5b
  • An N region 28a is formed in a region extending from the bottom side surface to the inside.
  • the inner peripheral edges 29a and 29b of the N + region 28a are located inside the i layers 5a and 5b in a plan view.
  • the resist layers 4a and 4b are removed.
  • the i-layers 5a and 5b, the SiO 2 layers 2a and 2b, and the SiN layers 3a and 3b have the XX ′ line direction and the YY ′ line direction. One end side of each becomes coincident.
  • the SiO 2 layer 31 is formed on the side surfaces of the i layers 5a and 5b having a rectangular shape in plan view and the surface of the i layer 26 by a thermal oxidation method.
  • the entire i layers 5a, 5b and i layer 26 are covered with a tungsten (W) layer 32 which is a refractory metal and has a low oxidation rate by an ALD (Atomic Layer Deposition) method.
  • W tungsten
  • the oxidation rate is faster than SiN on the side surfaces of the i layers 5a and 5b that are not covered with the SiN layers 3a and 3b, the SiO 2 layer 31a, and the W layer 32a by thermal oxidation.
  • the SiO 2 layers 34a and 34b made of SiO 2 are formed thick. Thereafter, the SiO 2 layer 31a and the W layer 32a are removed.
  • the Si layer Pb is formed by etching the i layer 38 using the SiO 2 layer 36b as a mask. Thereby, the i layer 38a is formed below the Si pillar Ps.
  • the Si pillar 55 is formed by etching the i layer 54 using the SiO 2 layer 51a and the SiN layer 52a as a mask.
  • a Si pillar 54 a having a rectangular shape in plan view is formed below the Si pillar 55.
  • the Si pillar 56 is formed by etching the Si pillar 55 using the SiO 2 layer 51c as a mask.
  • etching is performed so that the Si pillar 55 a is formed below the Si pillar 56.
  • a P + region 60a is formed at the top of the Si column 55a located outside the Si column 56 (by a heat treatment in a later step, the P + region 60a thus expanded by thermal diffusion at the bottom of the Si column 56 and Formed).
  • a SiO 2 layer 61a serving as a gate insulating layer is formed so as to surround the outer periphery of the Si pillar 55a
  • a TiN layer 62a serving as a gate conductive layer is formed so as to surround the SiO 2 layer 61a.
  • the SiO 2 layer 63 is formed by the CVD method so as to surround the outer periphery of the TiN layer 62a.
  • a SiO 2 layer 61b serving as a gate insulating layer is formed so as to surround the outer periphery of the Si pillar 56, and a TiN layer 62b serving as a gate conductive layer is formed so as to surround the SiO 2 layer 61b.
  • a P + region 60 b is formed at the top of the Si pillar 56.
  • the SiO 2 layer 64 is formed by the CVD method so as to surround the outer periphery of the TiN layer 62b.
  • contact holes 65a, 65b, 65c, 65d are formed in the SiO 2 layers 63, 64.
  • the resist layer 4a formed by the lithography method is used as an etching mask.
  • this etching mask does not have to be the resist layers 4a and 4b.
  • an HfO 2 layer is provided on the SiN layer 3, and the resist layers 4a and 4b formed by lithography are used as a mask to etch the HfO 2 layer.
  • the SiO 2 layers 2a and 2b and the SiN layers 3a and 3b can be formed using the HfO 2 layer as a mask.
  • the HfO 2 layer may be a layer made of another material.

Landscapes

  • Engineering & Computer Science (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Non-Volatile Memory (AREA)

Abstract

 i層基板(1)上の島状構造を有するi層(5a、5b)上に形成した、i層(5a、5b)と平面視で同一の矩形状とされたSiN層(8a、8b、8c、8d、8e、8f)をマスクとして用い、等方エッチングにより、平面視円形状のSiO層(7aa、7bb、7cc、7dd、7ee、7ff)を形成する。次に、SiN層(8a、8b、8c、8d、8e、8f)を除去し、SiO層(7aa、7bb、7cc、7dd、7ee、7ff)をマスクとして用い、i層(5a、5b)をエッチングすることでSi柱(P1~P6)を形成した後、Si柱(P1~P6)にSGT(Surrounding Gate MOS Transistor)を形成する。

Description

SGTを有する半導体装置の製造方法
 本発明はSGT(Surrounding Gate MOS Transistor)を有する半導体装置の製造方法に関する。
 近年、SGTは、高集積な半導体装置を提供する半導体素子としてますますその用途が拡大しつつある。これに伴い、SGTを有する半導体装置の更なる高密度化が求められている。
 プレナー型MOSトランジスタでは、P、NチャネルMOSトランジスタのチャネルはソース、ドレイン間の表面方向に存在する。これに対して、SGTのチャネルは半導体基板表面に対して垂直方向にある(例えば、特許文献1、非特許文献1を参照)。このため、SGTはプレナー型MOSトランジスタと比べ、半導体装置の高密度化が可能である。
 図7に、NチャネルSGTの構造模式図を示す。P型導電性又はi型(真性型)導電性を有するSi柱Pa(以下、シリコン半導体柱を「Si柱」という。)の上下の位置に、一方がソースとなる場合に、他方がドレインとなり、一方がドレインとなる場合に、他方がソースとなるN領域100a、100b(ドナー不純物を高濃度で含む領域を、以降、「N領域」と呼ぶ。)が形成されている。このソース、ドレインとなるN領域100a、100b間のSi柱Paがチャネル領域101となる。このチャネル領域101を囲むようにゲート絶縁層102が形成され、ゲート絶縁層102を囲むようにゲート導体層103が形成されている。SGTではソース、ドレインとなるN領域100a、100b、チャネル領域101、ゲート絶縁層102、ゲート導体層103が、単一のSi柱Paに形成される。ここで、Si柱Paの水平断面形状は円形であることが望ましい。これによって、SGTの表面占有面積は、見かけ上、プレナーMOSトランジスタの単一のソース又はドレインN領域面積に相当したものになる。そのため、SGTを有する回路チップは、プレナー型MOSトランジスタを有する回路チップと比較して、チップサイズの更なる縮小化が可能になり、この結果、半導体装置の高密度化が実現される。
 図8に、SGTを用いたCMOSインバータ回路の断面図を示す(例えば、特許文献2を参照)。
 絶縁層基板105上にi層106(「i層」は真性型Si層を示す。以下、「i層」と呼ぶ。)が形成され、i層106上にPチャネルSGT用Si柱Pb1、Pb2とNチャネルSGT用Si柱Pb3とが形成される(ここでは、並列に接続された2個のPチャネルSGTが負荷トランジスタとなり、1個のNチャネルSGTが駆動用トランジスタとなって、インバータ回路が形成される)。i層106はCMOSインバータ回路が形成される領域を定める領域であり、隣接して形成した他の回路と絶縁基板105とによって分離されている。
 PチャネルSGT用Si柱Pb1、Pb2の下部に繋がるi層106と同層に、PチャネルSGTのドレインP領域109a(アクセプタ不純物を高濃度で含む領域を、以降「P領域」と呼ぶ。)がSi柱Pb3の下部を囲むように形成されている。また、i層106と同層に、NチャネルSGTのドレインN領域110aが、Si柱Pb3の下部を囲むように形成されている。
 さらに、PチャネルSGT用Si柱Pb1、Pb2の頭頂部にPチャネルSGTのソースP領域109ba、109bbが形成され、NチャネルSGT用Si柱Pb3の頭頂部にNチャネルSGTのソースN領域110bが形成されている。
 そして、図8に示すように、Si柱Pb1、Pb2、Pb3を囲むようにゲート絶縁層107a、107b、107cが形成され、ゲート絶縁層107a、107b、107cを囲むように、PチャネルSGTのゲート導体層108aとNチャネルSGTのゲート導体層108bとが形成されている。
 また、ゲート導体層108a、108bと、Si柱Pb1,Pb2、Pb3の頭頂部のP領域109ba、109bb、N領域110bを囲むように、絶縁層(サイドウオール窒化膜)111a、111bが形成されている。そして、PチャネルSGTのドレインP領域109aは、シリサイド層113を介して、NチャネルSGTのドレインN領域110aと接続されている。
 このようなSGTを有するCMOSインバータ回路は、例えば、以下のようにして形成される。即ち、図8に示すように、CVD(Chemical Vapor deposition)法を用いて、絶縁層基板105、i層106、Si柱Pb1、Pb2、Pb3を覆うようにSiO層112を形成する。また、SiO層112において、コンタクトホール114a、114b、114c、114d、114e、114fを、ゲート導体層108a、108b上、P領域109ba、109bb上、N領域110b上、シリサイド層113上に形成する。
 ここで、図8に示すように、コンタクトホール114b、114cを介して、SiO層112上に形成した電源配線金属層VccがPチャネルSGTのソースP領域109ba、109bbに接続されている。また、コンタクトホール114d及びシリサイド層113を介して、SiO層112上に形成された出力配線金属層VoutがPチャネルSGTのドレインP領域109a、NチャネルSGTのドレインN領域110aにそれぞれ接続されている。また、コンタクトホール114a、114fを介して、SiO層112上に形成した入力配線金属層Vin1、Vin2がNチャネル、PチャネルSGTのゲート導体層108a、108bに接続されている。また、コンタクトホール114eを介して、SiO層112上に形成したグランド配線金属層VssがNチャネルSGTのソースN領域110bに接続されている。
 このSGTを有するCMOSインバータ回路では、PチャネルSGTとNチャネルSGTとが、それぞれSi柱Pb1、Pb2、Pb3内に形成されるため、垂直方向からみた場合の回路面積が縮小され、従来例のプレナー型MOSトランジスタを有するインバータ回路と比較してさらに回路の縮小化が可能となる。
 以上のように、SGTを有するCMOSインバータ回路では、i層106上にSi柱Pb1、Pb2、Pb3が形成される。このSi柱Pb1、Pb2、Pb3は、平面視でi層106の外周からはみ出ることなく、高い位置精度で形成されることが必要となる。
 以下、図9A~図9Cを用いて、i層106上に、Si柱Pb1、Pb2、Pb3を形成する方法について説明する。これら各図において、(a)は平面図を示し、(b)は、(a)のX-X’線方向の断面図を示す。
 図9Aに示すように、絶縁基板105(図11における絶縁基板105に対応している。)上にi層116を形成する。さらに、i層116上に熱酸化法により、SiO層117を形成する。
 次に、図9Bに示すように、リソグラフィ法と、SiO膜エッチング法とを用い、Si柱Pb1、Pb2、Pb3の頭頂部に対応するように、SiO層117から平面視円形状SiO層118a、118b、118cを形成する。そして、これら平面視円形状SiO層118a、118b、118cをマスクとして用い、i層116をエッチングすることでSi柱Pb1、Pb2、Pb3(図8のSi柱Pb1、Pb2、Pb3に対応する。)を形成する。このエッチングでは、Si柱Pb1、Pb2、Pb3と絶縁基板105との間に、i層116aを残存させる。
 次に、図9Cに示すように、マスク合わせを伴うリソグラフィ法と、Siエッチング法と、により、Si柱Pb1、Pb2、Pb3の位置に合わせて、Si柱Pb1、Pb2、Pb3の外側に位置するi層116aをエッチングすることで、i層106(図8のi層106に対応する。)を形成する。このようにして、Si柱Pb1、Pb2、Pb3が、i層106上に形成される。
 以上のように、従来の製造方法では、Si柱Pb1、Pb2、Pb3が形成された後に、Si柱Pb1、Pb2、Pb3にマスク合わせをリソグラフィ法を用いてCMOS回路領域を定めるi層106を形成する。ここで、Si柱Pb1、Pb2、Pb3は、平面視でi層106の外周からはみ出ることなく、高い位置精度で形成されることが必要である。この位置精度が高いほど、SGTを有するCMOSインバータ回路の縮小化が進行する。
特開平2ー188966号公報 米国特許出願公開第2012/0270374号明細書
Hiroshi Takato, Kazumasa Sunouchi, Naoko Okabe, Akihiro Nitayama, Katsuhiko Hieda, Fumio Horiguchi, and Fujio Masuoka: IEEE Transaction on Electron Devices, Vol. 38, No. 3, pp. 573-578 (1991)
 SGTを有するCMOSインバータ回路の高集積化を実現するには、SGTを形成する水平断面が平面視円形状の半導体柱(図11のSi柱Pb1、Pb2、Pb3に対応する。)が、回路形成領域(図11のi層106に対応する。)に、高い位置精度で形成されることが必要である。
 本発明の第1の観点に係る半導体装置の製造方法は、
 半導体基板上に第1の材料層を形成し、前記第1の材料層上に第2の材料層を形成する第1・第2材料層形成工程と、
 平面視矩形状のマスクを用い、前記第1の材料層、前記第2の材料層をエッチングすることで、平面視で同一の矩形状とされ、かつ互いに重なる、第3の材料層、第4の材料層を形成する第3・第4材料層形成工程と、
 縦方向若しくは横方向に延びる平面視矩形状、又は平面視正方形状のマスクを用い、前記半導体基板、前記第3の材料層、及び前記第4の材料層をエッチングすることで、平面視で同一の矩形状とされ、かつ互いに重なる前記第3の材料層及び前記第4の材料層と、縦方向及び横方向の少なくとも一方向に延びる一端辺が、前記第3の材料層及び前記第4の材料層の縦方向及び横方向の少なくとも一方向に延びる一端辺と一致する第1の島状半導体層と、を形成する第1島状半導体層形成工程と、
 前記第4の材料層をマスクとして用い、等方エッチングによって、前記第3の材料層を、前記第4の材料層の外周から内側にエッチングすることで、平面視円形状の第5の材料層を形成する第5材料層形成工程と、
 前記第4の材料層を除去する材料層除去工程と、
 前記第5の材料層をマスクとして用い、前記第1の島状半導体層をエッチングすることで、前記第1島状半導体層から、平面視円形状の第1の半導体柱と、前記第1の半導体柱の下方に位置する第2島状半導体層と、を形成する第1半導体柱形成工程と、
 前記第1の半導体柱の外周に第1のゲート絶縁層を形成する第1ゲート絶縁層形成工程と、
 前記第1のゲート絶縁層の外周に、第1のゲート導体層を形成する第1ゲート導体層形成工程と、
 前記第1の半導体柱の下方に位置する半導体基板内に、ドナーまたはアクセプタ不純物を含む、第1の不純物領域を形成するとともに、前記第1の半導体柱の内部であって、かつ前記第1の不純物領域から上方に離れた位置に、前記第1の不純物領域と同じ導電性を有する第2の不純物領域を形成する第1・第2不純物領域形成工程と、
 を有し、
 前記第1の不純物領域及び前記第2の不純物領域の一方がソースとなる場合に、他方がドレインとなり、前記第1の不純物領域と前記第2の不純物領域の間に位置する前記第1の半導体柱を第1のチャネルとし、前記第1のチャネルを囲む、前記第1の半導体柱の外周に前記第1のゲート絶縁層が形成され、前記第1のゲート絶縁層の外周に前記第1のゲート導体層が形成されている第1のSGT(Surrounding Gate MOS Transistor)が形成される、
 ことを特徴とする。
 前記第1島状半導体層形成工程の後、前記第1半導体柱形成工程の前に、前記第1の島状半導体層の外周に位置する前記半導体基板の表面に、イオン注入によって、ドナーまたはアクセプタ不純物を含む第3の不純物領域を形成する、第3不純物領域形成工程を行う、
 ことが望ましい。
 前記第1島状半導体層形成工程の後、前記第1半導体柱形成工程の前に、前記第1の島状半導体層と、前記第1の島状半導体層の外周に位置する前記半導体基板と、を覆うように、酸化速度の小さい第6の材料層を形成する第6材料層形成工程と、
 前記第1の島状半導体層の下方側面に、前記第6の材料層を残存させる第6材料層残存工程と、
 前記第6の材料層で覆われていない前記第1の島状半導体層の側面に酸化層を形成する酸化層形成工程と、を備え、
 前記第3不純物領域形成工程は、前記酸化層形成工程の後に行う、
 ことが望ましい。
 前記第1の半導体柱は、前記第3不純物領域形成工程の後、前記第1の島状半導体層の内側に熱拡散された前記第3の不純物領域の内周縁の内側に形成される、
 ことが望ましい。
 互いに重なる前記第3の材料層及び前記第4の材料層の形状が、平面視正方形状である、
 ことが望ましい。
 前記第1の半導体柱を囲む前記第1のゲート導体層の外周が、前記第2の島状半導体層の上方に位置している、
 ことが望ましい。
 前記第1の島状半導体層は、前記第3の材料層及び前記第4の材料層の、縦方向及び横方向の一端辺がいずれも一致するように形成する、
 ことが望ましい。
 本発明の第2の観点に係る半導体装置の製造方法は、
 半導体基板上に第1の材料層を形成し、前記第1の材料層上に第2の材料層を形成する第1・第2材料層形成工程と、
 前記第2の材料層上に第6の材料層を形成する第6材料層形成工程と、
 平面視正方形状のマスクを用い、前記第1の材料層、前記第2の材料層、前記第6の材料層をエッチングすることで、平面視で同一の正方形状とされ、かつ互いに重なる、第3の材料層、第4の材料層、第7の材料層を形成する第3・第4・第7材料層形成工程と、
 前記第3の材料層、前記第4の材料層、及び前記第7の材料層をマスクとして用い、前記半導体基板をエッチングすることで、縦方向及び横方向の一端辺のいずれもが、前記第3の材料層、前記第4の材料層、及び前記第7の材料層の縦方向及び横方向の一端辺と一致する第3の島状半導体層を形成する第3島状半導体層形成工程と、
 前記第7の材料層をマスクとして用い、等方エッチングによって、前記第3の材料層と前記第4の材料層とを、前記第7の材料層の外周から内側にエッチングすることで、平面視円形状の第8の材料層及び平面視円形状の第9の材料層を形成する第8・第9材料層形成工程と、
 前記第7の材料層を除去する第7材料層除去工程と、
 前記第8の材料層及び前記第9の材料層をマスクとして用い、前記第3の島状半導体層をエッチングすることで、前記第3島状半導体層から、第2の半導体柱を形成する第2半導体柱形成工程と、
 前記第9の材料層をマスクとして用い、等方エッチングによって、前記第8の材料層を、前記第9の材料層の外周から内側にエッチングすることで、前記第8の材料層から第10の材料層を形成する、第10材料層形成工程と、
 前記第9の材料層を除去する第9材料層除去工程と、
 前記第10の材料層をマスクとして用い、前記第2の半導体柱をエッチングすることで、平面視円形状の第3の半導体柱及び平面視円形状の第4の半導体柱を形成する第3・第4半導体柱形成工程と、
 前記第4の半導体柱の底部に、ドナー又はアクセプタ不純物を含む第4の不純物領域と、前記第4の半導体柱の内部であって、かつ前記第4の不純物領域から上方に離れた位置に、前記第4の不純物領域と同じ導電性を有する第5の不純物領域を形成する第4・第5不純物領域形成工程と、
 前記第3の半導体柱の底部に、ドナーまたはアクセプタ不純物を含む、第6の不純物領域と、前記第3の半導体柱の内部であって、かつ前記第6の不純物領域から上方に離れた位置に、前記第6の不純物領域と同じ導電性を有する第7の不純物領域を形成する第6・第7不純物領域形成工程と、
 前記第4の不純物領域と前記第5の不純物領域との間であって、前記第4の半導体柱の外周に第2のゲート絶縁層を形成する第2ゲート絶縁層形成工程と、
 前記第2のゲート絶縁層の外周に第2のゲート導体層を形成する第2ゲート導体層形成工程と、
 前記第6の不純物領域と前記第7の不純物領域との間であって、前記第3の半導体柱の外周に第3のゲート絶縁層を形成する第3ゲート絶縁層形成工程と、
 前記第3のゲート絶縁層の外周に第3のゲート導体層を形成する第3ゲート導体層形成工程と、
 を有し、
 前記第4の不純物領域及び前記第5の不純物領域の一方がソースとなる場合に、他方がドレインとなり、前記第4の不純物領域と前記第5の不純物領域の間に位置する前記第4の半導体柱を第2のチャネルとし、前記第2のチャネルを囲む、前記第4の半導体柱の外周に前記第2のゲート絶縁層が形成され、前記第2のゲート絶縁層の外周に前記第2ゲート導体層が形成されている第2のSGTが形成され、
 前記第6の不純物領域及び前記第7の不純物領域の一方がソースとなる場合に、他方がドレインとなり、前記第6の不純物領域と前記第7の不純物領域の間に位置する前記第3の半導体柱を第3のチャネルとし、前記第3のチャネルを囲む、前記第3の半導体柱の外周に前記第3のゲート絶縁層が形成され、前記第3のゲート絶縁層の外周に前記第3ゲート導体層が形成されている第3のSGTを形成する、
 ことを特徴とする。
 本発明によれば、回路形成領域に、SGTを構成する半導体柱が高い位置精度で形成され、これによりSGTを有するCMOSインバータ回路の高密度化を図ることができる。
第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路のSi柱配置図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第1実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第2実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第2実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOSインバータ回路の平面図と断面図である。 第2実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOSインバータ回路の平面図と断面図である。 第2実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOSインバータ回路の平面図と断面図である。 第2実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOSインバータ回路の平面図と断面図である。 第2実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第2実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第3実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第3実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第3実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第3実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第3実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型SRAMセル回路の平面図と断面図である。 第4実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのSGTの平面図と断面図である。 第4実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのSGTの平面図と断面図である。 第4実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのSGTの平面図と断面図である。 第4実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのSGTの平面図と断面図である。 第4実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのSGTの平面図と断面図である。 第5実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型インバータ回路の平面図と断面図である。 第5実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型インバータ回路の平面図と断面図である。 第5実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型インバータ回路の平面図と断面図である。 第5実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型インバータ回路の平面図と断面図である。 第5実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型インバータ回路の平面図と断面図である。 第5実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型インバータ回路の平面図と断面図である。 第5実施形態に係る、SGTを有する半導体装置の製造方法を説明するためのCMOS型インバータ回路の平面図と断面図である。 従来例の、SGTを示す模式構造図である。 従来例の、SGTを有するCMOSインバータ回路のSi柱配置図である。 従来例の、SGTを有するCMOSインバータ回路の製造方法を説明するための平面図と断面図である。 従来例の、SGTを有するCMOSインバータ回路の製造方法を説明するための平面図と断面図である。 従来例の、SGTを有するCMOSインバータ回路の製造方法を説明するための平面図と断面図である。
 以下、本発明の実施形態に係る、SGTを有する半導体装置の製造方法について、図面を参照しながら説明する。
(第1実施形態)
 以下、図1A、図1B、図2A~図2Mを参照しながら、本発明の第1実施形態に係る、SGTを有するCMOS型SRAM(Static Random Access Memory)セル回路の製造方法について説明する。
 図1Aに、本実施形態のSRAMセル回路図を示す。本SRAMセルは2個のインバータ回路を含んでいる。一方のインバータ回路は、負荷トランジスタとしてのPチャネルSGT_Pc1と、駆動トランジスタとしてのNチャネルSGT_Nc1から構成されている。他方のインバータ回路は、負荷トランジスタとしてのPチャネルSGT_Pc2と、駆動トランジスタとしてのNチャネルSGT_Nc2と、から構成されている。PチャネルSGT_Pc1とNチャネルSGT_Nc1のそれぞれのゲートが接続されることで、PチャネルSGT_Pc2のドレインがNチャネルSGT_Nc2のドレインに接続されている。これと同様に、PチャネルSGT_Pc2とNチャネルSGT_Nc2のそれぞれのゲートが接続されることで、PチャネルSGT_Pc1のドレインがNチャネルSGT_Nc1のドレインに接続されている。
 図1Aに示すように、PチャネルSGT_Pc1、Pc2のソースは、電源端子Vddに接続されている。そして、NチャネルSGT_Nc1、Nc2のソースは、グランド端子Vssに接続されている。選択NチャネルSGT_SN1、SN2のゲートは、ワード線端子WLtに接続されている。選択NチャネルSGT_SN1のソース、ドレインは、NチャネルSGT_Nc1、PチャネルSGT_Pc1のドレインと反転ビット線端子BLBtとに接続されている。選択NチャネルSGT_SN2のソース、ドレインはNチャネルSGT_Nc2、PチャネルSGT_Pc2のドレインとビット線端子BLtとに接続されている。このように、本実施形態のSRAMセルを有する回路(以下、「SRAMセル回路」という。)は、2個のPチャネルSGT_Pc1、Pc2と、4個のNチャネルSGT_Nc1、Nc2、SN1、SN2とからなる合計6個のSGTから構成されている。そして、このSRAMセル回路は、PチャネルSGT_Pc1、NチャネルSGT_Nc1、SN1よりなる回路領域C1と、PチャネルSGT_Pc2、NチャネルSGT_Nc2、SN2よりなる回路領域C2と、に区分される。
 図1Bに、図1Aに示すSRAMセル回路を半導体基板上に形成する場合の各素子の配置図を示す。即ち、Si柱P1、P2、P3、P4、P5、P6において、Si柱P1にNチャネルSGT_Nc1、Si柱P2にPチャネルSGT_Pc2、Si柱P3にNチャネルSGT_SN2、Si柱P4にNチャネルSGT_SN1、Si柱P5にPチャネルSGT_Pc1、Si柱P6にNチャネルSGT_Nc1がそれぞれ形成されている。ここで、回路形成領域IA1は、図1Aの回路領域C1に対応し、回路形成領域IA2は、回路領域C2に対応している。
 以下、図2A~図2Mを参照しながら、図1A、図1Bに示すSGTを有するCMOS型SRAMセル回路の製造方法について説明する。図2A~図2Mにおいて、(a)は平面図であり、(b)は(a)のX-X‘線(図1BのX-X’線に対応する。)方向の断面図であり、(c)は(a)のY-Y‘線(図1BのY-Y’線に対応している)方向の断面図である。(a)、(b)、(c)の関係は、以降の各図においても同様である。
 まず、図2Aに示すように、熱酸化法によってi層基板1上にSiO層2を形成し、SiO層2上に窒化シリコン(SiN)層3を形成する。
 次に、図2Bに示すように、リソグラフィ法によって、図1Bにおける回路形成領域IA1、IA2に対応する、平面視矩形状のレジスト層4a、4bを形成する。その後、レジスト層4a、4bをマスクとして用い、SiO層2、SiN層3をエッチングすることで、i層基板1上に、平面視で同一の矩形状とされ、かつ互いに重なるSiO層2a、2b、SiN層3a、3bを形成する。
 次に、図2Cに示すように、レジスト層4a、4b、SiO層2、SiN層3をマスクとして用い、RIE(Reactive Ion Etching)法によって、i層基板1をエッチングすることで、平面視矩形状のi層5a、5bを形成する。ここで、i層5a、5bは、島状構造を有している。
 次に、図2Dに示すように、リソグラフィ法によって、i層5a、5bに直交する方向((a)のY-Y‘線方向)に延びる平面視矩形状のレジスト層6a、6b、6cを形成する。続いて、レジスト層6a、6b、6cをマスクとして用い、SiN層3a、3b、SiO層2a、2bをエッチングすることで、i層5a、5b上に、SiO層7a、7b、7c、7d、7e、7f、SiN層8a、8b、8c、8d、8e、8fを形成する。ここでは、図2D(b)、(c)に示すように、i層5a、5b、SiO層7a、7b、7c、7d、7e、7f、SiN層8a、8b、8c、8d、8e、8fの、Y-Y’線方向の一端辺のみが一致するようになる。その後、レジスト層6a、6b、6cを除去する。ここで、レジスト層6a、6b、6cのX-X’線方向の幅をLaと、i層5a、5bのY-Y’線方向の幅Lbとは互いに等しいことが望ましい。これにより、Si柱P1~P6の水平方向の断面を平面視円形状にすることができる。
 次に、図2Eに示すように、等方性プラズマエッチング法によって、SiN層8a、8b、8c、8d、8e、8fをマスクとして用い、SiO層7a、7b、7c、7d、7e、7fをエッチングすることで、SiO層7aa、7bb、7cc、7dd、7ee、7ffを形成する。SiO層7a、7b、7c、7d、7e、7fは、平面視矩形状のSiN層8a、8b、8c、8d、8e、8fの外周から内側にエッチングされる。これにより、SiO層7aa、7bb、7cc、7dd、7ee、7ffは平面視円形状になる。その後、SiN層8a、8b、8c、8d、8e、8fを除去する。
 次に、図2Fに示すように、RIE(Reactive Ion Etching)法によって、SiO層7aa、7bb、7cc、7dd、7ee、7ffをマスクとして用い、Si柱P1、P2、P3、P4,P5、P6を形成する。これにより、i層基板1上に、SGTが形成される領域に相当する、平面視矩形状のi層5aa、5bbを形成する。
 次に、図2Gに示すように、CVD(Chemical Vapor Deposition)法によって、i層基板1、i層5aa、5bb、Si柱P1、P2、P3、P4、P5、P6を覆うように、SiN層9を形成する。続いて、CVD法によって、全体に亘ってSiO層10を堆積する。その後、SiO層10の表面をCMP(Chemical Mechanical Polishing)法によって平坦化する。
 次に、図2Hに示すように、エッチバック(Etch Back)法によって、SiO層10を均一にエッチングすることで、i層5aa、5bbの外側に位置するi層基板1上にSiO層10の一部であるSiO層10aを残存させる。
 次に、図2Iに示すように、SiO層7aa、7bb、7cc、7dd、7ee、7ff上及びSi柱P1、P2、P3、P4、P5、P6の側面に露出しているSiN層9をエッチングする。このとき、SiO層10aはそのまま残存する。また、i層基板1とi層5aa、5bbの側面にはSiN層9aが残存する。その後、ALD(Atomic Layer Deposition)法によって、全体に亘ってSiO層9bを薄く堆積する。続いて、リソグラフィ法によって、Si柱P2、P5を覆うように、かつY-Y‘線方向に延びる平面視矩形状のレジスト層11を形成する。続いて、レジスト層11と、i層基板1上のSiO層10aとをマスクとして用い、砒素(As)イオン注入法によって、i層5aa、5bbにN領域12a、12b、12c、12dを形成する。その後、レジスト層11を除去する。
 次に、図2Jに示すように、N領域12a、12bと同様にして、Si柱P2、P5の外側であってN領域12a、12bの間と、N領域12c、12dの間とのi層5aa、5bbに、P領域13a、13bを形成する。続いて、エッチングによって、Si柱P1、P2、P3、P4、P5、P6の頭頂部のSiO層7aa、7bb、7cc、7dd、7eeを除去する。続いて、ALD(Atomic Layer Deposition)法によって、全体に亘って酸化ハフニウム(HfO)層9dと、窒化チタン(TiN)層14と、によって覆う。Si柱P1~P6を囲むTiN層14の外周が、i層5aa、5bbの上方に位置している。続いて、全体に亘ってレジストで被覆し、このレジストを均一にエッチバックすることで、上部表面の位置がSi柱P1、P2、P3、P4、P5、P6の頭頂部よりも低い位置にあるレジスト層15を形成する。続いて、レジスト層15をマスクとして用い、Si柱P1、P2、P3、P4、P5、P6の頭頂部のTiN層14、HfO層9dをエッチングすることで除去する。その後、レジスト層15を除去する。ここで、酸化ハフニウム(HfO)層9d及び窒化チタン(TiN)層14で被覆され、断面が円形であるSi柱P1、P2、P3、P4、P5、P6の最外周(TiN層14の最外周)の直径Lcは、i層5a、5bのY-Y’線方向の幅Lbよりも短いことが望ましい。これにより、HfO層9dとTiN層14で囲まれるSi柱P1~P6を、平面視矩形状のi層5aa、5bb上にて、i層5aa、5bbの外周からはみ出ることなく形成することができる。この結果、HfO層9dとTiN層14とにより囲まれたSi柱P1~P6を、平面視矩形状のi層5aa、5bb上に形成することが容易となる。
 次に、図2Kに示すように、イオン注入法によって、Si柱P1、P3、P4、P6の頭頂部に、N領域16a、16b、16c、16dを形成し、Si柱P2、P5の頭頂部にP領域17a、17bを形成する。続いて、リソグラフィ法によって、Si柱P1、P2を覆うレジスト層18a、Si柱P3を覆うレジスト層18b、Si柱P4を覆うレジスト層18c、Si柱P5,P6を覆うレジスト層18dをそれぞれ形成する。続いて、RIE法によって、レジスト層18a、18b、18c、18dをマスクとして用い、TiN層14をエッチングすることで、Si柱P1~P6を覆うTiN層14a、14b、14c、14dを形成する。その後、レジスト層18a、18b、18c、18dを除去する。Si柱P1、P2、P3、P4、P5、P6の外周には、ゲート絶縁層であるHfO層9dが形成されている。ここで、TiN層14a、14b、14c、14dのY-Y’線方向の幅Ldは、i層5a、5bのY-Y’線方向の幅Lbよりも短く、かつリソグラフィのマスク合せマージンを考慮すると、TiN層14a、14b、14c、14dがi層5a、5b上に形成されることが望ましい。
 次に、図2Lに示すように、熱処理を行うことで、N領域12a、12b、12c、12d、16a、16b、16c、16dと、P領域13a、13b、17a、17bとのドナー不純物、アクセプタ不純物をそれぞれ熱拡散させ、N領域12aa、12bb、12cc、12dd、16aa、16bb、16cc、16ddと、P領域13aa、13bb、17aa、17bbとをそれぞれ形成する。
 次に、図2Mに示すように、CVD法によってSiO層19を形成した後、SiO層19の表面をCMP(Chemical Mechanical Polish)法によって平坦化する。続いて、Si柱P1上にコンタクトホール19a、Si柱P6上にコンタクトホール19b、TiN層14c上にコンタクトホール19c、TiN層14b上にコンタクトホール19dをそれぞれ形成する。続いて、コンタクトホール19a、19bを介して、N領域16aa、16ddに接続されるグランド配線金属層VSS1、VSS2を形成するとともに、コンタクトホール19c、19dを介して、TiN層14c、14dに接続されるワード配線金属層WLを形成する。続いて、CVD法によって、表層にSiO層20を形成し、SiO層20の表面をCMP(Chemical Mechanical Polishing)法によって平坦化する。続いて、TiN層14a上にコンタクトホール21a、Si柱P2上にコンタクトホール21b、N領域12bbとP領域13aaとの境界線上にコンタクトホール21c、Si柱P3上にコンタクトホール21d、Si柱P4上にコンタクトホール21e、N領域12ccとP領域13bbとの境界線上にコンタクトホール21f、Si柱P5上にコンタクトホール21g、TiN層14d上にコンタクトホール21h、をそれぞれ形成する。そして、コンタクトホール21eを介してN領域16ccに接続される反転ビット配線金属層BLBを形成し、コンタクトホール21a、21fを介してTiN層14a、N領域12cc、P領域13bbに接続される配線金属層22aを形成する。続いて、コンタクトホール21b、21gを介してP領域17aa、17bbに接続される電源配線金属層VDDを形成し、コンタクトホール21c、21hを介して、TiN層14d、N領域12bb、P領域13aaに接続される配線金属層22bを形成する。その後、コンタクトホール21dを介して、N領域12bbに接続されるビット配線金属層BLを形成する。これによって、SGTを有するSRAMセル回路が形成される。
 本発明の第1の実施形態によれば、以下の効果が得られる。
 1.Si柱P1~P6は、島状構造とされたi層5a、5b上に形成された平面視円形状のSiO層7aa、7bb、7cc、7dd、7ee、7ffをマスクに用いたRIEエッチングによって形成される。Si柱P1~P6と、Si柱P1~P6の下部に位置するi層5aa、5bbとの位置関係は、図2Dに示すように、i層5a、5b及びレジスト層6a、6b、6cの、リソグラフィによるマスク合せの位置関係で定められる。X-X’線方向とY-Y’線方向に移動するマスク合せにおいて、Y-Y’線方向のマスク合せによる位置ズレは、SiO層7a、7b、7c、7d、7e、7f、SiN層8a、8b、8c、8d、8e、8f、及びi層5a、5bの相互の位置関係に影響を与えない。このように、Si柱P1~P6は、i層5aa、5bb上にて、Y-Y’線方向に自己整合で形成される。この結果、Y-Y’線方向では、リソグラフィ工程でのマスク合せマージンが不要となるので、より一層、セル面積の小さいSRAMセル回路を実現することができる。
 2.レジスト層6a、6b、6cのX-X’線方向の幅Laと、i層5a、5bのY-Y’線方向の幅Lbとを、互いに等しい長さとすることで、Si柱P1~P6の水平断面形状を平面視円形状にすることができる。この結果、チャネルの水平断面内での電位分布が同心状となるSGTが、Si柱P1~P6に形成され、その電流駆動能力が大きくなる。
 3.酸化ハフニウム(HfO)層9d及び窒化チタン(TiN)層14で被覆され、断面が円形であるSi柱P1~P6の最外周(TiN層14の最外周)の直径Lcを、i層5a、5bのY-Y’線方向の幅Lbよりも短くすることで、HfO層9dとTiN層14で囲まれるSi柱P1~P6を、i層5aa、5bb上にて、平面視矩形状のi層5aa、5bbの外周からはみ出ることなく形成することができる。この結果、HfO層9dとTiN層14で囲まれたSi柱P1~P6を、平面視矩形状のi層5aa、5bb上に形成することが容易となる。
 (第2実施形態)
 以下、図3A~図3Gを参照しながら、本発明の第2実施形態に係る、SGTを有するCMOS型SRAMセル回路の製造方法を示す。
 第2実施形態は、オフ電流の低いSGTを得るためのN型ウエルまたはP型ウエルを形成する場合、又は、回路間を確実に分離するための素子分離不純物拡散層を有する回路形成する場合に、有用である。
 まず、図3Aに示すように、P層基板25上にi層26を形成する。続いて、図2Aと同様にして、i層26上に、熱酸化法によりSiO層2を形成し、SiO層2上にSiN層3を形成する。
 次に、図3Bに示すように、図2B、図2Cと同様にして、リソグラフィ法によって、図1Bの回路形成領域IA1、IA2に対応するレジスト層4a、4bを形成する。レジスト層4a、4bをマスクとして用い、SiO層2及びSiN層3をエッチングすることで、i層26上にSiO層2a、2b、SiN層3a、3bを形成する。続いて、レジスト層4a、4b、SiO層2a、2b、SiN層3a、3bをマスクとして用い、RIE法によって、i層26をエッチングすることで、平面視矩形状のi層5a、5bを形成する。その後、レジスト層4a、4bを除去する。ここでは、図3B(b)、(c)に示すように、i層5a、5b、SiO層2a、2b、SiN層3a、3bの、X-X’線方向及びY-Y’線方向の一端辺がいずれも一致するようになる。
 次に、図3Cに示すように、熱酸化法によって、i層5a、i層26の表層にSiO2層27を形成する。その後、SiO層2、SiN層3をマスクとして用い、砒素(As)イオン注入を行うことで、i層5a、5bの外側に位置するi層26の表層にN領域28(ドナー不純物を含む領域を、以降「N領域」と呼ぶ。)を形成する。
 次に、図3Dに示すように、熱処理を行うことで、N領域28のドナー不純物を熱拡散させ、i層5a、5bの外側に位置するi層26の表層と、i層5a、5bの底部側面から内部に広がる領域とに、N領域28aを形成する。ここで、図3D(a)に示すように、平面視において、N領域28aの内周縁29a、29bは、i層5a、5bの内側に位置している。
 次に、図3Eに示すように、SiO層2a、2b、SiN層3a、3bをマスクとして用い、ボロン(B)イオン注入を行うことで、i層5a、5bの外側に位置するi層26の表層にP領域30を形成する。ここで、チャンネルストッパであるP領域30のアクセプタ不純物の濃度は、NウェルとなるN領域28のドナー不純物の濃度よりも大きい。
 次に、図3Fに示すように、図2D、図2E、図2Fと同様な工程を経て、平面視円形状のSiO層7aa、7bb、7cc、7dd、7ee、7ffをマスクとして用い、RIE法によって、平面視円形状のSiO層7aa、7bb、7cc、7dd、7ee、7ffで覆われていないi層5a、5bをエッチングすることで、Si柱P1~P6を形成するとともに、i層26上にSGTが形成される領域であるi層5aa、5bbを残存させる。そうすると、Si柱P1~P6は、N領域28aの内周縁29a、29bの内周縁の内側に形成される。ここで、i層5a、5bの外側に位置するi層26の上面方向から、As、Bイオンが加速されて注入されるときに、i層5a、5bの側面が垂直面から僅かに傾斜しているか、又は、i層26の表面での反射により、注入されたAs、Bイオンの一部が、i層5a、5bの側面表層に注入されるようになる。第2実施形態によれば、上述したように、As、Bイオンの注入後にSi柱P1~P6の外側に位置するi層5a、5bがエッチングで除去されるため、i層5a、5bの側面表層に注入されたAs、B不純物が除去される。この結果、As、B不純物がSi柱P1~P6に進入することによるSGTの特性バラツキを抑制することができる。
 次に、図3Gに示すように、図2G~図2Mと同様な工程を経ることで、i層5aa、5bbの外周にSiO層10aを形成し、Si柱P1~P6の外周を囲むようにゲートHfO層9d、ゲートTiN層14a、14b、14c、14dを形成する。また、CVD法によってSiO層19を形成し、SiO層19の表面をCMP(Chemical Mechanical Polishing)法によって平坦化する。続いて、Si柱P1上にコンタクトホール19a、Si柱P6上にコンタクトホール19b、TiN層14c上にコンタクトホール19c、TiN層14b上にコンタクトホール19dをそれぞれ形成する。続いて、コンタクトホール19a、19bを介して、N領域16aa、16ddに接続されるグランド配線金属層VSS1、VSS2を形成し、コンタクトホール19c、19dを介して、TiN層14c、14dに接続されるワード配線金属層WLを形成する。続いて、CVD法によってSiO層20を形成し、SiO層20の表面をCMP法によって平坦化する。続いて、TiN層14a上にコンタクトホール21a、Si柱P2上にコンタクトホール21b、N領域12bbとP領域13aaの境界線上にコンタクトホール21c、Si柱P3上にコンタクトホール21d、Si柱P4上にコンタクトホール21e、N領域12ccとP領域13bbの境界線上にコンタクトホール21f、Si柱P5上にコンタクトホール21g、TiN層14d上にコンタクトホール21hをそれぞれ形成する。そして、コンタクトホール21eを介して、N領域16ccに接続される反転ビット配線金属層BLBが形成され、コンタクトホール21a、21fを介して、TiN層14a、N領域12cc、P領域13bbに接続される配線金属層22aを形成し、コンタクトホール21b、21gを介してP領域17aa、17bbに接続される電源配線金属層VDDを形成し、コンタクトホール21c、21hを介して、TiN層14d、N領域12bb、P領域13aaに接続される配線金属層22bを形成し、コンタクトホール21dを介して、N領域12bbに接続されるビット配線金属層BLを形成する。
 次に、図3Gに示すように、図2G~図2Mと同様な工程を経ることで、N領域28a、28b、P領域30、P層基板25のドナー不純物、アクセプタ不純物をそれぞれ熱拡散させ、N領域28aa、28ab、P領域30a、P層基板25aをそれぞれ形成する。N領域28aa、28abは、i層5aa、5bbに形成されたNウエルとなり、P領域30aは素子分離チャネルストッパ領域となる。この結果、SiO層10aとP領域30aとにより素子分離され、Nウエル用のN領域28aa、28ab上に形成したSGTを有するSRAMセル回路が得られる。
 本発明の第2の実施形態によれば、以下の効果が得られる。
 1.i層5a、5bを形成した後に、砒素(As)及びボロン(B)のイオン注入を行うことで、Nウエル用のN領域28と、素子分離チャネルストッパ領域用のP領域30をそれぞれ形成する。続いて、RIE法によって、平面視円形状のSiO層7aa、7bb、7cc、7dd、7ee、7ffをマスクとして用い、i層5a、5bをエッチングすることで、Si柱P1~P6を形成している。ここで、i層5a、5bの外周に位置するi層26の上面方向から、As、Bイオンが加速されて注入されるときに、i層5a、5bの側面が垂直面から僅かに傾斜しているか、又は、i層26の表面での反射により、注入されたAs、Bイオンの一部が、i層5a、5bの側面表層に注入されるようになる。ここでは、As、Bイオンの注入後にSi柱P1~P6の外側に位置するi層5a、5bがエッチングで除去される。このため、i層5a、5bの側面表層に注入されたAs、B不純物が除去される。この結果、As、B不純物がSi柱P1~P6に進入することによるSGTの特性バラツキを抑制することができる。
 2.図3F(a)に示すように、N領域28aの内周縁29a、29bは、i層5aa、5bbの内側に位置し、かつSi柱P1~P6の外側に位置している。このため、N領域28a、P領域30を形成するとき、i層5a、5bの側面表層に注入されたAs、B不純物は、Si柱P1~P6形成のためにi層5a、5bをエッチングした際に、i層5a、5bの外側に位置するSi層と共に除去される。この結果、As、B不純物がSi柱P1~P6に残存することによるSGTの特性バラツキを抑制することができる。
(第3実施形態)
 以下、図4A~図4Eを参照しながら、本発明の第3実施形態に係る、SGTを有するCMOS型SRAMセル回路の製造方法について説明する。
 第3実施形態によれば、第2実施形態と比較して、Si柱P1~P6内へのAs、B不純物の進入を、さらに抑制することができる。
 まず、図4Aに示すように、図1A~図2Cと同様な工程を経た後、レジスト層4a、4bを除去する。ここでは、図4A(b)、(c)に示すように、i層5a、5b、SiO層2a、2b、SiN層3a、3bの、X-X’線方向及びY-Y’線方向の一端辺がいずれも一致するようになる。続いて、熱酸化法によって、平面視矩形状のi層5a、5bの側面、及びi層26の表面に、SiO層31を形成する。その後、ALD(Atomic Layer Deposition)法によって、i層5a、5b及びi層26の全体を、耐熱金属であり、酸化速度の小さいタングステン(W)層32で被覆する。
 次に、図4Bに示すように、レジスト(図示せず)を塗布した後、エッチバック法によって、このレジストを表層から均一にエッチングすることで、i層5a、5bの外側に位置するi層26上にレジスト層33を形成する。続いて、等方プラズマエッチング法によって、レジスト層33で覆われていないSiO層31及びW層32を除去するとともに、レジスト層33で覆われているSiO層31a及びW層32aをi層5a、5bの下方側面に残存させる。その後、レジスト層33を除去する。
 次に、図4Cに示すように、熱酸化法によって、SiN層3a、3b、SiO層31a及びW層32aで覆われていないi層5a、5bの側面に、SiNよりも酸化速度が速いSiOからなるSiO層34a、34bを厚く形成する。その後、SiO層31a及びW層32aを除去する。
 次に、図4Dに示すように、図3Cと同様な工程を経ることで、Asイオン注入を行い、i層5a、5bの外側に位置するi層26の表層にN領域28を形成する。
 次に、図4Eに示すように、図3D、図3Eと同様な工程を経ることで、N領域28の不純物領域を熱拡散によってi層5aa、5bbの内部方向に広げてN領域28aを形成する。続いて、Bイオン注入を行い、i層5aa、5bbの外側に位置するi層26の表層にP領域29を形成する。続いて、RIE法によって、SiO層7aa、7bb、7cc、7dd、7ee、7ffをマスクとして用い、エッチングを行うことで、Si柱P1~P6を形成する。その後、図2G~図2Mと同様な工程を経ることで、SGTを有するCMOS型SRAMセル回路が得られる。
 第3実施形態によれば、図4Dに示すように、厚さの厚いSiO層33a、33bがi層5a、5bの側面に存在することで、i層5a、5bの外側に位置するi層26の上面方向から、As、Bイオンが加速されて注入されるときに、i層5a、5bの側面が垂直面から僅かに傾斜しているか、又は、i層26の表面での反射により、i層5a、5bの側面表層に注入されることが防止される。このため、第2実施形態と比較して、As、B不純物がSi柱P1~P6に進入することによるSGTの特性バラツキを抑制することができる。
(第4実施形態)
 以下、図5A~図5Eを参照しながら、本発明の第4実施形態に係る、CMOS型SRAMセル回路の製造方法について説明する。
 第4実施形態は、第1実施形態ではSi柱P1~P6が、i層5aa、5bb上にて、Y-Y’線方向に自己整合で形成されるが、X-X’線方向には自己整合で形成されていないのに対して、Si柱PSのベースとなるi層5aa、5bbに対して、X-X’線方向とY-Y’線方向の両方向に自己整合で形成されることに特徴がある。
 まず、図5Aに示すように、図2Aと同様な工程を経ることで、熱酸化法によって、i層基板35上にSiO層36を形成し、SiO層36上に窒化シリコン(SiN)層37を形成する。
 次に、図5Bに示すように、リソグラフィ法によって形成されたレジスト層をマスクとして用い、SiN層37及びSiO層36をエッチングすることで、平面視矩形状のSiO層36a及びSiN層37aを形成する(図5B(a)参照)。その後、SiO層36a及びSiN層37aをマスクとして用い、i層基板35をエッチングすることで、i層基板35の上方に平面視矩形状のi層38を形成する。ここで、i層38は、X-X’線方向及びY-Y’線方向の一端辺の長さLs1、Ls2が等長であり、平面視正方形状であることが望ましい。ここでは、図5B(b)、(c)に示すように、i層38、SiO層36a、SiN層37aの、X-X’線方向及びY-Y’線方向の一端辺がいずれも一致するようになる。
 次に、図5Cに示すように、等方性プラズマエッチング法によって、SiN層37aをマスクとして用い、SiO層36aをエッチングすることで平面視円形状のSiO層36bを形成する。
 次に、図5Dに示すように、SiN層37aを除去した後、SiO層36bをマスクとして用い、i層38をエッチングすることでSi柱Psを形成する。これにより、Si柱Psの下方にi層38aが形成される。
 その後、図2G~図2Mと同様な工程を経ることで、図5Eに示すように、i層38aの外側に位置するi層基板35上にSiO層40が形成される。Si柱Psの外側に位置するi層38aにN領域(さらに後の工程を経ることで、Si柱Psの底部に、N領域41が熱拡散によって広がるように形成される。)が形成される。Si柱Psの外周を囲むように、ゲートとなるSiO層42が形成される。SiO層42を囲むように、ゲートとなるTiN層43が形成される。Si柱Psの頭頂部にN領域44が形成される。CVD法によってSiO層45が形成される。TiN層43に繋がるコンタクトホール46a、N領域44に繋がるコンタクトホール46b、N領域41に繋がるコンタクトホール46cがそれぞれ形成される。さらに、SiO層45上に配線され、コンタクトホール46aを介してゲートとなるTiN層43に繋がる金属配線層Gと、コンタクトホール46bを介してN領域44に繋がる金属配線層Sと、コンタクトホール46cを介してN領域41に繋がる金属配線層Dがそれぞれ形成される。これにより、N領域41、44のいずれかがソースとなる場合に、他方がドレインとなり、Si柱Psの外側に、SiO層42、TiN層43、及びN領域41、44の間に位置するSi柱PsをチャネルとしたNチャネルSGTが形成される。
 本発明の第4実施形態によれば、以下の効果が得られる。
 1.Si柱Psのベースとなる平面視矩形状のi層38aと、Si柱Psを形成するためのエッチングマスクとなる平面視円形状のSiO層36bとのいずれもが、平面視矩形状のSiN層37aをエッチングマスクとして形成される。このため、Si柱Psとi層38aとの位置関係が、何らのマスク合せ工程を必要とすることなく決定される。このように、Si柱Psとi層38aは、X-X’線方向とY-Y’線方向の両方向において自己整合によって形成される。これにより、SGTを有するCMOS型SRAMセル回路の高密度化が実現される。
 2.Si柱Psのベースとなる平面視矩形状のi層38aと、Si柱Psを形成するためのエッチングマスクとなる平面視円形状のSiO層36bとのいずれもが、平面視矩形状のSiN層37aをエッチングマスクとして形成される。これに対して、第1実施形態では、まず、平面視矩形状のi層4a、4bを形成し、その後に、Si柱P1~P6を形成するための平面視矩形状のSiO層7a、7b、7c、7d、7e、7f、SiN層8a、8b、8c、8d、8e、8fを形成している。このため、第3実施形態は、第1実施形態と比較して、リソグラフィ工程を1回分省略することができる。このように工程が省略されることで、SGTを有するCMOS型SRAMセル回路の低コスト化が実現される。
 なお、第4実施形態では、SiN層37aは平面視矩形状であると記述したが、平面視正方形状も含まれる。一般に、SiN層37aのエッチングマスクとして用いられる、平面視矩形状のレジストの角部は丸みを帯びている。さらに、レジストの加工寸法が小さくなるに従って、このレジストの平面視での形状は円形に近づく。この結果、Si柱Psを形成するためのSiO層36bの形状は、望ましい形状である平面視円形状になる。このため、SiN層37a及びSiO層36aの形状は、等方プラズマエッチング法によって形成される、SiO層36bの形状が平面視円形状になるものであればいずれの形状であってもよい。
(第5実施形態)
 以下、図6A~図6Gを参照しながら、本発明の第5実施形態に係る、SGTを有するCMOSインバータ回路の製造方法について説明する。
 第5実施形態は、ベースとなるi層基板50に形成されたNチャネルSGTとPチャネルSGTとからなるCMOS型インバータ回路の形成にあたり、NチャネルSGTとPチャネルSGTとを形成するSi柱55、56が、ベースとなるi層基板50に対して、X-X’線方向とY-Y’線方向の両方向において、自己整合により形成されることに特徴がある。
 まず、図6Aに示すように、熱酸化法によって、i層基板50上にSiO層51を形成し、SiO層51上にSiN層52を形成する。さらに、ALD法によって、SiN層52上にHfO層53を形成する。
 次に、図6Bに示すように、リソグラフィ法によって形成されたレジスト層をマスクとして用い、RIEエッチングによって、平面視で同一の矩形状とされ、かつ互いに重なるSiO層51a、SiN層52a、及びHfO層53aを形成する。続いて、SiO層51a、SiN層52a、及びHfO層53aをマスクとして用い、i層基板50をエッチングすることで、平面視矩形状のi層54を形成する。ここで、SiO層51a、SiN層52a、及びHfO層53aは、X-X’線方向及びY-Y’線方向の一端辺の長さが等長であり、平面視正方形状であることが望ましい。ここでは、図6B(b)、(c)に示すように、i層54、SiO層51a、SiN層52aの、X-X’線方向及びY-Y’線方向の一端辺がいずれも一致するようになる。
 次に、図6Cに示すように、等方プラズマエッチング法によって、HfO層53aをマスクとして用い、HfO層53aの外周から内側にSiO層51a及びSiN層52aをエッチングすることで、平面視円形状のSiO層51b及びSiN層52bを形成する。その後、HfO層53aを除去する。
 次に、図6Dに示すように、SiO層51a及びSiN層52aをマスクとして用い、i層54をエッチングすることで、Si柱55を形成する。ここで、Si柱55の下方に平面視矩形状のSi柱54aを形成する。
 次に、図6Eに示すように、等方プラズマエッチング法によって、SiN層52bをマスクとして用い、SiN層52aの外周から内側にSiO層51aをエッチングすることで、SiO層51bよりも更に小径とされた平面視円形状のSiO層51cを形成する。その後、SiN層52bを除去する。
 次に、図6Fに示すように、SiO層51cをマスクとして用い、Si柱55をエッチングすることで、Si柱56を形成する。ここでは、Si柱56の下方にSi柱55aが形成されるようにエッチングを行う。これによって、平面視矩形状のSi柱54a上に、第1のSGT(図6GにおいてNチャネルSGTになる。)が形成されるSi柱55aと、Si柱55a上に、第2のSGT(図6GにおいてPチャネルSGTとなる。)が形成されるSi柱56と、が形成される。
 次に、図6Gに示すように、Si柱54aの外側に位置するi層基板50上に、SiO層58が形成される。Si柱55aの外側に位置するSi柱54aにN領域59a(後の工程の熱処理を経ることで、このようにSi柱55aの内部方向に熱拡散で広げられたN領域59aとなる。)が形成される。Si柱55aの上方にN領域59b(後の工程の熱処理を経ることで、このようにSi柱55aの上方に熱拡散で広げられたN領域59bとなる。)が形成される。Si柱56の外側に位置するSi柱55aの頭頂部にP領域60a(後の工程の熱処理を経ることで、このようにSi柱56の底部に熱拡散で広げられたP領域60aとなる。)が形成される。続いて、Si柱55aの外周を囲むように、ゲート絶縁層となるSiO層61aが形成され、SiO層61aを囲むようにゲート導電層となるTiN層62aが形成される。続いて、CVD法によって、TiN層62aの外周を囲むようにSiO層63が形成される。続いて、Si柱56の外周を囲むように、ゲート絶縁層となるSiO層61bが形成され、SiO層61bを囲むように、ゲート導電層となるTiN層62bが形成される。続いて、Si柱56の頭頂部にP領域60bが形成される。続いて、CVD法によって、TiN層62bの外周を囲むように、SiO層64が形成される。続いて、SiO層63、64に、コンタクトホール65a、65b、65c、65dが形成される。ここで、コンタクトホール65aは、SiO層63、64とTiN層62bとを貫通し、SiO層63の下方のTiN層62aの表面に到達する。その後、SiO層64上に、コンタクトホール65aを介して、TiN層62a、62bに繋がる入力配線金属層Viが形成され、コンタクトホール65bを介してP領域60bに繋がる電源配線金属層VDDが形成される。また、コンタクトホール65cを介してP領域60a、N領域59bに繋がる出力配線金属層Voが形成され、コンタクトホール65dを介してN領域59aに繋がるグランド配線金属層VSSが形成される。このようにして、Si柱55aに形成されたNチャネルSGTと、Si柱56に形成されたPチャネルSGTと、からCMOS型インバータ回路が形成される。
 本発明の第5実施形態によれば、以下の効果が得られる。
 1.NチャネルSGTを構成するSi柱55aが、平面視矩形状のHfO層53aをエッチングマスクとして形成された平面視円形状のSiO層51b及びSiN層52bによって形成される。これによって、平面視矩形状のSi柱54aと、Si柱55aとが、X-X’線方向とY-Y’線方向の両方向において自己整合によって形成される。また、PチャネルSGTを構成するSi柱56が、SiN層52bをエッチングマスクとして形成された平面視円形状のSiO層51cによって形成される。これによって、Si柱55a、56は、X-X’線方向とY-Y’線方向の両方向において自己整合によって形成される。このように、Si柱55aは、平面視矩形状のSi柱54a及びSi柱56と、X-X’線方向とY-Y’線方向の両方向において自己整合によって形成されるので、平面視矩形状のSi柱54a、Si柱55a、56のいずれもが互いに自己整合によって形成される。この結果、SGTを有するCMOSインバータ回路の高密度化が実現される。
 2.Si柱54a、及びSi柱55a、56を形成するためのリソグラフィ工程は、SiO層51a、SiN層52a、HfO層53aを同時に形成するために1回のみが必要であり、Si柱55aをSi柱54a上に形成するためのリソグラフィ工程と、Si柱56をSi柱55a上に形成するためのリソグラフィ工程とは不要である。このような製造工程の省略によって、SGTを有するCMOSインバータ回路の低コスト化が実現される。
 なお、上記各実施形態では、半導体柱としてSi柱を用いたSGTについて説明したが、他の材料からなる半導体柱を用いたSGTにも本発明の技術思想を適用することができる。
 上記各実施形態では、i層基板1の代わりに、i層基板1の底部に絶縁基板を有するSOI基板を用いることができる。
 第1実施形態では、i層基板1上にSiO層2a、2b、SiN層3a、3bを形成するに際に、エッチングマスクとしてリソグラフィ法で形成したレジスト層4aを用いた。しかし、このエッチングマスクはレジスト層4a、4bでなくてもよく、例えば、SiN層3上にHfO層を設け、リソグラフィ法で形成したレジスト層4a、4bをマスクとして用い、HfO層をエッチングすることもできる。この場合、このレジスト層4a、4bを除去した後、HfO層をマスクとして用い、SiO層2a、2b、SiN層3a、3bを形成することができる。さらに、HfO層は他の材料からなる層であってもよい。
 上記各実施形態では、レジスト層4a、4b、SiO層2a、2b、SiN層3a、3bを構成する材料も、以下の要求を満足するものであれば、他の材料を使用してもよい。例えば、レジスト層4a、4bに対応する材料層をマスクとして用い、SiO層2、SiN層3をエッチングすることができること、SiN層3a、3bに対応する材料層をマスクとして用い、SiO層2に対応する材料層を等方エッチングすることで、SiO層2a、2bに対応する材料層を形成することができること、SiO層2a、2bに対応する材料層をマスクとして用いて、i層基板1をエッチングすることで、i層5a、5bを形成することができること、である。このように、各実施形態におけるエッチングマスク材料層と、このエッチングマスク材料層に対してエッチングされる被エッチング材料層においては、上記要求が満足される限り、任意の材料を選択して用いることができる。
 第1実施形態では、等方プラズマエッチング法によって、SiN層8a、8b、8c、8d、8e、8fをマスクとして用い、平面視円形状のSiO層7aa、7bb、7cc、7dd、7ee、7ffを形成した。しかしこれに限られず、SiO層7a、7b、7c、7d、7e、7fがSiN層8a、8b、8c、8d、8e、8fの外周から内側にエッチングされる方法であれば、プラズマエッチング法以外の等方エッチングであってもよい。このことは、他の実施形態においても同様である。
 第2及び第3実施形態では、第1実施形態と同様にCMOS型SRAMセル回路を使用した。しかしこれに限られず、第1実施形態と同様のCMOS型SRAMセル回路は、Si柱の外側に形成する素子分離領域(図2C、図2EにおけるN領域28、またはP領域30が形成される領域に対応する領域)にウエル、またはチャネルストッパ不純物領域を形成するための領域を形成する他の実施形態でSGTを有する回路を形成する場合にも適用することができる。
 第1実施形態では、ゲート絶縁層としてHfO層9d、ゲート導電層としてTiN層14を用いた。しかしこれに限られず、ゲート絶縁層及びゲート導電層は、他の材料からなる層であっても良い。また、このように単一の材料からなる単層構成に限られず、多層構成であっても良い。このことは、他の実施形態においても同様である。
 本発明の技術思想は、Si柱P1~P6、Si柱Ps、Si柱55a、56の形成方法に特徴を有するので、Si柱P1~P6、Si柱Ps、Si柱55a、56の形成方法以外の他の工程については、上記各実施形態の製造方法以外の半導体素子の製造方法を採用することができる。
 第5実施形態では、i層基板50上に2段構造のSi柱54a、55を形成した。これに限られず、3段構造以上のSi柱を、i層基板50上に自己整合して形成するにあたっても、本発明の技術思想を適用することができる。
 上記各実施形態では、CMOS型SRAMセル回路、CMOS型インバータ回路、単体のSGTを形成したが、本発明の技術思想は、その他のSGTを有する回路を形成する場合にも適用可能である。
 SGTは、半導体柱の外周にゲート絶縁膜が形成され、さらにこのゲート絶縁膜の外周にゲート導体層が形成されている構造を有する。このようなゲート導体層とゲート絶縁層との間に電気的に浮遊した導体層を有するフラッシュメモリ素子であっても、SGTの一類型であるので、本発明の技術思想が適用できる。
 上記各実施形態では、一つの半導体柱にSGTが形成された場合について説明したが、本発明の技術思想は、SGTとそれ以外の素子(例えば、フォトダイオードなど)が組み込まれた半導体装置の製造方法にも適用することができる。
 第4実施形態では、平面視矩形状、もしくは平面視正方形状のSiN層37aのエッチングマスクとして用いられる、平面視矩形状のレジストの角部は丸みを帯びている。さらに、レジストの加工寸法が小さくなるに従って、このレジストの平面視での形状は円形に近づく。この結果、Si柱Psを形成するためのSiO層36bの形状は、望ましい形状である平面視円形状になる。このため、SiN層37a及びSiO層36aの形状は、等方プラズマエッチング法によって形成される、SiO層36bの形状が平面視円形状になるものであればいずれの形状であってもよい。このことは、他の実施形態においても同様である。
 なお、本発明は、本発明の広義の精神と範囲を逸脱することなく、様々な実施形態及び変形が可能とされるものである。また、上述した実施形態は、本発明の一実施例を説明するためのものであり、本発明の範囲を限定するものではない。上記各実施形態及びそれらの変形例は任意に組み合わせることができる。さらに、必要に応じて本発明の構成要件の一部を除いても本発明の技術的思想の範囲内となる。
 本発明によれば、高密度化された、SGTを有する半導体装置が実現される。
BL  ビット線金属層
BLt ビット線端子
BLB 反転ビット線金属層
BLBt 反転ビット線端子
Nc1、Nc2 NチャネルSGT
SN1、SN2 選択NチャネルSGT
P1、P2、P3、P4、P5、P6、Ps、55a、56 Si柱
Pc1、Pc2 PチャネルSGT
VDD 電源配線金属層
Vdd 電源端子
VSS、VSS1、VSS2 グランド配線金属層
Vss グランド端子
1、50 i層基板
2、2a、2b、7a、7b、7c、7e、7f、7aa、7bb、7cc、7dd、7ee、7ff、9b、10、10a、19、20、31、33、34a、34b SiO
3、3a、3b、8a、8b、8c、8e、8f、9、9a、14 SiN層
4a、4b、6a、6b、6c、11、15、33 レジスト層
5a、5b、5aa、5bb i層
12a、12b、12c、12d、12aa、12bb、16a、16b、16c、16d、16aa、16bb、16cc、16dd N領域
13a、13aa、17a、17aa、30 P領域
9c、9d、53、53a HfO
14、14a、14b、14c、14d TiN層
19a、19b、19c、19d、21a、21b、21c、21d、21e、21f、21g コンタクトホール
25、25a P層基板
26 i層
28、28a、28aa、28ab N領域
29a、29b N領域の内周縁
32、32a、32b W層

Claims (8)

  1.  半導体基板上に第1の材料層を形成し、前記第1の材料層上に第2の材料層を形成する第1・第2材料層形成工程と、
     平面視矩形状のマスクを用い、前記第1の材料層、前記第2の材料層をエッチングすることで、平面視で同一の矩形状とされ、かつ互いに重なる、第3の材料層、第4の材料層を形成する第3・第4材料層形成工程と、
     縦方向若しくは横方向に延びる平面視矩形状、又は平面視正方形状のマスクを用い、前記半導体基板、前記第3の材料層、及び前記第4の材料層をエッチングすることで、平面視で同一の矩形状とされ、かつ互いに重なる前記第3の材料層及び前記第4の材料層と、縦方向及び横方向の少なくとも一方向に延びる一端辺が、前記第3の材料層及び前記第4の材料層の縦方向及び横方向の少なくとも一方向に延びる一端辺と一致する第1の島状半導体層と、を形成する第1島状半導体層形成工程と、
     前記第4の材料層をマスクとして用い、等方エッチングによって、前記第3の材料層を、前記第4の材料層の外周から内側にエッチングすることで、平面視円形状の第5の材料層を形成する第5材料層形成工程と、
     前記第4の材料層を除去する材料層除去工程と、
     前記第5の材料層をマスクとして用い、前記第1の島状半導体層をエッチングすることで、前記第1島状半導体層から、平面視円形状の第1の半導体柱と、前記第1の半導体柱の下方に位置する第2島状半導体層と、を形成する第1半導体柱形成工程と、
     前記第1の半導体柱の外周に第1のゲート絶縁層を形成する第1ゲート絶縁層形成工程と、
     前記第1のゲート絶縁層の外周に、第1のゲート導体層を形成する第1ゲート導体層形成工程と、
     前記第1の半導体柱の下方に位置する半導体基板内に、ドナーまたはアクセプタ不純物を含む、第1の不純物領域を形成するとともに、前記第1の半導体柱の内部であって、かつ前記第1の不純物領域から上方に離れた位置に、前記第1の不純物領域と同じ導電性を有する第2の不純物領域を形成する第1・第2不純物領域形成工程と、
     を有し、
     前記第1の不純物領域及び前記第2の不純物領域の一方がソースとなる場合に、他方がドレインとなり、前記第1の不純物領域と前記第2の不純物領域の間に位置する前記第1の半導体柱を第1のチャネルとし、前記第1のチャネルを囲む、前記第1の半導体柱の外周に前記第1のゲート絶縁層が形成され、前記第1のゲート絶縁層の外周に前記第1のゲート導体層が形成されている第1のSGT(Surrounding Gate MOS Transistor)が形成される、
     ことを特徴とする、SGTを有する半導体装置の製造方法。
  2.  前記第1島状半導体層形成工程の後、前記第1半導体柱形成工程の前に、前記第1の島状半導体層の外周に位置する前記半導体基板の表面に、イオン注入によって、ドナーまたはアクセプタ不純物を含む第3の不純物領域を形成する、第3不純物領域形成工程を行う、ことを特徴とする請求項1に記載のSGTを有する半導体装置の製造方法。
  3.  前記第1島状半導体層形成工程の後、前記第1半導体柱形成工程の前に、前記第1の島状半導体層と、前記第1の島状半導体層の外周に位置する前記半導体基板と、を覆うように、酸化速度の小さい第6の材料層を形成する第6材料層形成工程と、
     前記第1の島状半導体層の下方側面に、前記第6の材料層を残存させる第6材料層残存工程と、
     前記第6の材料層で覆われていない前記第1の島状半導体層の側面に酸化層を形成する酸化層形成工程と、を備え、
     前記第3不純物領域形成工程は、前記酸化層形成工程の後に行う、
     ことを特徴とする請求項2に記載のSGTを有する半導体装置の製造方法。
  4.  前記第1の半導体柱は、前記第3不純物領域形成工程の後、前記第1の島状半導体層の内側に熱拡散された前記第3の不純物領域の内周縁の内側に形成される、ことを特徴とする請求項2又は3に記載のSGTを有する半導体装置の製造方法。
  5.  互いに重なる前記第3の材料層及び前記第4の材料層の形状が、平面視正方形状である、ことを特徴とする請求項1に記載のSGTを有する半導体装置の製造方法。
  6.  前記第1の半導体柱を囲む前記第1のゲート導体層の外周が、前記第2の島状半導体層の上方に位置している、ことを特徴とする請求項1に記載のSGTを有する半導体装置の製造方法。
  7.  前記第1の島状半導体層は、前記第3の材料層及び前記第4の材料層の、縦方向及び横方向の一端辺がいずれも一致するように形成する、ことを特徴とする請求項1に記載のSGTを有する半導体装置の製造方法。
  8.  半導体基板上に第1の材料層を形成し、前記第1の材料層上に第2の材料層を形成する第1・第2材料層形成工程と、
     前記第2の材料層上に第6の材料層を形成する第6材料層形成工程と、
     平面視正方形状のマスクを用い、前記第1の材料層、前記第2の材料層、前記第6の材料層をエッチングすることで、平面視で同一の正方形状とされ、かつ互いに重なる、第3の材料層、第4の材料層、第7の材料層を形成する第3・第4・第7材料層形成工程と、
     前記第3の材料層、前記第4の材料層、及び前記第7の材料層をマスクとして用い、前記半導体基板をエッチングすることで、縦方向及び横方向の一端辺のいずれもが、前記第3の材料層、前記第4の材料層、及び前記第7の材料層の縦方向及び横方向の一端辺と一致する第3の島状半導体層を形成する第3島状半導体層形成工程と、
     前記第7の材料層をマスクとして用い、等方エッチングによって、前記第3の材料層と前記第4の材料層とを、前記第7の材料層の外周から内側にエッチングすることで、平面視円形状の第8の材料層及び平面視円形状の第9の材料層を形成する第8・第9材料層形成工程と、
     前記第7の材料層を除去する第7材料層除去工程と、
     前記第8の材料層及び前記第9の材料層をマスクとして用い、前記第3の島状半導体層をエッチングすることで、前記第3島状半導体層から、第2の半導体柱を形成する第2半導体柱形成工程と、
     前記第9の材料層をマスクとして用い、等方エッチングによって、前記第8の材料層を、前記第9の材料層の外周から内側にエッチングすることで、前記第8の材料層から第10の材料層を形成する、第10材料層形成工程と、
     前記第9の材料層を除去する第9材料層除去工程と、
     前記第10の材料層をマスクとして用い、前記第2の半導体柱をエッチングすることで、平面視円形状の第3の半導体柱及び平面視円形状の第4の半導体柱を形成する第3・第4半導体柱形成工程と、
     前記第4の半導体柱の底部に、ドナー又はアクセプタ不純物を含む第4の不純物領域と、前記第4の半導体柱の内部であって、かつ前記第4の不純物領域から上方に離れた位置に、前記第4の不純物領域と同じ導電性を有する第5の不純物領域を形成する第4・第5不純物領域形成工程と、
     前記第3の半導体柱の底部に、ドナーまたはアクセプタ不純物を含む、第6の不純物領域と、前記第3の半導体柱の内部であって、かつ前記第6の不純物領域から上方に離れた位置に、前記第6の不純物領域と同じ導電性を有する第7の不純物領域を形成する第6・第7不純物領域形成工程と、
     前記第4の不純物領域と前記第5の不純物領域との間であって、前記第4の半導体柱の外周に第2のゲート絶縁層を形成する第2ゲート絶縁層形成工程と、
     前記第2のゲート絶縁層の外周に第2のゲート導体層を形成する第2ゲート導体層形成工程と、
     前記第6の不純物領域と前記第7の不純物領域との間であって、前記第3の半導体柱の外周に第3のゲート絶縁層を形成する第3ゲート絶縁層形成工程と、
     前記第3のゲート絶縁層の外周に第3のゲート導体層を形成する第3ゲート導体層形成工程と、
     を有し、
     前記第4の不純物領域及び前記第5の不純物領域の一方がソースとなる場合に、他方がドレインとなり、前記第4の不純物領域と前記第5の不純物領域の間に位置する前記第4の半導体柱を第2のチャネルとし、前記第2のチャネルを囲む、前記第4の半導体柱の外周に前記第2のゲート絶縁層が形成され、前記第2のゲート絶縁層の外周に前記第2ゲート導体層が形成されている第2のSGTが形成され、
     前記第6の不純物領域及び前記第7の不純物領域の一方がソースとなる場合に、他方がドレインとなり、前記第6の不純物領域と前記第7の不純物領域の間に位置する前記第3の半導体柱を第3のチャネルとし、前記第3のチャネルを囲む、前記第3の半導体柱の外周に前記第3のゲート絶縁層が形成され、前記第3のゲート絶縁層の外周に前記第3ゲート導体層が形成されている第3のSGTを形成する、
     ことを特徴とするSGTを有する半導体装置の製造方法。
PCT/JP2013/071968 2013-08-15 2013-08-15 Sgtを有する半導体装置の製造方法 Ceased WO2015022744A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
PCT/JP2013/071968 WO2015022744A1 (ja) 2013-08-15 2013-08-15 Sgtを有する半導体装置の製造方法
JP2014531012A JP5639318B1 (ja) 2013-08-15 2013-08-15 Sgtを有する半導体装置の製造方法
US14/689,640 US9224835B2 (en) 2013-08-15 2015-04-17 Method for producing SGT-including semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2013/071968 WO2015022744A1 (ja) 2013-08-15 2013-08-15 Sgtを有する半導体装置の製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/689,640 Continuation US9224835B2 (en) 2013-08-15 2015-04-17 Method for producing SGT-including semiconductor device

Publications (1)

Publication Number Publication Date
WO2015022744A1 true WO2015022744A1 (ja) 2015-02-19

Family

ID=52145690

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/071968 Ceased WO2015022744A1 (ja) 2013-08-15 2013-08-15 Sgtを有する半導体装置の製造方法

Country Status (3)

Country Link
US (1) US9224835B2 (ja)
JP (1) JP5639318B1 (ja)
WO (1) WO2015022744A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102014111009A1 (de) * 2014-07-18 2016-01-21 Taiwan Semiconductor Mfg. Co., Ltd. Halbleitervorrichtung und Verfahren zum Ausbilden einer vertikalen Struktur
WO2019087328A1 (ja) * 2017-11-01 2019-05-09 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置と、その製造方法
WO2020070767A1 (ja) * 2018-10-01 2020-04-09 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置の製造方法
WO2020129237A1 (ja) * 2018-12-21 2020-06-25 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 3次元半導体装置の製造方法
WO2021084652A1 (ja) * 2019-10-30 2021-05-06 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置と、その製造方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150128384A (ko) * 2014-05-09 2015-11-18 에스케이하이닉스 주식회사 반도체 장치, 저항 변화 메모리 장치 및 반도체 장치의 제조 방법
WO2017104066A1 (ja) * 2015-12-18 2017-06-22 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド Sgtを有する半導体装置及びその製造方法
JP6393841B2 (ja) * 2016-10-14 2018-09-19 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 柱状半導体装置の製造方法
WO2020245946A1 (ja) * 2019-06-05 2020-12-10 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置の製造方法
KR20220034051A (ko) * 2019-07-11 2022-03-17 유니산티스 일렉트로닉스 싱가포르 프라이빗 리미티드 주상 반도체 장치와, 그 제조 방법
US20240203993A1 (en) * 2022-12-14 2024-06-20 International Business Machines Corporation Low resistance metalization for connecting a vertical transport fet single-cpp inverter

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009096000A1 (ja) * 2008-01-29 2009-08-06 Unisantis Electronics (Japan) Ltd. 半導体記憶装置
JP2011108702A (ja) * 2009-11-13 2011-06-02 Unisantis Electronics Japan Ltd 半導体装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2703970B2 (ja) 1989-01-17 1998-01-26 株式会社東芝 Mos型半導体装置
US8598650B2 (en) 2008-01-29 2013-12-03 Unisantis Electronics Singapore Pte Ltd. Semiconductor device and production method therefor
US8154086B2 (en) 2008-01-29 2012-04-10 Unisantis Electronics Singapore Pte Ltd. Semiconductor surround gate SRAM storage device
JP2011129566A (ja) * 2009-12-15 2011-06-30 Elpida Memory Inc 半導体装置の製造方法
US8669601B2 (en) * 2011-09-15 2014-03-11 Unisantis Electronics Singapore Pte. Ltd. Method for producing semiconductor device and semiconductor device having pillar-shaped semiconductor

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009096000A1 (ja) * 2008-01-29 2009-08-06 Unisantis Electronics (Japan) Ltd. 半導体記憶装置
JP2011108702A (ja) * 2009-11-13 2011-06-02 Unisantis Electronics Japan Ltd 半導体装置

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102014111009B4 (de) * 2014-07-18 2019-02-14 Taiwan Semiconductor Mfg. Co., Ltd. Halbleitervorrichtung und Verfahren zum Ausbilden einer vertikalen Struktur
DE102014111009A1 (de) * 2014-07-18 2016-01-21 Taiwan Semiconductor Mfg. Co., Ltd. Halbleitervorrichtung und Verfahren zum Ausbilden einer vertikalen Struktur
WO2019087328A1 (ja) * 2017-11-01 2019-05-09 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置と、その製造方法
JPWO2019087328A1 (ja) * 2017-11-01 2019-11-14 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置と、その製造方法
US10825822B2 (en) 2017-11-01 2020-11-03 Unisantis Electronics Singapore Pte. Ltd. Pillar-shaped semiconductor device and method for producing the same
JPWO2020070767A1 (ja) * 2018-10-01 2021-02-15 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 柱状半導体装置の製造方法
WO2020070767A1 (ja) * 2018-10-01 2020-04-09 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置の製造方法
US11705338B2 (en) 2018-10-01 2023-07-18 Unisantis Electronics Singapore Pte. Ltd. Method for manufacturing pillar-shaped semiconductor device
TWI710112B (zh) * 2018-10-01 2020-11-11 新加坡商新加坡優尼山帝斯電子私人有限公司 柱狀半導體裝置的製造方法
TWI718813B (zh) * 2018-12-21 2021-02-11 新加坡商新加坡優尼山帝斯電子私人有限公司 三維半導體裝置的製造方法
JPWO2020129237A1 (ja) * 2018-12-21 2021-02-15 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 3次元半導体装置の製造方法
KR20210091289A (ko) * 2018-12-21 2021-07-21 유니산티스 일렉트로닉스 싱가포르 프라이빗 리미티드 3 차원 반도체 장치의 제조 방법
KR102535448B1 (ko) 2018-12-21 2023-05-26 유니산티스 일렉트로닉스 싱가포르 프라이빗 리미티드 3 차원 반도체 장치의 제조 방법
WO2020129237A1 (ja) * 2018-12-21 2020-06-25 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 3次元半導体装置の製造方法
US11862464B2 (en) 2018-12-21 2024-01-02 Unisantis Electronics Singapore Pte. Ltd. Method for manufacturing three-dimensional semiconductor device
WO2021084652A1 (ja) * 2019-10-30 2021-05-06 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置と、その製造方法
JPWO2021084652A1 (ja) * 2019-10-30 2021-05-06
JP7350371B2 (ja) 2019-10-30 2023-09-26 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置と、その製造方法
US12029022B2 (en) 2019-10-30 2024-07-02 Unisantis Electronics Singapore Pte. Ltd. Pillar-shaped semiconductor device and method for producing the same

Also Published As

Publication number Publication date
US9224835B2 (en) 2015-12-29
JPWO2015022744A1 (ja) 2017-03-02
US20150221750A1 (en) 2015-08-06
JP5639318B1 (ja) 2014-12-10

Similar Documents

Publication Publication Date Title
JP5639318B1 (ja) Sgtを有する半導体装置の製造方法
US10658371B2 (en) Method for producing a pillar-shaped semiconductor memory device
JP6542990B2 (ja) 柱状半導体装置の製造方法
US9111794B2 (en) Method for producing a semiconductor device having SGTS
JP6175196B2 (ja) 柱状半導体メモリ装置と、その製造方法
JP5973665B2 (ja) Sgtを有する半導体装置とその製造方法
TWI742750B (zh) 柱狀半導體裝置及其製造方法
JPWO2021005789A5 (ja)
US10840155B2 (en) Method for producing pillar-shaped semiconductor device
JP7610860B2 (ja) 柱状半導体装置とその製造方法
JPWO2021176693A5 (ja)
TWI818489B (zh) 柱狀半導體的製造方法
TWI781747B (zh) 柱狀半導體裝置及其製造方法
TWI815229B (zh) 柱狀半導體記憶裝置及其製造方法
TWI780948B (zh) 柱狀半導體裝置及其製造方法
TWI781541B (zh) 柱狀半導體裝置的製造方法
CN110366775B (zh) 柱状半导体装置的制造方法

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2014531012

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13891407

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13891407

Country of ref document: EP

Kind code of ref document: A1