[go: up one dir, main page]

WO2005086180A1 - 薄膜トランジスタ及び薄膜トランジスタ基板及びこれらの製造方法及びこれらを用いた液晶表示装置及び関連する装置及び方法、並びに、スパッタリングターゲット及びこれを用いて成膜した透明導電膜及び透明電極及び関連する装置及び方法 - Google Patents

薄膜トランジスタ及び薄膜トランジスタ基板及びこれらの製造方法及びこれらを用いた液晶表示装置及び関連する装置及び方法、並びに、スパッタリングターゲット及びこれを用いて成膜した透明導電膜及び透明電極及び関連する装置及び方法 Download PDF

Info

Publication number
WO2005086180A1
WO2005086180A1 PCT/JP2005/003489 JP2005003489W WO2005086180A1 WO 2005086180 A1 WO2005086180 A1 WO 2005086180A1 JP 2005003489 W JP2005003489 W JP 2005003489W WO 2005086180 A1 WO2005086180 A1 WO 2005086180A1
Authority
WO
WIPO (PCT)
Prior art keywords
metal
oxide
transparent
electrode
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2005/003489
Other languages
English (en)
French (fr)
Inventor
Kazuyoshi Inoue
Shigekazu Tomai
Masato Matsubara
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Idemitsu Kosan Co Ltd
Original Assignee
Idemitsu Kosan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2004070113A external-priority patent/JP2005258115A/ja
Priority claimed from JP2004130702A external-priority patent/JP2005317579A/ja
Priority claimed from JP2004132621A external-priority patent/JP4548651B2/ja
Priority claimed from JP2004272951A external-priority patent/JP4660667B2/ja
Priority to US10/592,280 priority Critical patent/US8038857B2/en
Priority to KR1020067018342A priority patent/KR101101456B1/ko
Application filed by Idemitsu Kosan Co Ltd filed Critical Idemitsu Kosan Co Ltd
Priority to CN2005800045035A priority patent/CN1918672B/zh
Priority to EP05719804A priority patent/EP1724790A4/en
Publication of WO2005086180A1 publication Critical patent/WO2005086180A1/ja
Anticipated expiration legal-status Critical
Priority to US13/219,827 priority patent/US8507111B2/en
Priority to US13/219,814 priority patent/US8773628B2/en
Ceased legal-status Critical Current

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/01Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3407Cathode assembly for sputtering apparatus, e.g. Target
    • C23C14/3414Metallurgical or chemical aspects of target preparation, e.g. casting, powder metallurgy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/031Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
    • H10D30/0312Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes
    • H10D30/0316Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes of lateral bottom-gate TFTs comprising only a single gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/6737Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/6737Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
    • H10D30/6739Conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials
    • H10D30/6741Group IV materials, e.g. germanium or silicon carbide
    • H10D30/6743Silicon
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/441Interconnections, e.g. scanning lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
    • H10W20/4407
    • H10W20/4435
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3224Rare earth oxide or oxide forming salts thereof, e.g. scandium oxide
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3224Rare earth oxide or oxide forming salts thereof, e.g. scandium oxide
    • C04B2235/3227Lanthanum oxide or oxide-forming salts thereof
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3224Rare earth oxide or oxide forming salts thereof, e.g. scandium oxide
    • C04B2235/3229Cerium oxides or oxide-forming salts thereof
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3231Refractory metal oxides, their mixed metal oxides, or oxide-forming salts thereof
    • C04B2235/3251Niobium oxides, niobates, tantalum oxides, tantalates, or oxide-forming salts thereof
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3231Refractory metal oxides, their mixed metal oxides, or oxide-forming salts thereof
    • C04B2235/3256Molybdenum oxides, molybdates or oxide forming salts thereof, e.g. cadmium molybdate
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3231Refractory metal oxides, their mixed metal oxides, or oxide-forming salts thereof
    • C04B2235/3258Tungsten oxides, tungstates, or oxide-forming salts thereof
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/327Iron group oxides, their mixed metal oxides, or oxide-forming salts thereof
    • C04B2235/3279Nickel oxides, nickalates, or oxide-forming salts thereof
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3284Zinc oxides, zincates, cadmium oxides, cadmiates, mercury oxides, mercurates or oxide forming salts thereof
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3286Gallium oxides, gallates, indium oxides, indates, thallium oxides, thallates or oxide forming salts thereof, e.g. zinc gallate
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3287Germanium oxides, germanates or oxide forming salts thereof, e.g. copper germanate
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3289Noble metal oxides
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/50Constituents or additives of the starting mixture chosen for their shape or used because of their shape or their physical appearance
    • C04B2235/54Particle size related information
    • C04B2235/5418Particle size related information expressed by the size of the particles or aggregates thereof
    • C04B2235/5436Particle size related information expressed by the size of the particles or aggregates thereof micrometer sized, i.e. from 1 to 100 micron
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/50Constituents or additives of the starting mixture chosen for their shape or used because of their shape or their physical appearance
    • C04B2235/54Particle size related information
    • C04B2235/5418Particle size related information expressed by the size of the particles or aggregates thereof
    • C04B2235/5445Particle size related information expressed by the size of the particles or aggregates thereof submicron sized, i.e. from 0,1 to 1 micron
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/70Aspects relating to sintered or melt-casted ceramic products
    • C04B2235/74Physical characteristics
    • C04B2235/77Density
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/031Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
    • H10D30/0321Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6757Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile

Definitions

  • the first group of the present invention relates to a thin film transistor type substrate for driving liquid crystal of a liquid crystal display device.
  • the present invention also relates to a method for manufacturing the thin film transistor type substrate, and to a liquid crystal display device using the thin film transistor type substrate.
  • a thin film transistor type substrate is sometimes referred to as a TFT substrate using the abbreviation of a thin film transistor.
  • the invention of the second group also relates to a method of manufacturing a liquid crystal display device using an amorphous silicon thin film transistor (a-SiTFT) or a polysilicon thin film transistor (p-SiTFT). More specifically, a liquid crystal display device capable of reducing the contact resistance between the pixel electrode pattern and the source / drain wiring, and the contact resistance between the wiring metal at the gate wiring take-out portion and the source / drain electrode take-out portion and the transparent electrode, and its manufacture About the method.
  • a-SiTFT amorphous silicon thin film transistor
  • p-SiTFT polysilicon thin film transistor
  • the present invention relates to a transparent conductive film produced by a transparent manufacturing method and a transparent conductive glass substrate provided with the transparent conductive film.
  • the third group of the present invention relates to a thin film transistor (hereinafter sometimes referred to as TFT) substrate, particularly a TFT.
  • TFT thin film transistor
  • the present invention also relates to a method for manufacturing the TFT substrate.
  • the present invention also relates to a liquid crystal display device using the TFT substrate.
  • the fourth group of the present invention is an amorphous silicon thin film transistor (Hi-SiTFT) or
  • the present invention relates to a method for manufacturing a liquid crystal display device using a polysilicon thin film transistor (p-SiTFT). More specifically, a liquid crystal display device capable of reducing the contact resistance between a pixel electrode pattern and a wiring and a source / drain wiring, and the contact resistance between a wiring metal at a gate wiring take-out part and a source / drain electrode take-out part and a transparent electrode, and its manufacture About the method.
  • the present invention in a fourth group also relates to a TFT substrate (including a TFT array substrate in which TFTs are arranged in an array), a liquid crystal driving electrode substrate, and a sputtering target.
  • liquid crystal display devices have been intensively researched and developed.
  • research and development has been more active since liquid crystal display devices for large televisions have recently appeared.
  • ITO Indium Tin Oxide
  • a strong acid aqua regia, hydrochloric acid-based etchant
  • ITO is deposited on a large substrate by sputtering, it is a crystalline film, and the crystal state changes variously depending on the substrate temperature, atmospheric gas, and plasma density.
  • a crystalline film and an amorphous film may be mixed on the same substrate. Due to this coexistence, a problem often arises that an etching defect (electrical contact with an adjacent electrode, thinning of a pixel electrode due to over-etching, pixel defect due to an etching residue, etc.) is generated.
  • Patent Document 1 discloses that an ITO pixel electrode film is made amorphous to provide an IT-based solution for an HC1-HNOHO-based etchant.
  • a method of increasing the OZA1 etching speed ratio and improving the elution of A1 generated during etching is disclosed.
  • a target that also has the above-mentioned ITO capability generates black particles (nodules) on the target surface during long-term continuous film formation, causing abnormal discharge or foreign matter, which may cause pixel defects.
  • black particles nodules
  • IZO Indium Zinc Oxide: indium zinc oxide
  • ITO indium Zinc Oxide
  • This IZO can form an almost perfect amorphous film at the time of film formation, can be etched with an oxalic acid-based etchant that is a weak acid, and can be used even with a mixed acid of phosphoric acid 'acetic acid' and nitric acid or an aqueous solution of ceric ammonium nitrate. It is rich in usefulness, for example, it can be etched. Also, this IZO can be etched with a weaker acid than ITO.
  • the target having a high IZO force can be said to be a useful target because the generation of foreign substances with less generation of nodules during sputtering is suppressed.
  • Patent Document 2 listed below discloses a general formula In O (Zn
  • a transparent conductive film containing IZO for example, in Patent Document 3 below, a coating solution prepared by dissolving an indium compound and a zinc compound in the presence of alkanolamine is applied to a substrate.
  • a method of manufacturing a transparent conductive film by performing a reduction treatment after firing is disclosed. According to this method for producing a transparent conductive film, a transparent conductive film having excellent moisture resistance (durability) can be obtained.
  • Patent Document 4 discloses that a transparent conductive film having InOZnO force is etched with an oxalic acid aqueous solution.
  • a method for manufacturing a liquid crystal display device in which a pixel electrode is formed is disclosed. According to the method of manufacturing a liquid crystal display device, since the etching is performed using the oxalic acid solution, the pattern of the pixel electrode can be easily formed. For this reason, the yield can be improved.
  • Liquid crystal display devices are promising among thin displays because of their features such as low power consumption and easy full-color display. In recent years, the development of larger display screens has been active. . Above all, an active matrix type liquid crystal flat panel display that drives a matrix of a-SiTFT (TFT: Thin Film Transistor: Thin Film Transistor) or p-SiTFT as switching elements is 800 x 600 pixels or more. Even if the resolution is increased, the contrast ratio is not degraded, and is attracting attention as a high-performance flat display for color display. In such an active matrix type liquid crystal flat display, a transparent electrode such as ITO (Indium Tin Oxide) is often used as a pixel electrode, and an A1 alloy thin film is used as a source electrode. This is because A1 has a low transmittance and a high transmittance, and A1 can be easily patterned and has low resistance and high adhesion.
  • ITO Indium Tin Oxide
  • FIG. 1 shows a cross section near the amorphous SiTFT at the stage when the pattern formation of the pixel electrode is completed in the manufacturing process of the liquid crystal flat display according to the present invention. Except for the material described above, the basic structure is the same.
  • a pattern of a gate electrode 2 is formed on a translucent glass substrate 1, and then a SiN gate insulating film 3 and amorphous Si: H are formed by a plasma CVD (Chemical Vapor Deposition) method.
  • a plasma CVD Chemical Vapor Deposition
  • the film 4, the channel protective film 5, and the amorphous Si: H are continuously formed to form a desired shape.
  • a metal film mainly composed of A1 is deposited by a vacuum evaporation method or a sputtering method, and a pattern of a source electrode 7 and a pattern 8 of a drain electrode 8 are respectively formed by a photolithography technique. Is completed.
  • an ITO film is deposited by a sputtering method, and a pattern of a pixel electrode 9 electrically connected to the source electrode 7 is formed by a photolithography technique.
  • the reason for depositing the ITO film after the A1 film is to prevent the electrical contact characteristics between the amorphous-Si: H film 4 (and 6) and the source electrode 7 and the drain electrode 8 from deteriorating.
  • A1 is an indispensable material that is inexpensive and has a low specific resistance in order to prevent a decrease in the display performance of the liquid crystal display due to an increase in the resistance of the wiring of the gate electrode 2 and the source electrode 7 / drain electrode 8.
  • the pattern of the ITO pixel electrode 9 was heated with an HC1-HNO-HO-based etching solution.
  • etching rate ratio refers to an etching speed ratio.
  • Patent Literature 2 described below is known as an invention in view of such a problem.
  • Patent Document 5 the patterning of the transparent electrode and the pixel electrode 9 on each pattern of the A1 gate electrode, the source electrode and the drain electrode is facilitated by using a shinic acid-based etchant, and the patterning is improved.
  • a transparent electrode having a composition which also has a zinc-indium oxide / zinc oxide force it has been proposed to use.
  • a matrix-type liquid crystal display device generally includes a TFT array substrate, a counter substrate, and a display material such as liquid crystal sandwiched between the TFT array substrate and the counter substrate.
  • the matrix type liquid crystal display device displays a predetermined image by selectively applying a voltage to the display material for each pixel.
  • a semiconductor thin film hereinafter, simply referred to as a semiconductor film
  • a counter electrode, a color filter, a black matrix, and the like are provided on a counter substrate.
  • Such a liquid crystal display (LCD) using a TFT array substrate or the like is hereinafter referred to as a TFT-LCD.
  • a TFT comprising a gate electrode, a source electrode, a drain electrode, and a semiconductor film in an array for each element on an insulating substrate having glass and the like, and a pixel electrode are provided at least.
  • an alignment film and, if necessary, a storage capacitor and the like are provided, and signal lines such as a gate wiring and a source wiring are provided between the pixels.
  • a plurality of the gate wirings and the source wirings are provided on the insulating substrate so as to be orthogonal to each other to form a display region. Further, outside the display area, an input terminal, a driving circuit for driving a TFT, and the like are provided for each signal line.
  • a gate and a source Z drain included in the TFT and other common wiring are arranged in an array on a glass substrate. To form a display area. Further, input terminals, spare wiring, drive circuits, and the like are arranged around the display area.
  • the gate electrode and the gate wiring are collectively referred to as a gate, and the source electrode and the source wiring are collectively referred to as a source.
  • the drain electrode may be simply referred to as a drain.
  • a source and a drain are collectively referred to as a source Z drain.
  • the first conductor is, specifically, the gate, source, and drain thereof, and the second conductor is the pixel electrode.
  • a conductive thin film hereinafter simply referred to as a conductive film
  • an insulating thin film hereinafter simply referred to as an insulating film
  • the counter electrode is provided on the counter substrate, and a color filter and a black matrix are provided.
  • a gate, a source, a drain hereinafter, referred to as a first conductor
  • a semiconductor film An insulating film, a conductive film forming a pixel electrode (hereinafter, referred to as a second conductor), and the like are formed.
  • the second conductor is generally formed on the insulating film provided on the first conductor, the second conductor and the first conductor do not come into direct contact with each other. For this reason, when making an electrical connection between the first conductor and the second conductor, a contact hole is formed in the insulating film. That is, the first conductor and the second conductor are electrically connected via the contact hole formed in the insulating film.
  • pure A1 or pure A1 is used as the material of the first conductor, particularly the gate wiring and the source wiring.
  • A1 alloy strength It is considered desirable from the viewpoint of its properties and process. The reason for this is that pure A1 or A1 alloy has low electrical resistance.
  • the transparent pixel electrode As a material for the transparent pixel electrode (second conductor), ITO (Indium Tin Oxide: indium 'tin oxide), IZO (registered trademark: Idemitsu Kosan Co., Ltd., Indium Zinc Oxide: indium)
  • ITO Indium Tin Oxide: indium 'tin oxide
  • IZO registered trademark: Idemitsu Kosan Co., Ltd., Indium Zinc Oxide: indium
  • the reason is that when the second conductor and the first conductor are connected (hereinafter, sometimes referred to as a contact), the contact resistance becomes extremely high, 1 X E10—1 ⁇ ⁇ 12 ⁇ . This is because it was not possible to obtain good contact characteristics.
  • Patent Document 10 A thin film transistor array substrate having a two-layered source electrode composed of an A1 layer including A1 and a conductive metal layer that is hardly oxidized, wherein a pixel electrode is formed on a passivation film.
  • a thin-film transistor array substrate connected to a metal layer of a source electrode through a contact hole is disclosed.
  • Patent Document 11 a metal layer is formed with a desired thickness in a contact hole on a drain electrode, and a step due to the contact hole is effectively reduced, thereby simplifying the manufacturing process.
  • a method for manufacturing an active matrix substrate that is not easily cut and whose pixel electrodes are difficult to cut is disclosed.
  • Patent Document 12 discloses a thin film transistor array having a lower layer made of a metal forming silicide, an upper layer made of copper, and a drain electrode having a strong two-layer structure. Also disclosed is a thin film transistor array connected to an upper layer of a drain electrode through a contact hole formed in a protective film. In this way, by connecting the pixel electrode to the upper layer that also has copper power, the thin film transistor array can apply a voltage to the liquid crystal with high efficiency while maintaining good electrical contact with low drain electrode resistance. You can do it.
  • Patent Document 13 At least one element of N, 0, Si, and C is added to a lower layer made of pure A1 or A1 alloy powder and pure A1 or A1 alloy. And a thin-film transistor having a two-layered first electrode consisting of an upper layer and a second layer, wherein the second electrode and the upper layer of the first electrode are electrically connected.
  • each of the portions connected to the pixel electrode has a two-layer structure (for example, the source electrode of Patent Document 10 is pure A1 Or, it has a two-layer structure in which Cr, Ti, Mo, Cu, Ni, etc. are formed on the A1 alloy.)
  • Liquid crystal display devices are promising among thin displays because of their features such as low power consumption and easy full-color display.
  • a-SiTFT or p-SiTFT is used as a switching element for each pixel.
  • An active matrix type liquid crystal flat panel display that drives each pixel
  • Such an active matrix liquid crystal flat display often uses a transparent electrode such as ITO (Indium Tin Oxide) as a pixel electrode and an A1 alloy thin film as a source electrode. This is because ITO has high sheet resistance, and A1 can be easily puttered, and has low resistance and high adhesion.
  • ITO Indium Tin Oxide
  • FIG. 10 is a cross-sectional view showing the vicinity of ⁇ SiTFT at the stage when the pattern formation of the pixel electrode has been completed in the manufacturing process of the liquid crystal flat display according to the present invention.
  • FIG. 11 is a cross-sectional view of the vicinity of a SiTFT at the stage when pixel electrode pattern formation is completed in a conventional liquid crystal flat panel display manufacturing process.
  • a pattern of a gate electrode 3002 is formed on a translucent glass substrate 3001, and then a gate insulating film 3003, which also has a SiN force, is formed by using a plasma CVD method, a—Si: H (i) A film 3004 and a channel protective film 3005 made of SiN are continuously formed. Next, the channel protective film 3005 is patterned in a desired shape by etching. Furthermore, an a-Si: H (n) film 3006 and a metal film mainly composed of A1 are deposited by a CVD method, a vacuum evaporation method or a sputtering method, and the (pattern of) the source electrode 3007 and the drain are formed by photolithography technology.
  • An electrode 3008 (pattern) is formed, and an a-Si: H (n) film 3006 and an a-Si: H (i) film 3004 are formed, thereby completing the ⁇ SiTFT element portion. Then, if necessary, a transparent resin resist 3010 is deposited, and a contact hole 3012 is provided.
  • an ITO film is deposited by a sputtering method, and a pixel electrode pattern 3009 electrically connected to the source electrode 3007 is formed by a photolithography technique.
  • the gate electrode 3002 is a laminated film of AlZCr (or AlZMo, AlZTi), and the source electrode 3007 and the drain electrode 3008 are a three-layer laminated film of CrZAlZCr (or MoZAlZMo, TiZAlZTi). This is because the electrical contact characteristics between the ITO film and the gate electrode 3002, the source electrode 3007, and the drain electrode 3008 do not deteriorate.
  • A1 is an indispensable material that is inexpensive and has low specific resistance. Charge.
  • the reason for depositing the ITO film after the A1 film is that the ITO film is formed between the ⁇ —Si: H (i) film 3004 and the ⁇ —Si: H (n) film 3006 and the source electrode 3007 and the drain electrode 3008. This is to prevent the electrical contact characteristics from deteriorating.
  • A1 is inexpensive and has low specific resistance.
  • the pixel electrode pattern 3009 made of ITO is replaced with HCI—HNO
  • Patent Document 4 describes that patterning of the transparent electrode and pixel electrode on the A1 gate, source and drain electrode patterns is facilitated by using a shinic acid-based etchant. I have. Further, Patent Document 4 proposes to use a transparent electrode having a composition of indium zinc oxide for the purpose of providing a method for manufacturing a high-definition liquid crystal display.
  • Patent Document 1 JP-A-63-184726
  • Patent Document 2 JP-A-6-234565
  • Patent Document 3 JP-A-6-187832
  • Patent Document 4 JP-A-11-264995
  • Patent Document 5 JP-A-11-264996
  • Patent Document 6 JP-A-10-65174
  • Patent Document 7 JP-A-11-184195
  • Patent Document 8 JP-A-11 258625
  • Patent Document 9 JP-A-11-253976
  • Patent Document 10 JP-A-4-253342
  • Patent Document 11 Japanese Patent Application Laid-Open No. 4 305627
  • Patent Document 12 JP-A-8-18058
  • Patent Document 13 JP-A-11-284195
  • Patent Document 14 JP-A-7-45555
  • Patent Document 15 JP-A-7-301705
  • Patent Document 16 Japanese Patent Application Laid-Open No. 1-289140
  • Patent Document 17 JP-A-2003-017706 (Japanese Patent Application No. 2001-200710)
  • ITO which is generally used as a material of a transparent pixel electrode
  • the crystalline ITO cannot be etched unless it is a strong acid such as aqua regia or hydrochloric acid, and there is a problem that, for example, corrosion of a TFT wiring material or the like occurs during the etching.
  • amorphous ITO the adhesion to the underlying substrate often decreases, and the contact resistance with the TFT wiring material may increase.
  • residues may be generated at the time of etching, which may cause a short circuit between electrodes and a trouble in driving the liquid crystal.
  • IZO has been devised as an amorphous material.
  • this material must form a special hexagonal layered compound with indium oxide and zinc oxide.
  • it has been a problem that the manufacturing process is complicated and the cost is high.
  • the second group of the present invention has been made in view of the above-mentioned problems, and provides a method of manufacturing a TFT (thin film transistor) substrate by using a transparent conductive material containing a specific metal for a pixel electrode and a transparent electrode. That is to simplify. In other words, it is an object of the present invention to provide a manufacturing method that does not require a step for depositing a barrier metal or the like.
  • the present invention provides a method for forming such a pixel electrode and a transparent electrode by a sputtering method.
  • An object is to provide a sputtering target.
  • Another object of the present invention is to use a transparent conductive material containing a specific metal for the pixel electrode and the transparent electrode so that the A1 gate Z transparent electrode and the A1 source'drain Z pixel electrode
  • the purpose is to reduce the contact resistance in the case of direct contact (without barrier-metal).
  • the contact resistance between the second conductor having ITO or IZO or the like and the first conductor having pure A1 or A1 alloy strength is very low, 1 ⁇ E10-1 ⁇ E12 ⁇ . And a good contact resistance could not be obtained.
  • the first conductor When the first conductor has a two-layer structure made of a different material in order to obtain a good (low) contact resistance, the first conductor is once exposed to one type of reagent (etching solution). It is difficult to perform etching twice, and it was necessary to perform etching twice using two types of reagents (etching solution). For this reason, the manufacturing process was complicated.
  • the present invention in a third group has been made to solve the above problems, and provides a thin film transistor and a thin film transistor substrate having a low contact resistance when the second conductor and the first conductor are electrically connected.
  • the purpose is to do.
  • Another object of the present invention is to provide a method for manufacturing a thin film transistor substrate, which enables the above thin film transistor substrate to be manufactured more easily and at lower cost.
  • Another object of the present invention of the third group is to provide a liquid crystal display device including the above-mentioned thin film transistor substrate.
  • the use of a transparent conductive material containing a specific metal for the pixel electrode and the transparent electrode does not complicate the manufacturing process. It is an object of the present invention to realize a fourth method and a simple manufacturing method thereof. It is also an object of the fourth group of the present invention to provide a pixel electrode of such a TFT substrate and a sputtering target useful for forming the pixel electrode. [0059] Further, the present invention of the fourth group can reduce the contact resistance between the gate / transparent electrode including A1 and the source / drain Z pixel electrode (including A1) even when they are directly contacted, It is an object of the present invention to provide a liquid crystal display device capable of displaying halftones.
  • the object of the present invention is to provide a transparent pixel electrode containing indium oxide as a main component, and one or more selected from a group consisting of silicon oxide, tungsten oxide, molybdenum oxide, nickel oxide, and nickel oxide. This is achieved by using a transparent conductive film containing an oxidized product. This transparent conductive film is formed in the shape of a transparent pixel electrode by patterning with an acidic etching solution. Specifically, the present invention employs the following means.
  • the present invention provides a transparent substrate, a source electrode provided on the transparent substrate, a drain electrode provided on the transparent substrate, and a transparent electrode provided on the transparent substrate. And a pixel electrode, wherein the transparent pixel electrode contains indium oxide as a main component, and further includes tungsten oxide, molybdenum oxide, nickel oxide, and nickel oxide.
  • a thin film transistor type substrate comprising a transparent conductive film containing one or more selected oxides, wherein the transparent pixel electrode is electrically connected to the source electrode or the drain electrode. It is.
  • containing indium oxide as a main component means that indium oxide is contained as a main component, and generally means a case where the atomic composition ratio is 50% or more. Further, when forming the transparent pixel electrode, one or two or more oxides containing indium oxide as a main component, and tantalum oxide, molybdenum oxide, nickel oxide and nickel oxide niobium are also selected. When a target made of a sword is used, nodules hardly occur in this target.
  • tungsten oxide, molybdenum oxide, nickel oxide, or oxide By adding tungsten oxide, molybdenum oxide, nickel oxide, or oxide to the transparent conductive film, an amorphous transparent conductive film is formed, and then the formed amorphous transparent conductive film is formed.
  • the conductive film can be etched using an etchant containing shinic acid.
  • the temperature of the film forming substrate is preferably RT (room temperature) -200 ° C, more preferably 80-180 ° C. The reason for setting the substrate temperature during film formation to the above range is that the substrate temperature is controlled to room temperature or lower.
  • the transparent conductive film formed by the addition of the metal oxide is etched, the transparent conductive film on the substrate is easily crystallized by heating the substrate to a temperature higher than 200 ° C. can do.
  • the crystallization temperature is suitably 220 ° C, more preferably 230 ° C or higher.
  • the battery reaction is suppressed even when the transparent conductive film is in electrical contact with A1 and comes into contact with the electrolyte. Therefore, etching failure such as A1 disconnection hardly occurs.
  • the specific resistance of the transparent conductive film thus formed is reduced to the same degree as that of ITO. Further, this transparent conductive film is excellent in transparency.
  • the thickness of the transparent conductive film is preferably from 20 to 500 nm, more preferably from 30 to 300 nm, and still more preferably from 30 to 200 nm. If the thickness of the transparent conductive film is less than 20 nm, the surface resistance of the transparent conductive film may increase.On the other hand, if the thickness of the transparent conductive film exceeds 50 Onm, the transmittance may decrease or the processing accuracy may decrease. Problems may occur.
  • the composition in the transparent conductive film may be a composition ratio of In (hereinafter sometimes referred to as an atomic ratio) as an atomic ratio, a force of [In] Z [tal], and a force of 0.85 to 0.99. preferable. If the composition ratio of In is less than 0.85, the transparent conductive film does not crystallize even if the resistance value of the transparent conductive film increases or the substrate on which the transparent conductive film is formed is heated to 200 ° C or more. There are cases. On the other hand, if the composition ratio of In exceeds 0.99, the transparent conductive film is crystallized during the formation of the transparent conductive film, and cannot be etched with an etchant containing oxalic acid, or a large amount of residue is generated. It is because there is a case that it is.
  • [In] represents the number of indium atoms per unit volume in the transparent conductive film
  • [all metals] represents the number of all metal atoms per unit volume in the transparent conductive film.
  • the first atom is an indium atom in indium oxide
  • the second atom is one or more kinds selected from tungsten oxide, niobium oxide, nickel oxide, and molybdenum oxide. These are tungsten, niobium, nickel, and molybdenum atoms in oxides.
  • the composition ratio of Sn as an atomic ratio is preferably [Sn] Z [ ⁇ tal] ⁇ 0.2, more preferably, [Sn] Z [tal]. Is one. If the value of [Sn] Z [ ⁇ tal] in the transparent conductive film is 0.2 or more, residues may be generated during etching.
  • [Sn] represents the number of tin atoms per unit volume in the transparent conductive film.
  • the composition ratio of Zn as an atomic ratio is preferably [Zn] Z [ ⁇ tal] ⁇ 0.1, more preferably [Zn] Z [ ⁇ tal]. It is 0.05.
  • [Zn] represents the number of zinc atoms per unit volume in the transparent conductive film.
  • the present invention provides a transparent substrate, a source electrode provided on the transparent substrate, a drain electrode provided on the transparent substrate, and a transparent electrode provided on the transparent substrate.
  • a thin film transistor substrate including a pixel electrode, a color filter substrate provided with a plurality of colored patterns, the thin film transistor substrate, the color filter substrate, and a liquid crystal layer sandwiched therebetween.
  • the transparent pixel electrode contains indium oxide as a main component, and further has an oxidized tungstate, a molybdenum oxide, an oxidized nickel, and an oxidized niobium.
  • etching defects such as A1 disconnection hardly occur in the manufacturing process. Therefore, by using such a thin film transistor type substrate, a thin film transistor type liquid crystal display device with less display defects can be manufactured.
  • the present invention provides the method of manufacturing a thin film transistor type substrate according to the above (1), wherein the step of depositing the transparent conductive film on the transparent substrate comprises the step of: The transparent conductive film is etched by using an acidic etchant, whereby the transparent conductive film is etched. Forming a bright pixel electrode.
  • the acidic etchant is preferably a weak acid. Even when the transparent conductive film is etched using a weak acid etchant, little residue is generated by the etching.
  • the concentration of oxalic acid in the etchant containing oxalic acid is preferably 11-10 wt%, more preferably 115 wt%. If the oxalic acid concentration is less than lwt%, the etching rate of the transparent conductive layer may be reduced, and if it is more than 10wt%, oxalic acid crystals may precipitate in an aqueous solution of an etchant containing oxalic acid.
  • the acidic etchant includes one or more of oxalic acid, a mixed acid of phosphoric acid 'acetic acid' and nitric acid, or ceric ammonium nitrate.
  • the present invention mainly comprises indium oxide, and one or two kinds selected from a first metal group Ml composed of W, Mo, Nb, Ni, Pt, and Pd.
  • a sputtering target comprising the above metal or an oxidized product of the metal, and an oxide of one or more metals selected from the second metal group M2 which also has a lanthanoid metal force.
  • one or more metal oxides selected from the second metal group M2 which also has a lanthanoid metal force, and W, Mo, Nb, Ni It is a characteristic point that one or more metals or metal oxides selected from Pt, Pt, and Pd are simultaneously added.
  • the "main component” refers to a main component in the material, and a component having a yarn composition ratio of about 50% or more.
  • the present invention provides one or more kinds selected from the first metal group Ml consisting of W, Mo, Nb, Ni, Pt, and Pd.
  • the value of [M1] Z ([Ml] + [In]), which is the composition for indium oxide of the metal or metal oxide, is 0.005 ⁇ 0.2, and the lanthanoid metal force is also obtained.
  • [Ml] represents the number of atoms of one or more metals selected from the first metal group
  • [M2] represents the number of atoms of the second metal group.
  • [In] represents the number of atoms of indium.
  • the composition of the lanthanoid-based metal oxide sulfide is based on indium oxide.
  • This value is more preferably 0, 01-0.15. It is more preferably 0.01-1.
  • the lanthanoid-based metal group is referred to as a second metal group, and is collectively referred to as "$ 2".
  • This # 2 is also used as a symbol representing any lanthanoid-based metal.
  • the symbol [] is used as a symbol representing the number of atoms per unit weight of the atom per volume.
  • [Cerium] and [Ce] indicate the number of cerium atoms.
  • [Indium] and [In] indicate the number of indium atoms.
  • [M2] represents the number of metal atoms appropriately selected from the second metal group.
  • a large value of contact resistance may occur between A1 and the pixel electrode.
  • the value of the above expression exceeds 0.2, when a transparent electrode or a pixel electrode is manufactured using such a sputtering target, the specific resistance of the transparent electrode ′ and the pixel electrode itself becomes a large value. There are cases. Similarly, when the value of the above expression is more than 0.2, it may be difficult to etch the transparent electrode and the pixel electrode itself, and as a result, it may be difficult to manufacture a substrate for a liquid crystal display device. There is.
  • the composition (ratio) of W, Mo, Nb, Ni, Pt, Pd metal or metal oxide is indium oxide relative to indium oxide.
  • these W, Mo, Nb, Ni, Pt, and Pd may be added in a state of a metal or in a state of a metal oxide.
  • a metal group including W, Mo, Nb, Ni, Pt, and Pd is referred to as a first metal group Ml.
  • [Ml] represents the number of atoms (per unit volume ⁇ ⁇ unit weight) of one or more metals selected from the first metal group.
  • the value of the above formula 2 is less than 0.005, the effect of the addition is unlikely to appear. That is, the contact resistance between A1 and the transparent electrode or between Al and the pixel electrode may increase. On the other hand, when the value of the above-mentioned formula 2 exceeds 0.2, the specific resistance of the transparent electrode and the pixel electrode may be increased, and furthermore, it may be difficult to etch the transparent electrode and the pixel electrode.
  • an oxide of a metal selected from the second metal group M2 which also has a lanthanoid-based metal force, is a La, Ce, Ho, or Er intermediate force. Oxidation of metals
  • the above-described effect is more remarkable.
  • two kinds of metals may be selected from the above metals, or all three kinds of metal oxide may be added.
  • the present invention relates to one or more metals selected from the first metal group Ml composed of W, Mo, Nb, Ni, Pt, and Pd, the main component being indium oxide. Or an oxide of the metal, an oxide of one or more metals selected from the second metal group M2, which also has a lanthanoid metal force, and further, Zn, Sn, Zr, Ga, and Ge. And an oxide of one or more metals selected from the third metal group M3.
  • one or more metal oxides in which the second metal group force, which is a lanthanoid-based metal force, is also selected are selected from W, Mo, Nb, Ni, Pt, and Pd.
  • One or two or more metals selected from the first metal group or an oxide of the metal is simultaneously added.
  • the resistance value of the sputtering target itself is improved, and The generation of nodules can be suppressed.
  • improving the resistance value means reducing the resistance value to a small value.
  • the transparent conductive film formed by the sputtering method using this sputtering target also has the following beneficial effects.
  • the improvement in the specific resistance means a reduction in the specific resistance value.
  • modification of etching characteristics Good means that it is more easily dissolved by the etchant used for etching.
  • improvement in transparency means improvement in transparency and, consequently, the value of light transmittance approaches 100%.
  • the present invention relates to a method for producing one or more metals or metal oxides selected from the first metal group Ml comprising W, Mo, Nb, Ni, Pt, and Pd.
  • the value of [ ⁇ 1] ⁇ ([ ⁇ 1] + [ ⁇ ]), which is a composition for indium oxide, is 0.005 ⁇ 0.2, and is selected from the second metal group M2 composed of a lanthanoid-based metal force.
  • [M2] Z ([M2] + [In]), which is the composition of the oxidized product of one or more metals with respect to indium oxide, is 0.005 to 0.2
  • Zn, Sn [M3] Z ([M3] + [In], which is the composition of the oxide of the selected one or more metals with respect to indium oxide. ) Is 0.005 to 0.2
  • [Ml] represents the number of atoms of one or more selected metal of the first metal group
  • [M2] represents the number of atoms of the second metal group.
  • Or represents the number of atoms of two or more metals
  • [M3] represents the number of atoms of one or more metals selected from the third metal group
  • [In] represents indium. Indicates the number of metal atoms.
  • [M2] indicates the number of atoms of the lanthanoid-based metal oxide, which may be described as [lanthanoid-based metal].
  • the effect of the addition may not appear. That is, there is a case where a non-negligible contact resistance occurs between A1 and the transparent electrode or the pixel electrode.
  • the configuration of 0.2 is adopted.
  • the value of this formula is more preferably 0.01 to 0.15, and even more preferably 0.01 to 0.1.
  • [Ml] represents the number of one or more metals selected from the first metal group W, Mo, Nb, Ni, Pt, and Pd.
  • W, Mo, Nb, Ni, Pt, and Pd in the first metal group Ml may be added as a metal or may be added as a metal oxide.
  • the present invention relates to a transparent electrode 'pixel electrode formed by a sputtering method using the sputtering target of the present invention, and a contact resistance that cannot be ignored between A1 and the transparent electrode and between A1 and the pixel electrode. May occur.
  • the value of the above expression is more than 0.2, the specific resistance of the transparent electrode / pixel electrode may be increased. Further, in the manufacturing process, it may be difficult to etch the transparent electrode and the pixel electrode.
  • the composition of one or more metal oxides selected from the oxides of Zn, Sn, Zr, Ga, and Ge in the third metal group M3 is indium oxide.
  • [M3] / ([ln] + [M3]) 0.005 ⁇ 0.2.
  • [M3] represents the number per unit volume or unit mass of one or more metals selected from the third metal group. Represents the atomic composition ratio. The value of this formula is also substantially the composition ratio of the oxide of the metal in the third metal group M3 to indium oxide.
  • the present invention also relates to the present invention, wherein the oxide of a metal selected from the second metal group M2, which also has a lanthanoid-based metal force, is an oxide of one or more of the metals La, Ce, Ho, and Er.
  • an oxide composed of Ce, Ho, and Er is particularly preferable. Therefore, in the present invention, an oxide composed of these Ce, Ho, and Er is employed.
  • the present invention relates to one or more metals selected from a first metal group Ml composed mainly of indium oxide and composed of W, Mo, Nb, Ni, Pt, and Pd.
  • a first metal group Ml composed mainly of indium oxide and composed of W, Mo, Nb, Ni, Pt, and Pd.
  • the present invention adds the following two substances to indium oxide.
  • One or more selected metal lanterns are selected.
  • Etc. can be reduced to a value that can be almost ignored.
  • a transparent electrode ′ pixel electrode is formed using a conventional transparent conductive film, the A1 gate line and the Z transparent electrode, the A1 source ′ drain electrode and the Z pixel electrode, and A1 Source-drain wiring A contact resistance of a magnitude that cannot be ignored was generated between the Z transparent electrodes.
  • the present invention relates to a method for oxidizing one or more metals or metal oxides selected from the first metal group Ml comprising W, Mo, Nb, Ni, Pt, and Pd.
  • the value of [ ⁇ 1] ⁇ ([ ⁇ 1] + [ ⁇ ]), which is the composition for indium, is 0.005 ⁇ 0.2,
  • One or more golds selected from the second metal group M2, which also has a lanthanoid metal power (11) The transparent conductive film according to (11), wherein a value of [M2] Z ([M2] + [In]), which is the composition of the oxide of the genus with respect to indium oxide, is 0.005 to 0.2. It is.
  • [Ml] represents the number of atoms of one or more metals selected from the first metal group
  • [M2] represents the selected one or two metals of the second metal group.
  • the above [In] represents the number of atoms of the metal, and [In] represents the number of atoms of indium.
  • [M2] represents the number of atoms of one or more metals in the second metal group M2, which is a lanthanoid metal force.
  • this number is a number per unit mass'unit volume.
  • [In] represents the number of indium atoms per unit volume and unit mass. Therefore, the above equation is the composition ratio of the metals in the second metal group M2 to indium in terms of the number of atoms. This composition ratio is also the composition ratio of the oxide of the metal in the second metal group M2 to indium oxide.
  • this value is preferably 0.01 to 0.15, and more preferably 0.01 to 0.1.
  • a non-negligible contact resistance may be generated between A1 of another wiring and the transparent electrode'pixel electrode.
  • the specific resistance of the transparent electrode composed of the transparent conductive film of the present invention and the pixel electrode becomes large, or the etching of the transparent electrode and the pixel electrode becomes difficult in the manufacturing process.
  • it becomes difficult there is a possibility that an error may occur.
  • This composition ratio is preferably 0.01-1.15. Further, it is still more preferably 0.01-1.0.1.
  • the metals in the first metal group consisting of W, Mo, Nb, Ni, Pt, and Pd
  • the value of this formula is more preferably 0.01-1.15, and even more preferably 0.01-0.1.
  • the W, Mo, Nb ⁇ Ni ⁇ Pt ⁇ Pd may be added in the form of a metal! Or in the form of a metal oxide.
  • Ml is a general term for the first metal group consisting of W, Mo, Nb, Ni, Pt, and Pd
  • [Ml] is the unit mass of one or more metals in the first metal group. ⁇ Indicates the number per unit volume. [In] represents the number of indium atoms per unit mass / unit volume as described above.
  • the present invention relates to a transparent electrode using the transparent conductive film of the present invention and a pixel electrode, in which a contact resistance occurs between A1 and the transparent electrode and between A1 and the pixel electrode that cannot be ignored. There is.
  • the value of the above expression is more than 0.2, the specific resistance of the transparent electrode composed of the transparent conductive film of the present invention and the pixel electrode may be increased. Further, in the manufacturing process, it may be difficult to etch the transparent electrode / pixel electrode.
  • the present invention relates to a method for producing an oxide of a metal selected from the group consisting of La, Ce, Ho, and Er, wherein the oxide of a metal selected from the second metal group M2, which also has a lanthanoid metal force,
  • the present invention relates to a method for producing one or two or more metals selected from the first metal group Ml comprising indium oxide as a main component and comprising W, Mo, Nb, Ni, Pt, and Pd. Or an oxide of the metal, an oxide of one or more metals selected from the second metal group M2, which also has a lanthanoid metal power, and further, Zn, Sn, Zr, Ga, and Ge.
  • a transparent conductive film characterized in that it is an oxide of one or more metals selected from the third metal group M3 and is powerful.
  • an oxide of one or more metals selected from the group consisting of lanthanoid-based metals (second metal group) and W, Mo, Nb, Ni, Pt, Pd ( One or two or more metals or metal oxides selected from the first metal group) are simultaneously added.
  • the value of a large contact resistance conventionally generated can be reduced by the above-described configuration.
  • the contact resistance can be reduced to a negligible level.
  • the improvement in the specific resistance means a reduction in the specific resistance value.
  • the improvement of the etching characteristics means that it is more easily dissolved by an etchant used for etching.
  • improvement in transparency means that the value of light transmittance approaches 100%.
  • the present invention relates to a method for oxidizing one or more metals or metal oxides selected from the first metal group Ml comprising W, Mo, Nb, Ni, Pt, and Pd.
  • the value of [ ⁇ 1] ⁇ ([ ⁇ 1] + [ ⁇ ]), which is the composition for indium, is 0.005 to 0.2, and one or more selected from the second metal group M2 which also has a lanthanoid metal force.
  • the value of [M2] Z ([M2] + [In]), which is the composition of an oxide of two or more metals with respect to indium oxide, is 0.005-0.2, and Zn, Sn
  • the third metal group consisting of, Zr, Ga, and Ge.
  • [M3] Z ([M3] + [In]), which is the composition of the oxide of one or more selected metals with respect to indium oxide
  • [Ml] represents the number of atoms of one or more kinds of metals selected from the first metal group
  • [M2] represents one of the atoms selected from the second metal group
  • [M 3] represents the number of atoms of one or more kinds of metals selected from the third group
  • [M 3] represents the number of atoms of one or more kinds of metals. Represents the number of indium atoms.
  • Lanthanoid metal oxides ([M3] + [In]
  • M2 is a general term for a second metal group that also includes a lanthanoid metal force
  • [M2] represents the number of one or more metals selected from the second metal group.
  • [M2] is a number per unit mass'unit weight.
  • [In] is the number of indium atoms per unit mass / unit weight, as described above. Therefore, the above formula represents the ratio of the number of atoms to indium of the metals contained in the second metal group.
  • the value of this equation is also the composition ratio of the oxide of the metal contained in the second metal group to the indium oxide.
  • this value is preferably 0.01-1.15, and more preferably 0.01-1.0.1.
  • the effect of the addition may not appear. That is, a non-negligible contact resistance may occur between A1 and the transparent electrode or pixel electrode made of the transparent conductive film of the present invention.
  • the specific resistance of the transparent electrode composed of the transparent conductive film of the present invention and the pixel electrode becomes large, or the etching of the transparent electrode and the pixel electrode becomes difficult in the manufacturing process.
  • it becomes difficult there is a possibility that an error may occur.
  • [Ml] represents the number of metal atoms in the first metal group. This number is the number per unit mass / unit volume.
  • the value of this formula is more preferably 0.01 to 0.15, and still more preferably 0.01 to 0.1.
  • W, Mo, Nb, Ni, Pt, and Pd may be added in the form of a metal or may be added in the form of a metal oxide.
  • the value of the above expression is more than 0.2, the specific resistance of the transparent electrode composed of the transparent conductive film of the present invention and the pixel electrode may be increased. Further, in the manufacturing process, it may be difficult to etch the transparent electrode / pixel electrode.
  • the third metal group M3 composed of Zn, Sn, Zr, Ga, and Ge is selected from one or more metals selected from the group consisting of a metal oxide and an indium oxide.
  • [M3] / ([ln] + [M3]) 0.005 ⁇ 0.2.
  • [M3] represents the number of atoms of one or more metals selected from the third metal group M3. Therefore, this equation is the composition ratio (number of atoms) of one or more metals in the third metal group M3 to indium. This value also represents the composition ratio of the oxide of one or more metals selected from the third metal group to the indium oxide.
  • composition ratio When the value (composition ratio) of this formula is less than 0.005, the effect of the addition is difficult to appear. Specifically, regarding the transparent electrode and pixel electrode made of the transparent conductive film of the present invention, a contact resistance of a magnitude that cannot be ignored may occur between A1 and the transparent electrode and between A1 and the pixel electrode.
  • the value of the above expression is more than 0.2, the specific resistance of the transparent electrode using the transparent conductive film of the present invention may be increased, or the transparent electrode may not be formed in the manufacturing process. In some cases, etching of the elementary electrodes becomes difficult.
  • the present invention also relates to a method for producing an oxide of a metal selected from the group consisting of La, Ce, Ho, and Er, wherein the oxide of a metal selected from the second metal group M2, which also has a lanthanoid metal force,
  • the present invention also provides a glass substrate and a first metal group Ml which is provided on the glass substrate, is mainly composed of indium oxide, and is composed of W, Mo, Nb, Ni, Pt, and Pd.
  • a first metal group Ml which is provided on the glass substrate, is mainly composed of indium oxide, and is composed of W, Mo, Nb, Ni, Pt, and Pd.
  • One or more selected Is an oxide of two or more metals or an oxide of the metal, an oxide of one or more metals selected from the second metal group M2, which is a lanthanoid metal, and a transparent conductive film.
  • a metal thin film having A1 or Ag as a main component provided on the glass substrate.
  • an oxide of one or more metals selected from the second metal group M2 which also has a lanthanoid metal force, and W, Mo, Nb, Ni, Pt
  • a simultaneous addition configuration in which one or more metals or metal oxides selected from the first metal group Ml composed of Pd are simultaneously added.
  • the transparent conductive glass of the present invention can be used as a substrate having a transparent electrode or a pixel electrode by using the transparent conductive film as a transparent electrode or a pixel electrode.
  • the metal thin film of the present invention adopts A1
  • it can form an A1 gate line and an A1 source'drain electrode. Therefore, the transparent conductive glass substrate of the present invention can be used as a substrate with wiring.
  • the above-described configuration can reduce the value of the large contact resistance that has conventionally occurred.
  • the contact resistance can be reduced to a negligible level.
  • a transparent conductive glass having lower resistance can be obtained.
  • Such a transparent conductive glass may be called a laminated transparent conductive glass.
  • A1 or an A1 alloy is preferably used for the gate line, the source / drain electrode or the wiring.
  • an alloy mainly composed of a force A1 called an A1 gate line and an A1 source 'drain electrode is often used.
  • the A1 or A1 alloy used for these may contain heavy metals of Ilia to VIIIa in the power periodic table containing A1 as a main component, or lanthanoid metals.
  • the content depends on the required performance of the A1 gate line and the A1 source'drain electrode, but is preferably in the range of about 0.1 to 5% by weight. A more preferred content is 0.5-2.0% by weight.
  • the content is less than 0.1% by weight, the effect of addition may not be exhibited, and if the content is 0.1% by weight, projections such as hillocks may be generated on the A1 thin film. .
  • Ag or an Ag alloy is also preferably used for the gate line, the source 'drain electrode or the wiring.
  • a reflective electrode for reflecting light is provided, and Ag or an Ag alloy may be suitably used for the reflective electrode.
  • an Ag gate line When Ag is used, it is called an Ag gate line, an Ag source ′ drain electrode, or the like.
  • the Ag or Ag alloy used for these may contain Ag as a main component and may include a heavy metal of Villa or a lanthanoid metal from Ilia of the periodic table. For example, it is desirable to include Nd, Ni, Co, Zr, and the like.
  • the content depends on the required performance of the A1 gate line, the A1 source 'drain electrode, or the wiring or the reflective electrode, but is generally preferably in the range of 0.1 to 15% by weight. A more preferred content is 0.5 to 2.0% by weight.
  • the content is less than 0.1% by weight, the effect of addition may not be exhibited. Further, if the content is 0.1% by weight, projections such as hillocks may occur on the Ag thin film, This is because the adhesion may decrease.
  • the present invention relates to an oxidization of one or more metals or metal oxides selected from the first metal group Ml comprising W, Mo, Nb, Ni, Pt, and Pd.
  • Composition for indium [Ml] Z ([Ml] + [In]) is 0.005 ⁇ 0.2, and is one or more selected from the second metal group M2 that also has a lanthanoid metal force.
  • [M2] Z ([M2] + [In]) which is a composition for indium oxide, of the metal oxidized product of Example 1 has a value of 0.005 ⁇ 0.2 (17).
  • [Ml] represents the number of atoms of one or more metals selected from the first metal group
  • [M2] represents the number of atoms of the second metal group. Indicates the number of atoms of the species or two or more metals.
  • this value is preferably 0.01-1.15, and more preferably 0.01-1.0.1.
  • a contact resistance that may not be neglected may occur between a metal thin film containing A1 or Ag as a main component and a transparent conductive film (for example, forming a transparent electrode or a pixel electrode).
  • the specific resistance of the transparent conductive film of the present invention (for example, constituting the transparent electrode / pixel electrode) becomes large, When it becomes difficult to etch the film, there is a possibility that a problem may occur.
  • the value of this formula is more preferably 0.01-1.15, and even more preferably 0.01-0.1.
  • W, Mo, Nb, Ni Pt, and Pd may be added in the form of a metal or in the form of a metal oxide.
  • the value of the above expression is less than 0.005, the effect of adding W, Mo, Nb, Ni, Pt, and Pd may not appear. Specifically, a non-negligible contact resistance occurs between the transparent conductive film of the present invention (for example, a transparent electrode and a pixel electrode) and a metal thin film containing A1 or Ag as a main component. May be. On the other hand, when the value of the above expression is more than 0.2, the specific resistance of the transparent conductive film of the present invention (for example, transparent electrode′pixel electrode) may be increased. Further, in the manufacturing process, it may be difficult to etch the transparent conductive film.
  • a transparent conductive glass having lower resistance can be provided.
  • the present invention also relates to a method for producing an oxide of a metal selected from the second metal group M2, which also has a lanthanoid-based metal force, by oxidizing one or more metals of any of La, Ce, Ho, and Er.
  • the present invention also provides a glass substrate and a first metal group Ml provided on the glass substrate, containing indium oxide as a main component and comprising W, Mo, Nb, Ni, Pt, and Pd.
  • a glass substrate and a first metal group Ml provided on the glass substrate, containing indium oxide as a main component and comprising W, Mo, Nb, Ni, Pt, and Pd.
  • a transparent conductive glass substrate comprising: a metal thin film containing A1 or Ag as a main component.
  • an oxide of one or more metals selected from the second metal group M2 which also has a lanthanoid-based metal force, and W, Mo, Nb, Ni, Pt
  • a simultaneous addition configuration in which one or more metals or metal oxides selected from the first metal group Ml composed of Pd are simultaneously added.
  • the transparent conductive glass of the present invention can be used as a substrate having a transparent electrode or a pixel electrode by using the transparent conductive film as a transparent electrode or a pixel electrode.
  • the metal thin film of the present invention adopts A1
  • it can form an A1 gate line and an A1 source'drain electrode. Therefore, the transparent conductive glass substrate of the present invention can be used as a substrate with wiring.
  • the above-described configuration can reduce the value of the large contact resistance that has conventionally occurred.
  • the contact resistance can be reduced to a negligible level.
  • the transparent conductive film on the transparent conductive glass can be beneficially obtained by polishing one or more metal oxides selected from Zn Sn, Zr, Ga, and Ge as described below. Have a significant effect.
  • the improvement in the specific resistance means a reduction in the specific resistance value.
  • the improvement of the etching characteristics means that it is more easily dissolved by an etchant used for etching.
  • improvement in transparency means that the value of light transmittance is improved. Furthermore, by adopting a structure laminated with A1 or Ag, a transparent conductive glass with lower resistance can be obtained.
  • Such a transparent conductive glass is sometimes called a laminated transparent conductive glass.
  • A1 or A1 alloy is preferably used for the gate line, the source / drain electrode or the wiring.
  • the contents are the same as in (13) above.
  • the present invention provides a method for oxidizing one or more metals or metal oxides selected from the first metal group Ml comprising W, Mo, Nb, Ni, Pt, and Pd.
  • the value of [ ⁇ 1] ⁇ ([ ⁇ 1] + [ ⁇ ]), which is the composition for indium, is 0.005 ⁇ 0.2
  • the third metal group consisting of Zn, Sn, Zr, Ga, and Ge is the composition of one or more selected metal oxides with respect to indium oxide, [M3] Z ([M3] + [ In]), the transparent conductive glass substrate according to (20), wherein the value is 0.005 to 0.2.
  • [Ml] represents the number of atoms of one or more metals selected from the first metal group
  • [M2] represents one of the atoms selected from the second metal group.
  • [M3] represents the number of atoms of one or more metals selected from the third metal group
  • [In] represents the number of atoms of two or more metals. Indicates the number of indium atoms.
  • this value is preferably 0.01 to 0.15, and more preferably 0.01 to 0.1.
  • a contact resistance that may not be neglected may occur between a metal thin film containing A1 or Ag as a main component and a transparent conductive film (for example, forming a transparent electrode or a pixel electrode).
  • the specific resistance of the transparent conductive film of the present invention (for example, constituting the transparent electrode ′ and the pixel electrode) becomes large, When it becomes difficult to etch the film, there is a possibility that a problem may occur.
  • the value of this formula is more preferably 0.01-1.15, and even more preferably 0.01-0.1.
  • These W, Mo, Nb, Ni Pt, and Pd may be added in the form of a metal or in the form of a metal oxide.
  • the value of the above formula is less than 0.005, the effect of adding W, Mo, Nb, Ni, Pt, and Pd may not appear.
  • a non-negligible contact resistance occurs between the transparent conductive film of the present invention (for example, a transparent electrode and a pixel electrode) and a metal thin film containing A1 or Ag as a main component. May be.
  • the specific resistance of the transparent conductive film of the present invention (for example, transparent electrode ⁇ ⁇ ⁇ pixel electrode) may be increased. Further, in the manufacturing process, it may be difficult to etch the transparent conductive film.
  • the value of the above expression is more than 0.2, the specific resistance of the transparent conductive film of the present invention (or the transparent electrode / pixel electrode using the transparent conductive film) may be increased. Further, when the value of the above formula is more than 0.2, when the transparent conductive film is etched in the manufacturing process to form a transparent electrode or a pixel electrode, the etching may be difficult.
  • a transparent conductive glass having lower resistance can be provided.
  • the present invention also relates to a method for producing a metal oxide selected from the second metal group M2, which also has a lanthanoid-based metal power, by oxidizing one or more metals selected from the group consisting of La, Ce, Ho, and Er.
  • the metal oxide conductive film A configuration in which a thin film and a thin film are stacked may be employed.
  • this case will be described.
  • the above a. Has three layers, and the above b. Has five layers. In addition, it is of course preferable to adopt a seven-layer structure or the like.
  • the thickness of the metal thin film containing A1 or Ag as a main component is 1 to 20 nm.
  • the thickness of the film is preferably 5 to 15 nm, more preferably 5 to lOnm. If the film thickness is less than lnml, the laminated metal film may not be a “thin film” but may have a sea-island structure, and the effect of the present invention may not be obtained. On the other hand, when the thickness of the metal thin film is 20 nm or more, the light transmittance of the laminated metal thin film may decrease. As a result, the "transparency" of the superposed transparent conductive film may be practically affected.
  • the transparent conductive film which often has a metal oxide property, and a metal thin film mainly composed of A1 or Ag are laminated.
  • a part (but not all) of the transparent conductive film made of a metal oxide comes into contact with the metal thin film.
  • examples of the electrode configuration include a case where a part is in contact with a metal thin film having a width of 20 / zm and a transparent conductive film is in contact so as to cover the entire metal thin film. In other words, when viewed from a cross-sectional view in which the forces are superimposed on each other in plan view, only a part is in contact.
  • the thickness of the metal thin film is 20 to 500 nm, preferably 30 to 300 nm, and more preferably 50 to 200 nm. If the film thickness is less than 20 nm, the effect of reducing the resistance may be small. On the other hand, if the film thickness is 500 nm or more, the contact of the thin film with the transparent conductive film having large steps may be caused.
  • the width of the metal thin film is a force that can be appropriately selected, for example, 1 ⁇ m to 100 ⁇ m. This value is preferably from 5 to 50 ⁇ m, more preferably from 10 to 30 ⁇ m.
  • the width of the metal thin film is 1 m or less, the effect of reducing the resistance may be too small.
  • the width of the metal thin film is 100 m or more, the light transmittance (aperture ratio) may decrease. However, this does not apply to the case where a laminate of a metal thin film and a transparent conductive film is used as a reflective electrode.
  • the present invention relates to one or two selected from the metal group Ml of W, Mo, La, Nb, Fe, Pd, Pt, Ce, Ho, and Er forces.
  • a first conductor forming step of forming a first conductor which is one of the conductors included in a conductor group E1 including a gate, a source, and a drain, on a transparent insulating substrate by using an A1 alloy including the above-described metals;
  • An electrode connecting step It is a method of manufacturing a data board.
  • the generic term of the gate electrode and the gate wiring is called a gate
  • the generic term of the source electrode and the source wiring is called a source.
  • the drain electrode is simply called a drain.
  • the first conductor is specifically a gate, a source, and a drain
  • the second conductor is a pixel electrode.
  • the first conductor has a single-layer structure, it can be etched at once with one type of etchant.
  • the first conductor has A1 as a main component, and in addition, one or more kinds selected from a metal group Ml of W, Mo, La, Nb, Fe, Pd, Pt, Ce, Ho, and Er force. Since the layer contains a metal, the contact resistance with the second conductor is low.
  • the first conductor from the viewpoint of suppressing hillocks and improving corrosion resistance, in addition to A1 and one or more metals selected from the above metal group Ml, as the third metal, it is also preferable to add Cu, Si, a rare earth element, or the like.
  • the amount of the third metal to be added is preferably suppressed to a level where the specific resistance of the first conductor does not exceed 10- ⁇ -cm.
  • the first metal is A1
  • the second metal is A1.
  • Cu, Si, rare earth elements, etc. added above are called third metals in the sense that they are the third components.
  • one or more metals selected from the metal group Ml including W, Mo, La, Nb, Fe, Pd, Pt, Ce, Ho, and Er were added. Also in this case, similarly to the case where the third metal is added, the effects of suppressing the generation of hillocks and improving the corrosion resistance can be obtained. Therefore, generation of hillocks and corrosion resistance can be suppressed even when the third metal is not added.
  • the second conductor is connected to the first conductor via a contact hole formed in the insulating film. For this reason, since the pixel electrode does not directly contact the gate and source wirings, short-circuits and other problems are unlikely to occur.
  • the first conductor is formed by sputtering using an Al alloy target containing one or more metals selected from W, Mo, La, Nb, Fe, Pd, Pt, Ce, Ho, and Er.
  • a film is formed.
  • the A1 alloy target is manufactured by a vacuum melting method, a spray forming method, or the like.
  • the A1 alloy thin film formed using the A1 alloy target is patterned by etching using a mixed acid of phosphoric acid, acetic acid, and nitric acid to form a first conductor.
  • the present invention provides a transparent insulating substrate, and a conductor provided on the transparent insulating substrate and any one of conductors included in a conductor group E1 including a gate, a source, and a drain.
  • the first conductor may be a pure A1 or an A1 alloy, or a metal selected from a metal group Ml of W, Mo, La, Nb, Fe, Pd, Pt, Ce, Ho, and Er force.
  • the contact resistance with the second conductor is low due to the layer including two or more metals.
  • the first conductor may be a third metal in addition to A1 and one or more metals selected from the above metal group Ml. It is also preferable to add Cu, Si, rare earth elements and the like. At this time, in order to prevent the specific resistance of A1 from becoming too high, the amount of the third metal to be added is preferably suppressed to such an extent that the specific resistance of the first conductor does not exceed 10 ⁇ ⁇ ′cm.
  • the first metal is A1
  • the second metal is one or more metals selected from the metal group Ml.
  • the first conductor is formed by sputtering using an Al alloy target containing one or more metals selected from W, Mo, La, Nb, Fe, Pd, Pt, Ce, Ho, and Er.
  • a film is formed.
  • the A1 alloy target is manufactured by a vacuum melting method, a spray forming method, or the like.
  • the A1 alloy thin film formed using the A1 alloy target is patterned by etching using a mixed acid of phosphoric acid, acetic acid, and nitric acid to form a first conductor.
  • the present invention is characterized in that the first conductor includes an A1 layer having 0.5 to 5 wt% of one or more metals selected from the metal group Ml.
  • the content of one or more metals selected from the metal group Ml is 0.5 to 5 wt%, preferably 11 to 3 wt%. If the content is less than 0.5 wt%, it may be difficult to suppress the contact resistance of the first conductor and the second conductor, while if the content exceeds 5 wt%, However, the specific resistance of the entire first conductor may be increased.
  • the present invention also relates to a transparent insulating substrate, and a conductor formed on the transparent insulating substrate and included in a conductor group E1 including a gate, a source, and a drain.
  • a thin film transistor substrate including a conductor, and further including at least an insulating film formed so as to cover at least the transparent insulating substrate, and a second conductor formed on the insulating film,
  • the first conductor is an Al layer containing one or more metals selected from a metal group Ml consisting of W, Mo, La, Nb, Fe, Pd, Pt, Ce, Ho, and Er.
  • the insulating film includes a contact hole penetrating in a predetermined direction of the first conductor and the second conductor, wherein the second conductor is formed of a transparent film electrode, and wherein the second conductor is Electrically connected to the A1 layer of the first conductor through a contact hole
  • a thin film transistor substrate characterized in that: [0214] Since the first conductor has a single-layer strength, it can be etched at once with one type of etching solution. Therefore, the thin film transistor substrate of the present invention can be manufactured more easily.
  • the second conductor is connected to the first conductor via a contact hole formed in the insulating film. For this reason, since the pixel electrode does not directly contact the gate and source wirings, short-circuits and other problems are unlikely to occur.
  • the present invention is characterized in that the transparent film electrode is made of any one of indium oxide, tin oxide, indium tin oxide, indium zinc oxide, and zinc oxide.
  • the transparent film electrode is made of any one of indium oxide, tin oxide, indium tin oxide, indium zinc oxide, and zinc oxide.
  • the second conductor is made of indium tin oxide, tin oxide, indium tin oxide, or indium zinc oxide
  • the contact resistance with the first conductor is low.
  • the present invention is characterized in that the first conductor includes an A1 layer having 0.5 to 5 wt% of one or more metals selected from the metal group Ml. (26) or (2)
  • the content of one or more metals selected from the metal group Ml is 0.5 to 5 wt%, preferably 11 to 3 wt%. 0.5wt content
  • the content When the content is less than 5% by weight, it may be difficult to suppress the contact resistance of the first conductor and the second conductor.
  • the specific resistance may increase.
  • the present invention provides a liquid crystal display device comprising: the thin film transistor substrate according to any one of the above (26) to (28); and a liquid crystal layer driven by the thin film transistor substrate. is there.
  • the liquid crystal display device since the second conductor, which does not pass through a layer having a low light transmittance, is directly connected to the first conductor through a contact hole formed in the insulating film, the liquid crystal display device has a high aperture ratio. .
  • the liquid crystal display device of the present invention includes the thin film transistor substrate described in (26) to (28), the liquid crystal display device has the same functions and effects as those of (26) to (28). [0221] Group 4: Means
  • the fourth object of the present invention is to provide, as a transparent electrode, a transparent conductive film made of an amorphous conductive oxide containing indium oxide and zinc oxide as components, and further, the transparent conductive film is made of oxalic acid. This is achieved by patterning with an etching solution such as an aqueous solution.
  • the present invention employs the following means.
  • the present invention relates to a transparent substrate, a gate electrode mainly composed of A1 provided on the transparent substrate, a source electrode provided on the transparent substrate, and a transparent electrode provided on the transparent substrate.
  • a TFT electrode for a liquid crystal display device comprising: a drain electrode, a silicon layer provided on the transparent substrate, and a pixel electrode provided on the transparent substrate. And an oxide of one or more metals selected from the first group Ml consisting of W, Mo, Ni, Nb, Fe, Pt, Pd, and lanthanoids.
  • the TFT substrate, wherein the pixel electrode is directly joined to at least one electrode selected from the group consisting of a gate electrode mainly composed of A1 and the source electrode and the drain electrode. is there.
  • the contact resistance can be reduced.
  • Al or A1 alloy used for the gate line containing A1 and the source drain electrode containing A1 contains the heavy metal or lanthanoid metal of Villa from Ilia of the periodic table if A1 is the main component. You can. Nd, Ni, Co, Zr, etc. are preferably used as the elements contained in A1. Its content is determined al are A1 gate lines, A1 force 0.1 weight depends on the performance of source 'drain electrode 0/0 - good range of 0.5 wt%. More preferably, it is 0.5% by weight to 2.0% by weight.
  • the amount is less than 0.1% by weight, the effect of addition is hardly observed, and projections such as hillocks may be generated on the A1 thin film. If the content exceeds 5% by weight, the resistance of A1 itself may increase.
  • A1 may be at least a gate. As mentioned above, it is obvious that the source and drain contain A1 and the same action and effect as those of the preferred gate can be obtained. It is.
  • “having A1 as a main component” means that A1 is contained as a main component, and generally means a case where the atomic composition ratio is 50% or more.
  • the present invention relates to the above (30), wherein in the conductive oxide, an atomic composition ratio of an oxidized metal of a metal selected from the first group Ml to indium.
  • [M1] Z ([I ⁇ ] + [ ⁇ 1]) ⁇ A TFT substrate characterized by being in the range of 005-0.2.
  • [Ml] in the above formula represents the number (per unit weight / unit volume) of atoms of one or more metals selected from the first group Ml.
  • [In] in the above formula represents the number of indium atoms (per unit weight per unit volume).
  • the addition amount is less than 0.005, the effect of the addition is small, and the gate electrode Z mainly composed of A1 and the Z transparent electrode may become large.
  • the source / drain contains A1, the contact resistance between the A1 source / drain electrode and the Z pixel electrode may increase.
  • the addition amount exceeds 0.2, the resistance of the electrode itself may increase, or a defect may occur during etching of the electrode.
  • the conductive oxide in the above (30) or (31), may be tin, zinc, germanium, or gallium in addition to indium oxide.
  • tin oxide, zinc oxide, germanium oxide, and gallium oxide may improve the conductivity of the conductive oxide depending on the purpose in some cases. In some cases, this addition can improve the etching power. In addition, in some cases, the transmittance can be improved by using the soybean curd.
  • the present invention relates to the above (32), which is an atomic composition ratio of an oxide of a metal selected from the second group M2 to indium in the conductive oxide.
  • a TFT substrate characterized by being in the range of 01-0.3.
  • [M2] in the above formula is one or more metals selected from the second group M2, that is, any one or more atoms of tin, zinc, germanium, and gallium. (Per unit volume-per unit weight).
  • [In] in the above formula is the indium (unit volume ⁇ Represents the number of atoms (per unit weight).
  • the effect of the addition may be too small to increase the resistance, whereas if the amount added is more than 0.3, the resistance may be increased or the purpose may be increased. This is because improvement (reducing the contact resistance with the A1 electrode) may be difficult.
  • the average diameter of the crystal particles in the snorting target to be less than 10 m, a sputtering target with less generation of nodules can be configured.
  • the diameter is set to 5 m or less, a sputtering target is obtained, in which nodules hardly occur and abnormal discharge hardly occurs.
  • the TFT substrate of the present invention can reduce the contact resistance between the electrode including A1 and the pixel electrode, and is useful for configuring a liquid crystal display device capable of favorably displaying halftones.
  • a TFT array substrate described in an embodiment described later corresponds to a preferable example of a TFT substrate.
  • a TFT array substrate has TFTs (thin film transistors) arranged in an array on the substrate.
  • the present invention relates to a pixel electrode used for a TFT substrate for a liquid crystal display device, which is a sputtering target used when the pixel electrode for driving liquid crystal is manufactured by a sputtering method, wherein indium oxide, W, Mo A1 characterized by comprising an oxide of one or more metals selected from the first group Ml comprising Ni, Nb, Fe, Pt, Pd, and a lanthanoid, and A1.
  • This is a sputtering target for producing a pixel electrode, which can be electrically connected to an electrode or wiring mainly composed of.
  • the TFT substrate having the above configuration can be efficiently manufactured. Further, by setting the average diameter of crystal grains in the sputtering target to less than 10 ⁇ m, a sputtering target with almost no nodule generation can be realized. Further, it is possible to manufacture a pixel electrode with improved transmittance and improved etching property. Preferably, by setting the average diameter of the crystal grains to 5 m or less, a snettering target with less nodule generation and less abnormal discharge is obtained.
  • the present invention relates to the above-mentioned (34), wherein indium is contained in the conductive oxide.
  • [Ml] in the above formula is the number (per unit weight / unit volume) of one or more metal atoms selected from the first group Ml.
  • [In] in the above formula represents the number of atoms of the indium (per unit weight per unit volume).
  • the amount of addition is less than 0.005, the effect of addition is small.
  • the contact resistance between the gate electrode Z composed mainly of A1, the transparent electrode A1, the source 'drain electrode Z, and the pixel electrode may be increased. Above this, abnormal discharge may occur during sputtering, the resistance of the electrode itself may increase, or a defect may occur during etching of the electrode.
  • the present invention provides the method according to (34) or (35), wherein the conductive oxide is selected from the second group M2 comprising tin, zinc, germanium, and gallium in addition to indium oxide.
  • a sputtering target comprising an oxide of one or more selected metals.
  • tin oxide, zinc oxide, germanium oxide, and gallium oxide it may be possible to improve the conductivity of the conductive oxide according to the purpose. In some cases, this addition can improve the etching power. In addition, in some cases, the transmittance can be improved by using the soybean curd.
  • the average diameter of the crystal grains in the sputtering target is set to less than 10 m.
  • a sputtering target with almost no nodule generation can be realized.
  • the average diameter of the crystal grains is set to 5 m or less, a sputtering target with less generation of nodules and less occurrence of abnormal discharge can be obtained.
  • the present invention provides the above-mentioned (36), wherein in the conductive oxide, the atomic composition ratio of an oxide of a metal selected from the second group M2 to indium is defined as [M2 ] Z ([In] + [M2]) ⁇ o.
  • [M2] in the above formula is one or more metals selected from the second group M2, that is, any one or more of the atoms of tin, zinc, germanium, and gallium. Represents a number (per unit weight per unit volume).
  • [In] in the above formula is a source of indium. Represents the number of children (per unit weight per unit volume).
  • the amount of addition is less than 0.01, the effect of the addition may be too small to increase the resistance, whereas if it is more than 0.3, the resistance may increase or the desired improvement (A 1 This is because it may be difficult to reduce the contact resistance with the electrode including
  • the present invention provides a liquid crystal display device including a TFT substrate and a liquid crystal, wherein the TFT substrate includes a transparent substrate, a gate electrode mainly provided on A1 and provided on the transparent substrate, A source electrode provided on a transparent substrate, a drain electrode provided on the transparent substrate, a silicon layer provided on the transparent substrate, and a pixel provided on the transparent substrate for driving the liquid crystal.
  • the pixel electrode or the transparent electrode is formed of an oxide of an oxide, W, Mo, Ni, Nb, Fe, Pt, Pd, oxides of one or more metals selected from the first group Ml consisting of lanthanoids, and the pixel electrode or the transparent electrode comprises A1 A gate electrode as a main component and the source electrode; A liquid crystal display device directly connected to at least one electrode selected from the group consisting of an electrode and the drain electrode member.
  • the present invention also provides the liquid crystal display device according to the above (38), wherein in the conductive oxide, an atomic composition ratio of an oxide of a metal selected from the first group Ml to indium. 14.
  • [Ml] in the above formula was selected from the first group Ml Represents the number (per unit weight per unit volume) of one or more metal atoms.
  • [In] in the above formula represents the number of indium atoms (per unit weight / unit volume).
  • the addition amount is less than 0.005, the effect of the addition is small.
  • the contact resistance between the gate electrode Z composed mainly of A1, the transparent electrode A1 and the source / drain electrode Z, and the pixel electrode may increase. If it exceeds 2, abnormal discharge may occur during sputtering, the resistance of the electrode itself may increase, or a defect may occur during etching of the electrode. On the other hand, if the addition amount exceeds 0.2, the display quality of the halftone image may be reduced when the liquid crystal display device is driven.
  • the present invention provides the liquid crystal display device according to the above (38) or (39), wherein the conductive oxide power, indium oxide, tin, zinc, germanium, gallium, and the second group M 2.
  • a liquid crystal display device comprising an oxide of one or more metals selected from No. 2.
  • tin oxide, zinc oxide, germanium oxide, and gallium oxide it may be possible to improve the conductivity of the conductive oxide according to the purpose. In some cases, this addition can improve the etching power. In addition, in some cases, the transmittance can be improved by using the soybean curd.
  • a sputtering target with almost no nodules can be realized, so that a liquid crystal display device can be manufactured using the sputtering target.
  • a liquid crystal display device with few display defects can be obtained.
  • the average diameter of the crystal grains it is possible to obtain a sputtering target which generates nodules and rarely causes abnormal discharge, and using this sputtering target further improves display defects.
  • a liquid crystal display device having a small number of components can be manufactured.
  • the present invention also provides the liquid crystal display device according to the above (40), wherein the conductive oxide has an atomic composition ratio of an oxide of a metal selected from the second group M2 to indium.
  • the liquid crystal display device wherein [1 ⁇ 2] 7 ([111] + [1 ⁇ 2]) is in the range of 0.01-0.3.
  • [M2] in the above formula is one or more metals selected from the second group M2, that is, any one or more of tin, zinc, germanium, and gallium. Represents the number of children (per unit weight per unit volume).
  • [In] in the above formula represents the number of indium atoms (per unit weight per unit volume).
  • the amount of addition is less than 0.01, the effect of the addition may be too small to increase the resistance, whereas if it is more than 0.3, the resistance may increase or the desired improvement (A 1 This is because it may be difficult to reduce the contact resistance with the electrode).
  • the invention described below is a pixel electrode used for the above-mentioned TFT substrate and the like, and the operation and effect thereof are the same as those of the above-mentioned TFT substrate and the like.
  • the present invention relates to a transparent substrate, a gate electrode mainly composed of A1 provided on the transparent substrate, a source electrode provided on the transparent substrate, A drain electrode provided, a silicon layer provided on the transparent substrate, a pixel electrode provided on the transparent substrate, a transparent electrode for protecting the gate electrode and the source electrode and the drain electrode,
  • the pixel electrode used for a TFT substrate for a liquid crystal display device having a liquid crystal display and driving the liquid crystal is selected from a first group Ml including indium oxide, W, Mo, Ni, Nb, Fe, Pt, Pd, and a lanthanoid.
  • One or two or more metal oxides, and the pixel electrode is directly connected to the gate electrode or the source electrode or the drain electrode containing A1 as a main component. It is characterized by joining Ru pixel electrode der that.
  • the present invention relates to the above-mentioned (42), wherein in the conductive oxide, an atomic composition ratio of an oxidized metal of a metal selected from the first group Ml to indium.
  • the pixel electrode characterized by being within the range.
  • [Ml] and [In] in the above formula are as already described.
  • the present invention provides the method according to (42) or (43), wherein the conductive oxide is formed of a second group M2 comprising tin, zinc, germanium, and gallium in addition to indium oxide.
  • a pixel electrode comprising an oxide of one or more selected metals.
  • the present invention provides the above-mentioned (44), wherein in the conductive oxide, the atomic composition ratio of an oxide of a metal selected from the second group M2 to indium is defined as [M2 ] Z ([I n] + [M2]) ⁇ o.
  • a pixel electrode characterized by being in the range of 01-0.3.
  • [M2] and [In] in the above formula are as described above.
  • the present invention provides a transparent substrate, a gate electrode mainly composed of A1 provided on the transparent substrate, a source electrode provided on the transparent substrate, A drain electrode provided, a silicon layer provided on the transparent substrate, a pixel electrode provided on the transparent substrate, a transparent electrode for protecting the gate electrode and the source electrode and the drain electrode, Used in a TFT substrate for a liquid crystal display device provided with a liquid crystal display device, and in the transparent electrode, selected from a first group Ml composed of indium oxide, W, Mo, Ni, Nb, Fe, Pt, Pd, and a lanthanoid.
  • a conductive oxide containing one or more kinds of metal oxides; and the transparent electrode is directly connected to the gate electrode or the source electrode or the drain electrode containing A1 as a main component. With a transparent electrode characterized by joining is there.
  • the present invention relates to the above (46), wherein in the conductive oxide, an atomic composition ratio of an oxidized metal of a metal selected from the first group Ml to indium.
  • [Ml] and [In] in the above formula are as already described.
  • the present invention provides the method according to (46) or (47), wherein the conductive oxide is selected from a second group M2 comprising tin, zinc, germanium, and gallium in addition to indium oxide.
  • a transparent electrode comprising an oxide of one or more selected metals.
  • the present invention provides the method according to (48), wherein in the conductive oxide, an atomic composition ratio of an oxide of a metal selected from the second group M2 to indium is defined as [M2 ] Z ([I n] + [M2]) ⁇ o.
  • a transparent electrode characterized by being in the range of 01-0.3.
  • [M2] and [In] in the above formula are as described above.
  • the present invention relates to a method of manufacturing a TFT substrate, comprising: depositing the conductive oxide on the transparent substrate to form a thin film of the conductive oxide; By etching the thin film of the dagger with an aqueous solution containing shinic acid, Forming a transparent electrode.
  • a method of manufacturing a TFT substrate comprising the steps of: forming a transparent electrode even when a source electrode or the like is formed of A1; Furthermore, elution of the source electrode containing A1 and the like can be prevented. Such an operation and effect are the same in the following invention using another etching solution.
  • the present invention also provides a method for manufacturing a TFT substrate, comprising: depositing the conductive oxide on the transparent substrate to form a thin film of the conductive oxide; Etching the formed thin film of the conductive oxide with an aqueous solution containing phosphoric acid, acetic acid, and nitric acid, thereby forming the transparent electrode.
  • the present invention also relates to a method of manufacturing a TFT substrate, comprising: depositing the conductive oxide on the transparent substrate to form a thin film of the conductive oxide; Forming the transparent electrode by etching the formed thin film of the conductive oxide film with an aqueous solution containing cerium nitrate ammonium salt. Is the way.
  • a method for forming a transparent electrode conductive oxide
  • an evaporation method, a sputtering method, a CVD method, a spray method, a dipping method, or the like can be used.
  • the present invention is characterized in that the lanthanoid is one or more lanthanoids selected from Ce, Nd, Er and Ho, (30)-(52).
  • the transparent conductive film in the thin film transistor type substrate of the present invention hardly generates a residue due to etching using a weak acid (such as an organic acid) during manufacturing. For this reason, The thin film transistor type substrate of the present invention is excellent in processability and improves the yield. Further, since the thin film transistor type liquid crystal display device of the present invention includes the above thin film transistor type substrate, manufacturing efficiency is improved.
  • the method for manufacturing a thin film transistor substrate of the present invention since the residual force due to the etching of the transparent conductive film using a predetermined acidic etch hardly occurs, the thin film transistor substrate is efficiently manufactured. It becomes possible.
  • the present invention of the second group has been made in view of the above-mentioned problems of the conventional technology, and uses a transparent conductive material containing a specific metal for the pixel electrode and the transparent electrode to reduce the use of a non-metal or the like. Even if not used, the contact resistance between the A1 gate Z transparent electrode and the A1 source'drain Z pixel electrode can be reduced.
  • TFT thin film transistor
  • the first conductor is an A1 alloy containing a specific metal, it can be easily etched. Therefore, the thin film transistor substrate can be manufactured more easily and at lower cost.
  • the first conductor is made of an A1 alloy containing a specific metal
  • the second conductor has a contact hole formed in an insulating film. The contact resistance when connecting to the first conductor via the via is low. Furthermore, this The first conductor can be easily etched.
  • the second conductor is in direct contact with the first conductor via a contact hole formed in the insulating film without passing through a layer having low light transmittance. It has a high aperture ratio because it continues.
  • the present invention of the fourth group has been made in view of the problems of the conventional technology, and by using a transparent conductive material containing a specific metal for a pixel electrode and a transparent electrode, The method for manufacturing a TFT (thin film transistor) substrate can be simplified.
  • the gate / transparent electrode containing A1 or the source / drain / pixel electrode containing A1 is directly contacted.
  • a liquid crystal display device capable of displaying an intermediate tone can be provided.
  • FIG. 1 is a sectional view showing the vicinity of an ⁇ -SiTFT active matrix substrate of Example 1-1-1 1-3.
  • FIG. 2 is a cross-sectional view of the vicinity of an oc SiTFT active matrix substrate according to a modified example 11 of the present invention.
  • FIG. 3 is an explanatory view showing a state of a first film formation in Example 2-9 of the present invention.
  • FIG. 4 is an explanatory view showing a state of a second film formation in Example 2-9 of the present invention.
  • FIG. 5 is an explanatory diagram showing a state of contact resistance measurement in Examples 2-9 of the present invention.
  • FIG. 6 is an explanatory sectional view showing a manufacturing step of the TFT array substrate according to the present embodiment.
  • FIG. 7 is another sectional explanatory view showing the manufacturing process of the TFT array substrate according to the embodiment.
  • FIG. 8 is still another cross-sectional process drawing showing the manufacturing process of the TFT array substrate according to the present embodiment.
  • FIG. 9 is a wiring diagram showing the appearance and measurement of Kelvin pattern wiring in this example.
  • FIG. 4 is a cross-sectional view near the a-SiTFT at the stage when the pattern formation of FIG.
  • FIG. 11 is a cross-sectional view of the vicinity of a-SiTFT at the stage where the formation of a pixel electrode has been completed in a manufacturing process of a liquid crystal flat panel display according to a conventional technique.
  • FIG. 1 is a cross-sectional view showing the vicinity of an ⁇ -SiTFT (amorphous silicon thin film transistor) active matrix substrate 100 in Example 1-1.
  • ⁇ -SiTFT amorphous silicon thin film transistor
  • a metal A1 was deposited on a translucent glass substrate 1 by high frequency sputtering so that the film thickness became 1500 angstroms.
  • the glass substrate 1 corresponds to an example of the transparent substrate described in the claims.
  • the deposited metal A1 was removed by photoetching using an aqueous solution of phosphoric acid, acetic acid, nitric acid, and water (having a volume ratio of 12: 6: 1: 1) as an etching solution.
  • the gate electrode 2 and the gate electrode wiring 12 were formed by etching in the shape shown in FIG.
  • a silicon nitride film (hereinafter, also referred to as a SiN film) serving as a gate insulating film 3 is formed on the glass substrate 1, the gate electrode 2, and the gate electrode wiring 12 by glow discharge CVD.
  • a thin Si: H (i) film 4 is deposited on the gate insulating film 3 so as to have a thickness of 3500 angstroms, and further a silicon nitride film (SiN film) serving as a channel protective layer 5 is formed.
  • SiN film silicon nitride film
  • the channel protective layer 5 was etched by dry etching using a CHF-based gas to form the shape shown in FIG.
  • a—Si: H (n) film 6 is formed by using the above a—Si:
  • H (i) was deposited on the film 4 and the channel protective layer 5 so that the film thickness became 3000 ⁇ .
  • a metal MoZ metal A1 two-layer film was further formed to have a lower metal Mo film thickness of 0.05 / zm. So that the film thickness of A1 is 0.2 m It was deposited by a sputtering method.
  • the metal MoZ metal A1 bilayer film was formed by photoetching using an aqueous solution of phosphoric acid, acetic acid, and nitric acid (volume ratio is 9: 8: 1: 2) as an etchant. Etching was performed to the shape shown in FIG. 1 to obtain a pattern of the drain electrode 7 and a pattern of the source electrode 8.
  • a protective film was formed using a transparent resin resist 10, and a pattern such as a through hole was formed.
  • an amorphous transparent conductive film 9 containing indium oxide and tungsten oxide as main components was deposited by a sputtering method on the substrate on which the above treatment was performed.
  • the target used for this sputtering method was In O -WO prepared such that the value of [In] Z ([In] + [W]), which is the atomic ratio of In to W in the target, was 0.97. It is a sintered body.
  • [In] is the transparent conductive
  • this In OWO sintered body was arranged on a planar magnetron type power source.
  • the transparent conductive film 9 was deposited such that the film thickness became 1000 ⁇ . At this time, pure argon gas or argon gas mixed with a small amount of O gas of about lvol% was used as a discharge gas at the time of sputtering.
  • the form in which the tungsten is contained in the target is a tantalum oxide such as WO or WO.
  • It may be in the form of stainless steel and dispersed in the indium oxide sintered body.
  • any indium oxide may be in the form of a complex oxidized product between oxytungsten and dispersed in the indium oxide sintered body.
  • tungsten atoms are substituted at indium sites of indium oxide to form a solid solution, so that tungsten is dispersed at an atomic level in the indium oxide sintered body.
  • it is more effective to disperse tungsten at the atomic level in the sintered indium oxide to obtain a transparent conductive film 9 having a stable discharge and a low resistance during sputtering. .
  • the relative density of this In O WO sintered body target was 96%.
  • the transparent conductive film 9 which is an In 2 O—WO film formed by the sputtering
  • the transparent conductive film 9 which is an InO WO film
  • an aqueous solution of 3.2% by weight of oxalic acid was etched.
  • Etching was performed by a photoetching method used as a channel so as to form a pattern of transmissive pixel electrodes.
  • the pattern of the transmissive pixel electrode composed of the amorphous electrode of the transparent conductive film 9 shown in FIG. 1 was formed.
  • this glass substrate 1 was heat-treated at 250 ° C. for 30 minutes.
  • This aqueous solution of 3.2 wt% of oxalic acid corresponds to an example of an acidic etchant containing oxalic acid described in the claims.
  • an ⁇ -SiTFT active matrix substrate 100 shown in FIG. 1 was manufactured by forming a SiN passivation film (not shown) and a light-shielding film pattern (not shown).
  • the pattern of the pixel portion and the like shown in FIG. 1 is formed regularly. That is, the ⁇ Si TFT active matrix substrate 100 of Example 11 is an array substrate.
  • the a-SiTFT active matrix substrate 100 corresponds to a preferable example of the thin film transistor type substrate described in the claims.
  • TFT-LCD type flat display By providing a liquid crystal layer and a color filter substrate on the ⁇ -SiTFT active matrix substrate 100, a TFT-LCD type flat display was manufactured.
  • the CD type flat display corresponds to an example of a thin film transistor type liquid crystal display device described in the claims.
  • the TFT-LCD type flat display was subjected to a lighting test, and as a result, it was possible to obtain a good display without defective pixel electrodes.
  • Example 1-2 The structure of the Si-SiTFT active matrix substrate 100 in Example 1-2 is almost the same as that of FIG. 1 except that the composition of the transparent conductive film 9 of the a-SiTFT active matrix substrate 100 in Example 1-1 is different. is there. Therefore, the a-SiTFT active matrix substrate 100 of Example 1-2 will be described with reference to FIG.
  • a metal A1 was deposited on a translucent glass substrate 1 by high-frequency sputtering so that the film thickness became 1500 ⁇ .
  • the deposited metal A1 was formed into the shape shown in Fig. 1 by photoetching using an aqueous solution of phosphoric acid, acetic acid, and nitric acid (volume ratio was 12: 6: 1: 1) as an etchant.
  • the gate electrode 2 and the gate electrode wiring 12 were formed by etching.
  • the glass substrate 1 corresponds to an example of the transparent substrate described in the claims.
  • a silicon nitride film (hereinafter, referred to as a SiN film) serving as a gate insulating film 3 is formed on the glass substrate 1, the gate electrode 2, and the gate electrode wiring 12 by a glow discharge CVD method.
  • a thin Si: H (i) film 4 is deposited on the gate insulating film 3 so as to have a thickness of 3500 angstroms, and further a silicon nitride film (SiN film) serving as a channel protective layer 5 is formed.
  • SiN film silicon nitride film
  • the channel protective layer 5 was etched by dry etching using a CHF-based gas to form the shape shown in FIG.
  • H (i) was deposited on the film 4 and the channel protective layer 5 so that the film thickness became 3000 ⁇ .
  • a metal MoZ metal A1 two-layer film is further formed, and the film thickness of the lower metal Mo becomes 0.05 / zm, and the metal A1 film is formed.
  • the layers were sequentially deposited by a sputtering method so that the thickness became 0.2 m.
  • This metal MoZ metal A1 bilayer film is shown in Fig. 1 by a photoetching method using an aqueous solution of phosphoric acid, acetic acid, and nitric acid (volume ratio is 9: 8: 1: 2) as an etchant. Etching was performed to form a pattern of the drain electrode 7 and a pattern of the source electrode 8.
  • a protective film was formed using a transparent resin resist 10, and a pattern such as a through hole was formed.
  • an amorphous transparent conductive film 9 containing indium oxide and molybdenum oxide as main components was deposited by a sputtering method on the substrate on which the above treatment was performed.
  • the target used in this sputtering method was In O MoO calcining prepared such that the value of [In] Z ([In] + [Mo]), which is the atomic ratio of In to Mo in the target, was 0.90. It is union.
  • [In] is the transparent conductive
  • the transparent conductive film 9 was deposited so as to have a thickness of 1000 angstroms. At this time, a pure argon gas or an argon gas mixed with a trace amount of O gas of about lvol% was used as a discharge gas at the time of sputtering.
  • the form in which the molybdenum element is contained in the target may be MoO, MoO or the like.
  • Molybdenum may be dispersed in the indium oxide sintered body. However, complex oxidation of indium and molybdenum such as In Mo O, In Mo O, or In Mo O
  • It may be in the form of a substance dispersed in the indium oxide sintered body.
  • molybdenum atoms are substituted at indium sites of indium oxide to form a solid solution, so that molybdenum is dispersed in the indium oxide crystal at an atomic level.
  • Mori Dispersing butene at the atomic level in the indium oxide sintered body is more effective for obtaining a transparent conductive film 9 having a stable discharge and a low resistance during sputtering.
  • the transparent conductive film 9 which is an In 2 O 3 -MoO film formed by the sputtering is
  • the transparent conductive film 9 which is an In 2 O 0 MoO film
  • an aqueous solution of 3.2% by weight of oxalic acid was etched.
  • Etching was performed by a photoetching method used as a channel so as to form a pattern of transmissive pixel electrodes.
  • the pattern of the transmissive pixel electrode composed of the amorphous electrode of the transparent conductive film 9 shown in FIG. 1 was formed.
  • this glass substrate 1 was heat-treated at 250 ° C. for 30 minutes.
  • the aqueous solution containing 3.2 wt% of oxalic acid corresponds to an acidic etchant containing oxalic acid described in the claims.
  • an ⁇ -SiTFT active matrix substrate 100 shown in FIG. 1 was manufactured by forming a SiN passivation film (not shown) and a light-shielding film pattern (not shown).
  • the pattern of the pixel portion and the like shown in FIG. 1 is formed regularly.
  • the ⁇ -Si TFT active matrix substrate 100 of the embodiment 12 is an array substrate. Note that this a-SiTFT active matrix substrate 100 corresponds to a preferred example of the thin film transistor type substrate described in the claims, as in Example 1-1.
  • a liquid crystal layer and a color filter A TFT-LCD type flat display was manufactured by providing a plate.
  • This TFT-LCD flat display corresponds to an example of a thin film transistor type liquid crystal display device described in the claims.
  • the TFT-LCD type flat display was subjected to a lighting test, and as a result, it was possible to obtain a good display without defective pixel electrodes.
  • the metal A1 deposited above was deposited by the photoetching method using an aqueous solution of phosphoric acid, acetic acid and nitric acid (the volume ratio was 9: 6: 1: 2) as an etching solution, and the gate of FIG. Etching was performed in the same shape as the electrode 2 and the gate electrode wiring 12 to form a gate electrode and a gate electrode wiring.
  • the glass substrate 1 corresponds to an example of the transparent substrate described in the claims.
  • a silicon nitride film (hereinafter, referred to as a SiN film) serving as a gate insulating film 3 is formed on the glass substrate 1, the gate electrode 2, and the gate electrode wiring 12 by glow discharge CVD.
  • a thin Si: H (i) film 4 is deposited on the gate insulating film 3 so as to have a thickness of 3500 angstroms, and a silicon nitride (SiN) film serving as a channel protective layer 5 is further formed.
  • SiN silicon nitride
  • the channel protective layer 5 was etched by dry etching using a CHF-based gas to form the shape shown in FIG.
  • the a—Si: H (n) film 6 was coated on the a—Si: H (n) film 6 using a SiH—H—PH based mixed gas.
  • H (i) was deposited on the film 4 and the channel protective layer 5 so that the film thickness became 3000 ⁇ .
  • a metal MoZ metal A1 two-layer film is further formed, and the film thickness of the lower metal Mo becomes 0.05 / zm, and the metal A1 film is formed.
  • the layers were sequentially deposited by a sputtering method so that the thickness became 0.2 m.
  • This metal MoZ metal A1 bilayer film is shown in Fig. 1 by a photoetching method using an aqueous solution of phosphoric acid, acetic acid, and nitric acid (volume ratio is 9: 6: 1: 2) as an etching solution. Etching was performed to form a pattern of the drain electrode 7 and a pattern of the source electrode 8.
  • a protective film was formed using a transparent resin resist 10, and a pattern such as a through hole was formed.
  • an amorphous transparent conductive film 9 containing indium oxide and niobium oxide as main components was deposited on the substrate subjected to the above-described processing by a sputtering method.
  • the target used in this sputtering method was In O Nb O prepared such that the value of [In] Z ([In] + [Nb]), which is the atomic ratio of In to Nb in the target, was 0.95. It is a sintered body.
  • Sputtering converts the In 2 O 3 Nb O sintered body into a planar magnetron type power source.
  • the transparent conductive film 9 was deposited so as to have a thickness of 1000 angstroms. At this time, a pure argon gas or an argon gas mixed with a small amount of O gas of about lvol% was used as a discharge gas during sputtering.
  • the form in which the niobium element is contained in the target is an oxide such as NbO or NbO.
  • any form of indium and niobium composite oxide may be dispersed in the indium oxide sintered body.
  • the niobium atom is located at the indium site of the indium oxide. This is a form in which niobium is dispersed at the atomic level in the indium oxide sintered body due to the solid solution. As described above, when niobium is dispersed at the atomic level in the indium oxide sintered body, it is more effective to obtain a transparent conductive film 9 having stable discharge and low resistance in sputtering.
  • the transparent conductive film 9 which is an In 2 O 3 Nb O film formed by the above sputtering,
  • Etching was performed by a photoetching method used as a channel so as to form a pattern of transmissive pixel electrodes.
  • the pattern of the transmissive pixel electrode composed of the amorphous electrode of the transparent conductive film 9 shown in FIG. 1 was formed.
  • the aqueous solution containing 3.2 wt% of oxalic acid corresponds to an example of an acidic etchant containing oxalic acid described in the claims.
  • this glass substrate 1 was heat-treated at 250 ° C. for 30 minutes.
  • an ⁇ -SiTFT active matrix substrate 100 shown in FIG. 1 was manufactured by forming a SiN passivation film (not shown) and a light-shielding film pattern (not shown).
  • the pattern of the pixel portion and the like shown in FIG. 1 is regularly formed on the glass substrate 1 of the ⁇ SiTFT active matrix substrate 100. That is, the a-SiTFT active matrix substrate 100 of Example 1-3 is an array substrate. Note that this active SiTFT substrate 100 is similar to that of Examples 1-1 and 1-2. This corresponds to a preferred example of the thin film transistor type substrate described in the claims.
  • TFT-LCD type flat display By providing a liquid crystal layer and a color filter substrate on the ⁇ -SiTFT active matrix substrate 100, a TFT-LCD type flat display was manufactured.
  • This TFT-LCD flat display corresponds to an example of the liquid crystal display device described in the claims.
  • the TFT-LCD type flat display was tested for lighting, and it was found that the display was good.
  • Example 1-4 The structure of the ⁇ -SiTFT active matrix substrate 100 in Example 1-4 is different from that of FIG. 1 only in the composition of the transparent conductive film 9 of the ⁇ -SiTFT active matrix substrate 100 in Example 1-1-3. It is almost the same. Therefore, the a-SiTF T active matrix substrate 100 of Example 14 will be described with reference to FIG.
  • the glass substrate 1 corresponds to an example of the transparent substrate described in the claims.
  • a silicon nitride film (hereinafter, also referred to as a SiN film) serving as a gate insulating film 3 was formed to a thickness of 3000 angstroms by glow discharge CVD. Deposited. Subsequently, as shown in FIG. 1, an ⁇ Si: H (i) film 4 is deposited so as to have a thickness of 3500 ⁇ , and a silicon nitride film (SiN) serving as a channel protective layer 5 is further formed. Were stacked so that the film thickness became 3000 ⁇ .
  • a gate insulating film 3 and a channel protective film 5 formed of a SiN film are used as a SiH—NH 2 N-based mixed gas, while the a—Si: H (i) film 4 is used.
  • the a-Si: H (n) film 6 was formed as shown in Fig. 1 using a SiH-H-PH-based mixed gas. Thus, the film was deposited to have a thickness of 3000 ⁇ .
  • the layers were sequentially deposited by the sputtering method so that the lower layer had a thickness of 0.05 m and the upper layer had a thickness of 0.2 / zm.
  • this metal MoZ metal A1 bilayer film is etched into the shape shown in Fig. 1 by the photo-etching method.
  • the pattern of the drain electrode 7 and the pattern of the source electrode 8 were used.
  • an amorphous transparent conductive film 9 containing indium oxide and nickel oxide as main components was deposited on the substrate subjected to the above-mentioned treatment by a sputtering method.
  • the target used for this sputtering was InO-NiO, which was prepared so that the value of [In] Z ([In] + [Ni]), which is the atomic ratio of In to Ni in the target, was 0.95. It is a sintered body.
  • [In] is the transparent conductivity
  • the transparent conductive film 9 was deposited such that the film thickness became 1000 ⁇ . At this time, pure argon or Ar gas mixed with O gas of about lvol% was used as a discharge gas at the time of sputtering.
  • the form in which the nickel element is contained in the target may be a form in which the nickel element such as NiO is dispersed in the indium oxide sintered body.
  • the nickel element such as NiO
  • InO such as In NiO
  • the indium oxide sintered body may be dispersed in the indium oxide sintered body in the form of a composite oxide of 24 dim and nickel. It is preferable that the nickel atoms are substituted and dissolved in the indium sites of indium oxide, so that nickel is dispersed at the atomic level in the indium oxide sintered body. Thus, nickel is dispersed at the atomic level in the indium oxide sintered body. This is more effective for obtaining a transparent conductive film 9 with stable discharge and low resistance in sputtering. The relative density of this In O NiO sintered body target is 97%
  • the transparent conductive film 9 which is an In 2 NiO film formed by the above sputtering
  • the film could be sufficiently used as an electrode.
  • the above target by adding Sani ⁇ tin 1 one 10 wt%, the resistivity of the deposited transparent conductive film 9, 2. also been found to become less 2 X 10- 4 ⁇ 'cm .
  • the transparent conductive film 9 which is an InONiO film
  • an aqueous solution containing 3.2% by weight of oxalic acid was etched with ethanol.
  • Etching was performed by a photoetching method used as a channel so as to form a pattern of transmissive pixel electrodes.
  • a pattern of a transparent pixel electrode composed of the amorphous electrode of the transparent conductive film 9 shown in FIG. 1 was formed.
  • this glass substrate 1 was heat-treated at 250 ° C. for 30 minutes.
  • the aqueous solution containing 3.2% by weight of oxalic acid corresponds to an acidic etchant containing oxalic acid described in the claims.
  • an ⁇ -SiTFT active matrix substrate 100 shown in FIG. 1 was manufactured by forming a SiN passivation film (not shown) and a light-shielding film pattern (not shown).
  • the pattern of the pixel portion and the like shown in FIG. 1 is formed regularly.
  • the ⁇ -Si TFT active matrix substrate 100 of the embodiment 14 is an array substrate. Note that this a-SiTFT active matrix substrate 100 corresponds to a preferred example of the thin film transistor type substrate described in the claims, as in Example 1-1.
  • a liquid crystal layer and a color filter A TFT-LCD type flat display was manufactured by providing a plate.
  • This TFT-LCD flat display corresponds to an example of a thin film transistor type liquid crystal display device described in the claims.
  • the TFT-LCD type flat display was subjected to a lighting test, and as a result, it was possible to obtain a good display without defective pixel electrodes.
  • the etchant used for etching the transparent conductive film 9 is an example in which an aqueous solution of 3.2% by weight of oxalic acid is used.
  • the etchant used when etching the transparent conductive film 9 is preferably a mixed acid composed of phosphoric acid 'acetic acid' nitric acid or an aqueous solution of ceric ammonium nitrate in addition to the oxalic acid-based aqueous solution. It is also preferable that.
  • Example 16 the electrode potential of these oxides with respect to the AgZ AgCl standard electrode was measured. The measurement was performed by measuring the electrode potential in various electrolytes (liquids).
  • Table 1 shows an example of measurement using a 2.8 wt% aqueous solution of TMAH (tetramethylammonium-hydroxide) as the electrolyte.
  • Table 2 shows a measurement example when a stripping solution is used as the electrolyte.
  • Example 1-1 As shown in Table 1, the permeability by the In 2 O—WO used in Example 1-1 above was used.
  • the potential of the bright conductive film (vs. the AgZAgCl electrode) was 0.352V.
  • the absolute value of the potential difference from A1 is 0.543 V (see Table 1).
  • AgZAgCl electrode was -0.365 V (see Table 1).
  • the absolute value of the potential difference from A1 is 0.530 V (see Table 1).
  • gZAgCl electrode was 0.378 V (see Table 1).
  • the absolute value of the potential difference from A1 is 0.517 V (see Table 1).
  • the potential of the transparent conductive film by ITO was -0.238 V (see Table 1).
  • the absolute value of the potential difference from A1 is 0.657 V (see Table 1).
  • the transparent electrode of the present invention can reduce the potential difference (electromotive force) from A1 by about 0.4 or more compared to ITO or IZO.
  • the potential difference electrostatic force
  • Table 2 shows the measurement results when the electrolyte was used as the stripping solution.
  • This stripping solution is a solution obtained by mixing diethanolamine and N-methylpyrrolidone at 30 vol%: 70 vol%.
  • Example 1-1 As shown in Table 2, the permeability by In 2 O—WO used in Example 1-1 above was used.
  • the potential of the bright conductive film (vs. the AgZAgCl electrode) was 0.248V.
  • the absolute value of the potential difference from A1 is 0.472 V (see Table 2).
  • AgZAgCl electrode was -0.268 V (see Table 2).
  • the absolute value of the potential difference from A1 is 0.452 V (see Table 2).
  • the potential of the transparent conductive film due to In 2 O 3 Nb O used in Example 1-3 above vs.
  • AgZAgCl electrode was -0.256V (see Table 2).
  • the absolute value of the potential difference from A1 is 0.464 V (see Table 2).
  • gZAgCl electrode was 0.287 V (see Table 2).
  • the absolute value of the potential difference from A1 is 0.433 V (see Table 2).
  • the potential of the transparent conductive film formed by ITO (vs. the AgZAgCl electrode) was 0.120 V (see Table 2).
  • the absolute value of the potential difference from A1 is 0.600 V (see Table 2).
  • the transparent electrode of the present invention can reduce the potential difference (electromotive force) from A1 by about 0.4 IV or more compared to ITO and IZO.
  • FIG. 2 shows a cross-sectional view of the vicinity of another ⁇ -SiTFT active matrix substrate 200 in this embodiment.
  • the characteristic feature of the ⁇ SiTFT active matrix substrate 200 of the modified example 1-1 is that, as shown in FIG. 2, the transparent conductive film 9 is directly formed on the source electrode 108 without providing a transparent resin resist. That is the provision.
  • the drain electrode 7 and the source electrode 8 of the present modified example 1-1 are formed of a metal CrZ metal A1 double-layer film, which is the same as that of the above described examples 1-1 to 14. Further, it is also preferable that the drain electrode 7 and the source electrode 8 are formed of a metal MoZ metal A1 double-layer film.
  • the lower layer is a layer made of metal Cr
  • the upper layer is a layer made of metal A1.
  • the gate electrode 102 in the present modified example 1-1 has a single layer structure composed of a metal A1 layer.
  • the ⁇ -SiTFT active matrix substrate 200 according to the modified example 1-1 shown in FIG. 2 has the same operation and effect as the active SiTFT substrate 100 according to the example 1-1-1-4.
  • M1 W, Mo, Nb, Ni, Pt, and Pd are referred to as a first metal group and are collectively referred to as “M1”.
  • Ml is also used as a symbol meaning any one of W, Mo, Nb, Ni, Pt, and Pd.
  • M 1 is used as a symbol representing any one of W, Mo, Nb, Ni, Pt, and Pd.
  • the lanthanoid-based metal group is referred to as a second metal group, and is collectively referred to as “M2”.
  • M2 is also used as a symbol for any lanthanoid metal.
  • Table 3 M2 represents a lanthanoid metal, and Ce, Ho, Er, and Ce are shown as specific lanthanoid metals.
  • M 3 Zn, Sn, Zr, Ga, and Ge are referred to as a third metal group, and are collectively referred to as “M 3”.
  • This M3 means any one of Zn, Sn, Zr, Ga, and Ge. Also used as a symbol to taste. In Table 3, M3 is used as a symbol representing any one of Zn, Sn, Zr, Ga, and Ge.
  • the symbol [] is used as a symbol representing the number of atoms per unit weight'volume of the atom.
  • [Tungsten] and [W] indicate the number of tungsten atoms.
  • [Indium] and [In] indicate the number of indium atoms. Therefore, the above-mentioned [tungsten] / ([tungsten] + [indium]) represents the atomic ratio of tungsten to indium. This is the same as describing [W] Z ([W] + [In]).
  • [Cerium] Z ([Cerium] + [Indium]) represents the atomic ratio of cerium to indium. This has the same meaning even if it is described as [Ce] / ([Ce] + [In]).
  • [Ml], [M2], [M3] in which Ml, M2, and M3, which are generic names of the above-mentioned metal groups, are inserted in [].
  • [Ml] represents the number of atoms of one or more metals appropriately selected from the first metal group
  • [M2] represents one or two atoms appropriately selected from the second metal group.
  • [M3] represents the number of atoms of one or more metals appropriately selected from the third metal group.
  • this molded body was sintered as follows. A sintering furnace at a rate of furnace capacity 0. lm 3 per 5 LZmin, in an atmosphere to introduce oxygen, and sintered for 5 hours at 1500 ° C. At this time, the temperature was raised up to 1 000 ° C at l ° CZmin, and 1000-1500 ° C at 3 ° CZmin. After that, oxygen introduction was stopped and the temperature was lowered from 1500 ° C to 1300 ° C at 10 ° CZmin. Then, in cut open air introducing argon gas at a rate of furnace capacity 0. lm 3 per LOLZmin, after holding the 1300 ° C 3 hours, allowed to cool. As a result, tungsten and cerium-containing In O
  • the sputtered surface of the sintered body was polished with a cup grindstone, processed to a diameter of 100mm and a thickness of 5mm, and bonded to a backing plate using an indium alloy to obtain a sintered body target 1001.
  • tungsten be dispersed and / or disperse, particularly, be substituted and dissolved in indium oxide indium site. That is, the form in which the tungsten is contained in the target is in the form of tungsten oxide such as WO, WO, etc.
  • Indium oxide such as InWO may be dispersed in a sintered body.
  • It may be in the form of a composite oxide between tungsten and dispersed in an indium oxide sintered body.
  • cerium may be quasi-collected only of cerium oxide! /, Or may be partially substituted and dissolved in the indium site of indium oxide.
  • the average diameter of the cerium oxide crystal particles determined by image processing was 2.:m.
  • the aggregation of the cerium oxide should be 5 ⁇ m or less, preferably 4 ⁇ m, more preferably 3 ⁇ m or less. If the dispersion is insufficient and cerium oxide of 10 m or more is present, abnormal discharge may be induced during sputter discharge or nodules may be generated.
  • the average diameter of the crystal particles of indium oxide was 3.4 m as shown in Table 3. This diameter was determined by image processing.
  • tungsten atoms disperse at the indium site of indium oxide and form a solid solution, so that tungsten is dispersed at the atomic level in the indium oxide sintered body.
  • InO powder with an average particle size of 1 ⁇ m or less MoO powder with an average particle size of 1 ⁇ m or less
  • Ho 3 O 2 having an average particle diameter of 2 m 3 or less was used as the raw material powder.
  • the mixture was filtered, dried and granulated. Fill the granules in a circular mold, using a cold isostatic press, It was formed into a disk shape by applying a pressure of 3 tonZcm 2 .
  • the compact was placed in an atmosphere adjusting furnace and sintered.
  • sintering sintering was carried out at 1500 ° C. for 5 hours while introducing oxygen into the furnace at a rate of 5 liters Z per 0.1 lm 3 of furnace volume.
  • the temperature was raised at a rate of 1 ° CZ up to 1000 ° C and at a rate of 3 ° CZ from 1000 ° C to 1500 ° C.
  • the introduction of oxygen was stopped and the temperature was lowered from 1500 ° C to 1300 ° C at a rate of 10 ° C / min. Then, while introducing the Ar into the furnace at a rate 10 l Z min in volume 0.
  • the surface to be used as a sputter surface of the obtained sintered body was polished with a cup cannon, and processed to a diameter of 152 mm and a thickness of 5 mm to obtain a target 1002.
  • the form in which the molybdenum element is contained in the target is an oxide such as MoO or MoO.
  • Molybdenum may be dispersed in the indium oxide sintered body. However, complex oxidation of indium and molybdenum such as In Mo O, In Mo O, or In Mo O
  • molybdenum atoms are substituted at indium sites of indium oxide to form a solid solution and molybdenum is dispersed at an atomic level in the indium oxide sintered body. This has the effect of making the (transparent conductive) film low-resistance.
  • holmium aggregates only holmium oxide. / Good! In addition, a part may be substituted and dissolved in the indium site of indium oxide.
  • the average diameter of the holmium crystal particles obtained by image processing was 1.8 m.
  • Aggregation of holmium oxide is 5 ⁇ m or less, preferably 4 ⁇ m or less, more preferably 3 ⁇ m or less. It is better to If the dispersion is not sufficiently performed and holmium oxide of 10 m or more is present, abnormal discharge may be induced during sputter discharge or nodules may be generated.
  • the average diameter of crystal particles of indium oxide can be calculated as follows:
  • the mixed slurry was taken out, filtered, dried and granulated.
  • the obtained granules were put into a molding die and molded into a predetermined shape by applying a pressure of 3 tonZcm 2 by a cold isostatic press to obtain a molded product.
  • Zn, Sn, Zr, Ga, and Ge are referred to as a third metal group, and are collectively referred to as M3. Further, M3 is also used as a symbol meaning any one of Zn, Sn, Zr, Ga, and Ge. In Table 3, M3 is used as a symbol representing any one of Zn, Sn, Zr, Ga, and Ge.
  • the symbol [] is used as a symbol representing the number of atoms per unit weight per volume of the atom.
  • [niobium] and [Nb] indicate the number of niobium atoms.
  • [Indium] and [In] indicate the number of indium atoms. Therefore, [Nb] / ([Nb] + [In]) represents the atomic ratio of tungsten to indium. It is described as [Niobium] / ([Niobium] + [Indium])! The same is true.
  • [M3] is used as a symbol indicating the number of one or more metals selected from among the third metal group M3.
  • oxygen is the flow into a sintering furnace at a rate 5 liters Z minute per inner volume 0. lm 3 furnace,
  • the obtained sintered body was polished on its sputtered surface with a cup grindstone and processed to a diameter of 152mm and a thickness of 5mm to obtain a sintered body target for a transparent conductive thin film. This was bonded to a backing plate using an In-based alloy to form a sputtering target 1003.
  • Tin, niobium and erbium are incorporated in the sputtering target in the form of tin oxide (SnO, SnO, Sn04), niobium oxide (NbO, NbO, NbO),
  • tin-niobium and erbium atoms are substituted and dissolved in the indium sites of indium oxide, and are dispersed at the atomic level in the indium oxide sintered body. According to this dispersion mode, the discharge is stable during sputtering, and a uniform low-resistance film can be obtained.
  • the average diameter of the crystal particles of indium oxide was about 3.7 m as shown in Table 3. This diameter was determined by image processing "Example 2-4"
  • Powder and CeO powder were used. First, a predetermined amount of In O powder, ZnO powder, and NiO powder are weighed.
  • the mixture was placed in a resin pot and mixed with a wet ball mill using water as a medium. At that time, hard ZrO balls were used, and the mixing time was set to 20 hours. Then, mix the slurry
  • oxygen is the flow into a sintering furnace at a rate 5 liters Z minute per inner volume 0. lm 3 furnace and held for 5 hours at 1500 ° C. At this time, the temperature was raised by 1 ° CZ up to 1000 ° C and by 3 ° CZ between 1000 and 1500 ° C. Thereafter, the flow of oxygen was stopped, and the temperature was lowered from 1500 ° C to 1300 ° C in 10 ° CZ minutes. Thereafter, allowed to flow into Ar at a rate 10 l Z min in volume 0. lm 3 per furnace was held 3 hours at 1300 ° C, and allowed to cool.
  • the density of the sintered body obtained as described above was measured according to the Archimedes method using water, and the relative density was calculated from the theoretical density.
  • the theoretical density at this time was calculated from the weight fraction of InO crystals (bixbite type structure) without oxygen deficiency and oxides of Zn, Ni and Ce.
  • the sputtered surface of the obtained sintered body was polished with a cup grindstone to obtain a diameter of 152 mm and a thickness of 152 mm.
  • the form in which zinc, nickel and cerium are incorporated into the sputtering target 4 is as follows. Dispersed as zinc oxide (ZnO), nickel oxide (NiO), and cerium oxide (CeO, CeO)
  • Oxide composite oxide of indium zinc oxide In ZnO, In ZnO, In ZnO
  • the metal is substituted and solid-dissolved in the indium site of nickel or cerium nuclear power or indium oxide, and dispersed at the atomic level in the indium oxide sintered body. According to this form of dispersion, the discharge during sputtering is stable, and a uniform low-resistance film is obtained as a result of sputtering.
  • the average diameter of the indium oxide crystal grains was 3. as shown in Table 3. This diameter was determined by image processing.
  • the method for producing the sintered body target (sputtering target) of the present invention is not particularly limited except that a mixture of a predetermined amount of indium oxide, zinc oxide, nickel oxide, and cerium oxide is used.
  • a sintered body target (sputtering target) can be manufactured by mixing, shaping, and sintering the above four components using a known method, and then molding the sintered body. It should be noted that the sintered compact target has the following features of the present invention. A component other than the above four components may be added within the range.
  • the mixture was placed in a resin pot and mixed with a wet ball mill using water as a medium. At that time, hard ZrO balls were used, and the mixing time was set to 20 hours. Then, mix the slurry
  • the granulated material thus obtained was put into a molding die, and molded into a predetermined shape by applying a pressure of 3 tonZcm 2 with a cold isostatic press to obtain a molded product.
  • the resulting compacts were sintered (respectively) by the following procedure.
  • furnace volume 0. lm 3 per 5 liters Z min oxygen to the flow into the sintering furnace at a rate of, and held for 5 hours at 1450 ° C, this time, 1 ° CZ minute until 1000 ° C, The temperature was raised by 3 ° CZ between 1000-1450 ° C. After that, the inflow of oxygen was stopped and the humidity was reduced from 1450 ° C to 1300 ° C in 10 ° CZ minutes. Thereafter, allowed to flow into Ar at a rate 10 l Z min in volume 0. lm 3 per furnace was held 3 hours at 1300 ° C, and allowed to cool.
  • composition ratio ([Pt] Z ([Pt] + [In])) of Pt to indium, which is one of the first metal group Ml, is 0.02, and that of the second metal group M2
  • composition ratio of Ce to Indium (6] 7 (6) + [111])) is 0.03, and the composition ratio of Zn to Indium, one of the third metal group M3 ( + [111])) is 0.10. Similar contents are shown in Table 3.
  • the density of the sintered body obtained as described above was measured according to the Archimedes method using water, and the relative density was calculated from the theoretical density.
  • the theoretical density at this time was calculated from the weight fraction of an In O crystal (bixbitite type structure) having no oxygen defects and an oxide of Zn, Pt, and Ce.
  • the sputtered surface of the obtained sintered body was polished with a cup grindstone and processed to a diameter of 152 mm and a thickness of 5 mm to obtain a sintered sputtering target for a transparent conductive thin film.
  • the sputtering target was bonded to a backing plate using an In-based alloy to form a sputtering target 1005.
  • the form in which zinc, nickel, and cerium are incorporated in the sputtering target may be dispersed as zinc oxide (ZnO), platinum oxide (PtO), and cerium oxide (CeO, CeO).
  • platinum and cerium atoms displace at the indium site of indium oxide and form a solid solution, and are dispersed at the atomic level in the oxidized indium sintered body.
  • a homogeneous low-resistance film can be obtained by sputtering, which is particularly preferable.
  • cerium oxide is dissolved in indium oxide, and cerium (IV) occupies the trivalent indium position in the indium oxide film. This is because the conductivity is increased by emitting carrier electrons.
  • the average crystal particle diameter of indium oxide was about 3.7 m as shown in Table 3. The value of the average diameter was determined by image processing.
  • the method for producing the sintered body (sputtering) target of the present invention is not particularly limited except that a mixture of a predetermined amount of indium oxide, zinc oxide, platinum oxide, and cerium oxide is used. After mixing, molding and sintering the above four components using a known method, a sintered body (sputtering) target can be manufactured by molding the sintered body.
  • the mixture was placed in a resin pot and mixed with a wet ball mill using water as a medium. At that time, hard ZrO balls were used, and the mixing time was set to 20 hours. Then remove the mixed slurry
  • the obtained granules were placed in a molding die and molded into a predetermined shape by applying a pressure of 3 tonZcm 2 by a cold isostatic press to obtain a molded body.
  • each of the obtained molded bodies was sintered in the following procedure.
  • Oxygen was flown into the sintering furnace at a rate of 5 liters Z per furnace volume of 0. 3 lm3 and maintained at 1450 ° C for 5 hours. At this time, the temperature was raised by 1 ° CZ up to 1000 ° C, and by 3 ° CZ between 1000-1450 ° C. Thereafter, the flow of oxygen was stopped, and the temperature was lowered from 1450 ° C to 1300 ° C in 10 ° CZ minutes. Thereafter furnace volume 0. lm 3 allowed to flow into Ar at a rate per 10 liters Z min, was held 3 hours at 1300 ° C, and allowed to cool.
  • the density of the sintered body obtained as described above is determined according to the Archimedes method using water. The relative density was calculated from the theoretical density. Note that the theoretical density at this time is based on the weight fraction of InO crystals (bixbite type structure) without oxygen deficiency and oxides of Zn, Pd and Ce.
  • zinc oxide ZnO
  • palladium oxide PdO
  • cerium oxide CeO, CeO
  • cerium oxide is dissolved in indium oxide, cerium having a valence of 4 is occupied at an indium position where the valence is 3 in the indium oxide film. This causes (cerium) to emit carrier electrons and increase the conductivity.
  • cerium oxide alone some exist as cerium oxide alone! As described above, the presence of cerium oxide alone suppresses abnormal growth of indium oxide crystals, thereby suppressing generation of nodules and abnormal discharge.
  • the average crystal particle diameter of indium oxide was 3. as shown in Table 3. This average diameter was determined by image processing.
  • the method for producing a sintered body (sputtering) target of the present invention is particularly applicable except that a mixture of a predetermined amount of indium oxide, zinc oxide, palladium oxide, and cerium oxide is used. It is not limited, and the above four components can be mixed, molded, and sintered using a known method, and then a sintered body (sputtering) target can be manufactured by molding the sintered body. it can.
  • a component other than the above four components may be added to the sintered body (sputtering) target within a range that does not impair the object of the present invention.
  • WO powder and CeO powder are mixed at a predetermined ratio, put in a resin pot, and wet ball mill
  • the rally was taken out, filtered, dried and granulated.
  • the granulated product was formed by applying a pressure of 3 tonZcm 2 by a cold isostatic press.
  • the broken material of the sintered body obtained as described above was pulverized and subjected to powder X-ray diffraction measurement to find that it was due to the indium oxide phase having a bixbyite structure and cerium oxide. Only diffraction peaks were observed. Therefore, the obtained sintered body is an oxidized product sintered body having the features of the present invention.
  • This sintered body was processed into a size having a diameter of 101 mm and a thickness of 5 mm, and the sputtered surface was polished with cup ganite to obtain a (sputtering) target. This was bonded to a backing plate made of oxygen-free copper using metal indium to form a sputtering target.
  • germanium oxide particles are present in the sputtering target, the specific resistance of the germanium oxide particles is high, so that plasma ions are charged by the irradiated argon ions and arcing occurs. This tendency becomes more pronounced as the target input power is increased and the irradiation amount of argon ions is increased.
  • both the indium oxide in which germanium was substituted and dissolved in indium sites and the indium germanate compound had specific resistances of both. Is low.
  • arcing is unlikely to occur even if the input power is increased.
  • high-speed film formation with high input power becomes possible.
  • the reason for including the germanium (Ge) element in the sintered body of the present invention (of the present example) is that a thin film was formed by a sputtering method from a sputtering target containing the germanium (Ge) element.
  • the valence of tetravalent germanium occupies the indium position of the trivalent valence in the indium oxide film, thereby emitting carrier electrons, thereby increasing the conductivity of the thin film. Power.
  • the germanium element in the sputtering target is specified to be in the range of 0.005 to 0.2 in GeZln atomic ratio.
  • the reason for defining such a numerical range is that, if the value is outside the above range, the resistance value of the obtained thin film increases.
  • tungsten is dispersed.
  • tungsten dissolves at the indium sites of indium oxide and forms a solid solution. Is preferred.
  • the form in which the tungsten is contained in the target is WO, WO, or the like.
  • It may be in the form of 32 oxidized tungsten dispersed in an indium oxide sintered body.
  • acid in the form of a complex oxide between indium tungsten oxide and indium oxide such as InWO
  • a form dispersed in the indium sintered body is also preferable. It is particularly preferable that tungsten is dispersed at the atomic level in the indium oxide sintered body by the substitution of the tungsten atom into the indium site of indium oxide to form a solid solution. Dispersion at the atomic level in this manner stabilizes the discharge in snouting. Further, dispersing at the atomic level is effective for reducing the resistance of the obtained transparent conductive thin film.
  • cerium oxide is dissolved in indium oxide, cerium having a valence of 4 is occupied at the indium position where the atomic valence is 3 in the indium oxide film.
  • cerium having a valence of 4 valence emits carrier electrons, and the conductivity of the thin film increases.
  • cerium oxide part of cerium oxide is present as cerium oxide alone!
  • cerium oxide alone abnormal growth of indium oxide crystals is suppressed, and thus generation of nodules and abnormal discharge are also suppressed.
  • GaO powder with an average particle size of 1 ⁇ m or less In O powder with an average particle size of 1 ⁇ m or less, GaO powder with an average particle size of 1 ⁇ m or less,
  • mixing time was set to 24 hours using hard ZrO balls. After mixing, take out the slurry
  • the granulated product was formed by applying a pressure of 3 tonZcm 2 by a cold isostatic press.
  • the oxide sintered body of this example is an oxide sintered body having the features of the present invention.
  • EPMA analysis of the microstructure of the sintered body confirmed that gallium was dissolved in the indium oxide phase. With this dispersion, the average crystal grain diameter of indium oxide was as shown in Table 3. This average diameter was determined by image processing.
  • This sintered body was processed into a size having a diameter of 101 mm and a thickness of 5 mm, and the sputtered surface was polished with cup ganite to obtain a (sputtering) target. This was bonded to a backing plate made of oxygen-free copper using metal indium to form a sputtering target.
  • gallium oxide particles When gallium oxide particles are present in the sputtering target, the gallium oxide particles have high specific resistance, so that charging may be caused by argon ions irradiated from the plasma, and arcing may occur. This tendency becomes larger as the target input power is increased and the dose of argon ion is increased.
  • tungsten is dispersed in the sputtering target.
  • tungsten is substituted and dissolved in the indium site of indium oxide.
  • It may be in the form of being dispersed in an indium oxide sintered body.
  • tungsten atoms disperse at the indium site of indium oxide to form a solid solution, whereby tungsten is dispersed at the atomic level in the indium oxide sintered body.
  • Such dispersion at the atomic level stabilizes discharge during sputtering, and makes it possible to lower the resistance of the transparent conductive thin film obtained by sputtering.
  • lanthanum may exist as a single lantern.
  • the presence of lanthanum oxide alone suppresses abnormal growth of indium oxide crystals, thereby suppressing generation of nodules and abnormal discharge.
  • a first film-forming mask 1102 force tape
  • A1 was formed to a thickness of 200 nm.
  • the above-mentioned mask was lifted off to form a predetermined A pattern 1104 (see FIG. 3 (2)).
  • the contact resistance measurement substrate 1100 is in a substantially rectangular shape, terminals were provided at both ends of the substrate, and the surface resistance was measured when laminated like a glass ZA1Z transparent electrode. This is shown in Fig. 5 (1).
  • the resistance value when a transparent electrode was produced using the sputtering target produced in Example 2-1 was 32.5 ⁇ .
  • Table 3 shows the numerical values in the case of using the second embodiment 2-2-2-8.
  • Example 2-9 since the transparent conductive film was used as an "electrode”, this is called a transparent electrode.
  • a second contact resistance measuring substrate 1120 for measuring contact resistance when the film forming order was the order of the transparent electrode ZA1, that is, when the layers were laminated like the glass Z transparent electrode ZA1 was obtained.
  • the second contact resistance measuring substrate 1120 differs only in the order of lamination of the A return 1104 and the metal oxide 1108.
  • the measurement results of the second contact resistance measurement substrate 1120 are also shown in Table 3.
  • the measuring method and the like are the same as those of the first contact resistance measuring substrate 1110, and the state is shown in FIG. 5 (2).
  • the measured resistance will generally be large.
  • metal Al (99% All% Nd) is deposited on a translucent glass substrate 1 to a thickness of 1500 angstroms by high frequency sputtering. This is etched by a photo-etching method using a phosphoric acid-acetic acid-nitric acid aqueous solution as an etching solution to form gate electrodes 2 and gate wirings of desired shapes.
  • a silicon nitride (SiN) film for forming a gate insulating film 3 is deposited to a thickness of 3000 ⁇ by glow discharge CVD.
  • an amorphous Si: H (i) film 4 is deposited to a thickness of 3500 angstroms.
  • the channel protection layer A 3000 angstrom silicon nitride (SiN) film 5 is deposited.
  • the amorphous-Si: H (n) film 6 is formed into a film thickness of 30 using a SiH—H—PH-based mixed gas.
  • a CrZAl bilayer film was deposited thereon.
  • This two-layer film is obtained by depositing Cr having a thickness of 0.1 ⁇ m and A1 having a thickness of 0.3 m in this order by a vacuum evaporation method or a sputtering method.
  • FIG. 1 shows that the source electrode 7 and the drain electrode 8 have this two-layer force.
  • A1 in this bilayer film was formed using an HPO-CHCOOH-HNO-HO-based etchant.
  • Cr in the two-layer film was photo-etched using a ceric ammonium nitrate aqueous solution.
  • a desired pattern of the source electrode 7 and a desired pattern of the drain electrode 8 were formed.
  • amorphous-Si: H film was dry-etched using CH gas and hydrazine (NH
  • a silicon nitride (SiN) film for forming the insulating film 10 is deposited to a thickness of 3000 ⁇ by glow discharge CVD. After that, dry etching using CH gas
  • the indium oxide, zinc oxide, nickel oxide, and cerium oxide obtained in Example 4 were mainly used. Is deposited by a sputtering method.
  • the discharge gas used was pure argon gas or argon gas mixed with a trace amount of o gas of about lvoio / o.
  • a transparent electrode film (transparent conductive film) 9 was deposited to a thickness of 1200 ⁇ by the method described above. When this In O -ZnO-NiO-CeO film was analyzed by X-ray diffraction, no peak was observed and no It was a crystalline film. The specific resistance of this film 6. is about 25 X 10- 4 ⁇ 'cm, a film which can be used as well electrodes.
  • This transparent conductive film was etched by a photoetching method using a 3.5% by weight aqueous solution of shinic acid as an etchant to form a pixel electrode 9 having a desired pixel electrode pattern.
  • the pattern of the pixel electrode 9 is such that the pixel electrode 9 is electrically connected to the source electrode 7 having at least a predetermined pattern. By such etching, the pixel electrode 9 having a predetermined pixel electrode pattern was formed.
  • This pixel electrode 9 is a desired amorphous electrode.
  • the source electrode 7 and the drain electrode 8 of A1 did not elute with the etching solution. Also, the electrode extraction portions of the gate line and the source / drain line are covered with the transparent electrode.
  • the substrate at this stage corresponds to an example of a light-transmitting glass substrate in the claims.
  • a light-shielding film having a predetermined light-shielding film pattern was formed to complete an amorphous SiTFT active matrix substrate.
  • a TFT-LCD type flat display was manufactured using this amorphous-SiTFT active matrix substrate.
  • This TFT-LCD type flat display is capable of halftone display (gradation display) without any problem, and has shown good display performance.
  • Table 3 shows the specific resistance of the transparent conductive film when using the sputtering target in an example other than Example 2-4.
  • InO powder with an average particle size of 1 ⁇ m or less and SnO powder with an average particle size of 1 ⁇ m or less A sputtering target was produced as a raw material powder in the same manner as in Example 2-1 to 2-8.
  • the average crystal grain diameter of indium oxide was 12.8 ⁇ m as shown in Table 3. This average diameter was determined by image processing. The specific calculated relative density of the oxide sintered body of this comparative example was 99% as shown in Table 3.
  • a liquid crystal display device was prepared in the same manner as in Example 10 and the specific resistance of the transparent electrode was measured during the process. Table 3 also shows the measurement results.
  • a sputtering target was prepared in the same manner as in Example 2-1 to 2-8 above as a raw material powder.
  • the “glass ZA1Z transparent electrode” was produced in the same manner as in the above-mentioned Examples 2-9.
  • Sputtering was carried out in the same manner as in Example 2-1-11-8 above, using 233 eO powder as the raw material powder.
  • a target was prepared.
  • the average diameter of the crystal particles of indium oxide was 15 m.
  • This average diameter was determined by image processing.
  • the specific calculated relative density of the oxide sintered body of this comparative example was 84% as shown in Table 3.
  • a liquid crystal display device was prepared in the same manner as in Example 2-10, and the specific resistance of the transparent electrode was measured in the process.
  • the measurement result was 1 M ⁇ cm or more as shown in Table 3.
  • a tarling target was prepared.
  • the “glass ZA1Z transparent electrode” was produced in the same manner as in the above-mentioned Examples 2-9.
  • the contact resistance with A1 was measured in both configurations of “glass Z transparent electrode ZA1”. The results are shown in Table 3 and the deviation was more than 1 M ⁇ .
  • a liquid crystal display device was prepared in the same manner as in Example 2-10, and the specific resistance of the transparent electrode was measured in the process.
  • the measurement result was 1 M ⁇ cm or more as shown in Table 3.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Materials Engineering (AREA)
  • Organic Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Structural Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 エッチングによる残渣などの発生が、ほとんどない透明導電膜を備える薄膜トランジスタ型基板、及びその製造方法、及びその薄膜トランジスタ型基板を用いた液晶表示装置を提供する。  透明基板と、前記透明基板上に設けられたソース電極と、前記透明基板上に設けられたドレイン電極と、前記透明基板上に設けられた透明画素電極と、を具備してなる薄膜トランジスタ型基板において、前記透明画素電極が、酸化インジウムを主成分として含み、さらに、酸化タングステン、酸化モリブデン、酸化ニッケル、及び酸化ニオブから選ばれた一種又は二種以上の酸化物と、を含む透明導電膜であり、前記透明画素電極は、前記ソース電極又は前記ドレイン電極と電気的に接続している薄膜トランジスタ型基板、及びその製造方法、及びその薄膜トランジスタ型基板を用いた液晶表示装置である。

Description

明 細 書
薄膜トランジスタ及び薄膜トランジスタ基板及びこれらの製造方法及びこ れらを用いた液晶表示装置及び関連する装置及び方法、並びに、スパッタリング ターゲット及びこれを用いて成膜した透明導電膜及び透明電極及び関連する装 置及び方法
技術分野
[0001] 第 1グループ:分野
第 1グループの本発明は、液晶表示装置の液晶を駆動する薄膜トランジスタ型基 板に関する。また、本発明は、その薄膜トランジスタ型基板を製造する方法に関し、 その薄膜トランジスタ型基板を用いた液晶表示装置に関する。
[0002] 薄膜トランジスタ型基板は、薄膜トランジスタの短縮した呼び名を用いて TFT基板と 呼ぶ場合もある。
[0003] 第 2グループ:分野
また第 2グループの本発明はアモルファスシリコン薄膜トランジスタ( a— SiTFT)又 はポリシリコン薄膜トランジスタ (p— SiTFT)を用いた液晶表示装置の製造方法に関 する。更に詳しくは、画素電極パターンとソース'ドレイン配線との接触抵抗、及びゲ ート配線取り出し部、ソース ·ドレイン電極取り出し部の配線金属と透明電極との接触 抵抗を低減できる液晶表示装置及びその製造方法に関する。
[0004] 特に、スパッタリングターゲットに関する工夫、及びそのスパッタリングターゲットを用
Vヽた製造方法による透明導電膜、及びその透明導電膜を備えた透明導電ガラス基 板に関する。
[0005] 第 3グループ:分野
第 3グループの本発明は、薄膜トランジスタ(Thin Film Transistor:以下、 TFT と記載することもある)基板、特に TFTに関する。また、この TFT基板の製造方法に 関する。また、この TFT基板を用いた液晶表示装置に関する。
[0006] 第 4グループ:分野
第 4グループの本発明は、アモルファスシリコン薄膜トランジスタ(ひ—SiTFT)又は ポリシリコン薄膜トランジスタ (p— SiTFT)を用いた液晶表示装置の製造方法に関す る。さらに詳しくは、画素電極パターンと配線とソース'ドレイン配線との接触抵抗、及 びゲート配線取り出し部、ソースドレイン電極取り出し部の配線金属と透明電極との 接触抵抗を低減できる液晶表示装置及びその製造方法に関する。
[0007] 特に、第 4グループの本発明は、 TFT基板 (TFTをアレイ状に配置した TFTアレイ 基板を含む)、液晶駆動用電極基板、スパッタリングターゲットにも関する。
背景技術
[0008] グループ:
従来から、液晶表示装置は鋭意研究開発されている。特に、近年、大型テレビ用液 晶表示装置が登場して以来、さらに活発に研究開発されている。
この液晶表示装置の画素電極の材料には、一般的に、 ITO (Indium Tin Oxide :インジウム'スズ酸ィ匕物)が使用されている。これは、 ITOが導電性、透明性に優れ、 且つ、強酸(王水、塩酸系エツチャント)により、容易にエッチングできる力もである。
[0009] し力しながら、スパッタリングにより大型基板へ成膜される ITOは、結晶質の膜であ るために、基板温度や、雰囲気ガス及びプラズマ密度の状態などにより、結晶の状態 が種々変化し、同一の基板上に、結晶質の膜と、非晶質の膜と、が混在してしまう場 合がある。この混在が原因で、エッチング不良(隣接する電極との導通、オーバーェ ツチングによる画素電極の細り、エッチング残渣による画素不良等)力 発生するとい う問題がしばしば生じて ヽた。
[0010] エッチング時に生じる問題を解決するために、例えば、特許文献 1には、 ITO画素 電極膜を非晶質にすることにより、 HC1-HNO H O系のエッチング液に対する IT
3 2
OZA1エッチングスピード比を大きくし、エッチング時に生じる A1の溶出を改善する 方法が開示されている。
また、上記 ITO力もなるターゲットは、長時間の連続成膜時に、ターゲット表面に黒 色の粒子 (ノジュール)を発生し、異常放電を引き起こしたり、異物を発生して画素不 良を引き起こしたりすることも、しばしば問題となっていた。
[0011] そこで、 ITOを成膜する際に、スパッタガス中に水や水素を添加することにより、非 晶質状態の ITOを成膜し、この成膜した ITOをエッチングした後、加熱して結晶化す る方法が検討されている。し力しながら、成膜時に水や水素を添加すると、下地基板 に対する密着性が低下したり、 ITO表面が還元されてノジュールが大量に発生する 場合がしばしば生じて ヽた。
[0012] これらの問題を解決する目的で、上記 ITOの代わりに、 IZO (登録商標:出光興産 株式会社、 Indium Zinc Oxide :インジウム '亜鉛酸化物)が使用されている。この IZOは、成膜時にほぼ完全な非晶質膜を成膜でき、弱酸である蓚酸系エツチャントに よりエッチングでき、燐酸 '酢酸'硝酸の混酸や、硝酸第二セリウムアンモニゥム水溶 液などでもエッチングできるなど、有用性に富むものである。また、この IZOは、 ITO に比べて、より弱い酸でエッチングすることが可能である。また、この IZO力もなるター ゲットは、スパッタリング時にノジュールの発生が少なぐ異物の発生も抑えられること から、有用なターゲットであるといえる。
[0013] 上記 IZOを含むターゲットとして、例えば、下記特許文献 2には、一般式 In O (Zn
2 3
O) (m= 2— 20)で表される六方晶層状ィ匕合物を含む酸ィ匕物の焼結体力 なるタ 一ゲットが開示されている。このターゲットによれば、耐湿性 (耐久性)に優れた透明 導電膜を成膜することが可能となる。
また、上記 IZOを含む透明導電膜として、例えば、下記特許文献 3には、インジウム 化合物と、亜鉛化合物と、をアルカノールァミン存在下に溶解させて調製したコーテ イング溶液を、基板に塗布して焼成した後、還元処理することにより、透明導電膜を 製造する方法が開示されている。この透明導電膜の製造方法によれば、耐湿性 (耐 久性)に優れた透明導電膜を得ることができる。
[0014] また、上記 IZOを含む透明導電膜をエッチングする方法として、例えば、下記特許 文献 4には、 In O ZnO力もなる透明導電膜を、蓚酸水溶液でエッチングすることに
2 3
より、画素電極を形成する液晶表示装置の製造方法が開示されている。この液晶表 示装置の製造方法によれば、蓚酸溶液を用いてエッチングを行うため、画素電極の パターンを容易に形成できる。このため、歩留まりを向上することができる。
[0015] 第 2グループ:背景
液晶表示装置は低消費電力、フルカラー化が容易等の特徴を有することから薄型 ディスプレイの中で有望視され、近年表示画面の大型化に関する開発が活発である 。中でも、各画素毎〖こ a— SiTFT(TFT:Thin Film Transistor:薄膜トランジスタ)又 は p— SiTFTをスイッチング素子としてマトリックス状に配列し、駆動するアクティブマト リックス方式液晶平面ディスプレイは、 800 X 600画素以上の高精細化を行っても、 コントラスト比が劣化せず、高性能カラー表示用平面ディスプレイとして注目されてい る。このようなアクティブマトリックス方式液晶平面ディスプレイでは、画素電極として、 ITO (Indium Tin Oxide)のような透明電極、ソース電極としては、 A1系合金薄膜を用 いることが多いこれは、 ITOがシート抵抗が低く透過率が高ぐまた、 A1は、容易にパ ターニングできる上に低抵抗で密着性が高いためである。
[0016] 図 1は本発明に係る液晶平面ディスプレイの製造工程において、画素電極のパタ ーン形成が終了した段階のアモルファス SiTFT近傍の断面を示したものであるが、 従来の液晶ディスプレイも画素電極の素材を除、て、基本的構造は同様であるので 、これを用いて説明する。
[0017] 図 1において、透光性ガラス基板 1上にゲート電極 2のパターンを形成し、次にブラ ズマ CVD (Chemical Vapor Deposition)法を用いて、 SiNゲート絶縁膜 3、ァモルファ スー Si: H (i)膜 4、チャンネル保護膜 5及びアモルファス Si: H (n)膜 6を連続的に形 成し、所望の形状パターン化する。
[0018] 更に、 A1を主体とする金属膜を真空蒸着法又はスパッタ法により堆積し、フォトリソ グラフィ技術によりソース電極 7のパターン及びドレイン電極 8のパターン 8をそれぞ れ形成し、 α SiTFT素子部分が完成する。
[0019] この上に、 ITO膜をスパッタリング法にて唯積し、フォトリソグラフィ技術によりソース 電極 7と電気的に接続した画素電極 9のパターンが形成される。 ITO膜を A1膜の後 に堆積する理由は、アモルファス—Si: H膜 4 (及び 6)とソース電極 7及びドレイン電極 8との電気的なコンタクト特性を劣化させないためである。また、 A1は安価で比抵抗が 低ぐゲート電極 2及びソース電極 7·ドレイン電極 8の配線の抵抗増大による液晶デ イスプレイの表示性能の低下を防ぐ意味で必須の材料である。
[0020] 上記の製造工程にお!/、て、 A1を主体とするソース電極 7 ·ドレイン電極 8のパターン を形成した後、 ITO画素電極 9のパターンを HC1— HNO— H O系エッチング液でカロ
3 2
ェすると、しばしば、加工終了時点で Aレ《ターンが溶出するという事態が生じること がある。
[0021] これは、本来、 A1も ITOエッチング液である HC1— HNO— H O系エッチング液に
3 2
溶解する性質を持っていることに起因する。エッチング液中の HNOは A1表面に薄
3
い A1酸ィ匕膜を形成し、 A1の溶出を防止する意味で添加されているが、 ITO膜のエツ チング時間が長力つたり、 A1堆積中に混入した A1膜中の不純物、異物などの欠陥部 分が存在すると、局部電池反応により、上記の A1の酸化効果が十分に作用しないも のと考えられる。
[0022] このような A1の溶出を防止するために、 ITO膜を非晶質にすることで、 HC1— HNO
3 H O系のエッチング液に対する ITOZA1エッチングレート比を大きくすることが知ら
2
れている。このことは例えば、後述する特許文献 1に記載されている。なお、エツチン グレート比とは、エッチングの速度比を言う。
[0023] しかしながら、 ITO膜を非晶質にしても HC1— HNO— H O系のエッチング液を用い
3 2
るため、 A1の溶出は完全には防止されておらず、高精細な液晶ディスプレイを実現 するとは困難であった。このような問題に鑑みなされた発明として後述する特許文献 2が知られている。この特許文献 5には、 A1ゲート電極、ソース電極'ドレイン電極の 各パターン上での透明電極、画素電極 9のパターンィ匕を篠酸系のエッチング液を用 いることによりパターン化を容易にし、高精細な液晶ディスプレイの製造方法を提供 することを目的とし、酸化インジウム 酸ィ匕亜鉛力もなる組成の透明電極を用いること が提案されている。
[0024] このような構成では、 A1ゲート線 Z透明電極、 A1ソース ·ドレイン電極 Z画素電極と の問で接触抵抗が発生することが知られており、通常 A1線を Ti、 Cr、 Moなどのバリ ヤーメタルで覆うことが一般的である。このようなバリヤ一メタルについては、後述する 特許文献 6、特許文献 7、特許文献 8、特許文献 9に記載されている。
[0025] 第 3グループ:背景
マトリックス型液晶表示装置は、通常、 TFTアレイ基板と、対向基板と、この TFTァ レイ基板及び対向基板に狭持された液晶等の表示材料と、から構成されている。マト リックス型液晶表示装置は、この表示材料に対して、画素ごとに、選択的に電圧を印 加することにより、所定の画像を表示する。 TFTアレイ基板上には、半導体薄膜 (以下、単に、半導体膜と記載する)等が設け られ、一方、対向基板上には、対向電極、カラーフィルタ及びブラックマトリックス等が 設けられている。このような TFTアレイ基板等を用いた液晶表示装置 (Liquid Crys tal Display:以下、 LCDと記載する)を、以下 TFT— LCDと呼ぶ。
[0026] 上記 TFTアレイ基板にぉ ヽては、ガラス等力もなる絶縁性基板上に、各素子ごとに アレイ状に、ゲート電極、ソース電極、ドレイン電極、及び半導体膜からなる TFTと、 画素電極と、が少なくとも設けらている。また、その他にも、配向膜や、必要に応じて 蓄積容量等が設けられるとともに、各画素間には、ゲート配線やソース配線等の信号 線が設けられている。これらのゲート配線及びソース配線は、上記絶縁性基板上に、 それぞれ互!ヽに直交するように、複数本ずつ設けられて表示領域が構成されて ヽる 。さらに、この表示領域の外側には、各信号線に対応して、入力端子や、 TFTを駆 動する駆動回路等が、それぞれ設けられている。
[0027] また、このような TFTアレイ基板を用いた液晶表示装置を製造するためには、ガラ ス基板上に、 TFTに含まれるゲート及びソース Zドレインと、その他の共通配線と、を アレイ状に作製し、表示領域とする。さらに、この表示領域の周辺に、入力端子、予 備配線及び駆動回路等を配置する。
尚、本特許では、ゲート電極及びゲート配線の総称をゲートと記載し、ソース電極 及びソース配線の総称をソースと記載する。また、ドレイン電極を単にドレインと記載 することもある。さらに、ソース及びドレインの総称をソース Zドレインと記載する。また 、本特許において、第 1導体は、具体的には、これらのゲート、ソース、ドレインであり 、第 2導体は、上記画素電極である。
[0028] TFTアレイ基板の絶縁性基板上には、所定の機能を発揮させるために、導電性薄 膜 (以下、単に、導電膜と記載する)や、絶縁性薄膜 (以下、単に、絶縁膜と記載する )を必要に応じて配設することも好ましい。一方、対向基板上には、上述したように、 対向電極が設けられるとともに、カラーフィルタや、ブラックマトリックスが設けられる。
[0029] 上述したように、 TFTアレイ基板と、対向電極と、を製造した後、これら 2枚の基板の 間に液晶材料を注入し得るように、所定の間隙を設ける。この状態で、両基板をその 周囲で貼り合わせた後、これらの基板の間隙に液晶材料を注入して TFT— LCDを製 造する。
[0030] TFT-LCDに用いられる TFTアレイ基板や対向基板には、公知の薄膜技術を利 用して、種々の半導体素子等が設けられる。例えば、 TFTアレイ基板の半導体素子 を製造するためには、上述したように、絶縁性基板上には、ゲート、ソース、ドレイン( 以下、これらを第 1導体と記載する)と、半導体膜と、絶縁膜と、画素電極 (以下、第 2 導体と記載する)を構成する導電膜と、等が形成される。この時、一般的には、第 2導 体は、第 1導体上に設けられた絶縁膜の上に形成されるため、第 2導体及び第 1導 体が、直接接触することはない。このため、第 1導体と、第 2導体と、の間に電気的な 接続をとる場合には、絶縁膜にコンタクトホールを形成する。すなわち、絶縁膜に形 成されたコンタクトホールを介して、第 1導体と、第 2導体と、が電気的に接続するの である。
[0031] 一方、上記第 1導体、特に、ゲート配線やソース配線の材料としては、 TFT— LCD の大型化あるいは高精細化に伴い、信号伝達の遅延を防止するために、純 A1あるい は A1合金力 その特性上及びプロセス上の観点から、望ましいと考えられている。こ の理由は、純 A1あるいは A1合金が電気的に低抵抗だカゝらである。
[0032] しかしながら、透明性の画素電極(第 2導体)の材料として、 ITO (Indium Tin O xide :インジウム 'すず酸化物)や、 IZO (登録商標:出光興産株式会社、 Indium Zi nc Oxide :インジウム '亜鉛酸ィ匕物)等を用いる場合には、第 1導体の材料として、 上記純 A1あるいは A1合金を用いることは、必ずしも好ま U、とは考えられて 、なかつ た。この理由は、上記第 2導体と、第 1導体と、が接続 (以下、コンタクトと記載すること もある)すると、そのコンタクト抵抗は、 1 X E10— 1 Χ Ε12 Ωと非常に高くなり、良好な コンタクト特性を得ることはできな力 たためである。
[0033] このため、絶縁膜に開口したコンタクトホールを介して、純 A1又は A1合金力もなる第 1導体と、 ITOや IZO等の透明導電膜からなる第 2導体と、を直接コンタ外する構造 の TFTアレイ基板において、良好なコンタクト抵抗を得ることは、困難であると考えら れていた。
[0034] この問題を解決する方法として、上記第 1導体及び上記第 2導体が良好なコンタクト を得るために、従来力 種々の方法が検討されている。例えば、下記特許文献 10に おいては、 A1を含む A1層と、酸化しにくい導電性の金属層と、からなる 2層構造のソ ース電極を有する薄膜トランジスタアレイ基板であって、画素電極が、パッシベーショ ン膜に形成されたコンタクトホールを介して、ソース電極の金属層と接続している薄膜 トランジスタアレイ基板が開示されている。このように、画素電極が金属層と接続する ことで、ソース電極と画素電極との電気的接触が良好になる。
[0035] また、下記特許文献 11には、ドレイン電極上のコンタクトホール内に、所望の厚さで 金属層を形成し、コンタクトホールによる段差を効果的に低減させることにより、製造 工程がより簡略ィ匕され、且つ、絵素電極が切断し難いアクティブマトリクス基板の製造 方法が開示されている。
[0036] また、下記特許文献 12には、シリサイドを形成する金属からなる下部層と、銅からな る上部層と、力 なる 2層構造のドレイン電極を有する薄膜トランジスタアレイであって 、画素電極が、保護膜に形成されたコンタクトホールを通じて、ドレイン電極の上部層 と接続している薄膜トランジスタアレイが開示されている。このように、画素電極が、銅 力もなる上部層と接続することで、薄膜トランジスタアレイは、ドレイン電極の抵抗が低 く良好な電気的コンタクトを維持しつつ、高い効率で液晶に対して電圧を印加するこ とがでさる。
[0037] また、下記特許文献 13では、純 A1又は A1合金カゝらなる下層と、純 A1又は A1合金に 、 N、 0、 Si、及び Cの中力も少なくとも一種の元素を添カ卩してなる上層と、からなる 2 層構造の第 1電極を有する薄膜トランジスタであって、第 2電極と第 1電極の上層が、 電気的に接続している薄膜トランジスタが開示されている。
[0038] 下記特許文献 10— 13の基板におけるソース電極又はゲート電極において、画素 電極と接続する部分は、いずれも 2層構造となっていた (例えば、特許文献 10のソー ス電極は、純 A1又は A1合金上に、 Cr、 Ti、 Mo、 Cu、 Ni等を成膜した 2層構造となつ ている)。
[0039] 第 4グループ:背景
液晶表示装置は、低消費電力、フルカラー化が容易等の特徴を有することから薄 型ディスプレイの中で有望視され、近年、表示画面の大型化に関する開発が活発で ある。中でも、各画素毎に a— SiTFT又は p— SiTFTをスイッチング素子としてマトリク ス上に配列し、各画素を駆動するアクティブマトリクス方式液晶平面ディスプレイは、
800 X 600画素以上の高精細化を行っても、コントラスト比が劣化せず、高性能カラ 一表示用平面ディスプレイとして注目されている。このようなアクティブマトリクス方式 液晶平面ディスプレイは、画素電極として、 ITO (Indium Tin Oxide)のような透明電 極、ソース電極としては、 A1系合金薄膜を用いることが多い。これは、 ITOがシート抵 抗が高ぐまた、 A1は容易にパターユングできる上に低抵抗で密着性が高いためで ある。
[0040] 図 10は、本発明に係る液晶平面ディスプレイの製造工程において、画素電極のパ ターン形成が終了した段階の α SiTFT近傍の断面図を示したものである。図 11は 、従来の液晶平面ディスプレイの製造工程において、画素電極のパターン形成が終 了した段階の a SiTFT近傍の断面図を示したものである。
[0041] 図 11において、透光性のガラス基板 3001上にゲート電極 3002のパターンを形成 し、次にプラズマ CVD法を用いて、 SiN力も成るゲート絶縁膜 3003、 a— Si : H (i)膜 3004、 SiNカゝら成るチャンネル保護膜 3005、を連続的に形成する。次にエッチング によって、チャンネル保護膜 3005を所望の形状パターンィ匕する。さらに、 a— Si : H ( n)膜 3006、及び A1を主体とする金属膜を、 CVD法、真空蒸着法又はスパッタ法に より堆積し、フォトリソグラフィ技術によってソース電極 3007 (のパターン)及びドレイン 電極 3008 (のパターン)を形成し、かつ、 a— Si : H (n)膜 3006及び a—Si: H (i)膜 3004を形成し、 α SiTFT素子部分が完成する。そして、必要により、透明榭脂レ ジスト 3010を堆積し、コンタクトホール 3012を設ける。
[0042] この上に、 ITO膜をスパッタリング法を用いて堆積し、フォトリソグラフィ技術によって ソース電極 3007と電気的に接続した画素電極パターン 3009を形成する。このとき、 ゲート電極 3002は、 AlZCr (又は AlZMo、 AlZTi)の積層膜とし、ソース電極 300 7、ドレイン電極 3008は、 CrZAlZCr (又は MoZAlZMo、 TiZAlZTi)の三層 積層膜とする。これは、 ITO膜とゲート電極 3002、ソース電極 3007、及びドレイン電 極 3008と、の間の電気的なコンタクト特性を劣化させないためである。また、 A1は安 価で比抵抗が低ぐゲート電極 3002及びソース電極 3007及びドレイン電極 3008の 配線の抵抗増大による液晶ディスプレイの表示性能の低下を防ぐ意味で必須の材 料である。
[0043] ITO膜を A1膜の後に堆積する理由は、 α— Si:H (i)膜 3004及び α— Si:H (n)膜 3 006と、ソース電極 3007及びドレイン電極 3008と、の間の電気的なコンタクト特性を 劣化させないためである。また、この A1は安価で比抵抗が低いことは既に上で述べ たとおりである。
[0044] 上で説明した製造工程において、 A1を主体とするソース電極 3007·ドレイン電極 3 008のパターンを形成した後、 ITOから成る画素電極パターン 3009を HCI— HNO
3 H O系エッチング液でカ卩ェすると、しばしば、加工終了時点で Aレ《ターンが溶出
2
すると ヽぅ事故が発生する場合がある。
これは、本来、 A1も ITOをエッチングするエッチング液である HC1— HNO— H O系
3 2 エッチング液に溶解する性質を持っていることに起因する。エッチング液中の HNO
3 は、 A1表面に薄い A1酸ィ匕膜を形成し、 A1の溶出を防止する意味で添加されている 1S ITO膜のエッチング時間が長カゝつたり、 A1堆積中に混入した A1膜中の不純物、 異物などの欠陥部分が存在すると、局部電池反応によって、上記の A1の酸ィ匕効果が 十分に作用しないものと考えられる。
[0045] このような A1の溶出を防止するために、 ITO膜を非晶質にすることで、 HC1— HNO
3 H O系のエッチング液に対する ITOZA1エッチングスピード比を大きくすることが
2
下記特許文献 1に記載されて 、る。
[0046] しかしながら、 ITO膜を非晶質にしても HC1— HNO— H O系のエッチング液を用い
3 2
るため、 A1の溶出は完全には防止されておらず、高精細な液晶ディスプレイを実現 することはできな力つた。
[0047] 上述の問題に鑑みなされた発明が、下記特許文献 4に記載されている。この特許 文献 4には、 A1ゲート、ソース'ドレイン電極パターン上での透明電極、画素電極のパ ターンィ匕を篠酸系のエッチング液を用いることによりパターンィ匕を容易にすることが記 載されている。さらに、特許文献 4では、高精細な液晶ディスプレイの製造方法を提 供することを目的として、酸化インジウム一酸化亜鉛から成る組成の透明電極を用い ることが提案されている。
一般にこのような構成を採用する場合は、 A1ゲート線/透明電極、 A1ソース'ドレイ ン電極 Z画素電極との問で接触抵抗が発生することが知られており、通常 Al線を Ti 、 Cr、 Moなどのノ リヤーメタルで覆うことが通常である。このような構成は、下記特許 文献 6、特許文献 7、特許文献 8、特許文献 9等に記載されている。
[0048] このように、 A1配線を使用する場合、ノ リヤーメタルを使用せざるを得な 、ことから そのノ リヤーメタルの成膜、エッチングが必要であり、製造工程を複雑にするおそれ がある。
[0049] また、 A1に各種金属を添加した合金の利用が報告されているが、上記接触抵抗を 小さくすることは非常に困難であると予想される。その理由は、 A1自体表面に酸化皮 膜を形成するからである。この酸ィ匕皮膜は絶縁体であり、この絶縁体が接触抵抗を大 きくしていると考えられるからである。このような記載は、例えば、下記特許文献 14、 特許文献 15、特許文献 16に見られる。
[0050] この酸ィ匕皮膜による接触抵抗を低減するために、 A1薄膜上に In、 Znなどの金属の 薄膜を設ける方法等が提案されている。この方法によれば接触抵抗は小さくなるが、 これら薄膜を成膜する必要が生じ、また、画素電極の透過率が低下するなどの問題 があった。このような記載が、下記特許文献 17に見られる。
[0051] 特許文献 1:特開昭 63— 184726号公報
特許文献 2:特開平 6— 234565号公報
特許文献 3:特開平 6— 187832号公報
特許文献 4:特開平 11-264995号公報
特許文献 5:特開平 11—264996号公報
特許文献 6:特開平 10-65174号公報
特許文献 7:特開平 11-184195号公報
特許文献 8:特開平 11 258625号公報
特許文献 9:特開平 11-253976号公報
特許文献 10:特開平 4-253342号公報
特許文献 11:特開平 4 305627号公報
特許文献 12:特開平 8— 18058号公報
特許文献 13:特開平 11-284195号公報 特許文献 14:特開平 7 - 45555号公報
特許文献 15 :特開平 7-301705号公報
特許文献 16:特開平 1-289140号公報
特許文献 17 :特開 2003 - 017706号公報(特願 2001— 200710)
発明の開示
発明が解決しょうとする課題
[0052] 第 1グループ:誤穎
しかしながら、透明な画素電極の材料として、一般的に用いられている ITOは、 A1 と接触している場合、電池反応を起こしやすいという問題があった。また、結晶質の I TOは、王水や塩酸などの強酸でないとエッチングできず、エッチング中に、例えば T FTの配線材料などを腐食してしまう問題が生じることもあった。一方、非晶質の ITO の場合には、下地基板との密着性の低下がしばしば見られたり、 TFT配線材料との 接触抵抗の増大を招く場合もあった。また、エッチング時に残渣を発生し、電極間の ショートや液晶駆動のトラブルを発生する恐れもあった。
これに対して、非晶質系の材料として IZOが考案されているが、この材料は、酸化ィ ンジゥムと、酸化亜鉛と、力 特殊な六方晶層状ィ匕合物を生成させなければならず、 製造工程が煩雑となるうえ、コストが高くなることが課題であった。
[0053] 第 1グループの本発明は、上記課題に鑑みなされたものであり、エッチングによる残 渣などの発生が、ほとんどない透明導電膜を備える薄膜トランジスタ型基板を提供す ることを目的とする。また、本発明の他の目的は、上記薄膜トランジスタ型基板を利用 した液晶表示装置を提供することである。また、本発明のさらに他の目的は、上記薄 膜トランジスタ型基板を効率よく得られる製造方法を提供することである。
[0054] 2グループ: ϋ潁
本発明の第 2グループは、上記課題に鑑みなされたものであり、特定の金属を含有 する透明導電材料を画素電極、透明電極に使用することにより、 TFT (薄膜トランジ スタ)基板の製造方法を簡略化することである。換言すれば、バリヤ一メタル等を堆積 するための工程が不要な製造方法を提供することが、本発明の目的である。
[0055] 同様に、本発明は、そのような画素電極、透明電極をスパッタ法で成膜するための スパッタリングターゲットを提供することを目的とする。
[0056] また、本発明の他の目的は、特定の金属を含有する透明導電材料を画素電極、透 明電極に使用することにより、 A1ゲート Z透明電極、 A1ソース'ドレイン Z画素電極を (バリヤ一メタルなしで)直接接触させた場合でもその問の接触抵抗を小さくすること を目的とする。このような小さい値の接触抵抗を実現することによって、この透明導電 材料を画素電極として用いた基板を利用した、中間調の表示が可能な液晶表示装 置を提供することが、本発明の目的である。
[0057] 第 3グループ:誤穎
上述したように、従来の製造方法においては、 ITOや IZO等力 なる第 2導体と、純 A1又は A1合金力もなる第 1導体と、のコンタクト抵抗が、 1 X E10—1 X E12 Ωと非常 に高く、良好なコンタクト抵抗が得られな力つた。
また、良好な (低い)コンタクト抵抗を得るために、第 1導体の構造を異なる材料から なる 2層構造とした場合には、この第 1導体を、一種類の試薬 (エッチング液)で 1度 にエッチングすることは困難であり、二種類の試薬 (エッチング液)を用いて、 2度エツ チングすることが必要であった。このため、製造工程の複雑ィ匕を招いていた。
第 3グループの本発明は、上記課題を解決するためになされたものであり、第 2導 体と第 1導体が、電気的に接続する際、そのコンタクト抵抗が低い薄膜トランジスタ及 び薄膜トランジスタ基板を提供することを目的とする。また、本発明は、上記薄膜トラ ンジスタ基板をより簡易に、且つ、より低コストで製造し得る薄膜トランジスタ基板の製 造方法を提供することを目的とする。また、第 3グループの本発明の目的は、上記薄 膜トランジスタ基板を含む液晶表示装置を提供することを目的とする。
[0058] 第 4グループ:誤穎
さて、上記第 4グループの背景技術で述べたように、特定の金属を含有する透明導 電材料を画素電極、透明電極に使用することにより、製造工程が複雑とはならない、 TFT (薄膜トランジスタ)基板、及びその簡便な製造方法、を実現することが第 4ダル 一プの本発明の目的である。及びそのような TFT基板の画素電極、及びその画素電 極を形成するのに有用なスパッタリングターゲットを提供することも第 4グループの本 発明の目的である。 [0059] また、第 4グループの本発明は、 A1を含むゲート/透明電極、(A1を含む)ソース ·ド レイン Z画素電極を直接接触させてもその間の接触抵抗を小さくすることができ、中 間調の表示が可能な液晶表示装置を提供することを目的とする。
課題を解決するための手段
[0060] 第 1グループ:丰段
本発明の上記目的は、透明画素電極として、酸化インジウムを主成分として含み、 さら〖こ、酸化タングステン、酸化モリブデン、酸ィ匕ニッケル、及び酸ィ匕ニオブ力も選ば れた一種又は二種以上の酸ィ匕物を含む透明導電膜を用いることにより、達成される。 この透明導電膜は、酸性のエッチング液でパターンィ匕することにより、透明画素電極 の形状に形成される。具体的に述べれば、本発明は、下記の手段を採用する。
[0061] (1)まず、本発明は、透明基板と、前記透明基板上に設けられたソース電極と、前 記透明基板上に設けられたドレイン電極と、前記透明基板上に設けられた透明画素 電極と、を具備してなる薄膜トランジスタ型基板において、前記透明画素電極が、酸 ィ匕インジウムを主成分として含み、さらに、酸化タングステン、酸化モリブデン、酸ィ匕- ッケル、及び酸ィ匕ニオブ力 選ばれた一種又は二種以上の酸ィ匕物を含む透明導電 膜であり、前記透明画素電極が、前記ソース電極又は前記ドレイン電極と電気的に 接続して ヽることを特徴する薄膜トランジスタ型基板である。
[0062] なお、本特許で「酸化インジウムを主成分として含む」とは、酸化インジウムを主要な 成分として含むことを意味し、概ね原子組成比率で 50%以上の場合を意味する。ま た、上記透明画素電極を成膜する際に、酸化インジウムを主成分とし、酸化タンダス テン、酸化モリブデン、酸ィ匕ニッケル、及び酸ィ匕ニオブ力も選ばれた一種又は二種 以上の酸ィ匕物よりなるターゲットを使用すると、このターゲットに、ノジュールはほとん ど発生しない。
[0063] 透明導電膜に、酸化タングステン、酸化モリブデン、酸ィ匕ニッケル、又は酸化-ォ ブを添加することにより、非晶質の透明導電膜を成膜後、成膜した非晶質の透明導 電膜を篠酸を含むエツチャントを用いて、エッチングすることが可能となる。成膜基板 温度は、 R. T. (室温)一 200°Cであることが好ましぐより好ましくは、 80— 180°Cで ある。成膜時の基板温度を上記範囲とする理由としては、基板温度を室温以下に制 御するためには、冷却が必要でエネルギーの損失になり、一方、基板温度を 200°C 超とすると、透明導電膜の結晶化などにより、蓚酸を含むエツチャントでのエッチング ができなくなる場合がある力もである。また、成膜時の雰囲気ガス中に、水や水素を 添加することもできる。これにより、成膜された透明導電膜を、蓚酸を含むエツチャント を用いて、エッチングしやすくなり、より残渣を低減することができる。
[0064] また、上記金属酸化物の添加により、成膜した上記透明導電膜をエッチングした後 、基板の温度を 200°C超に加熱することにより、基板上の透明導電膜を簡単に結晶 化することができる。この結晶化の温度は、好適には 220°Cであり、より好ましくは 23 0°C以上である。
透明導電膜を結晶化させることにより、透明導電膜が A1と電気的に接続した状態で 、電解質に接触しても、電池反応が抑制される。このため、 A1の断線などのエツチン グ不良は、ほとんど発生しない。
このように成膜された透明導電膜の比抵抗は、 ITOと同程度に低減されている。ま た、この透明導電膜は、透明性に優れている。
[0065] 透明導電膜の膜厚は、好ましくは 20— 500nmであり、より好ましくは 30— 300nm であり、さらに好ましくは 30— 200nmである。透明導電膜の膜厚が 20nm未満では、 透明導電膜の表面抵抗が上昇したりする場合があり、一方、透明導電膜の膜厚が 50 Onm超では、透過率が低下したり、加工精度に問題が生じる場合がある。
透明導電膜中の組成は、原子比として Inの組成比率 (以下、原子比と記載すること もある)力 [In] Z [ タル]の値力 0. 85力ら 0. 99であることが好ましい。 Inの組 成比率が 0. 85未満では、透明導電膜の抵抗値が増大したり、透明導電膜が成膜し た基板を 200°C以上に加熱しても、透明導電膜が結晶化しなくなる場合がある。また 、 Inの組成比率が 0. 99超では、透明導電膜の成膜時に、透明導電膜が結晶化して 、蓚酸を含むエツチャントでエッチングできな力つたり、残渣が大量に発生したりして しまう場合があるからである。ここで、 [In]は、透明導電膜中の単位体積当たりのイン ジゥム原子の数を表し、 [全メタル]は、透明導電膜中の単位体積当たりの全金属原 子の数を表す。
[0066] また、第 3の原子として、上記透明導電膜中に、 Sn、 Znを添加することも好まし 、。 なお、第 1の原子とは、酸化インジウム中のインジウム原子であり、第 2の原子とは、酸 ィ匕タングステン、酸化ニオブ、酸ィ匕ニッケル、酸化モリブデンから選ばれた一種又は 二種以上の酸化物中のタングステン原子、ニオブ原子、ニッケル原子、及びモリブデ ン原子である。
Snを添加する場合には、原子比として Snの組成比率は、 [Sn]Z [^タル] < 0. 2であることが好ましぐより好ましくは、 [Sn]Z [ タル]く 0. 1である。透明導電膜 中の [Sn]Z [^タル]の値力 0. 2以上になると、エッチング時に残渣が発生したり する場合がある。ここで、 [Sn]は、透明導電膜中の単位体積当たりのスズ原子の数 を表す。
また、 Znを添加する場合には、原子比として Znの組成比率は、 [Zn]Z [^タル] < 0. 1であることが好ましぐより好ましくは、 [Zn]Z [^タル]く 0. 05である。ここ で、 [Zn]は、透明導電膜中の単位体積当たりの亜鉛原子の数を表す。
[0067] (2)また、本発明は、透明基板と、前記透明基板上に設けられたソース電極と、前 記透明基板上に設けられたドレイン電極と、前記透明基板上に設けられた透明画素 電極と、を具備してなる薄膜トランジスタ型基板と、複数色の着色パターンが設けられ たカラーフィルター基板と、前記薄膜トランジスタ型基板と、前記カラーフィルタ一基 板と、〖こ挟まれた液晶層と、を具備してなる薄膜トランジスタ型液晶表示装置におい て、前記透明画素電極が、酸化インジウムを主成分として含み、さらに、酸ィ匕タンダス テン、酸化モリブデン、酸ィ匕ニッケル、及び酸ィ匕ニオブ力も選ばれた一種又は二種 以上の酸ィヒ物を含む透明導電膜であり、前記透明画素電極が、前記ソース電極又 は前記ドレイン電極と電気的に接続して ヽることを特徴する薄膜トランジスタ型液晶 表示装置である。
[0068] 上記薄膜トランジスタ型基板は、その製造工程にお 、て、 A1断線などのエッチング 不良が、ほとんど発生しない。このため、このような薄膜トランジスタ型基板を用いれ ば、表示欠陥の少な 、薄膜トランジスタ型液晶表示装置を製造することができる。
[0069] (3)また、本発明は、上記(1)に記載の薄膜トランジスタ型基板を製造する方法に おいて、前記透明基板上に前記透明導電膜を堆積するステップと、前記堆積した前 記透明導電膜を、酸性のエツチャントを用いて、エッチングすることによって、前記透 明画素電極を形成するステップと、を含むことを特徴とする薄膜トランジスタ型基板の 製造方法である。
[0070] 酸性の上記エツチャントは、弱酸であることが好ましい。上記透明導電膜は、弱酸の エツチャントを用いてエッチングした場合にも、エッチングによる残渣がほとんど発生 しない。
蓚酸を含むエツチャントの蓚酸濃度は、 1一 10wt%であることが好ましぐより好ま しくは、 1一 5wt%である。蓚酸濃度が lwt%未満では、透明導電層のエッチング速 度が遅くなる場合があり、 10wt%超では、蓚酸の結晶が、蓚酸を含むエツチャントの 水溶液中に析出する場合があるからである。
[0071] (4)また、本発明は、酸性の前記エツチャントが、蓚酸、燐酸 '酢酸'硝酸からなる混 酸、又は硝酸第二セリウムアンモ-ゥムの 、ずれか一種又は二種以上を含むことを 特徴とする上記(3)に記載の薄膜トランジスタ型基板の製造方法である。
[0072] 第 2グループ:丰段
以下、本発明の第 2グループの手段である。
[0073] A.スパッタリングターゲット
(5)本発明は、上記課題を解決するために、酸化インジウムを主或分とし、 W、 Mo 、 Nb、 Ni、 Pt、 Pdからなる第 1金属群 Mlから選ばれた 1種又は 2種以上の金属又は その金属の酸ィ匕物と、ランタノイド系金属力もなる第 2金属群 M2から選ばれた 1種又 は 2種以上の金属の酸化物と、を含むスパッタリングターゲットである。
[0074] このように、本発明では、ランタノイド系金属力も成る第 2金属群 M2から選ばれた 1 種又は 2種以上の金属酸化物と、第 1金属群 Mlの W、 Mo、 Nb、 Ni、 Pt、 Pdから選 ばれた 1種又は 2種以上の金属又は金属酸ィ匕物と、を、同時に添加していることが特 徴的な点である。
[0075] このような構成によって、本発明のスパッタリングターゲットを用いてスパッタ法で透 明導電膜を成膜すれば、その透明導電膜と他の A1部材との間の接触抵抗を小さな 値に保持することができる。
[0076] 具体的に言えば、本発明のスパッタリングターゲットを用いてスパッタ法で透明電極 や画素電極を形成した場合、 • Alゲート線 Z透明電極の間
• A1ソース ·ドレイン電極 Z画素電極の間
•A1ソース'ドレイン配線 Z透明電極の間
に発生する接触抵抗の値を、従来発生して 、た接触抵抗の値に比べて小さくするこ とが可能である。
[0077] なお、本特許において、「主成分」とは、その材料中の主要な成分を言い、概ね 50 %以上の糸且成比率を有する成分を言う。
[0078] (6)また、本発明は、上記課題を解決するために、 W、 Mo、 Nb、 Ni、 Pt、 Pdからな る前記第 1金属群 Mlから選ばれた 1種又は 2種以上の金属又は金属酸ィ匕物の、酸 化インジウムに対する組成である [M1]Z ([Ml] + [In])の値力 0. 005—0. 2であり 、ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M2]Z([M2] + [In])の値力 0 . 005—0. 2であることを特徴とする請求項 1記載のスパッタリングターゲットである。 ここで、前記 [Ml]は、前記第 1金属群から選ばれた 1種又は 2種以上の金属の原子 の数を表し、前記 [M2]は、前記第 2金属群力 選ばれた 1種又は 2種以上の金属の 原子の数を表し、前記 [In]は、インジウムの原子の数を表す。
[0079] ランタノィド' 余通酸化物の 成
このように、本発明では、ランタノイド系金属酸ィ匕物の組成は、酸化インジウムに対 して、
「式 1」
[M2]/ ( [M2] + [ln]) =0. 005—0. 2
である。この値 ίま好ましく ίま、 0、 01-0. 15である。また、より好ましく ίま 0. 01-0. 1 である。
[0080] なお、本特許では、ランタノイド系金属群を、第 2金属群と呼び、「Μ2」と総称して ヽ る。また、この Μ2は、いずれかのランタノイド系金属を表す記号としても用いられてい る。
[0081] 更に、本特許では、 [ ]の記号を、その原子の単位重量'体積あたりの原子の数を 表す記号として用いている。例えば、 [セリウム]や [Ce]は、セリウムの原子の数を表 す。 [インジウム]や [In]はインジウムの原子の数を表すのである。
[0082] 更に、 [ ]中に上記金属群の総称である M2を挿入した [M2]なる記述法も用いて いる。 [M2]は、第 2金属群中から適宜選択された金属の原子の数を表す。
[0083] この式の値が、 0. 005未満では、その添加効果が現れにくぐそのようなスパッタリ ングターゲットで透明電極や画素電極を製造した場合に、 A1とその透明電極の間、
A1とその画素電極との間、に大きな値の接触抵抗が発生してしまう場合がある。
[0084] 一方、上記式の値が 0. 2超では、そのようなスパッタリングターゲットで透明電極や 画素電極を製造した場合に、その透明電極'画素電極自体の比抵抗が大きな値とな つてしまう場合がある。また、同じく上記式の値が 0. 2超の場合は、その透明電極や 画素電極自体のエッチングが困難になる場合があり、その結果、液晶表示装置用の 基板の製造が困難になる可能性がある。
[0085] W、 Mo、 Nb、 Ni、 Pt、 Pd余属又は余属酸化物の組成
また、本発明では、 W、 Mo、 Nb、 Ni、 Pt、 Pd金属又は金属酸化物の組成(比率) が酸化インジウムに対して、
「式 2」
[Μ1]/ ( [Μ1] + [ΐη]) =0. 005—0. 2
である。この式のより好まし ヽ値 ίま、 0. 01-0. 15であり、更により好ましく ίま、 0. 01 一 0. 1である。また、これら W、 Mo、 Nb、 Ni、 Pt、 Pdは、金属の状態で添加されても 、金属酸ィ匕物の状態で添加されてもよい。
[0086] 上述した第 2金属群 M2と同様に、 W、 Mo、 Nb、 Ni、 Pt、 Pdから成る金属群を第 1 金属群 Mlと呼んでいる。また、上記 [M2]と同様に、 [Ml]は、第 1金属群から選ば れた 1種又は 2種以上の金属の(単位体積'単位重量あたりの)原子の数を表す。
[0087] なお、上記式 2の値が 0. 005未満では、その添加効果が現れにくい。すなわち、 A 1と透明電極又は Alと画素電極との間で接触抵抗が大きくなつてしまう場合がある。一 方、上記式 2の値力 0. 2超では、透明電極、画素電極の比抵抗が大きくなつてしま う場合があり、更にこれら透明電極 ·画素電極のエッチングが困難になる場合がある。
[0088] (7)また、本発明は、ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 金属の酸化物が、 La、 Ce、 Ho、 Er中力 選ばれたいずれ力 1種以上の金属の酸化 物であることを特徴とする(5)又は(6)に記載のスパッタリングターゲットである。
[0089] このように、ランタノイド系金属酸化物の中でも、特に Ce、 Ho、 Erの!、ずれか 1種以 上の金属酸化物を添加した場合、上述した作用'効果が一層顕著なものとなる。なお 、 1種以上であるから、上記金属から 2種の金属を選択してもよいし、 3種全部の金属 酸ィ匕物を添カ卩してもよい。
[0090] (8)また、本発明は、酸化インジウムを主成分とし、 W、 Mo、 Nb、 Ni、 Pt、 Pdからな る第 1金属群 Mlから選ばれた 1種又は 2種以上の金属又はその金属の酸ィ匕物と、ラ ンタノイド系金属力もなる第 2金属群 M2から選ばれた 1種又は 2種以上の金属の酸 化物と、更に、 Zn、 Sn、 Zr、 Ga、 Geからなる第 3金属群 M3から選ばれた 1種又は 2 種以上の金属の酸化物と、を含むことを特徴とするスパッタリングターゲットである。
[0091] このように、本発明では、ランタノイド系金属力 成る第 2金属群力も選ばれた 1種又 は 2種以上の金属酸化物のと、 W、 Mo、 Nb、 Ni、 Pt、 Pdから成る第 1金属群から選 ばれた 1種又は 2種以上の金属又はその金属の酸ィ匕物を、同時に添加する構成を採 用している。
[0092] 従来は、 A1ゲート線 Z透明電極、 A1ソース ·ドレイン電極 Z画素電極間及び A1ソー ス ·ドレイン配線 Z透明電極間に、大きな接触抵抗が発生して ヽた。
[0093] これに対して、上記本発明によれば、上述した構成によって、従来発生して!/、た大 きな接触抵抗の値を小さくすることができる。いわば、接触抵抗が事実上無視できる 程度まで小さくすることができるのである。
[0094] 更に、 Zn Sn、 Zr、 Ga、 Geからなる第 3金属群から選ばれた 1種又は 2種以上の 金属酸化物を加えることにより、スパッタリングターゲット自体の抵抗値を改善し、また 、ノジュールの発生を抑制することができる。ここで、抵抗値の改善とは、抵抗値の値 を小さな値にすることである。更に、このスパッタリングターゲットを用いてスパッタ法 で作成した透明導電膜にも、下記に示すような有益な影響を及ぼす。
[0095] ·作成した透明導電膜の比抵抗を改善できる
•作成した透明導電膜のエッチング特性を改善できる
•作成した透明導電膜の透明性を改善できる
ここで、比抵抗の改善とは、比抵抗値の低減を意味する。また、エッチング特性の改 善とは、エッチングに用いるエツチャントによってより容易に溶解することを意味する。 また、透明性の改善とは、透明度の向上、ひいては光透過率の値が 100%に近づく ことを意味する。
[0096] (9)また、本発明は、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから選 ばれた 1種又は 2種以上の金属又は金属酸ィ匕物の、酸化インジウムに対する組成で ある [Μ1]Ζ([Μ1] + [Ιη])の値力 0. 005—0. 2であり、ランタノイド系金属力らなる 前記第 2金属群 M2から選ばれた 1種又は 2種以上の金属の酸ィ匕物の、酸化インジゥ ムに対する組成である [M2]Z([M2] + [In])の値力 0. 005—0. 2であり、 Zn、 Sn 、 Zr、 Ga、 Geからなる前記第 3金属群力 選ばれた 1種又は 2種以上の金属の酸ィ匕 物の、酸化インジウムに対する組成である [M3]Z([M3] + [In])の値が 0. 005—0. 2であることを特徴とする(4)記載のスパッタリングターゲットである。ここで、前記 [Ml ]は、前記第 1金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表し、前記 [ M2]は、前記第 2金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表し、 前記 [M3]は、前記第 3金属群から選ばれた 1種又は 2種以上の金属の原子の数を 表し、前記 [In]は、インジウム金属の原子の数を表す。
[0097] ランタノィド' 余 M酸化物
このように、本発明においては、ランタノイド系金属酸化物の組成が酸化インジウム に対して、 [In]Z( [In] + [M2]) =0. 005—0. 2である。ここで、 [M2]は、 [ランタ ノイド系金属]と記載することもある力 いずれ、ランタノイド系の金属酸ィ匕物の原子の 数を表す。
[0098] なお、本発明で述べた原子の数の比の値の範囲「0. 005—0. 2」は、好ましくは、
0. 01-0. 15であり、更により好ましく ίま 0. 01-0. 1である。
[0099] 酸化インジウムに対するランタノイド系金属酸ィ匕物の組成を表す上記式の値力 0.
005未満では、その添加効果が現れない場合も考えられる。すなわち、 A1と透明電 極、画素電極との間で無視できな 、接触抵抗が発生してしまう場合もある。
[0100] 一方、上記値が 0、 2超では、透明電極、画素電極の比抵抗が大きくなる場合や、 製造工程において、透明電極 ·画素電極のエッチングが困難になる場合、等が生じ てしまうおそれがある。 [0101] W、 Mo、 Nb、 Ni、 Pt、 Pd金属又は金属酸化物
また、本発明においては、 W、 Mo、 Nb、 Ni、 Pt、 Pd金属又は金属酸化物の組成 が酸化インジウムに対して、 [Ιη]Ζ( [Ιη] + [Μ1]) =0. 005—0. 2という構成を採 用している。この式の値は、より好ましくは、 0. 01-0. 15であり、更により好ましくは 、 0. 01—0. 1である。 [Ml]は、第 1金属群 W、 Mo、 Nb、 Ni、 Pt、 Pd中力も選ばれ た 1種又は 2種以上の金属の数を表す。
[0102] 第 1金属群 Ml中の W、 Mo、 Nb、 Ni、 Pt、 Pdは、金属の状態で添カ卩されてもよい し、金属酸ィ匕物の状態で添加されてもよい。
[0103] なお、上記式の値が 0. 005未満では、上記 W、 Mo、 Nb、 Ni、 Pt、 Pdを添カ卩する 効果が現われない場合がある。具体的には、本発明のスパッタリングターゲットを用 いてスパッタ法で作成した透明電極'画素電極に関し、 A1とその透明電極との間、 A1 とその画素電極との間、に無視できな 、接触抵抗が発生する場合がある。
[0104] 一方、上記式の値が 0. 2超では、透明電極 ·画素電極の比抵抗が大きくなつてしま う場合がある。更に、製造工程において、透明電極'画素電極のエッチングが困難に なる場合ちある。
[0105] Zn、 Sn、 Zr、 Ga、 Ge酸化物
本発明においては、上述したように、第 3金属群 M3中の Zn、 Sn、 Zr、 Ga、 Geの酸 化物から選ばれた 1種又は 2種以上の金属酸ィ匕物の組成が酸化インジウムに対して [M3]/ ( [ln] + [M3]) =0. 005—0. 2である。ここで、 [M3]は、第 3金属群から 選ばれた 1種又は 2種以上の金属の単位体積 ·単位質量あたりの数を表し、上記式 は、インジウムに対する第 3金属群中の金属の原子組成比を表す。なお、この式の値 は、実質的には、酸化インジウムに対する、第 3金属群 M3中の金属の酸ィ匕物の組成 比でもある。
[0106] この式の値が 0. 005未満では、その添加効果が現れにくい。具体的には、本発明 のスパッタリングターゲットを用いてスパッタ法で作成した透明電極'画素電極に関し 、 A1と透明電極の間、 A1と画素電極の間、に無視できない大きさの接触抵抗が発生 する場合がある。
[0107] 一方、上記式の値が 0. 2超では、透明電極、画素電極の比抵抗が大きくなつてし まう場合や、製造工程において、これら透明電極等のエッチングが困難になる場合も ある。
[0108] (10)また、本発明は、ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 金属の酸化物が、 La、 Ce、 Ho、 Erのいずれ力 1種以上の金属の酸化物であることを 特徴とする(8)又は(9)のスパッタリングターゲットである。
[0109] ランタノイド系金属酸化物の中でも、特に、 Ce、 Ho、 Erからなる酸化物が好適であ るため、本発明では、これら Ce、 Ho、 Erからなる酸化物を採用する。
[0110] (11)また、本発明は、酸化インジウムを主成分とし、 W、 Mo、 Nb、 Ni、 Pt、 Pdから なる第 1金属群 Mlから選ばれた 1種又は 2種以上の金属又はその金属の酸ィ匕物と、 ランタノイド系金属からなる第 2金属群 M2から選ばれた 1種又は 2種以上の金属の酸 化物と、力 なる透明導電膜である。
[0111] このように、本発明は、以下の 2種の物質を、酸化インジウムに添加している。
[0112] ·ランタノイド系金属酸ィ匕物力 選ばれた 1種又は 2種以上の金属酸ィ匕物
•W、 Mo、 Nb、 Ni、 Pt、 Pdから選ばれた 1種又は 2種以上の金属又は金属酸化物 本発明ではこれらを、透明導電膜に同時に添加している。したがって、本発明の透 明導電膜を用いて透明電極や画素電極を構成した場合に、
•A1ゲート線 Z透明電極間
• A1ソース ·ドレイン電極 Z画素電極間
• A1ソース ·ドレイン配線/透明電極間
等に発生する接触抵抗をほとんど無視できる値に低減することができる。
[0113] これに対して、従来の透明導電膜を用いて、透明電極'画素電極を構成した場合 は、 A1ゲート線 Z透明電極の間、 A1ソース'ドレイン電極 Z画素電極の間、及び、 A1 ソース'ドレイン配線 Z透明電極の間には、無視することができない大きさの接触抵 抗が発生していた。
[0114] (12)また、本発明は、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから 選ばれた 1種又は 2種以上の金属又は金属酸化物の、酸化インジウムに対する組成 である [Μ1]Ζ([Μ1] + [Ιη])の値が、 0. 005—0. 2であり、
ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M2]Z([M2] + [In])の値力 0 . 005—0. 2であることを特徴とする(11)記載の透明導電膜である。前記 [Ml]は、 前記第 1金属群から選ばれた 1種又は 2種以上の金属の原子の数を表し、前記 [M2] は、前記第 2金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表し、前記 [I n]は、インジウムの原子の数を表す。
[0115] ランタノイド系金属酸化物
このように、本発明においては、ランタノイド系金属酸化物の組成が酸化インジウム に対して、 [M2]Z( [In] + [M2]) =0. 005—0. 2となるように設定している。 [M2 ]は、ランタノイド系金属力 成る第 2金属群 M2中の 1種又は 2種以上の金属の原子 の数を表す。ここでこの数は、単位質量'単位体積あたりの数である。 [In]は、インジ ゥム原子の単位体積 ·単位質量あたりの数表す。したがって、上記式は、原子の数か らみた、第 2金属群 M2中の金属のインジウムに対する組成比である。なお、この組 成比は、第 2金属群 M2中の金属の酸化物の、酸化インジウムに対する組成比でもあ る。
[0116] なお、この値 ίま、好ましく ίま、 0. 01-0. 15であり、更により好ましく ίま 0. 01-0. 1 である。
[0117] 酸化インジウムに対するランタノイド系金属酸ィ匕物の組成を表す上記式の値が、 0.
005未満では、その添加効果が現れない場合も考えられる。すなわち、この透明導 電膜を用いた透明電極や画素電極に関し、他の配線の A1とこの透明電極'画素電 極との間で無視できない接触抵抗が発生してしまう場合もある。
[0118] 一方、上記値が 0、 2超では、本発明の透明導電膜からなる透明電極'画素電極の 比抵抗が大きくなる場合や、製造工程において、この透明電極 ·画素電極のエツチン グが困難になる場合、等が生じてしまうおそれがある。
[0119] このように、本発明においては、ランタノイド系金属酸化物の組成が酸化インジウム に対して、 [Μ2]Ζ( [Ιη] + [Μ2]) =0. 005—0. 2である力 この組成比率は、好ま しく ίま 0. 01-0. 15である。また、更により好ましく ίま 0. 01-0. 1である、
W、 Mo、 Nb、 Ni、 Pt、 Pd金属又は金属酸化物
また、本発明においては、 W、 Mo、 Nb、 Ni、 Pt、 Pdから成る第 1金属群中の金属 又は金属酸化物の組成が酸化インジウムに対して、 [Μ1]/ ( [ΐη] + [Μ1]) =0. 0 05-0. 2と! /、う構成を採用して! /、る。この式の値は、より好ましくは、 0. 01-0. 15で あり、更により好ましくは、 0. 01—0. 1である。この W、 Mo、 Nbゝ Niゝ Ptゝ Pdは、金 属の状態で添加されてもよ!、し、金属酸化物の状態で添加されてもょ 、。
[0120] Mlは、 W、 Mo、 Nb、 Ni、 Pt、 Pdから成る第 1金属群の総称であり、 [Ml]は、第 1 金属群中の 1種又は 2種以上の金属の単位質量 ·単位体積あたりの数を表す。 [In] は、上述したように、単位質量 ·単位体積あたりのインジウムの原子の数を表す。
[0121] なお、上記式の値が 0. 005未満では、上記 W、 Mo、 Nb、 Ni、 Pt、 Pdを添カ卩する 効果が現われない場合がある。具体的には、本発明の透明導電膜を利用した透明 電極'画素電極に関し、 A1とその透明電極との間、 A1とその画素電極との間、に無視 できな 、接触抵抗が発生する場合がある。
[0122] 一方、上記式の値が 0. 2超では、本発明の透明導電膜からなる透明電極'画素電 極の比抵抗が大きくなつてしまう場合がある。更に、製造工程において、この透明電 極 ·画素電極のエッチングが困難になる場合もある。
[0123] (13)また、本発明は、ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 金属の酸化物が、 La、 Ce、 Ho、 Erのいずれ力 1種以上の金属の酸化物であることを 特徴とする(11)又は(12)記載の透明導電膜である。
[0124] このように、ランタノイド系金属酸ィ匕物の中でも、 Ce、 Ho、 Erからなる酸化物を採用 することが好適である。
[0125] (14)また、本発明は、 酸化インジウムを主成分とし、 W、 Mo、 Nb、 Ni、 Pt、 Pdか らなる第 1金属群 Mlから選ばれた 1種又は 2種以上の金属又はその金属の酸ィ匕物と 、ランタノイド系金属力もなる第 2金属群 M2から選ばれた 1種又は 2種以上の金属の 酸化物と、更に、 Zn、 Sn、 Zr、 Ga、 Geからなる第 3金属群 M3から選ばれた 1種又は 2種以上の金属の酸ィ匕物と、力 なることを特徴とする透明導電膜である。
[0126] このように、本発明では、ランタノイド系金属群 (第 2金属群)から選ばれた 1種又は 2種以上の金属の酸化物と、 W、 Mo、 Nb、 Ni、 Pt、 Pd (第 1金属群)から選ばれた 1 種又は 2種以上の金属又は金属酸ィ匕物を、同時に添加する構成を採用している。
[0127] 従来の透明導電膜を、透明電極や画素電極として用いると、 •Alゲート線 Z透明電極間
• A1ソース ·ドレイン電極 Z画素電極間
• A1ソース ·ドレイン配線/透明電極間
等にお 1、て大きな接触抵抗が発生して 、た。
[0128] これに対して、上記本発明による透明導電膜を用いて透明電極や画素電極を構成 すれば、上述した構成によって、従来発生していた大きな接触抵抗の値を小さくする ことができる。いわば、接触抵抗を無視できる程度にまで小さくすることができるので ある。
[0129] 更に、 Zn Sn、 Zr、 Ga、 Ge (第 3金属群 M3)力 選ばれた 1種又は 2種以上の金 属酸化物を加えることにより、下記に示すような有益な影響を及ぼす。
[0130] ·作成した透明導電膜の比抵抗を改善できる
•作成した透明導電膜のエッチング特性を改善できる
•作成した透明導電膜の透明性を改善できる
ここで、比抵抗の改善とは、比抵抗値の低減を意味する。また、エッチング特性の改 善とは、エッチングに用いるエツチャントによってより容易に溶解することを意味する。 また、透明性の改善とは、光透過率の値が 100%に近づくことを意味する。
[0131] (15)また、本発明は、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから 選ばれた 1種又は 2種以上の金属又は金属酸化物の、酸化インジウムに対する組成 である [Μ1]Ζ([Μ1] + [Ιη])の値力 0. 005—0. 2であり、ランタノイド系金属力もな る前記第 2金属群 M2から選ばれた 1種又は 2種以上の金属の酸ィ匕物の、酸化インジ ゥムに対する組成である [M2]Z([M2] + [In])の値力 0. 005—0. 2であり、 Zn、 S n、 Zr、 Ga、 Geからなる前記第 3金属群力 選ばれた 1種又は 2種以上の金属の酸 化物の、酸化インジウムに対する組成である [M3]Z([M3] + [In])の値が 0. 005— 0. 2であることを特徴とする(14)記載の透明導電膜である。ここで、前記 [Ml]は、前 記第 1金属群から選ばれた 1種又は 2種以上の金属の原子の数を表し、前記 [M2]は 、前記第 2金属群から選ばれた 1種又は 2種以上の金属の原子の数を表し、前記 [M 3]は、前記第 3金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表し、前 記 [In]は、インジウム原子の数を表す。 [0132] ランタノイド系金属酸化物
このように、本発明においては、ランタノイド系金属群 (第 2金属群)の酸化物の組成 を酸化インジウムに対して、 [M2]Z( [In] + [M2]) =0. 005—0. 2に設定してい る。 M2は、ランタノイド系金属力もなる第 2金属群の総称であり、 [M2]は、第 2金属 群から選択された 1種又は 2種以上の金属の数を表す。ここで、この [M2]は、単位 質量'単位重量あたりの数である。 [In]は既に述べたように、単位質量'単位重量あ たりのインジウムの原子の数である。したがって、上記式は、第 2金属群中に含まれる 金属の、インジウムに対する原子の数の比を表す。なお、この式の値は、同時に第 2 金属群に含まれる金属の酸化物の、酸化インジウムに対する組成比でもある。
[0133] なお、この値 ίま、好ましく ίま、 0. 01-0. 15であり、更により好ましく ίま 0. 01-0. 1 である。
[0134] 酸化インジウムに対するランタノイド系金属酸ィ匕物の組成を表す上記式の値力 0.
005未満では、その添加効果が現れない場合も考えられる。すなわち、 A1と、本発明 の透明導電膜からなる透明電極や画素電極との間で無視できない接触抵抗が発生 してしまう場合もある。
[0135] 一方、上記値が 0、 2超では、本発明の透明導電膜からなる透明電極'画素電極の 比抵抗が大きくなる場合や、製造工程において、この透明電極 ·画素電極のエツチン グが困難になる場合、等が生じてしまうおそれがある。
[0136] W、 Mo、 Nb、 Ni、 Pt、 Pd余属又は余属酸化物
また、本発明においては、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる第 1金属群 Mlに含ま れる金属又はその金属の酸ィ匕物の糸且成力 酸化インジウムに対して、 [Ml]Z( [In] + [M1]) =0. 005—0. 2という構成を採用している。既に述べたように、 [Ml]は、 第 1金属群中の金属の原子の数を表す。この数は、単位質量 ·単位体積あたりの数 である。
[0137] この式の値 ίま、より好ましく ίま、 0. 01-0. 15であり、更により好ましく ίま、 0. 01— 0 . 1である。この W、 Mo、 Nb、 Ni、 Pt、 Pdは、金属の状態で添カ卩されてもよいし、金 属酸ィ匕物の状態で添加されてもょ ヽ。
[0138] なお、上記式の値が 0. 005未満では、上記 W、 Mo、 Nb、 Ni、 Pt、 Pdを添カ卩する 効果が現われない場合がある。具体的には、本発明の透明導電膜からなる透明電 極 ·画素電極に関し、 A1とその透明電極との間、 A1とその画素電極との間、に無視で きな 、接触抵抗が発生する場合がある。
[0139] 一方、上記式の値が 0. 2超では、本発明の透明導電膜から成る透明電極'画素電 極の比抵抗が大きくなつてしまう場合がある。更に、製造工程において、この透明電 極 ·画素電極のエッチングが困難になる場合もある。
[0140] Zn、 Sn、 Zr、 Ga、 Ge酸化物
本発明においては、上述したように、 Zn、 Sn、 Zr、 Ga、 Geからなる第 3金属群 M3 力 選ばれた 1種又は 2種以上に金属の酸ィ匕物の組成力 酸化インジウムに対して [ M3]/ ( [ln] + [M3]) =0. 005—0. 2である。 [M3]は、第 3金属群 M3から選ばれ た 1種又は 2種以上の金属の原子の数を表す。そのため、この式は、第 3金属群 M3 中の 1種又は 2種以上の金属の、インジウムに対する組成比 (原子数)である。この値 は、同時に、第 3金属群から選ばれた 1種又は 2種以上の金属の酸化物の、酸化イン ジゥムに対する組成比をも表す。
[0141] この式の値 (組成比)が 0. 005未満では、その添加効果が現れにくい。具体的には 、本発明の透明導電膜からなる透明電極 ·画素電極に関し、 A1とその透明電極の間 、 A1とその画素電極の間、に無視できない大きさの接触抵抗が発生する場合がある
[0142] 一方、上記式の値が 0. 2超では、本発明の透明導電膜を利用した透明電極'画素 電極の比抵抗が大きくなつてしまう場合や、製造工程において、これら透明電極 '画 素電極のエッチングが困難になる場合もある。
[0143] (16)また、本発明は、ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 金属の酸化物が、 La、 Ce、 Ho、 Erのいずれ力 1種以上の金属の酸化物であることを 特徴とする(14)又は(15)記載の透明導電膜。
[0144] このように、ランタノイド系金属酸化物の中でも、 Ce、 Ho、 Erからなる酸化物を採用 することが好適である。
[0145] (17)また、本発明は、ガラス基板と、前記ガラス基板上に設けられ、酸化インジウム を主成分とし、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる第 1金属群 Mlから選ばれた 1種又 は 2種以上の金属又はその金属の酸ィ匕物と、ランタノイド系金属力 なる第 2金属群 M2から選ばれた 1種又は 2種以上の金属の酸ィ匕物と、力 なる透明導電膜と、前記 ガラス基板上に設けられた、 A1又は Agを主成分とする金属薄膜と、を有することを特 徴とする透明導電ガラス基板である。
[0146] このように、本発明では、ランタノイド系金属力もなる第 2金属群 M2から選ばれた選 ばれた 1種又は 2種以上の金属の酸化物と、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる第 1 金属群 Mlから選ばれた 1種又は 2種以上の金属又は金属酸ィ匕物を、同時に添加す る構成 (同時添加構成と呼ぶ)を採用して ヽる。
[0147] また、本発明の透明導電ガラスは、透明導電膜を透明電極や画素電極として利用 することによって、透明電極や画素電極を備えた基板として利用することが可能であ る。また、本発明の金属薄膜は、 A1を採用する場合、 A1ゲート線、 A1ソース'ドレイン 電極を構成することができる。そのため、本発明の透明導電ガラス基板は、配線付の 基板として利用することが可能である。
[0148] さて、このような場合、従来の透明導電ガラスによれば、
•A1ゲート線 Z透明電極間、
• A1ソース ·ドレイン電極 Z画素電極間
• A1ソース ·ドレイン配線/透明電極間
等に、大きな接触抵抗が発生していた。これに対して、本発明の透明導電ガラスによ れば、大きな接触抵抗を生じることはない。
[0149] なお、金属薄膜に Agを使用する場合は、 Agゲート線、 Agソース'ドレイン電極を構 成することができる。この場合も、 A1の場合と同様の作用効果を奏する。
[0150] このように、上記本発明によれば、上述した構成(同時添加構成)によって、従来発 生していた大きな接触抵抗の値を小さくすることができる。いわば、接触抵抗が事実 上無視できる程度まで小さくすることができるのである。
[0151] 更に、 A1又は Agと積層された構造を採用することによって、より低抵抗の透明導電 ガラスが得られる。このような透明導電ガラスは積層透明導電ガラスと呼ばれる場合も ある。
[0152] A1や A1合金の利用 この(17)及び後述する(20)においては、更に、ゲート線、ソース'ドレイン電極又 は配線には A1や A1合金が好適に使用される。この場合は、 A1ゲート線、 A1ソース'ド レイン電極と呼んでいる力 A1を主成分とする合金が用いられることも多い。これらに 使用される A1若しくは A1合金は、 A1を主成分としている力 周期率表の Iliaから VIII aの重金属、又は、ランタノイド系金属を含んでいてもよい。例えば、 Nd、 Ni、 Co、 Zr などを含むことが望ましい。その含有量は、求められる A1ゲート線、 A1ソース'ドレイン 電極の性能に依存するが、概ね、 0. 1— 5重量%の範囲が好ましい。より好ましい含 有量は、 0. 5-2. 0重量%である。
[0153] 含有量が 0. 1重量%未満では添加効果が現れない場合もあり、更に、 0. 1重量% の含有量では A1薄膜上にヒロック等の突起が発生する場合があるからである。
[0154] 一方、含有量が 0. 5重量%を超えると、 A1自体 (A1合金自体)の抵抗値が大きくな る場合がある。
[0155] また、本発明において、ゲート線、ソース'ドレイン電極又は配線には Agや Ag合金 も好適に使用される。また、光を反射する反射電極が設けられる場合もあるが、この 反射電極にも Agや Ag合金も好適に使用される場合がある。
[0156] さて、 Agが用いられる場合は、 Agゲート線、 Agソース'ドレイン電極等と呼ぶ。これ らに使用される Ag又は Ag合金は、 Agを主成分とし、周期率表の Iliaから Villaの重 金属、又は、ランタノイド系金属を含んでいてもよい。例えば、 Nd、 Ni、 Co、 Zrなどを 含むことが望ましい。その含有量は、求められる A1ゲート線、 A1ソース'ドレイン電極、 又は配線や反射電極の性能に依存するが、概ね、 0. 1一 5重量%の範囲が好ましい 。より好ましい含有量は、 0. 5-2. 0重量%である。
[0157] 含有量が 0. 1重量%未満では添加効果が現れない場合もあり、更に、 0. 1重量% の含有量では Ag薄膜上にヒロック等の突起が発生する場合や、 Ag薄膜の密着性が 低下する場合があるからである。
[0158] 一方、含有量が 0. 5重量%を超えると、 Ag自体 (Ag合金自体)の抵抗値が大きく なる場合がある。
[0159] (18)また、本発明は、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから 選ばれた 1種又は 2種以上の金属又は金属酸化物の、酸化インジウムに対する組成 である [Ml]Z([Ml] + [In])の値力 0. 005—0. 2であり、ランタノイド系金属力もな る前記第 2金属群 M2から選ばれた 1種又は 2種以上の金属の酸ィ匕物の、酸化インジ ゥムに対する組成である [M2]Z([M2] + [In])の値力 0. 005—0. 2であることを特 徴とする(17)記載の透明導電ガラス基板である。ここで、前記 [Ml]は、前記第 1金 属群から選ばれた 1種又は 2種以上の金属の原子の数を表し、前記 [M2]は、前記第 2金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表す。
[0160] ランタノイド系金属酸化物
このように、本発明においては、ランタノイド系金属酸化物の組成が酸化インジウム に対して、 In/ (In+ランタノイド系金属) =0. 005— 0. 2として!/、る。
[0161] なお、この値 ίま、好ましく ίま、 0. 01-0. 15であり、更により好ましく ίま 0. 01-0. 1 である。
[0162] 酸化インジウムに対するランタノイド系金属酸ィ匕物の組成を表す上記式の値力 0.
005未満では、その添加効果が現れない場合も考えられる。すなわち、 A1又は Agを 主成分とする金属薄膜と、透明導電膜 (例えば透明電極や画素電極を構成している )との間で無視できな 、接触抵抗が発生してしまう場合もある。
[0163] 一方、上記値が 0、 2超では、本発明の透明導電膜 (例えば、透明電極 ·画素電極 を構成している)の比抵抗が大きくなる場合や、製造工程において、この透明導電膜 のエッチングが困難になる場合、等が生じてしまうおそれがある。
[0164] W、 Mo、 Nb、 Ni、 Pt、 Pd余属又は余属酸化物
また、本発明においては、 W、 Mo、 Nb、 Ni、 Pt、 Pd金属又は金属酸化物の組成 が酸化インジウムに対して、 InZ (In+ (W、 Mo、 Nb、 Ni、 Pt、 Pd) ) =0. 005—0. 2という構成を採用している。この式の値は、より好ましくは、 0. 01-0. 15であり、更 により好ましくは、 0. 01—0. 1である。この W、 Mo、 Nb、 Niゝ Pt、 Pdは、金属の状 態で添加されてもょ ヽし、金属酸ィ匕物の状態で添加されてもょ ヽ。
[0165] なお、上記式の値が 0. 005未満では、上記 W、 Mo、 Nb、 Ni、 Pt、 Pdを添カ卩する 効果が現われない場合がある。具体的には、本発明の透明導電膜 (例えば透明電極 •画素電極を構成している)と、 A1又は Agを主成分とする金属薄膜との間、に無視で きな 、接触抵抗が発生する場合がある。 [0166] 一方、上記式の値が 0. 2超では、本発明の透明導電膜 (例えば、透明電極'画素 電極)の比抵抗が大きくなつてしまう場合がある。更に、製造工程において、この透明 導電膜のエッチングが困難になる場合もある。
[0167] MM.
このように、上記のような組成の透明導電膜と、金属薄膜と、を積層することによって 、より低抵抗の透明導電ガラスを提供することができる。
[0168] (19)また、本発明は、ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 金属の酸化物が、 La、 Ce、 Ho、 Erのいずれ力 1種以上の金属の酸化物であることを 特徴とする(17)又は(18)記載の透明導電ガラス基板である。
[0169] このように、ランタノイド系金属酸化物の中でも、特に Ce、 Ho、 Erの!、ずれか 1種以 上力もなる酸ィ匕物を用いるのがより効果的であり、好適に用いることができる。
[0170] (20)また、本発明は、ガラス基板と、前記ガラス基板上に設けられ、酸化インジウム を主成分とし、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる第 1金属群 Mlから選ばれた 1種又 は 2種以上の金属又はその金属の酸ィ匕物と、ランタノイド系金属力 なる第 2金属群 M2から選ばれた 1種又は 2種以上の金属の酸化物と、更に、 Zn、 Sn、 Zr、 Ga、 Ge 力 なる第 3金属群 M3から選ばれた 1種又は 2種以上の金属の酸ィ匕物と、力 なる 透明導電膜と、前記ガラス基板上に設けられた、 A1又は Agを主成分とする金属薄膜 と、を有することを特徴とする透明導電ガラス基板である。
[0171] このように、本発明では、ランタノイド系金属力もなる第 2金属群 M2から選ばれた選 ばれた 1種又は 2種以上の金属の酸化物と、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる第 1 金属群 Mlから選ばれた 1種又は 2種以上の金属又は金属酸ィ匕物を、同時に添加す る構成 (同時添加構成と呼ぶ)を採用して ヽる。
[0172] また、本発明の透明導電ガラスは、透明導電膜を透明電極や画素電極として利用 することによって、透明電極や画素電極を備えた基板として利用することが可能であ る。また、本発明の金属薄膜は、 A1を採用する場合、 A1ゲート線、 A1ソース'ドレイン 電極を構成することができる。そのため、本発明の透明導電ガラス基板は、配線付の 基板として利用することが可能である。
[0173] さて、このような場合、従来の透明導電ガラスによれば、 •Alゲート線 Z透明電極間、
• Alソース ·ドレイン電極 Z画素電極間
• A1ソース ·ドレイン配線/透明電極間
等に、大きな接触抵抗が発生していた。これに対して、本発明の透明導電ガラスによ れば、大きな接触抵抗を生じることはない。
[0174] なお、金属薄膜に Agを使用する場合は、 Agゲート線、 Agソース'ドレイン電極を構 成することができる。この場合も、 A1の場合と同様の作用効果を奏する。
[0175] このように、上記本発明によれば、上述した構成(同時添加構成)によって、従来発 生していた大きな接触抵抗の値を小さくすることができる。いわば、接触抵抗が事実 上無視できる程度まで小さくすることができるのである。
[0176] 更に、 Zn Sn、 Zr、 Ga、 Geから選ばれた 1種又は 2種以上の金属酸化物をカ卩える ことにより透明導電ガラス上の上記透明導電膜に、下記に示すような有益な影響を及 ぼす。
[0177] ·作成した透明導電膜の比抵抗を改善できる
•作成した透明導電膜のエッチング特性を改善できる
•作成した透明導電膜の透明性を改善できる
ここで、比抵抗の改善とは、比抵抗値の低減を意味する。また、エッチング特性の改 善とは、エッチングに用いるエツチャントによってより容易に溶解することを意味する。 また、透明性の改善とは、光透過率の値が向上することを意味する。更に、 A1又は A gと積層された構造を採用することによって、より低抵抗の透明導電ガラスが得られる
[0178] このような透明導電ガラスは積層透明導電ガラスと呼ばれる場合もある。
[0179] 更に、この(20)においても、上記(17)で説明したように、ゲート線、ソース'ドレイン 電極又は配線には A1や A1合金が好適に使用される。その内容は、上記(13)の場合 と同様である。
[0180] (21)また、本発明は、 W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから 選ばれた 1種又は 2種以上の金属又は金属酸化物の、酸化インジウムに対する組成 である [Μ1]Ζ([Μ1] + [Ιη])の値が、 0. 005—0. 2であり、 ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M2]Z([M2] + [In])の値力 0 . 005—0. 2であり、
Zn、 Sn、 Zr、 Ga、 Geからなる前記第 3金属群力 選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M3]Z([M3] + [In])の値が 0. 005—0. 2であることを特徴とする(20)記載の透明導電ガラス基板である。ここで、 前記 [Ml]は、前記第 1金属群から選ばれた 1種又は 2種以上の金属の原子の数を 表し、前記 [M2]は、前記第 2金属群から選ばれた 1種又は 2種以上の金属の原子の 数を表し、前記 [M3]は、前記第 3金属群から選ばれた 1種又は 2種以上の金属の原 子の数を表し、前記 [In]は、インジウム原子の数を表す。
[0181] ランタノィド' 余 M酸化物
このように、本発明においては、ランタノイド系金属酸化物の組成が酸化インジウム に対して、 In/ (In+ランタノイド系金属) =0. 005— 0. 2として!/、る。
[0182] なお、この値 ίま、好ましく ίま、 0. 01-0. 15であり、更により好ましく ίま 0. 01-0. 1 である。
[0183] 酸化インジウムに対するランタノイド系金属酸ィ匕物の組成を表す上記式の値が、 0.
005未満では、その添加効果が現れない場合も考えられる。すなわち、 A1又は Agを 主成分とする金属薄膜と、透明導電膜 (例えば透明電極や画素電極を構成している )との間で無視できな 、接触抵抗が発生してしまう場合もある。
[0184] 一方、上記値が 0、 2超では、本発明の透明導電膜 (例えば、透明電極'画素電極 を構成している)の比抵抗が大きくなる場合や、製造工程において、この透明導電膜 のエッチングが困難になる場合、等が生じてしまうおそれがある。
[0185] W、 Mo、 Nb、 Ni、 Pt、 Pd金属又は金属酸化物
また、本発明においては、 W、 Mo、 Nb、 Ni、 Pt、 Pd金属又は金属酸化物の組成 が酸化インジウムに対して、 InZ (In+ (W、 Mo、 Nb、 Ni、 Pt、 Pd) ) =0. 005—0. 2という構成を採用している。この式の値は、より好ましくは、 0. 01-0. 15であり、更 により好ましくは、 0. 01—0. 1である。この W、 Mo、 Nb、 Niゝ Pt、 Pdは、金属の状 態で添加されてもょ ヽし、金属酸ィ匕物の状態で添加されてもょ ヽ。 [0186] なお、上記式の値が 0. 005未満では、上記 W、 Mo、 Nb、 Ni、 Pt、 Pdを添カ卩する 効果が現われない場合がある。具体的には、本発明の透明導電膜 (例えば透明電極 •画素電極を構成している)と、 A1又は Agを主成分とする金属薄膜との間、に無視で きな 、接触抵抗が発生する場合がある。
[0187] 一方、上記式の値が 0. 2超では、本発明の透明導電膜 (例えば、透明電極'画素 電極)の比抵抗が大きくなつてしまう場合がある。更に、製造工程において、この透明 導電膜のエッチングが困難になる場合もある。
[0188] Zn、 Sn、 Zr、 Ga、 Ge酸化物
本発明においては、上述したように、 Zn、 Sn、 Zr、 Ga、 Ge酸化物から選ばれた 1 種又は 2種以上の金属酸化物の組成が酸化インジウムに対して InZ (In+ (Zn、 Sn 、 Zr、 Ga、 Ge) ) =0. 005—0. 2である。
[0189] この式の値が 0. 005未満では、その添加効果が現れにくい。具体的には、本発明 の透明導電膜 (例えば、透明電極 ·画素電極を構成している)と、 A1又は Agを主成分 とする金属薄膜との間、に無視できない大きさの接触抵抗が発生する場合がある。
[0190] 一方、上記式の値が 0. 2超では、本発明の透明導電膜 (又は、透明導電膜を利用 した透明電極 ·画素電極)の比抵抗が大きくなつてしまう場合がある。更に、上記式の 値が 0. 2超の場合、製造工程において、これら透明導電膜をエッチングし、透明電 極や画素電極を形成しょうとした場合に、そのエッチングが困難になる場合もある。
[0191] mm
このように、上記のような組成の透明導電膜と、金属薄膜と、を積層することによって 、より低抵抗の透明導電ガラスを提供することができる。
[0192] (22)また、本発明は、ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 金属の酸化物が、 La、 Ce、 Ho、 Erのいずれ力 1種以上の金属の酸化物であることを 特徴とする(20)又は(21)記載の透明導電ガラス基板。
[0193] このように、ランタノイド系金属酸化物の中でも、特に Ce、 Ho、 Erの!、ずれか 1種以 上力もなる酸ィ匕物を用いるのがより効果的であり、好適に用いることができる。
[0194] 精層の具体的な手法
以上(5)—(22)で述べたように、本発明においては、金属酸化物導電膜と、金属 薄膜とを積層する構成が採用される場合がある。以下、この場合について説明する。
[0195] この金属酸化物透明導電膜と、 A1又は Agを主成分とする金属薄膜とを積層する手 法には種々の形態がある。
[0196] a.金属酸化物 ZA1又は Agを主成分とする金属薄膜 Z金属酸化物
b.金属酸ィ匕物 ZA1又は Agを主成分とする金属薄膜 Z金属酸ィ匕物 ZA1又は Agを 主成分とする金属薄膜 Z金属酸化物
上記 a.は 3層であり、上記 b.は 5層である。このほか、 7層構造等を採用することも もちろん好ましい。
[0197] この場合の A1若しくは Agを主成分とする金属薄膜の膜厚は 1から 20nmである。膜 厚は、好ましくは、 5— 15nmであり、より好ましくは、 5— lOnmである。膜厚が lnml 以下では、積層した金属の膜が「薄膜」とはならずに、海島構造に成る場合があり、 本発明の効果が得られないこともある。一方、金属薄膜の膜厚が 20nm以上の場合 は、積層した金属薄膜の光線透過率が低下する場合がある。その結果、重畳して設 けられている透明導電膜の「透明」性に事実上影響を与えてしまう場合もある。
[0198] また、本発明においては、しばしば金属酸ィ匕物力もなる上記透明導電膜と、 A1又は Agを主成分とする金属薄膜とを積層しているが、この「積層」には、金属金属酸化物 から成る透明導電膜の (全部ではなく)一部が金属薄膜と接触して ヽる場合も含まれ る。この場合、電極構成としては、例えば 20 /z m幅の金属薄膜と一部が接触し、かつ 、金属薄膜の全体を覆うように透明導電膜が接触している場合等が挙げられる。換言 すれば、平面的には両者は重畳している力 断面図から見ると、一部のみが接触し ている場合である。
[0199] このような場合、金属薄膜の厚みは、 20— 500nm、好ましくは 30— 300nm、より 好ましくは 50— 200nmである。膜厚が 20nm以下では、抵抗を低減する効果が小さ い場合もある。一方、膜厚が 500nm以上では、その薄膜の段差が大きぐ透明導電 膜との接触不良を生じる場合もある。
[0200] 金属薄膜の幅は、適宜選択することができる力 例えば 1 μ m— 100 μ mである。こ の値は、好ましくは 5— 50 μ mであり、より好ましくは 10— 30 μ mである。
[0201] 金属薄膜の幅が 1 m以下では、抵抗低減の効果が小さすぎる場合がある。一方、 金属薄膜の幅が 100 m以上では、光線透過率(開口率)が低下する場合がある。 但し、金属薄膜と透明導電膜とを積層したものを反射電極として使用する場合は、こ の限りではない。
[0202] 第 3グループ:手段
A.薄膜トランジスタ某板の 1¾告方法の発明
(23)そこで、上記課題を解決するために、本発明は、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Er力 なる金属群 Mlから選ばれた一種又は二種以上の金属を 含む A1合金を用いて、ゲート、ソース、及びドレインからなる導体群 E1に含まれるい ずれかの導体である第 1導体を、透明絶縁性基板上に形成する第 1導体形成工程と 、形成された前記第 1導体、及び前記透明絶縁性基板を覆うように、絶縁膜を成膜す る絶縁膜成膜工程と、成膜された前記絶縁膜に、コンタクトホールを形成するコンタク トホール形成工程と、前記絶縁膜上に透明膜電極からなる第 2導体を形成する工程 であって、前記第 2導体と、前記第 1導体と、が前記コンタクトホールを介して電気的 に接続する電極接続工程と、を少なくとも含むことを特徴とする薄膜トランジスタ基板 の製造方法である。
[0203] 尚、本特許では、ゲート電極及びゲート配線の総称をゲートと呼び、ソース電極及 びソース配線の総称をソースと呼ぶ。ドレイン電極を単にドレインと呼ぶ。また、第 1導 体は、具体的には、ゲート、ソース、ドレインであり、第 2導体は、画素電極である。
[0204] 第 1導体は単層構造であるため、一種類のエッチング液で 1度にエッチングすること が可能である。
また、第 1導体は A1を主成分とし、その他に、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Er力 なる金属群 Mlから選ばれた一種又は二種以上の金属を含む層で あるため、第 2導体とのコンタクト抵抗が低い。
さらに、第 1導体について、ヒロック発生の抑制や、耐食性の向上という観点から、 A 1や、上記金属群 Mlから選ばれた一種又は二種以上の金属の他にも、第 3金属とし て、 Cu、 Si、希土類元素、等を添加することも好ましい。この時、 A1の電気的低抵抗 という特性を活かすために、第 3金属の添加量は、第 1導体の比抵抗が 10 - Ω -cm を超えない程度に抑えることが好ましい。尚、ここで、第 1金属は A1であり、第 2金属 は上記金属群 Mlから選ばれた一種又は二種以上の金属である。これらに対する 3 番目の成分という意味で、上記添加する Cu、 Si、希土類元素、等を第 3金属と呼ぶ。
[0205] 尚、第 1導体中に、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属 群 Mlから選ばれた一種又は二種以上の金属を添加した場合にも、上記第 3金属を 添加した場合と同様に、ヒロック発生の抑制や、耐食性の向上という効果が得られる。 このため、特に、上記第 3金属を添加していない場合にも、ヒロックの発生や、耐食を 抑制することができるのである。
[0206] また、第 2導体は、絶縁膜に形成されたコンタクトホールを介して、第 1導体と接続し ている。このため、画素電極と、ゲート及びソースの配線と、直接接触することがない ので、ショート等の不具合が発生し難い。
[0207] 第 1導体は、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erから選ばれた一種 又は二種以上の金属を含む Al合金ターゲットを用いて、スパッタリングにより成膜さ れる。尚、この A1合金ターゲットは、真空溶解法、スプレイフォーミング法、等により製 造される。この A1合金ターゲットを用いて成膜した A1合金薄膜を、燐酸 酢酸 硝酸 の混酸を用いたエッチングによりパターユングして、第 1導体を形成する。
[0208] B.薄膜トランジスタの発明
(24)また、本発明は、透明絶縁性基板と、前記透明絶縁性基板上に設けられ、且 つ、ゲート、ソース、及びドレインからなる導体群 E1に含まれるいずれかの導体であ る第 1導体を含む薄膜トランジスタであって、前記第 1導体が、 W、 Mo、 La、 Nb、 Fe 、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属群 Mlから選ばれた一種又は二種以上の 金属を含む A1合金カゝらなる A1層を含み、且つ、前記第 1導体上の絶縁膜に形成され たコンタクトホールを介して、透明膜電極カゝらなる第 2導体と接続することを特徴とす る薄膜トランジスタである。
[0209] また、第 1導体は、純 A1又は A1合金の他に、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Er力 なる金属群 Mlから選ばれた一種又は二種以上の金属を含む層か らなることにより、第 2導体とのコンタクト抵抗が低い。
さらに、第 1導体について、ヒロック発生の抑制や、耐食性の向上という観点から、 A 1や、上記金属群 Mlから選ばれた一種又は二種以上の金属の他にも、第 3金属とし て、 Cu、 Si、希土類元素、等を添加することも好ましい。この時、 A1の比抵抗が高くな りすぎないように、第 3金属の添加量は、第 1導体の比抵抗が 10 · Ω 'cmを超えな い程度に抑えることが好ましい。尚、ここで、第 1金属は A1であり、第 2金属は上記金 属群 Mlから選ばれた一種又は二種以上の金属である。
[0210] 第 1導体は、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erから選ばれた一種 又は二種以上の金属を含む Al合金ターゲットを用いて、スパッタリングにより成膜さ れる。尚、この A1合金ターゲットは、真空溶解法、スプレイフォーミング法、等により製 造される。この A1合金ターゲットを用いて成膜した A1合金薄膜を、燐酸 酢酸 硝酸 の混酸を用いたエッチングによりパターユングして、第 1導体を形成する。
[0211] (25)また、本発明は、前記第 1導体が、前記金属群 Mlから選ばれた一種又は二 種以上の金属を 0. 5— 5wt%有する A1層を含むことを特徴とする上記(24)に記載 の薄膜トランジスタである。
[0212] 第 1導体の A1層において、前記金属群 Mlから選ばれた一種又は二種以上の金属 の含有量は、 0. 5— 5wt%であり、好ましくは、 1一 3wt%である。含有量が 0. 5wt %未満となる場合には、第 1導体及び第 2導体のコンタクト抵抗を抑制することが困 難になることがあり、一方、含有量が 5wt%超となる場合には、第 1導体全体の比抵 抗が高くなつてしまうことがある。
[0213] C.薄膽トランジスタ某板の 明
(26)また、本発明は、透明絶縁性基板と、前記透明絶縁性基板上に形成され、且 つ、ゲート、ソース、及びドレインからなる導体群 E1に含まれるいずれかの導体であ る第 1導体を含み、さら〖こ、少なくとも前記透明絶縁性基板を覆うように形成された絶 縁膜と、前記絶縁膜上に形成された第 2導体と、を少なくとも含む薄膜トランジスタ基 板であって、前記第 1導体は、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erから なる金属群 Mlから選ばれた一種又は二種以上の金属を含む Al合金力 なる Al層 を含み、前記絶縁膜は、所定の前記第 1導体及び前記第 2導体方向に貫通している コンタクトホールを備え、前記第 2導体は、透明膜電極からなり、前記第 2導体が、前 記コンタクトホールを介して、前記第 1導体の前記 A1層と電気的に接続していることを 特徴とする薄膜トランジスタ基板である。 [0214] 第 1導体は単層力 なるため、一種類のエッチング液で 1度にエッチングすることが 可能である。このため、本発明の薄膜トランジスタ基板は、より簡易に製造することが できる。
[0215] また、第 2導体は、絶縁膜に形成されたコンタクトホールを介して、第 1導体と接続し ている。このため、画素電極と、ゲート及びソースの配線と、直接接触することがない ので、ショート等の不具合が発生し難い。
[0216] (27)また、本発明は、前記透明膜電極が、酸化インジウム、酸化すず、酸化インジ ゥムすず、酸化インジウム亜鉛、及び酸ィ匕亜鉛のいずれかからなることを特徴とする 上記(26)に記載の薄膜トランジスタ基板である。
[0217] 第 2導体が、酸化インジウム、酸化すず、酸化インジウムすず、酸化インジウム亜鉛
、及び酸化亜鉛のいずれからなる場合にも、第 1導体とのコンタクト抵抗は低くなる。
[0218] (28)また、本発明は、前記第 1導体が、前記金属群 Mlから選ばれた一種又は二 種以上の金属を 0. 5— 5wt%有する A1層を含むことを特徴とする上記(26)又は(2
7)の 、ずれかに記載の薄膜トランジスタ基板である。
[0219] 第 1導体の A1層において、前記金属群 Mlから選ばれた一種又は二種以上の金属 の含有量は、 0. 5— 5wt%であり、好ましくは、 1一 3wt%である。含有量が 0. 5wt
%未満となる場合には、第 1導体及び第 2導体のコンタクト抵抗を抑制することが困 難になることがあり、一方、含有量が 5wt%超となる場合には、第 1導体全体の比抵 抗が高くなつてしまうことがある。
[0220] D.液晶表示 置の発明
(29)また、本発明は、上記(26)—(28)のいずれかに記載の薄膜トランジスタ基板 と、前記薄膜トランジスタ基板により駆動される液晶層と、を含むことを特徴とする液 晶表示装置である。
また、光透過率が低い層を介することなぐ第 2導体は、絶縁膜に形成されたコンタ タトホールを介して、第 1導体と直接接続しているため、液晶表示装置は、高い開口 率を有する。
また、本発明の液晶表示装置は、上記(26)— (28)に記載の薄膜トランジスタ基板 を備えるため、上記 (26)— (28)と同様の作用 ·効果を奏する。 [0221] 第 4グループ:手段
第 4グループの本発明の上記目的は、透明電極として、酸化インジウムと酸ィ匕亜鉛 を成分として含む非晶質導電性酸化物から成る透明導電膜を用い、さらに該透明導 電膜を、蓚酸水溶液等のエッチング液でパターン化することにより達成される。具体 的に述べれば、本発明は、下記の如き手段を採用する。
[0222] A. TFT某板の発明
(30)まず、本発明は、透明基板と、前記透明基板上に設けられた A1を主成分とす るゲート電極と、前記透明基板上に設けられたソース電極と、前記透明基板上に設 けられたドレイン電極と、前記透明基板上に設けられたシリコン層と、前記透明基板 上に設けられた画素電極と、を備えた液晶表示装置用 TFT基板において、前記画 素電極が、酸化インジウムと、 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成る第 1群 Mlから選択された 1種又は 2種以上の金属の酸化物と、を含む導電性酸化物で あり、この前記画素電極は、前記 A1を主成分とするゲート電極及び前記ソース電極 及び前記ドレイン電極カゝら成る群カゝら選ばれる少なくとも 1の電極と直接接合している ことを特徴とする TFT基板である。
A1を含むゲート線 Z透明電極、 A1を含むソース'ドレイン電極 Z画素電極間には、 今まで接触抵抗が発生していた力 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドの添 加により、接触抵抗を減少させることができる。 A1を含むゲート線、 A1を含むソース'ド レイン電極に使用される Al、もしくは A1合金は、 A1を主成分としていれば、周期率表 の Iliaから Villaの重金属もしくはランタノイド系金属を含んで 、てもよ 、。この A1に含 まれる元素としては Nd、 Ni、 Co、 Zrなどが好適に用いられる。その含有量は、求めら れる A1ゲート線、 A1ソース'ドレイン電極の性能にもよる力 0. 1重量0 /0— 0. 5重量 %の範囲がよい。より好ましくは 0. 5重量%— 2. 0重量%である。
[0223] 0. 1重量%未満では添加効果がほとんど見られず、 A1薄膜上にヒロック等の突起が 発生してしまう場合もある。尚、 5重量%を超えると、 A1自体の抵抗が大きくなる場合 もめる。
[0224] A1を含むものは、少なくともゲートであればよい。ソース'ドレインが A1を含んでいる ことももちろん好ましぐゲートと同様の作用 ·効果が得られることを上で述べたとおり である。
[0225] 尚、本特許で「A1を主成分とする」とは、 A1を主要な成分として含むことを意味し、 概ね原子組成比率で 50%以上の場合を意味する。
[0226] (31)また、本発明は、上記(30)において、前記導電性酸化物中、インジウムに対 する前記第 1群 Mlから選択された金属の酸ィ匕物の原子組成比率である [M1]Z( [I η] + [Μ1]) ^ο. 005—0. 2の範囲にあることを特徴とする TFT基板である。ここで 、前記式中の [Ml]は、第 1群 Mlから選択された 1種又は 2種以上の金属の原子の (単位重量 ·単位体積あたりの)数を表す。また、前記式中の [In]はインジウムの原子 の(単位重量'単位体積あたりの)数を表す。
添加量が 0. 005未満では添加効果が小さぐ A1を主成分とするゲート電極 Z透明 電極が大きくなつてしまう場合もある。ソース'ドレインが A1を含む場合は、 A1ソース' ドレイン電極 Z画素電極間の接触抵抗が大きくなつてしまう場合もある。その一方、 添加量が 0. 2超では、電極自体の抵抗が大きくなる場合や、電極のエッチングカロェ 時に不良が発生してしまう場合もあるからである。
[0227] (32)また、本発明は、上記(30)又は(31)において、前記導電性酸化物が、酸ィ匕 インジウムの他に、スズ、亜鉛、ゲルマニウム、ガリウム、から成る第 2群 M2から選択 された 1種又は 2種以上の金属の酸化物を含有することを特徴とする TFT基板である
[0228] 酸化スズ、酸化亜鉛、酸ィ匕ゲルマニウム、酸ィ匕ガリウムを添加することにより、目的 に合わせて導電性酸ィ匕物の導電性を改善することができる場合がある。また、この添 加によって、エッチング力卩ェ性を改善できる場合もある。また、この添カ卩によって、透 過率を改善することができる場合もある。
[0229] (33)また、本発明は、上記(32)において、前記導電性酸化物中、インジウムに対 する前記第 2群 M2から選択された金属の酸化物の原子組成比率である [M2] Z ( [I n] + [M2]) ^o. 01-0. 3の範囲にあることを特徴とするの TFT基板である。ここで 、前記式中の [M2]は、第 2群 M2から選択された 1種又は 2種以上の金属、すなわ ちスズ、亜鉛、ゲルマニウム、ガリウムのいずれ力 1種又は 2種以上の原子の(単位体 積-単位重量あたりの)数を表す。また、前記式中の [In]はインジウムの(単位体積 · 単位重量あたりの)原子の数を表す。
添加量が 0. 01未満では、その添加効果が小さぐ却って抵抗が大きくなつてしまう 場合もあり、一方、添加量が 0. 3超では、抵抗が大きくなつてしまう場合や、目的とす る改善 (A1電極との接触抵抗を小さくする)が困難な場合があるからである。また、ス ノ ッタリングターゲット中の結晶粒子の平均直径を 10 m未満の大きさにすることに よって、ノジュールの発生の少ないスパッタリングターゲットを構成することができる。 好ましくは、直径を 5 m以下の大きさにすることにより、ノジュールがほとんど発生せ ず、異常放電も生じにく 、スパッタリングターゲットが得られる。
このように、本発明の TFT基板は、 A1を含む電極と画素電極との接触抵抗を小さく でき、中間調の表示を良好に行うことができる液晶表示装置を構成するのに有用で ある。尚、後述する実施の形態で説明する TFTアレイ基板は、 TFT基板の好適な一 例に相当する。基板上に TFT (薄膜トランジスタ)をアレイ状に配置したものが TFTァ レイ基板である。
[0230] B.スパッタリングターゲットの発明
(34)本発明は、 液晶表示装置用 TFT基板に用いられ画素電極であって、液晶を 駆動する前記画素電極をスパッタリング法で製造する際に用いるスパッタリングター ゲットにおいて、酸化インジウムと、 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成 る第 1群 Mlから選択された 1種又は 2種以上の金属の酸化物と、を含む導電性酸化 物から成ることを特徴とする A1を主成分とする電極又は配線と電気的に接合可能な 画素電極製造用スパッタリングターゲットである。
このようなスパッタリングターゲットを使用することにより、上記構成の TFT基板を効 率的に製造することができる。また、スパッタリングターゲット中の結晶粒子の平均直 径を 10 μ m未満の大きさにすることにより、ノジュールの発生がほとんどないスパッタ リングターゲットを実現することができる。また、エッチング性を改良し、透過率を向上 した画素電極を製造することができる。好ましくは、結晶粒子の平均直径を 5 m以 下の大きさにすることによって、ノジュールの発生も少なぐ異常放電も生じにくいス ノ ッタリングターゲットが得られる。
[0231] (35)また、本発明は、上記(34)において、前記導電性酸化物中、インジウムに対 する前記第 1群 Mlから選択された金属の酸ィ匕物の原子組成比率である [M1]Z( [I n] + [Ml];^ O. 005—0. 2の範囲にあることを特徴とするスパッタリングターゲット である。ここで、前記式中の [Ml]は、第 1群 Mlから選択された 1種又は 2種以上の 金属の原子の(単位重量 ·単位体積あたりの)数を表す。また、前記式中の [In]はィ ンジゥムの原子の(単位重量'単位体積あたりの)数を表す。
[0232] 添加量が 0. 005未満では添加効果が小さぐ A1を主成分とするゲート電極 Z透明 電極、 A1ソース'ドレイン電極 Z画素電極間の接触抵抗が大きくなる場合があり、 0. 2超では、スパッタリング時に異常放電を起こす場合や、電極自体の抵抗が大きくな る場合や、電極のエッチングカ卩ェ時に不良が発生する場合もあるからである。
[0233] (36)また、本発明は、上記(34) (35)において、前記導電性酸化物が、酸化イン ジゥムの他に、スズ、亜鉛、ゲルマニウム、ガリウム、から成る第 2群 M2から選択され た 1種又は 2種以上の金属の酸ィ匕物を含むことを特徴とするスパッタリングターゲット である。
酸化スズ、酸化亜鉛、酸ィ匕ゲルマニウム、酸ィ匕ガリウムを添加することにより、目的 に合わせて導電性酸ィ匕物の導電性を改善することができる場合がある。また、この添 加によって、エッチング力卩ェ性を改善できる場合もある。また、この添カ卩によって、透 過率を改善することができる場合もある。
また、スパッタリングターゲット中の結晶粒子の平均直径を 10 m未満の大きさに することにより、ノジュールの発生がほとんどないスパッタリングターゲットを実現するこ とができる。好ましくは、結晶粒子の平均直径を 5 m以下の大きさにすることによつ て、ノジュールの発生も少なぐ異常放電も生じにくいスパッタリングターゲットが得ら れる。
[0234] (37)また、本発明は、上記(36)において、前記導電性酸化物中、インジウムに対 する前記第 2群 M2から選択された金属の酸化物の原子組成比率である [M2] Z ( [I n] + [M2] ) ^o. 01-0. 3の範囲にあることを特徴とするスパッタリングターゲットで ある。ここで、前記式中の [M2]は、第 2群 M2から選択された 1種又は 2種以上の金 属、すなわちスズ、亜鉛、ゲルマニウム、ガリウムのいずれ力 1種又は 2種以上の原子 の(単位重量'単位体積あたりの)数を表す。また、前記式中の [In]はインジウムの原 子の(単位重量'単位体積あたりの)数を表す。
添加量が 0. 01未満では、その添加効果が小さぐ却って抵抗が大きくなつてしまう 場合もあり、一方、 0. 3超では、抵抗が大きくなつてしまう場合や、目的とする改善 (A 1を含む電極との接触抵抗を小さくする)が困難な場合があるからである。
[0235] C.液晶表示 置の発明
(38)本発明は、 TFT基板と、液晶と、を備えた液晶表示装置において、前記 TFT 基板は、透明基板と、前記透明基板上に設けられた A1を主成分とするゲート電極と、 前記透明基板上に設けられたソース電極と、前記透明基板上に設けられたドレイン 電極と、前記透明基板上に設けられたシリコン層と、前記透明基板上に設けられ、前 記液晶を駆動する画素電極と、前記ゲート電極及び前記ソース電極 ·前記ドレイン電 極を保護する透明電極と、を備え、前記画素電極又は前記透明電極は、酸化インジ ゥムと、 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成る第 1群 Mlから選択され た 1種又は 2種以上の金属の酸化物と、を含む導電性酸化物であり、この前記画素 電極又は前記透明電極は、前記 A1を主成分とするゲート電極及び前記ソース電極 及び前記ドレイン電極カゝら成る群カゝら選ばれる少なくとも 1の電極と直接接合している ことを特徴とする液晶表示装置である。
[0236] A1を含むゲート線 Z透明電極、 A1ソース'ドレイン電極間に、従来は比較的大きな 接触抵抗が発生していた力 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドの添カ卩によ り、接触抵抗の値を小さくすることができる。ソース'ドレインが A1を含む場合は、 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドの添カ卩により、 A1を含むソース'ドレイン電極 間の接触抵抗の値を小さくすることができる。これによつて、この TFT基板を用いた 液晶表示装置は、 A1を含むゲート線 Z透明電極、又は、 A1を含むソース'ドレイン電 極 Z画素電極間の接触抵抗が低減し、中間調の表示品質が改善された液晶表示装 置が得られる。
[0237] (39)また、本発明は、上記(38)の液晶表示装置において、前記導電性酸化物中 、インジウムに対する前記第 1群 Mlから選択された金属の酸化物の原子組成比率 である [Μ1]Ζ( [Ιη] + [Μ1])が 0. 005—0. 2の範囲にあることを特徴とする請求 項 13記載の液晶表示装置。ここで、前記式中の [Ml]は、第 1群 Mlから選択された 1種又は 2種以上の金属の原子の(単位重量 ·単位体積あたりの)数を表す。また、前 記式中の [In]はインジウムの原子の(単位重量 ·単位体積あたりの)数を表す。
添加量が 0. 005未満では添加効果が小さぐ A1を主成分とするゲート電極 Z透明 電極、 A1ソース'ドレイン電極 Z画素電極間の接触抵抗が大きくなる場合があり、添 加量が 0. 2超では、スパッタリング時に異常放電を起こす場合や、電極自体の抵抗 が大きくなる場合や、電極のエッチングカ卩ェ時に不良が発生する場合もあるからであ る。また、添加量が 0. 2超では、液晶表示装置の駆動時に中間調の表示品位が低 下する場合があるからである。
[0238] (40)また、本発明は、上記(38) (39)の液晶表示装置において、前記導電性酸化 物力 酸化インジウムの他に、スズ、亜鉛、ゲルマニウム、ガリウム、力 成る第 2群 M 2から選択された 1種又は 2種以上の金属の酸ィ匕物を含むことを特徴とする液晶表示 装置である。
酸化スズ、酸化亜鉛、酸ィ匕ゲルマニウム、酸ィ匕ガリウムを添加することにより、目的 に合わせて導電性酸ィ匕物の導電性を改善することができる場合がある。また、この添 加によって、エッチング力卩ェ性を改善できる場合もある。また、この添カ卩によって、透 過率を改善することができる場合もある。
また、スパッタリングターゲット中の結晶粒子の平均直径を 10 m未満の大きさに することにより、ノジュールの発生がほとんどないスパッタリングターゲットを実現するこ とができるので、それを用いて液晶表示装置を製造すれば、表示欠陥の少ない液晶 表示装置が得られる。好ましくは、結晶粒子の平均直径を 5 m以下の大きさにする ことによって、ノジュールの発生も少なぐ異常放電も生じにくいスパッタリングターゲ ットが得られ、このスパッタリングターゲットを用いればより一層、表示欠陥の少ない液 晶表示装置を製造することができる。
[0239] (41)また、本発明は、上記 (40)の液晶表示装置において、前記導電性酸化物中 、インジウムに対する前記第 2群 M2から選択された金属の酸化物の原子組成比率 でぁる[1^2]7( [111] + [1^2])が0. 01-0. 3の範囲にあることを特徴とする液晶表 示装置。ここで、前記式中の [M2]は、第 2群 M2から選択された 1種又は 2種以上の 金属、すなわちスズ、亜鉛、ゲルマニウム、ガリウムのいずれ力 1種又は 2種以上の原 子の(単位重量'単位体積あたりの)数を表す。また、前記式中の [In]はインジウムの 原子の(単位重量'単位体積あたりの)数を表す。
添加量が 0. 01未満では、その添加効果が小さぐ却って抵抗が大きくなつてしまう 場合もあり、一方、 0. 3超では、抵抗が大きくなつてしまう場合や、目的とする改善 (A 1電極との接触抵抗を小さくする)が困難な場合があるからである。
[0240] D— 1.画素電極の発明
次に、画素電極の発明についてその構成を述べる。以下示す発明は、上述した TF T基板等に用いられる画素電極であり、その作用'効果は、上述した TFT基板等と同 様である。
[0241] (42)本発明は、透明基板と、前記透明基板上に設けられた A1を主成分とするゲー ト電極と、前記透明基板上に設けられたソース電極と、前記透明基板上に設けられた ドレイン電極と、前記透明基板上に設けられたシリコン層と、前記透明基板上に設け られた画素電極と、前記ゲート電極及び前記ソース電極'前記ドレイン電極を保護す る透明電極と、を備えた液晶表示装置用 TFT基板に用いられ、液晶を駆動する前記 画素電極において、酸化インジウムと、 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドか ら成る第 1群 Mlから選択された 1種又は 2種以上の金属の酸化物と、を含む導電性 酸化物であり、さらに、前記画素電極は、前記 A1を主成分とするゲート電極又は前記 ソース電極又は前記ドレイン電極と直接接合していることを特徴とする画素電極であ る。
[0242] (43)また、本発明は、上記 (42)において、前記導電性酸化物中、インジウムに対 する前記第 1群 Mlから選択された金属の酸ィ匕物の原子組成比率である [M1]Z( [I η] + [Μ1]) ^ο. 005—0. 2の範囲にあることを特徴とする画素電極である。ここで 、前記式中の [Ml]や [In]は既に説明したとおりである。
[0243] (44)また、本発明は、上記 (42) (43)において、前記導電性酸化物が、酸化イン ジゥムの他に、スズ、亜鉛、ゲルマニウム、ガリウム、から成る第 2群 M2から選択され た 1種又は 2種以上の金属の酸ィ匕物を含むことを特徴とする画素電極である。
[0244] (45)また、本発明は、上記 (44)において、前記導電性酸化物中、インジウムに対 する前記第 2群 M2から選択された金属の酸化物の原子組成比率である [M2] Z ( [I n] + [M2]) ^o. 01-0. 3の範囲にあることを特徴とする画素電極である。ここで、 前記式中の [M2]や [In]は既に説明したとおりである。
[0245] D-2.诱明電極の発明
次に、透明電極の発明についてその構成を述べる。
[0246] (46)本発明は、透明基板と、前記透明基板上に設けられた A1を主成分とするゲー ト電極と、前記透明基板上に設けられたソース電極と、前記透明基板上に設けられた ドレイン電極と、前記透明基板上に設けられたシリコン層と、前記透明基板上に設け られた画素電極と、前記ゲート電極及び前記ソース電極'前記ドレイン電極を保護す る透明電極と、を備えた液晶表示装置用 TFT基板に用いられ、前記透明電極にお いて、酸化インジウムと、 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成る第 1群 Mlから選択された 1種又は 2種以上の金属の酸ィ匕物と、を含む導電性酸化物であり 、さらに、前記透明電極は、前記 A1を主成分とするゲート電極又は前記ソース電極又 は前記ドレイン電極と直接接合していることを特徴とする透明電極である。
[0247] (47)また、本発明は、上記 (46)において、前記導電性酸化物中、インジウムに対 する前記第 1群 Mlから選択された金属の酸ィ匕物の原子組成比率である [M1]Z( [I η] + [Μ1]) ^ο. 005—0. 2の範囲にあることを特徴とする透明電極である。ここで 、前記式中の [Ml]や [In]は既に説明したとおりである。
[0248] (48)また、本発明は、上記 (46) (47)において、前記導電性酸化物が、酸化イン ジゥムの他に、スズ、亜鉛、ゲルマニウム、ガリウム、から成る第 2群 M2から選択され た 1種又は 2種以上の金属の酸ィ匕物を含むことを特徴とする透明電極である。
[0249] (49)また、本発明は、上記 (48)において、前記導電性酸化物中、インジウムに対 する前記第 2群 M2から選択された金属の酸化物の原子組成比率である [M2] Z ( [I n] + [M2]) ^o. 01-0. 3の範囲にあることを特徴とする透明電極である。ここで、 前記式中の [M2]や [In]は既に説明したとおりである。
[0250] E. TFT某板の製造方法の発明
(50)本発明は、 TFT基板を製造する方法において、前記透明基板上に前記導電 性酸化物を堆積し、前記導電性酸化物の薄膜を形成するステップと、前記形成した 前記導電性酸ィ匕物の薄膜を篠酸を含む水溶液でエッチングすることによって、前記 透明電極を形成するステップと、を含むことを特徴とする TFT基板の製造方法である このような構成によって、ソース電極等が A1で構成されている場合でも、透明電極 の成形時 (エッチング時)に、 A1を含むソース電極等が溶出してしまうことを防止する ことができる。このような作用 ·効果は、他のエッチング液を用いた下記発明でも同様 である。
[0251] (51)また、本発明は、 TFT基板を製造する方法において、前記透明基板上に前 記導電性酸化物を堆積し、前記導電性酸化物の薄膜を形成するステップと、前記形 成した前記導電性酸化物の薄膜を燐酸 ·酢酸 ·硝酸を含む水溶液でエッチングする こと〖こよって、前記透明電極を形成するステップと、を含むことを特徴とする TFT基板 の製造方法である。
[0252] (52)また、本発明は、 TFT基板を製造する方法において、前記透明基板上に前 記導電性酸化物を堆積し、前記導電性酸化物の薄膜を形成するステップと、前記形 成した前記導電性酸ィ匕物の薄膜を硝酸セリウムアンモ-ゥム塩を含む水溶液でエツ チングすることによって、前記透明電極を形成するステップと、を含むことを特徴とす る TFT基板の製造方法である。
[0253] 尚、透明電極 (導電性酸化物)の成膜方法としては、蒸着法、スパッタ法、 CVD法、 スプレー法、デップ法等を用いることができる。特に、スパッタ法を採用することが好ま しい。
[0254] F.ランタノイドの種類
(53)また、本発明は、前記ランタノイド力 Ce、 Nd、 Er、 Hoから選ばれた 1種又は 2種以上のランタノイドであることを特徴とする(30)— (52)の 、ずれかに記載の TFT 基板、又は、透明電極製造用スパッタリングターゲット、又は、液晶表示装置、又は、 画素電極、又は透明電極、又は、 TFT基板の製造方法である。
発明の効果
[0255] 第 ίグループ:効菜
上記の通り、本発明の薄膜トランジスタ型基板における透明導電膜は、製造時に、 弱酸 (有機酸など)を用いたエッチングによる残渣がほとんど発生しない。このため、 本発明の薄膜トランジスタ型基板は、加工性に優れ、歩留まりが向上する。また、本 発明の薄膜トランジスタ型液晶表示装置は、上記薄膜トランジスタ型基板を備えるた め、製造効率が向上する。
[0256] また、本発明の薄膜トランジスタ型基板の製造方法によれば、所定の酸性のエッチ ヤントを用いた透明導電膜のエッチングによる残渣等力 ほとんど発生しないため、 上記薄膜トランジスタ型基板を効率よく製造することが可能となる。
[0257] 第 2グループ:効果
第 2グループの本発明は、上述した従来の技術が有する問題点に鑑みてなされた もので、特定の金属を含有する透明導電材料を画素電極'透明電極に使用すること により、ノ リヤーメタル等を用いなくとも、 A1ゲート Z透明電極、 A1ソース'ドレイン Z 画素電極の間の接触抵抗を小さく抑えることができる。
[0258] その結果、製造工程の数を減らすことができるので、 TFT (薄膜トランジスタ)基板 の製造方法を簡略ィ匕できる。
[0259] また、第 2グループの本発明に透明導電 (膜)材料を、直接、 A1ゲートや、 A1ソース •ドレイン電極に接触させても、そこに生じる接触抵抗を小さな値にすることができ、中 間調の表示が良好に行うことができる液晶表示装置を提供することができる。
[0260] なお、これまでの第 2グループの本発明の説明にあたり、 A1との関係力も本発明の 説明をしている部分がある。この説明部分における A1の代わりに、 Agを用いてもほぼ 同様の作用'効果を奏する。この点については、実施例において詳細に説明してい る。
[0261] 第 3グループ:効果
上記の通り、第 3グループの本発明の薄膜トランジスタ基板の製造方法によれば、 第 1導体が、特定の金属を含む A1合金力 なるため、容易にエッチングすることがで きる。このため、薄膜トランジスタ基板をより簡易に、且つ、より低コストで製造すること が可能となる。
[0262] また、第 3グループの本発明の薄膜トランジスタ及び薄膜トランジスタ基板は、第 1 導体が特定の金属を含む A1合金カゝらなるため、第 2導体が、絶縁膜に形成されたコ ンタクトホールを介して、第 1導体と接続する際のコンタクト抵抗が低い。さらに、この 第 1導体は、容易にエッチング可能である。
[0263] また、第 3グループの本発明の液晶表示装置は、第 2導体が、光透過率の低い層 を介することなぐ絶縁膜に形成されたコンタクトホールを介して、第 1導体と直接接 続しているため、高い開口率を有する。
[0264] 第 4グループ:効果
第 4グループの本発明は、上述したように、従来の技術が有する問題点に鑑みてな されたもので、特定の金属を含有する透明導電材料を画素電極、透明電極に使用 することにより、 TFT (薄膜トランジスタ)基板の製造方法を簡略ィ匕することが可能であ る。
[0265] また、第 4グループの本発明によれば、 A1を含むゲート/透明電極、又は、 A1を含 むソース .ドレイン,画素電極を直接接触 .接合させてもその間の接触抵抗を従来よ り低い値に抑えることができ、中間調の表示が可能な液晶表示装置を提供することが できる。
図面の簡単な説明
[0266] [図 1]本実施例 1—1一 1—3の α—SiTFTアクティブマトリックス基板の近傍の断面図 である。
[図 2]本変形実施例 1 1の oc SiTFTアクティブマトリックス基板の近傍の断面図で ある。
[図 3]本実施例 2— 9における第一回目成膜の様子を示す説明図である。
[図 4]本実施例 2— 9における第二回目成膜の様子を示す説明図である。
[図 5]本実施例 2— 9における接触抵抗測定の様子を示す説明図である。
[図 6]本実施例による TFTアレイ基板の製造工程を示す断面説明図である。
[図 7]本実施例による TFTアレイ基板の製造工程を示す別の断面説明図である。
[図 8]本実施例による TFTアレイ基板の製造工程を示すさらに別の断面工程図であ る。
[図 9]本実施例におけるケルビンパターンの配線の外観及び測定の様子を示す配線 図である。
[図 10]本実施の形態における液晶平面ディスプレイの製造工程において、画素電極 のパターン形成が終了した段階の a—SiTFT近傍の断面図である。
[図 11]従来の技術における液晶平面ディスプレイの製造工程において、画素電極の ノターン形成が終了した段階の a -SiTFT近傍の断面図である。
符号の説明
1 ガラス基板
2 ゲート電極
3 ゲート絶縁膜
4 a—Si:H (i)膜
5 チャンネル保護層
6 α - Si:H (n)膜
7 ドレイン電極
8 ソース電極
9 透明導電膜
10 透明榭脂レジスト
11 反射電極
12 ゲート電極配線
100 a— SiTFTアクティブマトリックス基板
102 ゲート電極
107 ドレイン電極
108 ソース電極
200 a— SiTFTアクティブマトリックス基板
1100 スライドガラス
1102 第一回目成膜用マスク
1104 A1パターン
1106 第二回目成膜用マスク
1108 金属酸化物
1110 第 1接触抵抗測定用基板
1120 第 2接触抵抗測定用基板 2001 透明絶縁性基板
2002 ゲート電極
2004 ゲート絶縁膜
2005 半導体層 a-Si膜
2006 半導体層 n+a-Si膜
2007a ドレイン電極
2007b ソース電極
2009 層間絶縁膜
2010 コンタクトホール
2011 画素電極
2021 TFT咅
2022 端子部
2100 TFTアレイ基板
3001 ガラス基板
3002 ゲート電極
3002a ゲート電極配線
3003 ゲート絶縁膜
3004 a— Si:H (i)膜
3005 ゲート絶縁膜
3006 a— Si:H (n)膜
3007 ソース電極
3008 ドレイン電極
3009 画素電極パターン
3010 透明榭脂レジスト
3012 コンタクトホーノレ
3014 ゲート線取り出し部
3016 ソース'ドレイン線取り出し部 発明を実施するための最良の形態 [0268] 第 1グループ:実施例
以下、図面を用いて、第 1のグループの本実施の形態の好適な例について説明す る。
[0269] 「実施例 1 1」
図 1には、本実施例 1—1における α—SiTFT (アモルファスシリコン薄膜トランジスタ )アクティブマトリックス基板 100の近傍の断面図が示されている。透光性のガラス基 板 1上に、高周波スパッタリングにより、その膜厚が 1500オングストロームとなるように 金属 A1を堆積した。なお、このガラス基板 1は、特許請求の範囲に記載の透明基板 の一例に相当する。
[0270] 次に、燐酸 ·酢酸 ·硝酸 ·水(その体積比は 12 : 6 : 1 : 1である)系水溶液をエツチン グ液として用いたホトエッチング法により、上記堆積した金属 A1を図 1に示す形状に エッチングし、ゲート電極 2及びゲート電極配線 12を形成した。
次に、グロ一放電 CVD法により、上記ガラス基板 1、上記ゲート電極 2、及び上記ゲ ート電極配線 12上に、ゲート絶縁膜 3となる窒化シリコン膜 (以下、 SiN膜と記載する こともある)を、その膜厚が 3000オングストロームとなるように堆積した。続いて、この ゲート絶縁膜 3上に、 ひ— Si:H (i)膜 4を、その膜厚が 3500オングストロームとなるよ うに堆積し、さらに、チャンネル保護層 5となる窒化シリコン膜 (SiN膜)を、上記 a -Si : H (i)膜 4上に、その膜厚が 3000オングストロームとなるように堆積した。
[0271] この時、放電ガスとして、 SiN膜から形成されるゲート絶縁膜 3及びチャンネル保護 層 5については、 SiH -NH N系混合ガスを用い、一方、 a—Si:H (i)膜 4につい
4 3 2
ては、 SiH -N系混合ガスをそれぞれ用いた。また、この SiN膜から形成されるチヤ
4 2
ンネル保護層 5は、 CHF系ガスを用いたドライエッチングによりエッチングし、図 1に 示す形状を形成した。
続いて、 a— Si:H (n)膜 6を、 SiH— H— PH系の混合ガスを用いて、上記 a— Si:
4 2 3
H (i)膜 4及び上記チャンネル保護層 5上に、その膜厚が 3000オングストロームとな るように堆積した。
[0272] 次に、堆積したこの a -Si: H (n)膜 6上に、さらに、金属 MoZ金属 A1二層膜を、下 層の金属 Moの膜厚が 0. 05 /z mとなり、金属 A1の膜厚が 0. 2 mとなるように、順に スパッタリング法により堆積した。
[0273] 燐酸'酢酸 '硝酸'水(その体積比は 9: 8: 1: 2である)系水溶液をエッチング液とし て用いたホトエッチング法により、この金属 MoZ金属 A1二層膜を、図 1に示す形状 にエッチングし、ドレイン電極 7のパターン及びソース電極 8のパターンとした。
さらに、 CHF系ガスを用いたドライエッチング、及びヒドラジン(NH NH ·Η Ο)水
2 2 2 溶液を用いたウエットエッチングを併用することにより、 a— Si : Η膜から形成される a -Si: H (i)膜 4及び α—Si: H (n)膜 6につ!/、てエッチングを行 、、図 1に示す形状の a— Si : H (i)膜 4のパターン、及び α—Si : H (n)膜 6のパターンとした。また、図 1に 示すように、透明榭脂レジスト 10を用いて、保護膜を形成し、さらにスルーホールなど のパターンを形成した。
[0274] 次に、上記処理を行った基板上に、酸化インジウムと酸化タングステンを主成分と する非晶質の透明導電膜 9をスパッタリング法で堆積した。このスパッタリング法に用 いるターゲットは、ターゲット中の Inと Wの原子比である [In] Z( [In] + [W] )の値が 、 0. 97となるように調製した In O -WO焼結体である。ここで、 [In]は、透明導電
2 3 3
膜 9中の単位体積当たりのインジウム原子の数を表し、 [W]は、透明導電膜 9中の単 位体積当たりのタングステン原子の数を表す。
[0275] スパッタリングは、この In O WO焼結体をプレーナマグネトロン型の力ソードに配
2 3 3
置して用い、その膜厚が 1000オングストロームとなるように、透明導電膜 9を堆積した 。この時、スパッタリング時の放電ガスとして、純アルゴンガス、又は lvol%程度の微 量の Oガスが混合したアルゴンガスを用いた。
2
[0276] 前記タングステンがターゲット内に含まれる形態は、 WO、 WOなどの酸化タンダ
3 2
ステンの形で、酸化インジウム焼結体中に分散している形態でもよいが、 In W O な
2 3 12 どの酸化インジウム 酸ィ匕タングステン間の複合酸ィ匕物の形で、酸化インジウム焼結 体中に分散している形態でもよい。好ましくは、タングステン原子が、酸化インジウム のインジウムサイトに置換固溶することにより、タングステンが酸化インジウム焼結体 中に原子レベルで分散している形態である。このように、タングステンが酸化インジゥ ム焼結体中に原子レベルで分散して 、る方が、スパッタリングにお 、て放電が安定し 、低抵抗の透明導電膜 9を得るためには有効である。 [0277] この In O WO焼結体力 なるターゲットの相対密度は、 96%であった。なお、別
2 3 3
の試験により、 In O -WO焼結体力 なるターゲットの相対密度力 95%以上であ
2 3 3
る場合には、ノジュールや異常放電が発生しな 、ことを確認して 、る。
また、上記スパッタリングにより、成膜された In O -WO膜である透明導電膜 9は、
2 3 3
X線回折法で分析すると、ピークは観察されず非晶質膜であることが判明した。また、 この In O -WO膜である透明導電膜 9の比抵抗は、 3. 8 X 10— 4 Ω 'cm程度であり、
2 3 3
十分電極として使用できる膜であることが確認できた。なお、 In O -WO焼結体から
2 3 3 なる上記ターゲットに、酸化スズを 1一 10wt%添加することにより、成膜された透明導 電膜 9の比抵抗は、 1. 8 X 10— 4 Ω 'cm以下になることも判明した。
[0278] この In O WO膜である透明導電膜 9について、蓚酸 3. 2wt%の水溶液をエツ
2 3 3
チャントとして用いたホトエッチング法により、透過画素電極のパターンになるように、 エッチングを行った。これにより、図 1に示す透明導電膜 9の非晶質電極よりなる透過 画素電極のパターンを形成した。
この時、ソース電極 8のパターンと、透明導電膜 9からなる透明画素電極のパターン と、が電気的に接続するように所望のパターンに形成した。また、この時、金属 A1を 含むドレイン電極 7及びソース電極 8が、エッチング液で溶出することはなかった。次 に、このガラス基板 1を 250°Cにて 30分間熱処理した。なお、この蓚酸 3. 2wt%の水 溶液は、特許請求の範囲に記載の蓚酸を含む酸性のエツチャントの一例に相当する
[0279] この後、 SiNパッシベーシヨン膜 (図示せず)及び遮光膜パターン(図示せず)を形 成して、図 1に示す α—SiTFTアクティブマトリックス基板 100を製造した。なお、この α—SiTFTアクティブマトリックス基板 100におけるガラス基板 1上には、図 1に示す 画素部分等のパターン力 規則的に形成されている。すなわち実施例 1 1の α Si TFTアクティブマトリックス基板 100は、アレイ基板となっている。なお、この a— SiTF Tアクティブマトリックス基板 100は、特許請求の範囲に記載の薄膜トランジスタ型基 板の好適な一例に相当する。
[0280] この α—SiTFTアクティブマトリックス基板 100上に、液晶層と、カラーフィルタ一基 板と、を設けることにより、 TFT— LCD方式平面ディスプレイを製造した。この TFT— L CD方式平面ディスプレイは、特許請求の範囲に記載の薄膜トランジスタ型液晶表示 装置の一例に相当する。この TFT— LCD方式平面ディスプレイについて、点燈検査 を行った結果、画素電極の不良もなぐ良好な表示ができた。
[0281] 「実施例 1 2」
実施例 1—2におけるひ -SiTFTアクティブマトリックス基板 100は、上記実施例 1— 1における a—SiTFTアクティブマトリックス基板 100の透明導電膜 9の組成が異なる のみで、その構造は図 1とほぼ同様である。したがって、実施例 1—2の a— SiTFTァ クティブマトリックス基板 100についても、図 1を用いて説明する。
図 1に示すように、透光性のガラス基板 1上に、高周波スパッタリングにより、その膜 厚が 1500オングストロームとなるように金属 A1を堆積した。次に、燐酸'酢酸 '硝酸' 水(その体積比は 12: 6 : 1 : 1である)系水溶液をエッチング液として用いたホトエッチ ング法により、上記堆積した金属 A1を図 1に示す形状にエッチングし、ゲート電極 2及 びゲート電極配線 12を形成した。なお、このガラス基板 1は、特許請求の範囲に記載 の透明基板の一例に相当する。
[0282] 次に、グロ一放電 CVD法により、上記ガラス基板 1、上記ゲート電極 2、及び上記ゲ ート電極配線 12上に、ゲート絶縁膜 3となる窒化シリコン膜 (以下、 SiN膜と記載する こともある)を、その膜厚が 3000オングストロームとなるように堆積した。続いて、この ゲート絶縁膜 3上に、 ひ— Si : H (i)膜 4を、その膜厚が 3500オングストロームとなるよ うに堆積し、さらに、チャンネル保護層 5となる窒化シリコン膜 (SiN膜)を、上記 a -Si : H (i)膜 4上に、その膜厚が 3000オングストロームとなるように堆積した。
[0283] この時、放電ガスとして、 SiN膜から形成されるゲート絶縁膜 3及びチャンネル保護 層 5については、 SiH -NH N系混合ガスを用い、一方、 a—Si: H (i)膜 4につい
4 3 2
ては、 SiH -N系混合ガスをそれぞれ用いた。また、この SiN膜から形成されるチヤ
4 2
ンネル保護層 5は、 CHF系ガスを用いたドライエッチングにより、エッチングし、図 1に 示す形状を形成した。
[0284] 続いて、 a—Si : H (n)膜 6を、 SiH— H— PH系の混合ガスを用いて、上記 α Si:
4 2 3
H (i)膜 4及び上記チャンネル保護層 5上に、その膜厚が 3000オングストロームとな るように堆積した。 次に、堆積したこの a -Si : H (n)膜 6上に、さらに、金属 MoZ金属 A1二層膜を、下 層の金属 Moの膜厚が 0. 05 /z mとなり、金属 A1の膜厚が 0. 2 mとなるように、順に スパッタリング法により堆積した。
燐酸'酢酸 '硝酸'水(その体積比は 9: 8: 1: 2である)系水溶液をエッチング液とし て用いたホトエッチング法により、この金属 MoZ金属 A1二層膜を、図 1に示す形状 にエッチングし、ドレイン電極 7のパターン及びソース電極 8のパターンとした。
[0285] さらに、 CHF系ガスを用いたドライエッチング、及びヒドラジン(NH NH ·Η Ο)水
2 2 2 溶液を用いたウエットエッチングを併用することにより、 a— Si : Η膜から形成される a -Si: H (i)膜 4及び α—Si: H (n)膜 6につ!/、てエッチングを行 、、図 1に示す形状の a— Si : H (i)膜 4のパターン、及び α—Si : H (n)膜 6のパターンとした。また、図 1に 示すように、透明榭脂レジスト 10を用いて、保護膜を形成し、さらにスルーホールなど のパターンを形成した。
[0286] 次に、上記処理を行った基板上に、酸化インジウムと酸化モリブデンを主成分とす る非晶質の透明導電膜 9をスパッタリング法で堆積した。このスパッタリング法に用い るターゲットは、ターゲット中の Inと Moの原子比である [In]Z( [In] + [Mo] )の値が 、 0. 90となるように調製した In O MoO焼結体である。ここで、 [In]は、透明導電
2 3 3
膜 9中の単位体積当たりのインジウム原子の数を表し、 [Mo]は、透明導電膜 9中の 単位体積当たりのモリブデン原子の数を表す。
[0287] スパッタリングは、この In O—MoO焼結体をプレーナマグネトロン型の力ソードに
2 3 3
配置して用い、その膜厚が 1000オングストロームとなるように、透明導電膜 9を堆積 した。この時、スパッタリング時の放電ガスとして、純アルゴンガス、又は lvol%程度 の微量の Oガスが混合したアルゴンガスを用いた。
2
前記モリブデン元素がターゲット内に含まれる形態は、 MoO、 MoOなどの酸ィ匕
3 2
モリブデンの形で、酸化インジウム焼結体中に分散している形態でもよい。しかし、 In Mo Oや In Mo O 或いは In Mo O などのインジウムとモリブデンの複合酸化
2 4 6 2 3 12 11 4 62
物の形で、酸化インジウム焼結体中に分散している形態でもよい。好ましくは、モリブ デン原子が、酸化インジウムのインジウムサイトに置換固溶することにより、モリブデン が酸化インジウム結晶体中に原子レベルで分散している形態である。このように、モリ ブデンが酸化インジウム焼結体中に原子レベルで分散して 、る方が、スパッタリング において放電が安定し、低抵抗の透明導電膜 9を得るためには有効である。
[0288] この In O—MoO焼結体力 なるターゲットの相対密度は、 96%であった。なお、
2 3 3
別の試験により、 In O MoO焼結体力 なるターゲットの相対密度力 95%以上
2 3 3
である場合には、ノジュールや異常放電が発生しな 、ことを確認して 、る。
また、上記スパッタリングにより、成膜された In O -MoO膜である透明導電膜 9は
2 3 3
、 X線回折法で分析すると、ピークは観察されず非晶質膜であることが判明した。また 、この In O -MoO膜である透明導電膜 9の比抵抗は、 3. 4 X 10— 4 Ω 'cm程度であ
2 3 3
り、十分電極として使用できる膜であることが確認できた。なお、 In O MoO焼結
2 3 3 体力もなる上記ターゲットに、酸化スズを 1一 10wt%添加することにより、成膜された 透明導電膜 9の比抵抗は、 1. 9 X 10— 4 Ω 'cm以下になることも判明した。
[0289] この In O MoO膜である透明導電膜 9について、蓚酸 3. 2wt%の水溶液をエツ
2 3 3
チャントとして用いたホトエッチング法により、透過画素電極のパターンになるように、 エッチングを行った。これにより、図 1に示す透明導電膜 9の非晶質電極よりなる透過 画素電極のパターンを形成した。
この時、ソース電極 8のパターンと、透明導電膜 9からなる透明画素電極のパターン と、が電気的に接続するように所望のパターンに形成した。また、この時、金属 A1のド レイン電極 7及びソース電極 8が、エッチング液で溶出することはな力つた。次に、こ のガラス基板 1を 250°Cにて 30分間熱処理した。なお、この蓚酸 3. 2wt%の水溶液 は、特許請求の範囲に記載の蓚酸を含む酸性のエツチャントに相当する。
[0290] この後、 SiNパッシベーシヨン膜(図示せず)及び遮光膜パターン(図示せず)を形 成して、図 1に示す α—SiTFTアクティブマトリックス基板 100を製造した。なお、この α—SiTFTアクティブマトリックス基板 100におけるガラス基板 1上には、図 1に示す 画素部分等のパターン力 規則的に形成されている。。すなわち実施例 1 2の α— S iTFTアクティブマトリックス基板 100は、アレイ基板となっている。なお、この a— SiT FTアクティブマトリックス基板 100は、実施例 1-1と同様に、特許請求の範囲に記載 の薄膜トランジスタ型基板の好適な一例に相当する。
[0291] この α—SiTFTアクティブマトリックス基板 100上に、液晶層と、カラーフィルタ一基 板と、を設けることにより、 TFT— LCD方式平面ディスプレイを製造した。この TFT— L CD方式平面ディスプレイは、特許請求の範囲に記載の薄膜トランジスタ型液晶表示 装置の一例に相当する。この TFT— LCD方式平面ディスプレイについて、点燈検査 を行った結果、画素電極の不良もなぐ良好な表示ができた。
[0292] 「実施例 1 3」
本実施例 1—3におけるひ SiTFTアクティブマトリックス基板 100は、上記実施例 1 —1及び 2におけるひ SiTFTアクティブマトリックス基板 100における透明導電膜 9 の組成が異なるのみで、その構造は図 1とほぼ同様である。したがって、実施例 1 3 の α—SiTFTアクティブマトリックス基板 100についても、図 1を用いて説明する。 透光性のガラス基板 1上に、高周波スパッタリングにより、その膜厚が 2000オングス トロームとなるように金属 A1 (合金)(その組成重量%は、 Al:Ni= 99 : lである)を堆 積した。次に、燐酸 ·酢酸 ·硝酸 '水(その体積比は 9 : 6 : 1 : 2である)系水溶液をエツ チング液として用いたホトエッチング法により、上記堆積した金属 A1を、図 1のゲート 電極 2及びゲート電極配線 12と同様の形状にエッチングし、ゲート電極及びゲート電 極配線を形成した。なお、このガラス基板 1は、特許請求の範囲に記載の透明基板 の一例に相当する。
[0293] 次に、グロ一放電 CVD法により、上記ガラス基板 1、上記ゲート電極 2、及び上記ゲ ート電極配線 12上に、ゲート絶縁膜 3となる窒化シリコン膜 (以下、 SiN膜と記載する こともある)を、その膜厚が 3000オングストロームとなるように堆積した。続いて、この ゲート絶縁膜 3上に、 ひ— Si:H (i)膜 4を、その膜厚が 3500オングストロームとなるよ うに堆積し、さらに、チャンネル保護層 5となる窒化シリコン (SiN)膜を、上記 a -Si: H (i)膜 4上に、その膜厚が 3000オングストロームとなるように堆積した。
[0294] この時、放電ガスとして、 SiN膜から形成されるゲート絶縁膜 3及びチャンネル保護 層 5については、 SiH -NH N系混合ガスを用い、一方、 a—Si:H (i)膜 4につい
4 3 2
ては、 SiH -N系混合ガスをそれぞれ用いた。また、この SiN膜から形成されるチヤ
4 2
ンネル保護層 5は、 CHF系ガスを用いたドライエッチングによりエッチングし、図 1に 示す形状を形成した。
[0295] 続いて、 a—Si:H (n)膜 6を、 SiH— H— PH系の混合ガスを用いて、上記 a—Si: H (i)膜 4及び上記チャンネル保護層 5上に、その膜厚が 3000オングストロームとな るように堆積した。
次に、堆積したこの a -Si : H (n)膜 6上に、さらに、金属 MoZ金属 A1二層膜を、下 層の金属 Moの膜厚が 0. 05 /z mとなり、金属 A1の膜厚が 0. 2 mとなるように、順に スパッタリング法により堆積した。
燐酸'酢酸 '硝酸'水(その体積比は 9: 6: 1: 2である)系水溶液をエッチング液とし て用いたホトエッチング法により、この金属 MoZ金属 A1二層膜を、図 1に示す形状 にエッチングし、ドレイン電極 7のパターン及びソース電極 8のパターンとした。
[0296] さらに、 CHF系ガスを用いたドライエッチング、及びヒドラジン(NH NH ·Η Ο)水
2 2 2 溶液を用いたウエットエッチングを併用することにより、 a— Si : Η膜から形成される a -Si: H (i)膜 4及び α—Si: H (n)膜 6につ!/、てエッチングを行 、、図 1に示す形状の a— Si : H (i)膜 4のパターン、及び α—Si : H (n)膜 6のパターンとした。また、図 1に 示すように、透明榭脂レジスト 10を用いて、保護膜を形成し、さらにスルーホールなど のパターンを形成した。
[0297] 次に、上記処理を行った基板上に、図 1に示すように、酸化インジウムと酸化ニオブ を主成分とする非晶質の透明導電膜 9をスパッタリング法で堆積した。このスパッタリ ング法に用いるターゲットは、ターゲット中の Inと Nbの原子比である [In]Z( [In] + [ Nb] )の値が 0. 95となるよう〖こ調製した In O Nb O焼結体である。ここで、 [In]は
2 3 2 5
、透明導電膜 9中の単位体積当たりのインジウムの原子の数を表し、 [Nb]は、透明 導電膜 9中の単位体積当たりのニオブの原子の数を表す。
[0298] スパッタリングは、この In O Nb O焼結体をプレーナマグネトロン型の力ソードに
2 3 2 5
配置して用い、その膜厚が 1000オングストロームとなるように、透明導電膜 9を堆積 した。この時、スパッタリング時の放電ガスは、純アルゴンガス、又は lvol%程度の微 量の Oガスが混合したアルゴンガスを用いた。
2
前記ニオブ元素がターゲット内に含まれる形態は、 Nb O、 Nb Oなどの酸化-ォ
2 5 2 3
ブの形で、酸化インジウム焼結体中に分散している形態でもよい。しかし、 InNbOな
4 どのインジウムとニオブの複合酸ィ匕物の形態で、酸化インジウム焼結体中に分散して いる形態でもよい。好ましくは、ニオブ原子が、酸化インジウムのインジウムサイトに置 換固溶することにより、ニオブが酸化インジウム焼結体中に原子レベルで分散してい る形態である。このように、ニオブが酸化インジウム焼結体中に原子レベルで分散し ている方が、スパッタリングにおいて放電が安定し、低抵抗の透明導電膜 9を得るた めには有効である。
[0299] この In O Nb O焼結体力 なるターゲットの相対密度は、 97%であった。なお、
2 3 2 5
別の試験により、 In O Nb O焼結体力 なるターゲットの相対密度力 95%以上
2 3 2 5
である場合には、ノジュールや異常放電が発生しな 、ことを確認して 、る。
また、上記スパッタリングにより、成膜された In O Nb O膜である透明導電膜 9は
2 3 2 5
、 X線回折法で分析すると、ピークは観察されず非晶質膜であることが判明した。また 、この In O Nb O膜である透明導電膜 9の比抵抗は、 3. 6 X 10— 4 Ω 'cm程度で
2 3 2 5
あり、十分電極として使用できる膜であることが確認できた。なお、 In O Nb O
2 3 2 5焼 結体力もなる上記ターゲットに、酸化スズを 1一 10%添加することにより、成膜された 透明導電膜 9の比抵抗は、 1. 7 X 10— 4 Ω 'cm以下になることも判明した。
[0300] この In O Nb O膜である透明導電膜 9について、蓚酸 3. 2wt%の水溶液をエツ
2 3 2 5
チャントとして用いたホトエッチング法により、透過画素電極のパターンになるように、 エッチングを行った。これにより、図 1に示す透明導電膜 9の非晶質電極よりなる透過 画素電極のパターンを形成した。なお、この蓚酸 3. 2wt%の水溶液は、特許請求の 範囲に記載の蓚酸を含む酸性のエツチャントの一例に相当する。
[0301] この時、ソース電極 8のパターンと、透過画素電極パターンが電気的に接続するよう に所望のパターンに形成した。また、この時、ソース電極 8及びドレイン電極 7がエツ チング時に断線又は線細りすることはな力つた。次に、このガラス基板 1を 250°Cにて 30分間熱処理した。
この後、 SiNパッシベーシヨン膜 (図示せず)及び遮光膜パターン(図示せず)を形 成することにより、図 1に示す α—SiTFTアクティブマトリックス基板 100を製造した。 なお、この α SiTFTアクティブマトリックス基板 100におけるガラス基板 1上には、図 1に示す画素部分等のパターンが、規則的に形成されている。すなわち実施例 1—3 の a— SiTFTアクティブマトリックス基板 100は、アレイ基板となっている。なお、この ひ—SiTFTアクティブマトリックス基板 100は、実施例 1—1及び 1—2と同様に、特許 請求の範囲に記載の薄膜トランジスタ型基板の好適な一例に相当する。
[0302] この α—SiTFTアクティブマトリックス基板 100上に、液晶層と、カラーフィルタ一基 板と、を設けることにより、 TFT— LCD方式平面ディスプレイを製造した。この TFT— L CD方式平面ディスプレイは、特許請求の範囲に記載の液晶表示装置の一例に相 当する。この TFT— LCD方式平面ディスプレイについて、点燈検査を行った結果、 表示が良好であることが判明した。
[0303] 「実施例 1 4」
実施例 1-4におけるひ -SiTFTアクティブマトリックス基板 100は、上記実施例 1— 1一 3における α—SiTFTアクティブマトリックス基板 100の透明導電膜 9の組成が異 なるのみで、その構造は図 1とほぼ同様である。したがって、実施例 1 4の a— SiTF Tアクティブマトリックス基板 100についても、図 1を用 、て説明する。
[0304] 図 1に示すように、透光性のガラス基板 1上に、金属 A1 (合金)(その組成重量%は 、 Al:Ni= 99 : lである)を高周波スパッタにより、その膜厚 2000オングストロームとな るように堆積する。燐酸'酢酸 '硝酸'水(その体積比は 9: 6: 1: 2である)系水溶液を エッチング液として用いたホトエッチング法により、この堆積した金属 A1力もなる薄膜 を、図 1に示す形状にエッチングし、ゲート電極 2及びゲート電極配線 12を形成した 。なお、このガラス基板 1は、特許請求の範囲に記載の透明基板の一例に相当する。
[0305] 次に、グロ一放電 CVD法により、図 1に示すように、ゲート絶縁膜 3となる窒化シリコ ン膜 (以下、 SiN膜と記載することもある)を、その膜厚が 3000オングストローム堆積 した。続いて、図 1に示すように、 α Si:H (i)膜 4を、その膜厚が 3500オングスト口 ームとなるように堆積し、さらにチャンネル保護層 5となる窒化シリコン膜 (SiN)を、そ の膜厚が 3000オングストロームとなるように椎積した。
[0306] この時、放電ガスとして、 SiN膜から形成されるゲート絶縁膜 3及びチャンネル保護 膜 5は、 SiH -NH N系混合ガスを用い、一方、 a— Si:H (i)膜 4については、 Si
4 3 2
H N系の混合ガスをそれぞれ用いた。また、この SiN膜からなるチャンネル保護膜
4 2
5は、 CHF系ガスを用いたドライエッチングにより、エッチングし、図 1に示す形状を形 成した。
[0307] 続いて a—Si:H (n)膜 6を、 SiH— H— PH系の混合ガスを用いて、図 1に示すよ うに、その膜厚が 3000オングストロームとなるように堆積した。
次に、堆積したこの a -Si: H (n)膜 6上に、さらに、金属 MoZ金属 A1 (合金)(その 組成重量%は、 Al:Ni= 99 : lである)二層膜を、下層の Moの膜厚が 0. 05 mとな り、上層の A1の膜厚が 0. 2 /z mとなるように、順にスパッタリング法により堆積した。 燐酸'酢酸 '硝酸'水(その堆積比は 9: 6: 1: 2である)系エッチング液用 、たホトェ ツチング法により、この金属 MoZ金属 A1二層膜を、図 1に示す形状にエッチングし、 ドレイン電極 7のパターン及びソース電極 8のパターンとした。
[0308] 次に、 CHF系ガスを用いたドライエッチング、及びヒドラジン(NH NH ·Η Ο)水溶
2 2 2 液を用いたウエットエッチングを併用することにより、 a— Si:H膜から形成される α S i:H (i)膜 4のパターン、 ひ Si: H (n)膜 6のパターンを形成した。また、図 1に示すよ うに、透明榭脂レジスト 10を用いて、保護膜を形成し、その後、スルーホールなどの ノ ターンを形成した。
[0309] 次に、上記処理を行った基板上に、酸化インジウムと酸ィ匕ニッケルを主成分とする 非晶質の透明導電膜 9をスパッタリング法で推積した。このスパッタリングに用いるタ 一ゲットは、ターゲット中の Inと Niの原子比である [In]Z( [In] + [Ni])の値力 を 0 . 95となるように調製した In O -NiO焼結体である。ここで、ここで、 [In]は、透明導
2 3
電膜 9中の単位体積当たりのインジウム原子の数を表し、 [Ni]は、透明導電膜 9中の 単位体積当たりのニッケル原子の数を表す。
[0310] スパッタリングは、この In O NiO焼結体をプレーナマグネトロン型の力ソードに設
2 3
置して用い、その膜厚が 1000オングストロームとなるように、透明導電膜 9を堆積した 。この時、スパッタリング時の放電ガスとして、純アルゴン、又は lvol%程度の徹量の Oガスを混人した Arガスを用いた。
2
[0311] 前記ニッケル元素がターゲット内に含まれる形態は、 NiOなどの酸化ニッケルの形 で酸化インジウム焼結体中に分散している形態でもよい。しかし、 In NiOなどのイン
2 4 ジゥムとニッケルの複合酸ィ匕物の形態で酸化インジウム焼結体中に分散して 、る形 態でもよい。好ましくは、ニッケル原子が酸化インジウムのインジウムサイトに置換固 溶することにより、ニッケルが酸化インジウム焼結体中に原子レベルで分散している 形態である。このように、ニッケルが酸化インジウム焼結体中に原子レベルで分散し ている方が、スパッタリングにおいて放電が安定し、低抵抗の透明導電膜 9を得るた めには有効である。 この In O NiO焼結体力もなるターゲットの相対密度は、 97%
2 3
であった。別の試験により、 In O NiO焼結体力 なるターゲットの相対密度が 95
2 3
%以上でる場合には、ノジュールや異常放電が発生しな 、ことを確認して 、る。
[0312] また、上記スパッタリングにより、成膜された In O NiO膜である透明導電膜 9は、
2 3
X線回折法で分析すると、ピークは観測されず非晶質膜であることが判明した。また、 この In O -NiO膜である透明導電膜 9の比抵抗は、 4. 6 X 10— 4 Ω 'cm程度であり、
2 3
十分電極として使用できる膜であることが確認できた。なお、上記ターゲットに、酸ィ匕 スズを 1一 10wt%添加することにより、成膜された透明導電膜 9の比抵抗は、 2. 2 X 10— 4 Ω 'cm以下になることも判明した。
[0313] この In O NiO膜である透明導電膜 9について、蓚酸 3. 2重量%の水溶液をエツ
2 3
チャントとして用いたホトエッチング法により、透過画素電極のパターンになるように、 エッチングを行った。これにより、図 1に示す透明導電膜 9の非晶質電極よりなる透明 画素電極のパターンを形成した。
この時、ソース電極 8のパターンと、透明導電膜 9からなる透過画素電極パターンと 、が電気的に接続するように所望のパターンに形成した。また、この時、金属 A1のドレ イン電極 7及びソース電極 8が、エッチング時に、断線又は線細りすることはなかった 。 次に、このガラス基板 1を 250°Cにて 30分間熱処理した。なお、この蓚酸 3. 2重 量%の水溶液は、特許請求の範囲に記載の蓚酸を含む酸性のエツチャントに相当 する。
[0314] この後、 SiNパッシベーシヨン膜 (図示せず)及び遮光膜パターン(図示せず)を形 成して、図 1に示す α—SiTFTアクティブマトリックス基板 100を製造した。なお、この α—SiTFTアクティブマトリックス基板 100におけるガラス基板 1上には、図 1に示す 画素部分等のパターン力 規則的に形成されている。。すなわち実施例 1 4の α— S iTFTアクティブマトリックス基板 100は、アレイ基板となっている。なお、この a— SiT FTアクティブマトリックス基板 100は、実施例 1-1と同様に、特許請求の範囲に記載 の薄膜トランジスタ型基板の好適な一例に相当する。
[0315] この α—SiTFTアクティブマトリックス基板 100上に、液晶層と、カラーフィルタ一基 板と、を設けることにより、 TFT— LCD方式平面ディスプレイを製造した。この TFT— L CD方式平面ディスプレイは、特許請求の範囲に記載の薄膜トランジスタ型液晶表示 装置の一例に相当する。この TFT— LCD方式平面ディスプレイについて、点燈検査 を行った結果、画素電極の不良もなぐ良好な表示ができた。
[0316] 「実施例 1 5」
上記実施例 1 1一 1 4においては、透明導電膜 9をエッチングする際に用いるエツ チャントについては、蓚酸 3. 2wt%の水溶液である例について示した。しかしながら 、透明導電膜 9をエッチングする際に用いるエツチャントは、上記蓚酸系水溶液の他 にも、燐酸 '酢酸'硝酸からなる混酸であることも好ましぐ又は、硝酸第二セリウムァ ンモ -ゥム水溶液であることも好まし 、。
[0317] 「実施例 1 6」
上記実施例 1-1一 1-4にお 、て述べたように、本実施の形態にお!、ては各透明導 電膜 9として、種々の酸化物を利用した。本実施例 1 6では、これら酸化物の、 AgZ AgCl標準電極に対する電極電位を測定した。測定は、各種の電解質 (液)中の電極 電位を測定することによって実行した。
表 1には、電解質として TMAH (テトラメチルアンモ -ゥム 'ハイド口オキサイド) 2. 8 wt%水溶液を用いた場合の測定例が示されている。一方、表 2には、電解質として 剥離液を用いた場合の測定例が示されて ヽる。
[0318] [表 1]
Figure imgf000069_0001
表 1に示されているように、上記実施例 1—1において用いた In O -WOによる透
2 3 3 明導電膜の電位 (対 AgZAgCl電極)は、 0. 352Vであった。 A1との電位差の絶対 値は、 0. 543Vである(表 1参照)。
また、上記実施例 1—2において用いた In O MoOによる透明導電膜の電位 (対
2 3 3
AgZAgCl電極)は、—0. 386Vであった(表 1参照)。 A1との電位差の絶対値は、 0 . 509Vである(表 1参照)。 また、上記実施例 1—3において用いた In O Nb Oによる透明導電膜の電位 (対
2 3 2 5
AgZAgCl電極)は、—0. 365Vであった(表 1参照)。 A1との電位差の絶対値は、 0 . 530Vである(表 1参照)。
また、上記実施例 1 4において用いた In O NiOによる透明導電膜の電位 (対 A
2 3
gZAgCl電極)は、 0. 378Vであった(表 1参照)。 A1との電位差の絶対値は、 0. 5 17Vである(表 1参照)。
[0320] 一方、 ITOによる透明導電膜の電位(対 AgZAgCl電極)は、 -0. 238Vであった( 表 1参照)。 A1との電位差の絶対値は、 0. 657Vである(表 1参照)。
[0321] また、 IZOによる透明導電膜の電位 (対 AgZAgCl電極)は、 0. 247Vであった( 表 1参照)。 A1との電位差の絶対値は、 0. 648Vである(表 1参照)。
[0322] さて、これまで比較の対象としてきた A1の電位(対 AgZAgCl電極)は、—0. 895V であり(表 1参照)、 Al-Nd (Ndの組成比率: lwt%)合金の電位(対 AgZAgCl電極 )は、 0. 848Vであった(表 1参照)。
[0323] このように、 A1と透明電極が電気的に接触している状態で、電解質にも接触した場 合は、表 1に示すような電位差 (起電力)が発生する。この電位差 (起電力)によって A 1電極の腐食が加速されると考えられる。表 1に示すように、本発明の透明電極は、 IT Oや IZOと比較して、 A1との電位差 (起電力)を約 0. IV以上小さくすることができる。 このように、本発明によれば、電位差 (起電力)が小さくなることから、電極の腐食反応 が抑制されることが明らかである。
[0324] 次に、電解質を剥離液とした場合の測定結果が表 2に示されている。この剥離液は 、ジエタノールァミンと N メチルピロリドンを 30vol%: 70vol%で混合した溶液である
[0325] [表 2] ¾俟^耱mヽ εishl N A_ %ι0卜 0 A□へ^ =ο>:.: I I .
Figure imgf000071_0001
表 2に示されているように、上記実施例 1—1において用いた In O -WOによる透
2 3 3
明導電膜の電位 (対 AgZAgCl電極)は、 0. 248Vであった。 A1との電位差の絶対 値は、 0. 472Vである(表 2参照)。
また、上記実施例 1—2において用いた In O MoOによる透明導電膜の電位 (対
2 3 3
AgZAgCl電極)は、—0. 268Vであった(表 2参照)。 A1との電位差の絶対値は、 0 . 452Vである(表 2参照)。 また、上記実施例 1—3において用いた In O Nb Oによる透明導電膜の電位 (対
2 3 2 5
AgZAgCl電極)は、—0. 256Vであった(表 2参照)。 A1との電位差の絶対値は、 0 . 464Vである(表 2参照)。
[0327] また、上記実施例 1 4にお ヽて用いた In O NiOによる透明導電膜の電位 (対 A
2 3
gZAgCl電極)は、 0. 287Vであった(表 2参照)。 A1との電位差の絶対値は、 0. 4 33Vである(表 2参照)。
[0328] 一方、 ITOによる透明導電膜の電位 (対 AgZAgCl電極)は、 0. 120Vであった( 表 2参照)。 A1との電位差の絶対値は、 0. 600Vである(表 2参照)。
[0329] さて、これまで比較の対象としてきた A1の電位(対 AgZAgCl電極)は、—0. 720V である (表 2参照)。
[0330] このように、 A1と透明電極が電気的に接触して ヽる状態で、電解質にも接触した場 合は、表 2に示すような電位差 (起電力)が発生する。この電位差 (起電力)によって A 1電極の腐食が加速されると考えられる。表 2に示すように、本発明の透明電極は、 IT Oや IZOと比較して、 A1との電位差 (起電力)を約 0. IV以上小さくすることができる。 このように、本発明によれば、電位差 (起電力)が小さくなることから、電極の腐食反応 が抑制されることが明らかである。
[0331] 『変形実施例 1 1』
図 2には、本実施例における別の α -SiTFTアクティブマトリックス基板 200の近傍 の断面図が示されている。本変形実施例 1—1の α SiTFTアクティブマトリックス基 板 200において特徴的なことは、図 2に示すように、透明榭脂レジストを設けずに、透 明導電膜 9を直接ソース電極 108上に設けたことである。
また、図 2に示すように、本変形実施例 1—1のドレイン電極 7及びソース電極 8は、 金属 CrZ金属 A1二層膜から構成されているが、上記実施例 1-1一 4と同様に、ドレ イン電極 7及びソース電極 8が、金属 MoZ金属 A1二層膜から構成されることも好まし い。なお、図 2のドレイン電極 7及びソース電極 8において、下層は金属 Crからなる層 であり、上層は金属 A1からなる層である。
[0332] また、図 2に示すように、本変形実施例 1—1におけるゲート電極 102は、金属 A1層 カゝら構成される単層構造である例を示した力 このゲート電極 102は、上記実施例 1 —1及び 1—2のゲート電極 2と同様に、 Al層と Mo層と力 構成される二層構造である ことも好ましい。また、上記実施例 1-3と同様に、金属 A1層が、金属 A1 (合金)(その 組成重量%は、 Al:Ni= 99 : 1である)力も構成されることも好ましい。
なお、図 2に示す本変形実施例 1—1の α—SiTFTアクティブマトリックス基板 200は 、上記実施例 1—1一 1-4のひ—SiTFTアクティブマトリックス基板 100と同様の作用 効果を奏する。
[0333]
第 2グループ
以下、第 2グループの本発明を実施するための最良の形態について説明する。
[0334] 「実施例 2— 1」
平均粒径が 1 μ m以下の In O粉末、及び平均粒径が 1 μ m以下の WO粉末、及
2 3 3 び平均粒径が 1 μ m以下の CeOを、 [タングステン]
2 Z ( [タングステン] + [インジウム
])で表される原子数比が 0. 02となるように、 [セリウム] Z ( [セリウム +インジウム])で 表される原子数比が 0. 03の割合となるように調合した。
[0335] このような原子数比力 表 3に示されている。なお、本特許では、 W、 Mo、 Nb、 Ni、 Pt、 Pdを、第 1金属群と呼び、「M1」と総称している。また、この Mlは、 W、 Mo、 Nb 、 Ni、 Pt、 Pdのうちいずれ力 1種を意味する記号としても用いている。表 3中でも、 M 1は、 W、 Mo、 Nb、 Ni、 Pt、 Pdのうちいずれかの金属を表す記号として用いられて いる。
[0336] [表 3]
Figure imgf000074_0001
また、本特許では、ランタノイド系金属群を、第 2金属群と呼び、「M2」と総称してい る。また、この M2は、いずれかのランタノイド系金属を表す記号としても用いられてい る。表 3中でも、 M2は、ランタノイド系金属を表しており、具体的なランタノイド系金属 として Ce、 Ho、 Er、 Ceが示されている。
なお、本特許では後述するように、 Zn、 Sn、 Zr、 Ga、 Geを、第 3金属群と呼び、「M 3」と総称している。また、この M3は、 Zn、 Sn、 Zr、 Ga、 Geのうち、いずれ力 1種を意 味する記号としても用いている。表 3中でも、 M3は、 Zn、 Sn、 Zr、 Ga、 Geのうちいず れかの金属を表す記号として用いられて 、る。
[0338] 更に、本特許では、 [ ]の記号を、その原子の単位重量'体積あたりの原子の数を 表す記号として用いている。例えば、 [タングステン]や [W]は、タングステンの原子の 数を表す。 [インジウム]や [In]はインジウムの原子の数を表すのである。従って、上 述した [タングステン] / ( [タングステン] + [インジウム] )は、タングステンのインジゥ ムに対する原子数比を表す。これは、 [W]Z([W] + [In])と記載されていても同内 容である。
[0339] 同様に、上記 [セリウム] Z ([セリウム] + [インジウム])は、インジウムに対するセリウ ムの原子数比を表す。これも [Ce] / ( [Ce] + [In] )と記載しても同様の意味である。
[0340] 更に、 [ ]中に上記金属群の総称である、 Ml、 M2、 M3を挿入した [Ml]、 [M2] 、 [M3]なる記述法も用いている。 [Ml]は、第 1金属群中から適宜選択された 1種又 は 2種以上の金属の原子の数を表し、 [M2]は、第 2金属群中から適宜選択された 1 種又は 2種以上の金属の原子の数を表し、 [M3]は、第 3金属群中から適宜選択さ れた 1種又は 2種以上の金属の原子の数を表す。
[0341] 上記の割合で調合後、榭脂製ポットに入れ、更に純水を加えて、硬質 ZrOボール
2 ミルを用いた湿式ボールミル混合を行った。混合時間は 20時間とした。得られた混 合スラリーを取り出し、濾過、乾燥及び造粒を行った。得られた造粒物に、 294MPa ( 3tZcm2)の圧力をかけて冷間静水圧プレスで成形した。
[0342] 次に、この成形体を以下のように焼結した。焼結炉内に、炉内容積 0. lm3当たり 5 LZminの割合で、酸素を導入する雰囲気で、 1500°Cで 5時間焼結した。この際、 1 000°Cまでを l°CZmin、 1000— 1500°Cを 3°CZminで昇温した。その後、酸素導 入を止め、 1500°C— 1300°Cを 10°CZminで降温した。そして、炉内容積 0. lm3 当たり lOLZminの割合でアルゴンガスを導入する雰開気で、 1300°Cを 3時間保持 した後、放冷した。これにより、相対密度 95%以上のタングステン、セリウム含有 In O
2
3焼結体が得られた。
[0343] 具体的な相対密度の算出値は表 3に示すように、 96%であった。なお、この際の理 論密度は酸素欠陥のない In O結晶(ビックスバイト型構造)と Wの酸化物、 Ceの酸 化物の重量分率より算出した。
[0344] 焼結体のスパッタ面をカップ砥石で磨き、直径 100mm、厚み 5mmに加工し、イン ジゥム系合金を用いてバッキングプレートに貼り合わせて、焼結体ターゲット 1001と した。
[0345] 本実施例 2— 1では、タングステンが、分散して!/、ること、特に、酸化インジウムのイン ジゥムサイトに置換固溶していることが好ましい。すなわち、前記タングステンがター ゲット内に含まれる形態は、 WO、 WOなどの酸ィ匕タングステンの形で、酸化インジ
3 2
ゥム焼結体中に分散して 、る形態でもよ 、が、 In W O などの酸化インジウム 酸ィ匕
2 3 12
タングステン間の複合酸ィ匕物の形で、酸化インジウム焼結体中に分散して 、る形態 でもよい。
[0346] また、セリウムは、酸化セリウムのみ擬集して!/、てもよ 、し、一部が酸化インジウムの インジウムサイトに置換固溶していてもよい。このように分散することにより、画像処理 により求めた平均した酸ィ匕セリウム結晶粒子の直径は、 2.: mであった。酸化セリ ゥムの凝集は、 5 μ m以下、好ましくは 4 μ m、より好ましくは 3 μ m以下にするのがよ い。分散が不十分で、 10 m以上の酸化セリウムが存在する場合、スパッタ放電中 に異常放電を誘発する場合や、ノジュールが発生する原因になる場合がある。
[0347] また、このように分散することにより、酸化インジウムの平均した結晶粒子の直径は、 表 3に示すように 3. 4 mであった。この直径は、画像処理により求めた。
[0348] また、タングステン原子は、酸化インジウムのインジウムサイトに置換固溶することに より、タングステンが酸化インジウム焼結体中に原子レベルで分散して 、る方が好ま しい。このように分散することによって、スパッタリングにおいて放電が安定し、得られ る透明導電性薄膜を低抵抗にする効果を奏する。
[0349] 「実施例 2— 2」
平均粒径が 1 μ m以下の In O粉末、及び平均粒径が 1 μ m以下の MoO粉末、
2 3 3 及び平均粒径が: m以下の Ho Oを原料粉末とした。 In O粉末と MoO粉末と H
2 3 2 3 3 o O粉末を所定の割合で榭脂製ポットに調合して入れ、湿式ボールミルで混合した
2 3
。その際、硬質 ZrOボールを用い、混合時間を 20時間とした。混合スラリーを取り出
2
し、濾過、乾燥、造粒した。造粒物を円形の型に充填し、冷間静水圧プレスを用い、 3tonZcm2の圧力をかけて円盤状に成形した。
[0350] この際、第 1金属群 Mlの一つである Moのインジウムに対する糸且成比率([Mo] Z(
[Mo] + [In]) )は、 0. 02であり、第 2金属群 M2の一つである Hoのインジウムに対 する組成比率([Ho] Z( [Ho] + [In]) )は、 0. 04である。同様の内容が表 3に示さ れている。
[0351] 次に、成形体を雰囲気調整炉に入れ、焼結した。焼結に際して、炉内容積 0. lm3 当たり 5リットル Z分の割合で炉内に酸素を導入しつつ、 1500°Cで 5時間焼結した。 この際、 1000°Cまで 1°CZ分、 1000°Cから 1500°Cまでを 3°CZ分の昇温速度で昇 温した。焼結終了後、酸素の導入を停止し、 1500°Cから 1300°Cまでを 10°C/分の 割合で降温した。そして、炉内容積 0. lm3当たり 10リットル Z分の割合で Arを炉内 に導入しつつ、 1300°Cで 3時間保持した後、放冷した。これにより密度 90%以上の Moを含有する焼結体ターゲット 2を得た。具体的な相対密度の算出値は表 3に示す ように、 96%であった。なお、この際の理論密度は酸素欠陥のない In O結晶(ビック
2 3
スバイト型構造)と Moの酸化物の重量分率、 Hoの酸化物の重量分率より算出した。
[0352] 次に、得られた焼結体のスパッタ面とする面をカップ砲石で磨き、直径 152mm、厚 み 5mmに加工してターゲット 1002を得た。
[0353] 前記モリブデン元素がターゲット内に含まれる形態は、 MoOや MoOなどの酸ィ匕
3 2
モリブデンの形で酸化インジウム焼結体中に分散している形態でもよい。しかし、 In Mo Oや In Mo O 、又は、 In Mo O などのインジウムとモリブデンの複合酸化
4 6 2 3 12 U 4 62
物の形態で酸化インジウム焼結体中に分散している形態でもよい。好ましくは、モリブ デン原子が酸化インジウムのインジウムサイトに置換固溶してモリブデンが酸化イン ジゥム焼結体中に原子レベルで分散している方力 スパッタリングにおいて放電も安 定し、スパッタリングによって製造される (透明導電)膜を低抵抗なものとする効果があ る。
[0354] また、ホルミウムは、酸ィ匕ホルミウムのみ凝集して!/、てもよ!/、し、一部が酸化インジゥ ムのインジウムサイトに置換固溶していてもよい。このように分散することにより、画像 処理により求めた平均した酸ィ匕ホルミウム結晶粒子の直径は、 1. 8 mであった。酸 化ホルミウムの凝集は、 5 μ m以下、好ましくは 4 μ m以下、より好ましくは 3 μ m以下 にするのがよい。十分に分散がなされず、 10 m以上の酸ィ匕ホルミウムが存在する 場合、スパッタ放電中に異常放電を誘発する場合や、ノジュール発生の原因となる場 合がある。
[0355] このように分散することによって、酸化インジウムの平均した結晶粒子の直径は、表
3に示すように 3. であった。この直径は画像処理によって求めた。
[0356] 「実施例 2— 3」
原料粉末としては、いずれも平均粒径が 1 μ m以下の In O粉末、 SnO粉末、 Nb
2 3 2 2
O粉末及び Er O粉末を使用した。まず、所定量の In O粉末、 SnO粉末、 Nb O
5 2 3 2 3 2 2 5 粉末、 Er O粉末を秤量、混合した後、榭脂製ポットに入れて水を媒体として湿式ボ
2 3
ールミル混合した。その際、硬質 ZrOボールを用い、混合時間を 20時間とした。そ
2
の後、混合スラリーを取り出し、濾過、乾燥、造粒した。得られた造粒物を成形型に入 れ、冷間静水圧プレスで 3tonZcm2の圧力をかけて所定形状に成形して成形体を 得た。
[0357] この際、第 1金属群 Mlの一つである Nbのインジウムに対する糸且成比率([Nb]Z(
[Nb] + [In]) )は、 0. 03であり、第 2金属群 M2の一つである Erのインジウムに対す る組成比率([£1:]7( [£1:] + [111] ) )は、 0. 05であり、第 3金属群 M3の一つである S 11のィンジゥムに対する組成比率([311]7( [311] + [111] ) )は、0. 05である。同様の 内容が表 3に示されている。
[0358] なお、本特許では、 Zn、 Sn、 Zr、 Ga、 Geを、第 3金属群と呼び、 M3と総称して!/ヽ る。また、この M3は、 Zn、 Sn、 Zr、 Ga、 Geのうち、いずれか 1種を意味する記号とし ても用いている。表 3中でも、 M3は、 Zn、 Sn、 Zr、 Ga、 Geのうちいずれかの金属を 表す記号として用いられて 、る。
[0359] また、本特許では、 [ ]の記号を、その原子の単位重量'体積あたりの原子の数を 表す記号として用いている。例えば、 [ニオブ]や [Nb]は、ニオブの原子の数を表す。
[インジウム]や [In]はインジウムの原子の数を表すのである。従って、上述した [Nb] / ( [Nb] + [In])は、タングステンのインジウムに対する原子数比を表す。これは、 [ ニオブ] / ( [ニオブ] + [インジウム] )と記載されて!、ても同内容である。
[0360] 同様に、上記 [Sn]Z( [Sn] + [In])は、インジウムに対するスズの原子数比を表す 。これも [スズ] / ( [スズ] + [インジウム] )と記載しても同様の意味である。
[0361] 更に、本特許では、 [M3]を、第 3金属群 M3中力も選択した 1種又は 2種以上の金 属の数を表す記号として利用して 、る。
[0362] 次に、得られた成形体をそれぞれ次の手順で焼結した。
[0363] まず、炉内容積 0. lm3当たり 5リットル Z分の割合で焼結炉内に酸素を流入させ、
1500°Cで 5時間保持した。この際、 1000°Cまでは 1°CZ分で、 1000— 1500°Cの 問は 3°CZ分で昇温した。その後、酸素の流入を停止し、 1500°Cから 1300°Cまでを 10°CZ分で降温した。その後、炉内容積 0. lm3当たり 10リットル Z分の割合で Arを 流入させ、 1300°Cで 3時間保持した後、放冷した。得られた焼結体の密度は、水を 用いたアルキメデス法に従って測定し、理論密度から相対密度を算出した。なお、こ の際の理論密度は、酸素欠陥のない In O結晶(ビックスバイト型構造) Sbと Nbと Er
2 3
の酸ィ匕物の重量分率より算出した。具体的な相対密度の算出値は表 3に示すように 、 97%であった。
[0364] また、焼結体中の Snと Nbと Er含有量を ICP発光分析法で定量分析したところ、原 料粉末を混合する際の仕込み組成が維持されていることが確認できた。
[0365] 次に、得られた焼結体を、そのスパッタ面をカップ砥石で磨き、直径 152mm、厚み 5mmに加工して透明導電性薄膜用焼結体ターゲットを得た。これを、 In系合金を用 いてバッキングプレートに貼り合わせてスパッタリング用ターゲット 1003を構成した。
[0366] スズ、ニオブ及びエルビウムがスパッタリングターゲット内に組み込まれる形態は、 酸化スズ(SnO、 SnO、 Sn 04)や酸化ニオブ(Nb O、 Nb O、 NbO)、酸化エル
2 3 2 5 2 3
ビゥム (ErO、 ErO )として分散していることが好ましい。また、酸化インジウム一酸ィ匕
3
スズゃ酸化インジウム一酸化ニオブ、酸化インジウム 酸ィ匕エルビウム間の複合酸ィ匕 物として分散してちょい。
[0367] 更に、スズゃニオブやエルビウム原子が酸化インジウムのインジウムサイトに置換固 溶し、酸化インジウム焼結体中に原子レベルで分散している形態力 非常に好ましい 。この分散の形態によれば、スパッタリングにおいて放電も安定であり、均質な低抵抗 の膜が得られる。このように分散することにより、酸化インジウムの平均した結晶粒子 の直径は、表 3〖こ示すよう〖こ 3. 7 mであった。この直径は画像処理により求めた 「実施例 2—4」
原料粉末としては、いずれも平均粒径が 1 μ m以下の In O粉末、 ZnO粉末、 NiO
2 3
粉末、 CeO粉末を使用した。まず、所定量の In O粉末、 ZnO粉末、 NiO粉末を秤
2 2 3
量、混合した後、榭脂製ポットに入れて水を媒体として湿式ボールミル混合した。そ の際、硬質 ZrOボールを用い、混合時間を 20時間とした。その後、混合スラリーを
2
取り出し、濾過、乾燥、造粒した。得られた造粒物を成形型に入れ、冷問静水圧プレ スで 3tonZcm2の圧力をかけて所定形状に成形して成形体を得た。次に、得られた 成形体をそれぞれ次の手順で焼結した。
[0368] まず、炉内容積 0. lm3当たり 5リットル Z分の割合で焼結炉内に酸素を流入させ、 1500°Cで 5時間保持した。この際、 1000°Cまでは 1°CZ分、 1000— 1500°Cの間 は 3°CZ分で昇温した。その後、酸素の流入を停止し、 1500°Cから 1300°Cまでを 1 0°CZ分で降温した。その後、炉内容積 0. lm3当たり 10リットル Z分の割合で Arを 流入させ、 1300°Cで 3時間保持した後、放冷した。
[0369] なお、第 1金属群 Mlの一つである Niのインジウムに対する糸且成比率([Ni]Z( [Ni ] + [In]) )は、 0. 05であり、第 2金属群 M2の一つである Ceのインジウムに対する組 成比率( 6]7( 6] + [111]) )は、 0. 03であり、第 3金属群 M3の一つである Znの ィンジゥムに対する組成比率(^11]7( [211] + [111]) )は、0. 10である。同様の内容 が表 3に示されている。
[0370] さて、上述のようにして得られた焼結体の密度は、水を用いたアルキメデス法に従 つて測定し、理論密度から相対密度を算出した。なお、この際の理論密度は酸素欠 陥のない In O結晶(ビックスバイト型構造)と Znと Niと Ceの酸ィ匕物の重量分率より算
2 3
出した。具体的な相対密度の算出値は表 3に示すように、 95%であった。
[0371] また、焼結体中の Znと Niと Ceの含有量を ICP発光分析法で定量分析したところ、 原料粉末を混合する際の仕込み組成が維持されていることが確認できた。
[0372] 次に、得られた焼結体を、そのスパッタ面をカップ砥石で磨き、直径 152mm、厚み
5mmに加工して透明導電性薄膜用焼結体ターゲットを得た。これを、 In系合金を用 いてバッキングプレートに貼り合わせてスパッタリングターゲット 1004を構成した。
[0373] 亜鉛、ニッケル及びセリウムがスパッタリングターゲット 4内に組み込まれる形態は、 酸化亜鉛 (ZnO)や酸化ニッケル (NiO)、酸化セリウム(CeO、 Ce O )として分散し
4 2 3
てもよいぐ酸化インジウム一酸化亜鉛の複合酸化物(In Zn O、 In Zn O、 In Zn
2 2 5 2 5 8 2 7
O 、 In Zn O、 In Zn40 )として分散してもよい。
10 2 3 6 2 7
[0374] 更に、ニッケルやセリウム原子力、酸化インジウムのインジウムサイトに置換固溶し、 酸化インジウム焼結体中に原子レベルで分散して 、る形態が非常に好まし 、。この 分散の形態によれば、スパッタリング中の放電も安定し、かつ、スパッタリングの結果 、均質な低抵抗の膜が得られる
このように分散することによって、酸化インジウムの平均した結晶粒子の直径は、表 3に示すように 3. であった。この直径は、画像処理により求めた。
[0375] 一方、本発明の焼結体ターゲット (スパッタリングターゲット)の製造方法としては、 所定量の酸化インジウム、酸化亜鉛、及び酸化ニッケル、酸化セリウムを混合した混 合物を用いる以外は特に制限されず、公知の方法を用いて、上記 4成分を混合、成 形、焼結した後、その焼結体を成形することによって、焼結体ターゲット (スパッタリン グターゲット)を製造することができる。なお、焼結体ターゲットには、本発明の日的を
Figure imgf000081_0001
ヽ範囲で、上記 4成分以外の成分が添加されて ヽてもよ ヽ。
[0376] 「実施例 2— 5」
原料粉末としては、いずれも平均粒径が 1 μ m以下の In O粉末、 ZnO粉末、 PtO
2 3
2粉末、 CeO粉末を使用した。まず、所定量の In O粉末、 ZnO粉末、 PtO粉末を
2 2 3 2 秤量、混合した後、榭脂製ポットに入れて水を媒体として湿式ボールミル混合した。 その際、硬質 ZrOボールを用い、混合時間を 20時間とした。その後、混合スラリーを
2
取り出し、濾過、乾燥 *造粒した。これによつて得られた造粒物を成形型に入れ、冷間 静水圧プレスで 3tonZcm2の圧力をかけて所定形状に成形して成形体を得た。次 に、得られた成形体を (それぞれ)次の手順で焼結した。
[0377] 炉内容積 0. lm3当たり 5リットル Z分の割合で焼結炉内に酸素を流入させ、 1450 °Cで 5時間保持した、この際、 1000°Cまでは 1°CZ分、 1000— 1450°Cの間は 3°C Z分で昇温した。その後、酸素の流入を停止し、 1450°Cから 1300°Cまでを 10°CZ 分で降湿した。その後、炉内容積 0. lm3当たり 10リットル Z分の割合で Arを流入さ せ、 1300°Cで 3時間保持した後、放冷した。 [0378] なお、第 1金属群 Mlの一つである Ptのインジウムに対する組成比率([Pt]Z( [Pt ] + [In]) )は、 0. 02であり、第 2金属群 M2の一つである Ceのインジウムに対する組 成比率( 6]7( 6] + [111]) )は、 0. 03であり、第 3金属群 M3の一つである Znの ィンジゥムに対する組成比率(
Figure imgf000082_0001
+ [111]) )は、0. 10である。同様の内容 が表 3に示されている。
[0379] さて、上述のように得られた焼結体の密度は、水を用いたアルキメデス法に従って 測定し、理論密度から相対密度を算出した。なお、この際の理論密度は、酸素欠陥 のない In O結晶(ビックスバイト型構造)と Znと Ptと Ceの酸ィ匕物の重量分率より算出
2 3
した。具体的な相対密度の算出値は表 3に示すように、 95%であった。
[0380] また、焼結体中の Znと Ptと Ceの含有量を ICP発光分析法で定量分析したところ、 原料粉末を混合する際の仕込み組成が維持されていることが確認できた。
[0381] 次に、得られた焼結体に関し、そのスパッタ面をカップ砥石で磨き、直径 152mm、 厚み 5mmに加工して透明導電性薄膜用焼結体スパッタリングターゲットを得た。この スパッタリングターゲットを、 In系合金を用いてバッキングプレートに貼り合わせてスパ ッタリングターゲット 1005を形成した。
[0382] 亜鉛やニッケル、セリウムがスパッタリングターゲット内に組み込まれる形態は、酸ィ匕 亜鉛 (ZnO)や酸化白金(PtO )、酸ィ匕セリウム(CeO、 Ce O )として分散してもよい
2 4 2 3
く、酸化インジウム—酸化亜 の複合酸化物(In Zn O、 In Zn O、 In Zn O 、 In
2 2 5 2 5 8 2 7 10 2
Zn O、 In Zn O )として分散してもよい。
3 6 2 4 7
[0383] また、白金やセリウム原子が酸化インジウムのインジウムサイトに置換固溶し、酸ィ匕 インジウム焼結体中に原子レベルで分散して 、る形態が、スパッタリングにお 、て放 電も安定し、スパッタリングによって均質な低抵抗の膜が得られるので特に好ましい。
[0384] これは、酸化セリウムは、酸化インジウムに固溶していることにより、酸化インジウム 膜中の原子価が 3価であるインジウム位置に原子価 4価のセリウムが占有し、これによ つてキャリア電子を放出して導電率が増加するからである。
[0385] また、酸ィ匕セリウムの一部は、酸化セリウム単体で存在して!/、てもよ 、。このように酸 化セリウムが単体で存在することにより、酸化インジウムの結晶の異常成長が抑制さ れ、よって、ノジュールの発生や異常放電の発生も抑制される。 [0386] なお、このように分散することにより、酸化インジウムの平均した結晶粒子の直径は 、表 3〖こ示すよう〖こ 3. 7 mであった。この平均直径の値は、画像処理により求めた。
[0387] 一方、本発明の焼結体 (スパッタリング)ターゲットの製造方法としては、所定量の酸 ィ匕インジウム、酸化亜鉛、及び酸化白金、酸化セリウムを混合した混合物を用いる以 外は特に制限されず、公知の方法を用いて、上記 4成分を混合、成形、焼結した後、 焼結体を成形することにより焼結体 (スパッタリング)ターゲットを製造することができる
[0388] なお、焼結体 (スパッタリング)ターゲットには、本発明の目的を損なわな 、範囲で、 上記 4成分以外の成分が添加されて ヽてもよ ヽ。
[0389] 「実施例 2— 6」
原料粉末として、いずれも平均粒径が 1 μ m以下の In O粉末、 ZnO粉末、 PdO粉
2 3
末、 CeO粉末を使用する。まず、所定量の In O粉末、 ZnO粉末、 PdO粉末を秤量
2 2 3
、混合した後、榭脂製ポットに入れて水を媒体として湿式ボールミル混合した。その 際、硬質 ZrOボールを用い、混合時間を 20時間とした。その後、混合スラリーを取り
2
出し、濾過、乾燥'造粒した。得られた造粒物を、成形型に入れ、冷問静水圧プレス で 3tonZcm2の圧力をかけて所定形状に成形して成形体を得た。
[0390] 次に、得られた成形体をそれぞれ次の手順で焼結した。
[0391] 炉内容積 0. lm3当たり 5リットル Z分の割合で焼結炉内に酸素を流入させ、 1450 °Cで 5時間保持した。この際、 1000°Cまでは 1°CZ分、 1000— 1450°Cの間は 3°C Z分で昇温した。その後、酸素の流入を停止し、 1450°Cから 1300°Cまでを 10°CZ 分で降温した。その後炉内容積 0. lm3当たり 10リットル Z分の割合で Arを流入させ 、 1300°Cで 3時間保持した後、放冷した。
[0392] なお、第 1金属群 Mlの一つである Pdのインジウムに対する糸且成比率([Pd]Z( [P d] + [In]) )は、 0. 05であり、第 2金属群 M2の一つである Ceのインジウムに対する 組成比率( 6]7( 6] + [111] ) )は、 0. 03であり、第 3金属群 M3の一つである Zn のィンジゥムに対する組成比率([211]7( [211] + [111] ) )は、 0. 10である。同様の内 容が表 3に示されている。
[0393] さて、上述したようにして得られた焼結体の密度は、水を用いたアルキメデス法に従 つて測定し、理論密度から相対密度を算出した。なお、この際の理論密度は酸素欠 陥のない In O結晶(ビックスバイト型構造)と Znと Pdと Ceの酸ィ匕物の重量分率より
2 3
算出した。具体的な相対密度の算出値は表 3に示すように、 95%であった。
[0394] また、焼結体中の Znと Pdと Ceの含有量を ICP発光分析法で定量分析したところ、 原料粉末を混合する際の仕込み組成が維持されていることが確認できた。次に、得 られた焼結体のスパッタ面をカップ砥石で磨き、直径 152mm、厚み 5mmに加工し て透明導電性薄膜用焼結体 (スパッタリング)ターゲットを得た。この焼結体 (スパッタ リング)ターゲットを、 In系合金を用いて、ノ ッキングプレートに貼り合わせてスパッタリ ングターゲット 1006を形成した。
[0395] さて、亜鉛やパラジウムやセリウムがスパッタリングターゲット内に組み込まれる形態 は、酸化亜鉛 (ZnO)や酸化パラジウム(PdO)や酸化セリウム(CeO、 Ce O )として
4 2 3 分散してもよいぐ酸化インジウム一酸化亜鉛の複合酸化物(In Zn O、 In Zn O、 I
2 2 5 2 5 8 n Zn O 、 In Zn O、 In Zn O )として分散してもよい。パラジウムやセリウム原子
2 7 10 2 3 6 2 4 7
が酸化インジウムのインジウムサイトに置換固溶し、酸化インジウム焼結体中に原子 レベルで分散している形態が、スパッタリングにおいて放電も安定し、スパッタリング によって均質な低抵抗の膜が得られるので好まし 、。
[0396] このように酸ィ匕セリウム力 酸化インジウムに固溶していることにより、酸化インジウム 膜中の原子価が 3価であるインジウム位置に原子価 4価のセリウムが占有する。これ によって (セリウムが)キャリア電子を放出して導電率が増加するからである。
[0397] また、一部は、酸化セリウム単体で存在して!/、てもよ 、。このように酸ィ匕セリウムが単 体で存在することにより、酸化インジウムの結晶の異常成長が抑制され、よって、ノジ ユールの発生や異常放電の発生も抑制される。
[0398] このように分散することにより、酸化インジウムの平均した結晶粒子の直径は、表 3 に示すように 3. であった。この平均直径は、画像処理により求めた。
[0399] 一方、本発明の焼結体 (スパッタリング)ターゲットの製造方法としては、所定量の酸 ィ匕インジウム、酸化亜鉛、及び酸化パラジウム、酸ィ匕セリウムを混合した混合物を用 いる以外は特に制限されず、公知の方法を用いて上記 4成分を混合、成形、焼結し た後、焼結体を成形することにより焼結体 (スパッタリング)ターゲットを製造することが できる。
[0400] なお、焼結体 (スパッタリング)ターゲットには、本発明の目的を損なわな 、範囲で、 上記 4成分以外の成分が添加されて ヽてもよ ヽ。
[0401] 「実施例 2— 7」
平均粒径が 1. 0 μ m以下の In O粉末、及び平均粒径が 1 μ m以下の GeO粉末
2 3 2
、 WO粉末、 CeO粉末を原料粉末として用いる。まず、表 3に示す [Ge
3 2 ]Z[In]原子 比、 [W]Z[In]、 [Ce]Z[In]の組成の焼結体を得るように、 In O粉末と GeO粉末、
2 3 2
WO粉末、 CeO粉末を所定の割合で調合し、榭脂製ポットに入れ、湿式ボールミル
3 2
で混合した。この際、硬質 ZrOボールを用い、混合時間を 24時間とした。混合後、ス
2
ラリーを取り出し、濾過、乾燥、造粒した。この造粒物を冷間静水圧プレスで 3tonZc m2の圧力をかけて成形した。
[0402] 次に、この成形体を、炉内容積 0. lm3当たり 5リットル Z分の割合で焼結炉内の大 気に酸素を導入する雰囲気で、 1300°Cにて 3時間、焼結した。この際、 1°CZ分で 昇温し、焼結後の冷却の際は、酸素導入を止め、 1000°Cまでを 10°CZ分で降温し た。
[0403] なお、第 1金属群 Mlの一つである Wのインジウムに対する糸且成比率([W]Z( [W]
+ [In]) )は、 0. 01であり、第 2金属群 M2の一つである Ceのインジウムに対する組 成比率( 6]7( 6] + [111] ) )は、 0. 03であり、第 3金属群 M3の一つである Ge のィンジゥムに対する組成比率([06]7( [06] + [111] ) )は、0. 03である。同様の内 容が表 3に示されている。
[0404] さて、上述したようにして得られた焼結体の破材を粉砕し、粉末 X線回折測定を実 施したところ、ビックスバイト型構造の酸化インジウム相及び酸ィ匕セリウムに起因する 回折ピークのみ観察された。したがって、得られた上記焼結体は、本発明の特徴を 有する酸ィ匕物焼結体である。
[0405] 得られた焼結体の相対密度の算出値は表 3に示すように、 97%であった。
[0406] また、この焼結体の微細組織の EPMA分析から、酸化インジウム相には、ゲルマ- ゥム及び酸ィ匕タングステンが固溶していることが確認された。また、酸ィ匕セリウムは、 単体で存在する部分と、酸化インジウムに固溶している部分と、の双方が存在するこ とが確認された。このように分散することにより、酸化インジウムの平均した結晶粒子 の直径は、表 3〖こ示すよう〖こ 3. 8 mであった。この平均直径は、画像処理により求 めた
この焼結体を、直径 101mm、厚さ 5mmの大きさに加工し、そのスパッタ面をカップ 砲石で磨いて (スパッタリング)ターゲットとした。これを、無酸素銅製のバッキングプレ ートに金属インジウムを用いてボンディングし、スパッタリングターゲットを形成した。
[0407] ゲノレマニウム
さて、スパッタリングターゲット中に、酸ィ匕ゲルマニウム粒子が存在すると、酸化ゲル マニウム粒子の比抵抗が高 、ため、プラズマ力も照射されるアルゴンイオンで帯電が 起こり、アーキングが生じる。この傾向は、ターゲット投入電力を上げ、アルゴンイオン の照射量が増加するほど顕著になる。
[0408] これに対して、本発明に従った (本実施例の)スパッタリングターゲットでは、ゲルマ -ゥムがインジウムサイトに置換固溶した酸化インジウムと、ゲルマニウム酸インジウム 化合物と、のいずれも比抵抗が低い。つまり高抵抗の粒子がスパッタリングターゲット 中に存在しな 、ため、投入パワーを増カロさせてもアーキングが生じにく!ヽと 、う特徴 を有する。このため、本実施例によれば、高投入電力による高速成膜が可能となる。
[0409] 本発明(本実施例の)酸ィ匕物焼結体にゲルマニウム (Ge)元素を含ませる理由は、 ゲルマニウム(Ge)元素を含ませたスパッタリングターゲットからスパッタ法によって薄 膜を作製した場合、その薄膜中においては、酸化インジウム膜中の原子価が 3価で あるインジウム位置に原子価 4価のゲルマニウムが占有し、これによつてキャリア電子 を放出するので薄膜の導電率が増加する力 である。
[0410] また、既に述べたように、本発明においては、スパッタリングターゲット中のゲルマ二 ゥム元素を、 GeZln原子比で 0. 005以上 0. 2以下の範囲に規定している。このよう な数値範囲に規定する理由は、上記範囲を逸脱した場合、得られる薄膜の抵抗値が 増大してしまうからである。
[0411] タングステン
また、本実施例のスパッタリングターゲットにおいては、タングステンが分散している ことが好ましい。特に、タングステンが酸化インジウムのインジウムサイトに置換固溶し ていることが好ましい。
[0412] すなわち、前記タングステンがターゲット内に含まれる形態は、 WO、 WOなどの
3 2 酸ィ匕タングステンの形で、酸化インジウム焼結体中に分散している形態でもよい。ま た、 In W O などの酸化インジウム一酸化タングステン間の複合酸化物の形で、酸
2 3 12
ィ匕インジウム焼結体中に分散している形態も好ましい。特に好ましくは、タングステン 原子が酸化インジウムのインジウムサイトに置換固溶することによって、タングステン が酸化インジウム焼結体中に原子レベルで分散して 、ることである。このように原子レ ベルで分散していることによって、スノッタリングにおける放電が安定する。更に、原 子レベルで分散して ヽることは、得られる透明導電性薄膜を低抵抗にするために有 効である。
[0413] セリウム
酸ィ匕セリウムは、酸化インジウムに固溶していることにより、酸化インジウム膜中の原 子価が 3価であるインジウム位置に原子価 4価のセリウムが占有している。この結果、 本実施例では、原子価 4価のセリウムがキャリア電子を放出して薄膜の導電率が増加 するのである。
[0414] また、酸ィ匕セリウムの一部は、酸化セリウム単体で存在して!/、てもよ 、。このように酸 化セリウムが単体で存在することによって、酸化インジウムの結晶の異常成長が抑制 され、よって、ノジュールの発生や異常放電の発生も抑制される。
[0415] 「実施例 2— 8」
平均粒径が 1 μ m以下の In O粉末、及び平均粒径が 1 μ m以下の Ga O粉末、
2 3 2 3
WO粉末、 La Oを原料粉末とした。まず、表 3に示す GaZln原子比、 W/ln, La
3 2 3
Zlnの組成比率の焼結体を得るために、 In O粉末と GaO粉末、 WO粉末、 La O
2 3 2 3 2 粉末を所定の割合で調合し、榭脂製ポットに入れ、湿式ボールミルで混合した。この
3
際、硬質 ZrOボールを用い、混合時間を 24時間とした。混合後、スラリーを取り出し
2
、濾過、乾燥、造粒した。この造粒物を冷間静水圧プレスで 3tonZcm2の圧力をか けて成形した。
[0416] 次に、この成形体を、炉内容積 0. lm3当たり 5リットル Z分の割合で焼結炉内の大 気に酸素を導入する雰囲気で、 1450°Cにて 3時間、焼結した。この際、 1°CZ分で 昇温し、焼結後の冷却の際は、酸素導入を止め、 1000°Cまでを 10°CZ分で降温し た。
[0417] なお、第 1金属群 Mlの一つである Wのインジウムに対する糸且成比率([W]Z( [W]
+ [In]) )は、 0. 02であり、第 2金属群 M2の一つである Laのインジウムに対する組 成比率([La] Z( [La] + [In]) )は、 0. 03であり、第 3金属群 M3の一つである Gaの ィンジゥムに対する組成比率([0&]7( [0&] + [111] ) )は、0. 03である。同様の内 容が表 3に示されている。
[0418] このようにして得られた焼結体の破材を粉砕し、粉末 X線回折測定を実施したところ 、ビックスバイト型構造の酸化インジウム相に起因する回折ピークと酸ィ匕セリウムに起 因する回折ピークとが観察された。
[0419] したがって、本実施例の酸化物焼結体は、本発明の特徴を有する酸化物焼結体で ある。また、焼結体の微細組織の EPMA分析から、酸化インジウム相には、ガリウム が固溶していることが確認された。このように分散することによって、酸化インジウムの 平均した結晶粒子の直径は、表 3〖こ示すよう〖こ 3. であった。この平均の直径は 、画像処理により求めた。
[0420] また、本実施例の酸ィ匕物焼結体の具体的な相対密度の算出値は表 3に示すように 、 97%であった。
[0421] この焼結体を、直径 101mm、厚さ 5mmの大きさに加工し、そのスパッタ面をカップ 砲石で磨いて (スパッタリング)ターゲットとした。これを、無酸素銅製のバッキングプレ ートに金属インジウムを用いてボンディングし、スパッタリングターゲットを形成した。
[0422] ガリウム
さて、スパッタリングターゲット中に酸ィ匕ガリウム粒子が存在すると、酸化ガリウム粒 子の比抵抗が高いため、プラズマから照射されるアルゴンイオンで帯電が起こり、ァ 一キングが生じる場合がある。この傾向は、ターゲット投入電力を上げ、アルゴンィォ ンの照射量が増加するほど大きくなる。
[0423] これに対して、本発明に従った (本実施例の)スパッタリングターゲットでは、ガリウム 力 Sインジウムサイトに置換固溶した酸化インジウム、ガリウム酸インジウム化合物の!/ヽ ずれも比抵抗が低いので (つまり高抵抗の粒子が存在しないため)、プラズマに投入 するパワーを増加させてもアーキングが生じにくいのである。このため、本実施例に おいては、高投入電力による高速成膜が可能となる。
[0424] タングステン
本実施例においては、タングステンはスパッタリングターゲット中で分散している。ま た特に、タングステンが、酸化インジウムのインジウムサイトに置換固溶していることが が好ましい。
[0425] すなわち、前記タングステンがスパッタリングターゲット内に含まれる形態は、 WO
3、
WOなどの酸ィ匕タングステンの形で、酸化インジウム焼結体中に分散している形態
2
でもよい。また、 In W Ο などの酸化インジウム 酸ィ匕タングステン間の複合酸ィ匕物
2 3 12
の形で、酸化インジウム焼結体中に分散して ヽる形態でもよ 、。
[0426] 特に好ましくは、タングステン原子が酸化インジウムのインジウムサイトに置換固溶 することにより、タングステンが酸化インジウム焼結体中に原子レベルで分散している ことである。このように原子レベルで分散していることによって、スパッタリング中の放 電が安定し、スパッタリングによって得られる透明導電性薄膜をより低抵抗なものとす ることがでさる。
[0427] ランタン
また、ランタンの一部は、酸ィ匕ランタン単体で存在していてもよい。このように酸ィ匕ラ ンタンが単体で存在することにより酸化インジウムの結晶の異常成長が抑制され、よ つて、ノジュールの発生や異常放電の発生も抑制される。
[0428] 「実施例 2— 9」
本実施例では、接触抵抗の測定結果を示す。
[0429] ガラス ZA1Z诱明電極の場合
まず、図 3 (1)に示すように、スライドガラス 1100に第一回目成膜用マスク 1102 (力 プトンテープ)を施し、 A1を 200nm厚に成膜した。その後、前述のマスクをリフトオフ して、所定の Aレ ターン 1104を形成した(図 3 (2)参照)。
[0430] 次に、上述した実施例 2—1から実施例 2— 8で得られたスパッタリングターゲットを D Cスパッタリング装置に装着した。そして、第二回目成膜用マスク 1106 (同じくカプト ンテープ)を施した(図 4 (1)参照)。そして、上記実施例 1一 8で得られた各スパッタリ ングターゲットを用いてスパッタリングし、 200nm厚で薄膜 (透明電極) 108を成膜し た。その後、第二回目成膜用マスク 1106をリフトオフし、第 1接触抵抗測定用基板 1 110を得た(図 4 (2)参照)。この基板は、接触抵抗を測定するために作製されたもの であるので、本実施例 2-9では、(第 1)接触抵抗測定用基板 1110と呼ぶ。
[0431] 当該接触抵抗測定用基板 1100は略長方形をなしているが、この両端部に端子を 設け、ガラス ZA1Z透明電極のように積層した場合の表面の抵抗を測定した。この 様子が図 5 (1)に示されている。例えば、実施例 2— 1で作製したスパッタリングターゲ ットを用いて透明電極を作製した場合の抵抗値は、 32. 5 Ωであった。他の実施例 2 —2— 2— 8を用いた場合の数値が表 3に示されて 、る。
[0432] なお、本実施例 2— 9では、透明導電膜を「電極」として用いたので、これを透明電極 と呼んでいる。
[0433] ガラス 诱明雷極 A1の場合
また、成膜順序を透明電極 ZA1の順にした場合、すなわち、ガラス Z透明電極 Z A1のように積層した場合の接触抵抗を測定するための第 2接触抵抗測定用基板 11 20を得た。この第 2接触抵抗測定用基板 1120は、 Aレターン 1104と金属酸ィ匕物 1 108の積層順序のみが異なる。この第 2接触抵抗測定用基板 1120の測定結果も同 様に表 3に示されている。なお、測定手法等は、上記第 1接触抵抗測定用基板 1110 と同様であり、その様子が図 5 (2)に示されている。
[0434] さて、 A1上に透明電極を成膜した場合、 A1表面が酸化され Al Oを生成するため、
2 3
測定される抵抗値は一般に大きくなる。
[0435] 「実施例 2— 10」
本発明の好ま 、実施例 2-10を図 1により説明する。
[0436] まず、透光性のガラス基板 1上に金属 Al(99%All%Nd)を高周波スパッタにより 膜厚 1500オングストロームで堆積する。これを燐酸-酢酸-硝酸系水溶液をエツチン グ液として用いたホトエッチング法によりエッチングし、所望の形状のゲート電極 2及 びゲート配線を形成する。次にグロ一放電 CVD法により、ゲート絶縁膜 3を形成する 窒化シリコン(SiN)膜を膜厚 3000オングストローム堆積する。続いて、アモルファス— Si :H (i)膜 4を膜厚 3500オングストローム堆積する。更にチャンネル保護層となる窒 化シリコン(SiN)膜 5を 3000オングストローム堆積する。
[0437] この時、放電ガスとしては、 SiN膜 3と 5は SiH— NH— N系混合ガスを用い、ァモ
4 3 2
ルファス— Si: H (i)膜 4は、 SiH— N系の混合ガスをそれぞれ用いた。この SiN膜 5
4 2
は、 CHFガスを用いたドライエッチングにより所望のチャンネル保護層 5を形成する。 続いてアモルファス— Si: H (n)膜 6を SiH— H— PH系の混合ガスを用いて膜厚 30
4 2 3
00オングストロームで堆積する。
[0438] 次にこの上に、 CrZAl二層膜を堆積した。この二層膜は、膜厚 0. 1 μ mの Crと、 0 . 3 mの A1とを、この順で真空蒸着法、又はスパッタリング法により堆積することによ つて得る。図 1においては、ソース電極 7やドレイン電極 8がこの 2層力 成ることが図 示されている。
[0439] この二層膜中の A1は、 H PO— CH COOH— HNO— H O系エッチング液を用い
3 4 3 3 2
てホトエッチングし、一方、二層膜中の Crは、硝酸第二セリウムアンモ-ゥム水溶液を 用いて、ホトエッチングした。このようなホトエッチングによって、所望のソース電極 7の パターン及びドレイン電極 8のパターンを形成した。
[0440] 更にアモルファス—Si: H膜を CHガスを用いたドライエッチング及びヒドラジン(NH
F
NH ·Η Ο)水溶液を用いたウエットエッチングを併用することにより、所望のパター
2 2 2
ンのアモルファス一 SiH (i)膜 4のパターン、アモルファス Si: H (n)膜 6のパターンを それぞれ形成した。
[0441] 次に、グロ一放電 CVD法により、絶縁膜 10を形成する窒化シリコン (SiN)膜を膜 厚 3000オングストローム堆積する。この後、 CHガスを用いたドライエッチング法に
F
て、ソース電極 7及びドレイン電極 8間と透明電極、画素電極 9とのコンタクトホールを 形成する。
[0442] さて、この金属 A1からなるソース電極 7及びドレイン電極 8のパターンが形成された 基板上に、実施例 4で得られた酸化インジウムと酸化亜鉛'酸化ニッケル、酸化セリウ ムを主成分とする非晶質透明導電膜をスパッタリング法で堆積する。放電ガスは純ァ ルゴンガス又は lvoio/o程度の微量の oガスを混入させたアルゴンガスを用いた。こ
2
のような方法で透明電極膜 (透明導電膜) 9を膜厚 1200オングストローム堆積した。 この In O -ZnO-NiO-CeO膜は X線回折法で分析するとピークは観察されず非 晶質膜であった。また、この膜の比抵抗は 6. 25 X 10— 4 Ω 'cm程度であり、十分に電 極として使用できる膜である。
[0443] この透明導電膜を篠酸 3. 5重量%の水溶液をエツチャントに用いたホトエッチング 法によってエッチングし、所望の画素電極パターンを有する画素電極 9を形成した。 この画素電極 9のパターンは、画素電極 9が、少なくとも所定のパターンを有するソー ス電極 7と電気的に接続するようなパターンである。このようなエッチングによって、所 定の画素電極パターンを有する画素電極 9が形成された。この画素電極 9は所望の 非晶質電極である。
[0444] この時、 A1のソース電極 7及びドレイン電極 8がエッチング液で溶出してしまうことは なかった。また、ゲート線、ソース'ドレイン線の電極取り出し部も透明電極で覆われ ている。
[0445] なお、この段階における基板は、請求の範囲の透光性ガラス基板の一例に相当す る。
[0446] この後、所定の遮光膜パターンを有する遮光膜を形成して、アモルファス SiTFT アクティブマトリックス基板が完成した。
[0447] このアモルファス— SiTFTアクティブマトリックス基板を用いて TFT— LCD方式平面 ディスプレイを製造した。この TFT— LCD方式平面ディスプレイは、中間調の表示( 階調表示)も問題なく可能であり、良好な表示性能を示した。
[0448] なお、上述した例では、実施例 2— 4で作製したスパッタリングターゲットを利用した 力 たの実施例 2 1一 23、 2— 5— 2— 8で作製したスパッタリングターゲットを利用し ても好ま 、結果が得られ、透明電極として十分に利用可能であることが確認された
。実施例 2— 4以外の他の実施例におけるスパッタリングターゲットを用いた場合の透 明導電膜の比抵抗値が表 3に示されている。
[0449] 第 2グループ比較例
以下、第 2グループの比較例を説明する。下記の各比較例では、表 3に示した組成 のスパッタリングターゲットを作成し、実施例 2— 9と同じ評価を行って 、る。
[0450] 『比較例 2 - 1』
平均粒径が 1 μ m以下の In O粉末、及び平均粒径が 1 μ m以下の SnO粉末、を 原料粉末として上記実施例 2— 1一 2— 8と同様にしてスパッタリングターゲットを作製し た。
[0451] なお、第 3金属群 M3の一つである Snのインジウムに対する糸且成比率([Sn]Z( [S n] + [In]) )は、 0. 10である。これは表 3にも示されている。
[0452] 酸化インジウムの平均した結晶粒子の直径は、表 3に示すように 12. 8 μ mであつ た。この平均の直径は、画像処理により求めた。また、本比較例の酸化物焼結体の 具体的な相対密度の算出値は表 3に示すように、 99%であった。
[0453] A1との接触抵抗
本比較例においても、上記実施例 2 - 9と同様の手法で、ガラス ZA1Z透明電極、 ガラス Z透明電極 ZA1の構成にぉ 、て A1との接触抵抗を測定した。その結果が表 3 に示されている。
[0454] 诱明雷極の比抵杭
本比較例においても、上記実施例 10と同様の手法で液晶表示装置を作成し、その 課程で透明電極の比抵抗を測定した。その測定結果も、表 3に示されている。
[0455] 『比較例 2— 2』
平均粒径が 1 μ m以下の In O粉末、及び平均粒径が 1 μ m以下の ΖηΟ粉末を原
2 3
料粉末として上記実施例 2— 1一 2— 8と同様にしてスパッタリングターゲットを作製した
[0456] なお、第 3金属群 Μ3の一つである Ζηのインジウムに対する糸且成比率([Ζη]Ζ( [Ζ η] + [Ιη]) )は、 0. 16である。これは表 3にも示されている。
[0457] 酸化インジウムの平均した結晶粒子の直径は、表 3に示すように 3. 8 μ mであった
。この平均の直径は、画像処理により求めた。また、本比較例の酸化物焼結体の具 体的な相対密度の算出値は表 3に示すように、 98%であった。
[0458] A1との接触抵抗
本比較例においても、上記実施例 2— 9と同様の手法で、「ガラス ZA1Z透明電極」
、「ガラス Z透明電極 ZA1」の両構成において A1との接触抵抗を測定した。その結果 が表 3に示されている。
[0459] 诱明電極の比抵抗 本比較例にぉ 、ても、上記実施例 2— 10と同様の手法で液晶表示装置を作成し、 その過程で透明電極の比抵抗を測定した。その測定結果も、表 3に示されている。
[0460] 『比較例 2 - 3』
平均粒径が 1 μ m以下の In O粉末、及び平均粒径が 1 m以下の、 WO粉末、 C
2 3 3 eO粉末を原料粉末として用 、て上記実施例 2— 1一 2-8と同様にしてスパッタリング
2
ターゲットを作製した。
[0461] なお、第 1金属群 Mlの一つである Wのインジウムに対する糸且成比率([W]Z( [W]
+ [In]) )は、 0. 25である。また、第 2金属群 M2の一つである Cenのインジウムに対 する組成比率( 6]7( 6] + [111] ) )は、 0. 25である。これらは表 3にも示されて いる。
[0462] 酸化インジウムの平均した結晶粒子の直径は、表 3に示すように 15 mであった。
この平均の直径は、画像処理により求めた。また、本比較例の酸化物焼結体の具体 的な相対密度の算出値は表 3に示すように、 84%であった。
[0463] Al の榇触抵杭
本比較例においても、上記実施例 2— 9と同様の手法で、「ガラス ZA1Z透明電極」 、「ガラス Z透明電極 ZA1」の両構成において A1との接触抵抗を測定した。その結果 は表 3に示されて!/、るように、 、ずれも 1M Ω以上であった。
[0464] 诱明雷極の比抵杭
本比較例にぉ 、ても、上記実施例 2— 10と同様の手法で液晶表示装置を作成し、 その過程で透明電極の比抵抗を測定した。その測定結果は表 3に示されているよう に 1M Ω cm以上であった。
[0465] 『比較例 2— 4』
平均粒径が 1 μ m以下の In O粉末、及び平均粒径が 1 m以下の、 WO粉末、 C
2 3 3 eO粉末、 SnO粉末、を原料粉末として上記実施例 2— 1一 2— 8と同様にしてスパッ
2 2
タリングターゲットを作製した。
[0466] なお、第 1金属群 Mlの一つである Wのインジウムに対する糸且成比率([W]Z( [W]
+ [In]) )は、 0. 25であり、第 2金属群 M2の一つである Ceのインジウムに対する組 成比率( 6]7( 6] + [111] ) )は、 0. 25であり、第 3金属群 M3の一つである Snの ィンジゥムに対する組成比率([311]7( [311] + [111] ) )は、 0. 4であった。これらは表 3にも示されている。
[0467] また、本比較例の酸ィ匕物焼結体の具体的な相対密度の算出値は表 3に示すように
、 60%であった。
[0468] A1との接触抵抗
本比較例においても、上記実施例 2— 9と同様の手法で、「ガラス ZA1Z透明電極」
、「ガラス Z透明電極 ZA1」の両構成において A1との接触抵抗を測定した。その結果 は表 3に示されて!/、るように、 、ずれも 1M Ω以上であった。
[0469] 诱明電極の比抵抗
本比較例にぉ 、ても、上記実施例 2— 10と同様の手法で液晶表示装置を作成し、 その過程で透明電極の比抵抗を測定した。その測定結果は表 3に示されているよう に 1M Ω cm以上であった。
[0470] 「実施例 2— 11」(変形例 2— 1)
上で述べた実施例においては、第 1金属群 Mlの W、 Mo、 Nb、 Ni、 Pt、 Pdの酸ィ匕 物を構成要素とする例について説明したが、第 1金属群の金属そのもの(酸化物で はない)をそのまま使用することも好ましぐ上記各実施例と同様の作用効果が得られ る。
[0471] 「実施例 2— 12」(変形例 2— 2)
上で述べた実施例 2-9、 2— 10においては、 A1を用いた例を示している。しかしな がら、 A1の代わりに Agを用いることももちろん好ましい。 Agを用いた場合も、 A1の場 合と同様の作用 ·効果が得られる。
[0472] まとめ
以上、本発明の好適な実施例 2— 1一 2— 12、及び、比較例 2— 1一 2— 4について説 明した。
[0473] このように、第 2グループの本実施の形態による透明導電膜を透明電極や画素電 極として用いれば、 A1ゲート電極と透明電極の間、 A1ソース'ドレイン電極と画素電 極との間、の接触抵抗を小さく抑えることができる。その結果、この透明電極や画素 電極を用いれば、中間調を良好に表示可能な液晶表示装置が得られる。 [0474]
第 3グループ:実施例
以下、第 3グループの本発明の好適な実施の形態を図面に基づき説明する。
[0475] 「実施例 3— 1」
図 6—図 8は、本実施例 3—1における TFTアレイ基板 2100 (TFT部及び端子部) の製造工程を示す断面説明図である。尚、これらの図 6—図 8において、 2001は透 明絶縁性基板であり、 2002はゲート電極であり、 2004はゲート絶縁膜であり、 2005 は半導体層 a— Si膜であり、 2006は半導体層 n+a— Si膜であり、 2007aはドレイン電 極であり、 2007bはソース電極であり、 2009は層間絶縁膜であり、 2010はコンタクト ホーノレであり、 2011 ίま画素電極であり、 2021ίま TFT咅であり、 2022ίま端子咅であ り、 2100は TFTアレイ基板である。
尚、上記ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bは、特許請 求の範囲に記載の第 1導体の一例に相当し、上記画素電極 2011は、特許請求の範 囲に記載の第 2導体の一例に相当する。
[0476] また、 TFT部 2021は、 TFTアレイ基板 2100上に、互いに直交するように設けられ たゲート配線及びソース配線 (共に図示せず)の交差部近傍に設けられ、液晶を駆 動するスイッチング素子として機能する。一方、端子部 2022は、上記 TFT部 2021と 、ゲート配線を介して電気的に接続している。この端子部 2022は、表示領域の外側 に配置されており、ゲート電極に外部力もの信号を入力する機能を有する。
[0477] 以下、図 6—図 8に基づき、本実施例 3—1の TFTアレイ基板 2100の製造工程を順 に説明する。まず、スパッタリング法により、純 Ar雰囲気中、透明絶縁性基板 2001 上に、 Wを 1. 2wt%含む A1合金 (第 1導体の材料である)からなる薄膜を、その厚さ が約 2000 Aとなるように成膜した。尚、この薄膜は、特許請求の範囲に記載の A1層 の一例に相当する。フォトリソグラフィ法により、この薄膜について、レジストパター- ングを行った後、図 6 (a)に示すように、燐酸、硝酸及び酢酸系のエッチング液を用い てエッチングし、ゲート配線(図示せず)、及びゲート電極 2002を形成した。
尚、本実施例 3—1において、スパッタリング法により、上記ゲート電極 2002、及び 後述するドレイン電極 2007a及びソース電極 2007bを成膜する際には、スパッタリン グターゲットとして、 Wを含む Al合金力もなるスパッタリングターゲットを使用すること はいうまでもない。また、このように、ゲート電極 2002等を形成する動作は、特許請 求の範囲に記載の第 1導体形成工程の一例に相当する。
[0478] 次に、化学的気相成長法 (以下、 CVDと記載する)により、この透明絶縁性基板 20 01全体を覆うように、窒化シリコン(SiNx)、又は酸ィ匕シリコン(SiO )からなるゲート
2
絶縁膜 2004を、その厚さが約 4000 Aとなるように成膜し、その上に半導体層 a— Si 膜 2005を成膜し、さらにその上に半導体層 n+a— Si膜 2006を成膜した。図 6 (b)に 示すように、これらの半導体層 a-Si膜 2005及び半導体層 n+a-Si膜 2006をパター ユングすることにより、厚さ約 1500Aの半導体層 a— Si膜 2005と、厚さ約 300Aの低 抵抗の半導体層 n+a - Si膜 2006と、を順次形成した。
[0479] 次に、スパッタリング法をにより、上記半導体層 n+a— Si膜 2006を覆うように、 Wを 1 . 2wt%含む A1合金力もなる薄膜を、その厚さが 3000 Aとなるように成膜した (表 4) 。尚、この薄膜は、特許請求の範囲に記載の A1層の一例に相当する。図 7 (a)に示 すように、この薄膜について、ゲート電極 2002と同様の方法で、パターユングを行う ことにより、ドレイン電極 2007a及びソース電極 2007bを形成した。この時、スパッタ ガスとしては、 Arガスを用いることが好ましい。尚、このように、ドレイン電極 2007a及 びソース電極 2007bを形成する動作は、特許請求の範囲に記載の第 1導体形成ェ 程の一例に相当する。
また、上記ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bの比抵抗 を測定したところ、その値は、 5. 2 μ · Ω ' cmであった(表 4)。
[0480] 次に、透明絶縁性基板 2001全体を覆うように、層間絶縁膜 2009を形成した。尚、 この層間絶縁膜 2009は、特許請求の範囲に記載の絶縁膜の一例に相当し、このよ うに、層間絶縁膜 2009を形成する動作は、特許請求の範囲に記載の絶縁膜成膜ェ 程の一例に相当する。その後、図 7 (b)に示すように、この層間絶縁膜 2009につい てパター-ングを行い、コンタクトホール 2010を形成した。すなわち、コンタクトホー ル 2010は、図 7 (b)に示すように、層間絶縁膜 2009において、端子部 22のゲート電 極 2002上方と、 TFT部 21のドレイン電極 2007a上方と、に形成した。尚、このように 、層間絶縁膜 2009にコンタクトホール 2010を形成する動作は、特許請求の範囲に 記載のコンタクトホール形成工程の一例に相当する。
また、層間絶縁膜 2009は、例えば、 CVD法により、窒化シリコン膜及びアクリル系 の透明性榭脂のいずれか一方、又は両方を組み合わせて、形成することが好ましい
[0481] さらに、スパッタリング法により、この層間絶縁膜 2009上に、透明導電膜として ITO 膜を、その厚さが約 1000Aとなるように成膜した (表 4)。図 8に示すように、この ITO 膜についてパターユングを行い、画素電極 2011を形成した。これにより、 TFTアレイ 基板 2100を製造した。この時、画素電極 2011は、層間絶縁膜 2009に形成したコン タクトホール 2010を介して、ゲート電極 2002、ドレイン電極 2007a及びソース電極 2 007bとそれそれ電気的に接続している。なお、このように、コンタクトホール 2010を 介して、ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bとそれぞれ電 気的に接続するように、画素電極 2011を形成する動作は、特許請求の範囲に記載 の電極接続工程の一例に相当する。
[0482] 尚、上記 ITO膜からなる透明導電膜は、特許請求の範囲に記載の透明膜電極と、 実質的には同一であり、特許請求の範囲においては、当該膜の機能に着目し、透明 膜電極と呼び、一方、本実施例においては、当該膜の性質に着目し、透明導電膜と 呼ぶ。
[0483] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 220 · Ω 'cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 420 Ωであった。これらの値は表 4に示されて!/、る。
[0484] 「実施例 3 - 2」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Moを 2. 5wt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3—1と同様の方法により、比抵 抗を測定したところ、その値は 4. 8 · Ω 'cmであった(表 4)。
[0485] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に ITO力らなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0486] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 220 · Ω 'cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 380 Ωであった。これらの値は表 4に示されて!/、る。
[0487] 「実施例 3— 3」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Laを 1. 4wt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3—1と同様の方法により、比抵 抗を測定したところ、その値は 5. 3 · Ω 'cmであった(表 4)。
[0488] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に ITO力らなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0489] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 220 · Ω 'cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 430 Ωであった。これらの値は表 4に示されて!/、る。 [0490] 「実施例 3 - 4」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Nbを 1. 2wt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3—1と同様の方法により、比抵 抗を測定したところ、その値は 6. 4 μ · Ω ' cmであった(表 4)。
[0491] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に IZOからなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0492] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 360 · Ω ' cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 560 Ωであった。これらの値は表 4に示されて!/、る。
[0493] 「実施例 3— 5」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Feを 1. lwt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3—1と同様の方法により、比抵 抗を測定したところ、その値は 5. 4 μ · Ω ' cmであった(表 4)。
[0494] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に ITO力らなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0495] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 220 · Ω 'cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 520 Ωであった。これらの値は表 4に示されて!/、る。
[0496] 「実施例 3 - 6」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Pdを 0. 8wt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3—1と同様の方法により、比抵 抗を測定したところ、その値は 4. 8 · Ω 'cmであった(表 4)。
[0497] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に ITO力らなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0498] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 220 · Ω 'cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 620 Ωであった。これらの値は表 4に示されて!/、る。
[0499] 「実施例 3— 7」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Ptを 0. 7wt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3—1と同様の方法により、比抵 抗を測定したところ、その値は 5. 6 · Ω ' cmであった(表 4)。
[0500] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に ITO力らなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0501] 得られた TFTアレイ基板 2100について、画素電極 201 1の比抵抗を測定したとこ ろ、その値は 220 · Ω ' cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 580 Ωであった。これらの値は表 4に示されて!/、る。
[0502] 「実施例 3— 8」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Ceを 1. 8wt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3—1と同様の方法により、比抵 抗を測定したところ、その値は 4. 2 μ · Ω ' cmであった(表 4)。
[0503] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に IZOからなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0504] 得られた TFTアレイ基板 2100について、画素電極 201 1の比抵抗を測定したとこ ろ、その値は 360 · Ω ' cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 560 Ωであった。これらの値は表 4に示されて!/、る。
[0505] 「実施例 3— 9」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Hoを 1. 3wt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3—1と同様の方法により、比抵 抗を測定したところ、その値は 4. 4 μ · Ω ' cmであった(表 4)。
[0506] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に ITO力らなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0507] 得られた TFTアレイ基板 2100について、画素電極 201 1の比抵抗を測定したとこ ろ、その値は 220 · Ω ' cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 440 Ωであった。これらの値は表 4に示されて!/、る。
[0508] 「実施例 3— 10」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Erを 0. 8wt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3—1と同様の方法により、比抵 抗を測定したところ、その値は 7. 2 μ · Ω ' cmであった(表 4)。
[0509] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に IZOからなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0510] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 360 · Ω 'cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 640 Ωであった。これらの値は表 4に示されて!/、る。
[0511] 「実施例 3— 11」
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07bが、 Wを 1. 2wt%含む A1合金の代わりに、 Ceを 0. 4wt%含み、さらに、 Moを 1 . 2wt%含む A1合金カゝならる点を除き、上記実施例 3-1と同様の方法で、成膜及び パター-ングを行い、図 7 (a)に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007b等を形成した。これらの形成した ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施 例 3—1と同様の方法により、比抵抗を測定したところ、その値は 5. 6 · Ω 'cmであつ た (表 4)。
[0512] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に IZOからなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0513] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 360 · Ω 'cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 620 Ωであった。これらの値は表 4に示されて!/、る。
[0514] 『比較例 3— 1』
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07bが、 Wを含まない点を除き、上記実施例 3-1と同様の方法で、成膜及びパター ユングを行い、図 7 (a)に示すように、透明絶縁性基板 2001上に、ゲート電極 2002 、ドレイン電極 2007a及びソース電極 2007b等を形成した。これらの形成したゲート 電極 2002、ドレイン電極 2007a及びソース電極 2007bについて、上記実施例 3— 1 と同様の方法により、比抵抗を測定したところ、その値は 2. Ι μ - Q ' cmであった (表 4)。
[0515] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に ITO力らなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0516] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 220 · Ω ' cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 1Μ Ω以上であった。これらの値は表 4に示されている。
[0517] このように、ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007b力 それ らの材料として、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属群 M 1力も選ばれた一種又は二種以上の金属を含まない場合には、画素電極 2011と、 ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007bと、のコンタクト表面部 における電気抵抗値 (コンタクト抵抗値)は、高い値を示した。
[0518] 『比較例 3— 2』
上記実施例 3— 1〖こおけるゲート電極 2002、ドレイン電極 2007a及びソース電極 20 07b力 Wを 1. 2wt%含む A1合金の代わりに、 Ndを 0. 8wt%含む A1合金かならる 点を除き、上記実施例 3— 1と同様の方法で、成膜及びパターユングを行い、図 7 (a) に示すように、透明絶縁性基板 2001上に、ゲート電極 2002、ドレイン電極 2007a及 びソース電極 2007b等を形成した。これらの形成したゲート電極 2002、ドレイン電極 2007a及び bについて、上記実施例 3—1と同様の方法により、比抵抗を測定したとこ ろ、その値は 2. 4 μ · Ω ' cmであった(表 4)。
[0519] また、上記実施例 3—1と同様の方法により、図 7 (b)に示すように、層間絶縁膜 200 9及びコンタクトホール 2010を形成した。次に、図 8に示すように、この層間絶縁膜 2 009上に ITO力らなる画素電極 2011 (表 4)を形成することにより、 TFTアレイ基板 2 100を製造した。
[0520] 得られた TFTアレイ基板 2100について、画素電極 2011の比抵抗を測定したとこ ろ、その値は 220 · Ω 'cmであった。また、図 9に示すように、ケルビンパターンによ り、画素電極 2011と、ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007b と、のコンタクト表面部における電気抵抗値 (コンタクト抵抗値)を測定したところ、その 値は 1Μ Ω以上であった。これらの値は表 4に示されている。
[0521] このように、ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007b力 それ らの材料として、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属群 M 1力も選ばれた一種又は二種以上の金属を含まない場合には、画素電極 2011と、 ゲート電極 2002、ドレイン電極 2007a又はソース電極 2007bと、のコンタクト表面部 における電気抵抗値 (コンタクト抵抗値)は、高い値を示した。
[0522] [表 4]
o o o o o o o o O o o
O CO CD O CD
寸 CO 寸 in in CD in in 寸 CD CD タ抵抗値透導膜抵抗加量ク明電比添トンの合金抵抗加金比添コ Aのl
種 Q属 Q μ%cmt μcm w
o o o o o O o o o O O o o
CD <M CD CD CD <M
CM CM CM CO CM CM CM CO CM CO CO <M CM
«MC
i r m O O O o O O O o O O O O O
卜 卜 卜 N 卜 卜 卜 N 卜 N N 卜 卜
CO CD CD
LO LP CD LP LP 卜 LP
上以 1M
上以 1M
CM
CM in 寸 CM 「 00 r- 00 CO 00 00
t I
CM o o o 寸 6
6
0
Έ
0 CD Ώ CD Φ 0 ύ
Έ -1 Z U_ a a o ェ LU O I z
o
CO LP CD 卜
1 1 1 ∞ 1 1 1 1 I
I I 1 1 1 1 1 1 1 1 1 I I
CO CO CO CO CO CO CO CO CO CO CO CO CO
溢 溢 表 4から明らかなように、本実施例 3—1— 3— 11における TFTアレイ基板 2100では 、ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bは、 W、 Mo、 La、 Nb 、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属群 Mlから選ばれた一種又は二種以 上の金属を含む A1合金からなる。上記電極 2002、 2007a及び 2007b力 のような 材料から構成される場合には、これらの電極 2002、 2007a及び 2007bと、画素電極 2011と、のコンタクト表面部の電気抵抗値 (コンタクト抵抗値)は低ぐ良好な値を示 した。特に、ゲー卜電極 2002、ドレイン電極 2007a及びソース電極 2007b力 Moを 含む A1合金カゝらなる場合には、コンタクト抵抗値が最小の値となり、 50 /z m口で約 3 80 Ωであった。
[0523] また、本実施例 3—1— 3— 11の各 TFTアレイ基板 2100について、 230°Cで 30分 間、熱処理を行った後、上記実施例 3— 1一 3— 11と同様の方法で、コンタクト抵抗を 測定したところ、その値は、約 650 Ωであった。さらに、同じ TFTアレイ基板 2100に ついて、 300°Cで 60分間、熱処理を行った後、上記実施例 3—1— 3— 11と同様の方 法で、コンタクト抵抗を測定したところ、その値は、約 900 Ωであった。このように、本 実施例 3—1— 3—11の TFTアレイ基板 2100は、従来の TFTアレイ基板 (コンタクト 抵抗: 1 X E8— 1 Χ Ε12 Ω )と比較すると、コンタクト抵抗が極めて低ぐ優れた耐熱 '性を有して ヽることが確認できた。
尚、表 4における各値は、測定する装置によってそれぞれ固有に最適化されるもの であるため、これらの値に限定されるものではない。
[0524] また、上記各実施例において、良好なコンタクト抵抗を得るために、ゲート電極 200 2、ドレイン電極 2007a及びソース電極 2007bにおける W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属群 Mlから選ばれた 1種以上の金属の含有量は、 0. 5— 5wt%であることが好ましい。
[0525] また、上記各実施例では、ゲート電極 2002、ドレイン電極 2007a及びソース電極 2 007bの材料として、 W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho,及び Er力らなる金属 群 Mlから選ばれた一種又は二種以上の金属を含む A1合金を用いる力 この A1合 金について、さらに、第 3金属を添加することも好ましい。尚、第 1金属は A1であり、第 2金属は上記金属群 Mlから選ばれた一種又は二種以上の金属である。
[0526] ここで、ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007bに添カ卩する 第 3金属は、ヒロックの抑制や、耐食性の向上という観点から、 Cuや Si、又は希土類 元素が望ましい。いずれの金属を添加する場合にも、 A1の電気的低抵抗という特性 を活力、すために、第 3金属の添カロ量 ίま、これらの電極 2002、 2007a及び 2007bの 比抵抗が 10 · Ω 'cmを超えない程度に抑えることが好ましい。
[0527] 尚、ゲート電極 2002、ドレイン電極 2007a及びソース電極 2007b力 W、 Mo、 La 、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属群 Mlから選ばれた一種又は二 種以上の金属のみを含む A1合金カゝらなる場合にも、上記第 3金属を添加した場合と 同様に、ヒロック発生の抑制や、耐食性の向上という効果が得られる。このため、特に 、上記第 3金属を添加していない場合にも、ヒロックの発生や、耐食を抑制することが できるのである。
[0528] また、上記実施例 3—1— 3— 11においては、画素電極 2011力 ITO又は IZOから なる例について示した力 本発明の技術的範囲はこれに限定されず、画素電極 201 1が、 In O、 SnO、及び ZnO等の中から、いずれかを主成分とした透明導電膜を
2 3 2 2
用いた場合にも、同様の作用'効果を奏する。
また、上記実施例 3—1— 3— 11においては、画素電極 2011力 ゲート電極 2002 及びドレイン電極 2007aと直接接続する例について示した力 この第 2電極力 上記 A1合金カゝらなる配線と接続することももちろん好ましい。また、本実施例の TFTアレイ 基板 2100は、半導体層 n+a-Si膜 2006上に、チャネル層を有することも好ましい。
[0529] 「実施例 3— 12」
上記実施例 3—1— 3—11にお 、て製造した各 TFTアレイ基板 2100について、対 向電極やカラーフィルタ等を有する対向基板を貼り合わせた。さらに、これらの TFT アレイ基板 2100と、対向基板と、の間に液晶材料を注入し、この液晶材料を狭持す ることにより、液晶層を設けた。これにより、 TFTアレイアクティブマトリックス型の液晶 表示装置 (TFT— LCD装置と記載する)を得た。
[0530] 本実施例 3—12によれば、 TFTアレイ基板 2100の配線や、ゲート電極 2002、ドレ イン電極 2007a及びソース電極 2007bの材料として、 W、 Mo、 La、 Nb、 Fe、 Pd、 P t、 Ce、 Ho、及び Er力 なる金属群 Mlから選ばれた一種又は二種以上の金属を含 む A1合金を用いる。このため、これらの電極等は、低抵抗となる。また、 IZO膜 (又は I TO膜等)からなる画素電極 2011は、 A1以外を主成分とする金属層、すなわち、比 抵抗の高い金属層を別途設けることなぐ A1を主成分とするゲート電極 2002、ドレイ ン電極 2007a及びソース電極 2007bと、直接接続した構造を有している。このため、 本実施例 3 - 12の液晶表示装置は、高開口率で高性能を有する。また、上記ゲート 電極 2002、ドレイン電極 2007a及びソース電極 2007bは、エッチング性に優れるた め、従来よりも生産性が良く低コストで製造することが可能となるのである。
[0531]
4グループ:実施例
以下、第 4グループの本発明の好適な実施の形態を図面に基づいて説明する。 本実施の形態では、まず、液晶表示装置に用いられる TFTアレイ基板中の透明導 電膜を形成するのに必要なスパッタリングターゲットの製造を下記 A. (実施例 4 1一 実施例 4 7)で説明する。この A.では第 1群 Ml中、 Wと Moを利用した例について 説明する。また、 B.では比較例を説明する。 C.では各透明導電膜と A1との接触抵 抗の測定結果を示す。また、 D.では、 TFTアレイ基板の製造について説明する。そ して、 E.では、第 1群 Ml中の他の金属、すなわち Ni、 Nb、 Fe、 Pt、 Pd、ランタノイド に関する説明を行う(実施例 4-10— 4-23)。
[0532] A.スパッタリングターゲットの作製
「実施例 4—1」
平均粒径が 1 μ m以下の In O粉末、及び平均粒径が 1 μ m以下の WO粉末を、
2 3 3 タングステン Zインジウム原子数比が 0. 003の割合となるように調合して、榭脂製ポ ットに入れ、さらに純水をカ卩えて、硬質 ZrOボールミルを用いた湿式ボールミル混合
2
を行った。混合時間は 20時間とした。得られた混合スラリーを取り出し、濾過、乾燥 及び造粒を行った。得られた造粒物を、 294MPa (8tZcm2)の圧力をかけて冷間静 水圧プレスで成形した。
[0533] 次に、この成形体を以下のように焼結した。まず、焼結炉内に、炉内容積 0. lm3当 たり 5LZminの割合で、酸素を導入する雰囲気で、 1500°Cで 5時間焼結した。この 際、 1000°Cまでを l°C/min、 1000— 1500°Cを 3°CZminで昇温した。その後、酸 素導入を止め、 1500°C— 1300°Cを 10°C/minで降温した。そして、炉内容積 0. 1 m3当たり lOLZminの割合でアルゴンガスを注入する雰囲気で、 1300°Cを 3時間保 持した後、放冷した。これにより、相対密度 90%以上のタングステン含有 In O焼結
2 3 体が得られた。
[0534] 焼結体のスバッタ面をカップ砥石で磨き、直径 100mm、厚さ 5mmに加工し、イン ジゥム系合金を用いてバッキングプレートを貼り合わせて、焼結体ターゲット 4 1を製 造した。尚、この際の理論密度は酸素欠陥のない In O結晶(ビックスバイト型構造)
2 3
と wの酸ィ匕物の重量分率より算出した。そして、理論密度カゝら相対密度を算出した( 表 5)。また、焼結体中の W含有量を ICP発光分析法で定量分析したところ、原料粉 末を混合する際の仕込み組成が維持されて ヽることが確認できた。確認できた具体 的な原子組成比率が表 5に示されて ヽる。
[0535] タングステンが、分散して!/、ること、特に、酸化インジウムのインジウムサイトに置換 固溶していることが好ましい。すなわち、前記タングステンがターゲット内に含まれる 形態は、 WO、 WOなどの酸化タングステンの形で、酸化インジウム焼結体中に分
3 2
散している形態でもよいが、 In W O などの酸化インジウム一酸化タングステン間の
2 3 12
複合酸化物の形で、酸化インジウム焼結体中に分散している形態でもよい。このよう に分散することにより、平均した結晶粒子の直径は、 4. 8 mであった。この平均直 径は、画像処理により求めた。
[0536] 好ましくは、タングステン原子が酸ィ匕インジウムのインジウムサイトに置換固溶するこ とによって、タングステンが酸化インジウム焼結体中に原子レベルで分散している方 がよい。原子レベルで分散することによって、スパッタリングの処理中、放電が安定す るので、得られる透明導電性導薄膜を低抵抗にするためには有効な手法である。こ の透明導電性薄膜は、請求の範囲の導電性酸ィ匕物の一例に相当する。
[0537] 尚、本特許において、 Mlとは W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成る 群(第 1群と呼ぶ)を意味し、特に下記表中において Mlとは、 W、 Mo、 Ni、 Nb、 Fe 、 Pt、 Pd、ランタノイドのいずれかを表す。また、 [Ml]とは、 W、 Mo、 Ni、 Nb、 Fe、 P t、 Pd、ランタノイドの原子の数を表す。 [In]は、 Inの原子の数を表す。すなわち、表 5中、 [Μ1]Ζ( [Ιη] + [Μ1])とは、第 1群中のいずれかの金属の原子組成比率を 表す。
[0538]
[表 5]
Figure imgf000112_0001
「実施例 4 2」
本実施例 4 2においては、平均粒径が 1 μ m以下の In O粉末、及び平均粒径が
1 μ m以下の MoO粉末を原料粉末とした。 In O粉末と MoO粉末を所定の割合で 榭脂製ポットに調合して入れ、湿式ボールミルで混合した.その際、硬質 ZrOボー ルを用い、混合時間を 20時間とした。得られた混合スラリーを取り出し、濾過、乾燥、 造粒した。造粒物を円形の型に充填し、冷間静水圧プレスを用い、 3tonZcm2の圧 力をかけて円盤状に成形した。
[0539] 次に、この成形体を雰囲気調整炉に入れ、焼結した。焼結に際して、炉内容積 0. lm3当たり 5リットル/分の割合で炉内に酸素を導入しつつ、 1500°Cで 5時間焼結し た。この際、 1000°Cまで 1°CZ分、 1000°Cから 1500°Cまでを 3°CZ分の昇温速度 で昇温した。焼結終了後、酸素の導入を停止し、 1500°Cから 1300°Cまでを 10°CZ 分の割合で降温した。そして、炉内容積 0. Im3当たり 10リットル Z分の割合で Arを 炉内に導入しつつ、 1300°Cで 3時間保持した後、放冷した。これにより密度 90%以 上の Moを含有する焼結体ターゲット 4 2を製造した。尚、この際の理論密度は酸素 欠陥のない In O結晶(ビックスバイト型構造)と Moの酸ィ匕物の重量分率より算出し
2 3
た。そして、理論密度力も相対密度を算出した (表 5)。また、焼結体中の Mo含有量 を ICP発光分析法で定量分析したところ、原料粉末を混合する際の仕込み組成が維 持されて!ヽることが確認できた。確認できた具体的な原子組成比率が表 5に示されて いる。次に、得た焼結体のスパッタ面とする面をカップ砲石で磨き、直径 152mm、厚 さ 5mmに加工してターゲットを成形した。
[0540] 前記モリブデン元素がターゲット内に含まれる形態は、 MoOや MoOなどの酸ィ匕
3 2 モリブデンの形で酸化インジウム焼結体中に分散している形態でもよい。しかし、 In Mo Oや In Mo O 、もしくは In Mo O などのインジウムとモリブデンの複合酸化
4 6 2 3 12 11 4 62
物の形態で酸化インジウム焼結体中に分散して 、る形態でもよ 、。
好ましくは、モリブデン原子が酸化インジウムのインジウムサイトに置換固溶してモリ ブデンが酸化インジウム焼結体中に原子レベルで分散して 、るのがよ!、。この場合 は、スパッタリングにおいて放電も安定し、低抵抗の膜を得るために有効である。この 低抵抗の膜は、請求の範囲の導電性酸ィ匕物の一例に相当する。
このように分散することにより、平均した結晶粒子の直径は、 4. であった。こ の直径は、画像処理により求めた。
[0541] 「実施例 4 3」
本実施例 4 3においては、スパッタリングターゲットの原料粉末として、いずれも平 均粒径が 1 m以下の In O粉末、 SnO粉末、 WO粉末を使用した。まず、所定量
2 3 2 3
の In O粉末、 SnO粉末、 WO粉末を秤量、混合した後、榭脂製ポットに入れて水 を媒体として湿式ボールミル混合した。その際、硬質 ZrOボールを用い、混合時間
2
を 20時間とした。その後、得られた混合スラリーを取り出し、濾過、乾燥 '造粒した。こ のようにして得られた造粒物を成形型に入れ、冷間静水圧プレスで 3tonZcm2の圧 力をかけて所定形状に成形して成形体を得た。
[0542] 次に、得られた成形体をそれぞれ次の手順で焼結した。炉内容積 0. lm3当たり 5リ ットル Z分の割合で焼結炉内に酸素を流入させ、 1500°Cで 5時間保持した。この際 、 1000°Cまでは 1°CZ分で、 1000— 1500°Cの間は 3°CZ分で昇温した。その後、 酸素の流入を停止し、 1500°Cから 1300°Cまでを 10°CZ分で隆温した。その後、炉 内容積 0. Im3当たり 10リットル Z分の割合で Arを流入させ、 1300°Cで 3時間保持 した後、放冷した。得られた焼結体の密度は、水を用いたアルキメデス法に従って測 定し、理論密度から相対密度を算出した (表 5参照)。尚、この際の理論密度は酸素 欠陥のない In O結晶(ビックスバイト型構造)と Snと Wの酸ィ匕物の重量分率より算出
2 3
した。また、焼結体中の Snと W含有量を ICP発光分析法で定量分析したところ、原料 粉末を混合する際の仕込み組成が維持されて ヽることが確認できた。確認できた具 体的な原子組成比率が表 5に示されて ヽる。
[0543] 次に、得られたそれぞれの焼結体を、スバッタ面をカップ砥石で磨き、直径 152m m、厚さ 5mmに加工して透明導電性薄膜用焼結体ターゲットを得た。これを、 In系 合金を用いてバッキングプレートに貼り合わせてスパッタリング用ターゲット 4 3を製 し 7こ。
[0544] スズゃタングステンがターゲット内に組み込まれる形態は、酸化スズ(SnO、 SnO、
2
Sn O )や、酸化タングステン (WO、 WO、 W O )として分散してもよぐ酸化インジ
3 4 3 2 2 7
ゥム一酸化スズや、酸化インジウム 酸ィ匕タングステン間の複合酸ィ匕物として分散して もよい。し力し、スズゃタングステン原子が酸ィ匕インジウムのインジウムサイトに置換固 溶し、酸化インジウム焼結体中に原子レベルで分散している形態力 好ましい。この 形態によれば、スパッタリングにおいて放電も安定し、均質な低抵抗の膜が得られる 力もである。この低抵抗の膜は、請求の範囲の導電性酸化物の一例に相当する。 このように分散することにより、平均した結晶粒子の直径は、 4. であった。こ の直径は画像処理により求めた。 [0545] 尚、本特許にお 、て、 M2とは Sn、 Zn、 Ge、 Gaから成る群(第 2群と呼ぶ)を意味し 、特に表 5中 M2は、 Sn、 Zn、 Ge、 Gaのいずれかを表す記号として用いている。また 、 [M2]とは、 Sn、 Zn、 Ge、 Ga中のいずれかの原子の数を表す。 [In]は、 Inの原子 の数を表す。すなわち、表 5中、 [M2]Z( [In] + [M2])とは、第 2群中のいずれか の金属の原子組成比率を表す。
[0546] 「実施例 4 4」
本実施例 4 4では、スパッタリングターゲットの原料粉末として、いずれも平均粒径 力 m以下の In O粉末、 SnO粉末、 MoO粉末を使用した。まず、所定量の In
2 3 2 3 2
O粉末、 SnO粉末、 MoO粉末を秤量し、混合した後、榭脂製ポットに入れて水を
3 2 3
媒体として湿式ボールミル混合した。その際、硬質 ZrOボールを用い、混合時間を 2
2
0時間とした。その後、得られた混合スラリーを取り出し、濾過、乾燥'造粒した。得ら れた造粒物を成形型に入れ、冷間静水圧プレスで 3tonZcm2の圧力をかけて所定 形状に成形して成形体を得た。
[0547] 次に、得られた成形体をそれぞれ次の手順で焼結した。
まず、炉内容積 0. lm3当たり 5リットル Z分の割合で焼結炉内に酸素を流入させ、 1500°Cで 5時間保持した。この際、 1000°Cまでは 1°CZ分、 1000— 1500°Cの間 は 3°CZ分で昇温した。その後、酸素の流入を停止し、 1500°Cから 1300°Cまでを 1 0°CZ分で降温した。その後、炉内容積 0. Im3当たり 10リットル Z分の割合で Arを 流入させ、 1800°Cで 3時間保持した後、放冷した。得られた焼結体の密度は、水を 用いたアルキメデス法に従って測定し、理論密度から相対密度を算出した (表 5参照 )。尚、この際の理論密度は酸素欠陥のない In O結晶(ビックスバイト型構造)と Sn
2 3
と Moの酸化物の重量分率より算出した。また、焼結体中の Snと Mo含有量を ICP発 光分析法で定量分析したところ、原料粉末を混合する際の仕込み組成が維持されて Vヽることが確認できた。確認できた具体的な原子組成比率が表 5に示されて 、る。 次に、得られたそれぞれの焼結体を、スバッタ面をカップ砥石で磨き、直径 152m m、厚さ 5mmに加工して透明導電性薄膜用焼結体ターゲットを得た。これを、 In系 合金を用いてバッキングプレートに貼り合わせてスパッタリング用ターゲットを製造し [0548] スズゃモリブデンがターゲット内に組み込まれる形態は、酸化スズ(SnO、 SnO、 S
2 n O )や酸化モリブデン(MoO、 MoO、 Mo O )として分散してもよぐ酸化インジ
3 4 3 2 2 7
ゥム一酸化スズゃ酸化インジウム一酸化モリブデン間の複合酸化物として分散してもよ い。さらに、スズゃモリブデン原子が酸化インジウムのインジウムサイトに置換固溶し、 酸化インジウム焼結体中に原子レベルで分散して 、る形態が、スパッタリングにおけ る放電も安定し、また均質な低抵抗の膜が得られるので好ましい。この低抵抗の膜は
、請求の範囲の導電性酸化物の一例に相当する。
このように分散することにより、結晶粒子の平均直径は、 4. であった。この値 は、画像処理により求めた。
[0549] 一方、本発明の焼結体ターゲットの製造方法としては、所定量の酸化インジウム、 酸化スズ、及び酸ィ匕モリブデンを混合した混合物を用いる以外は特に制限はな 、。 公知の方法を用いて、上記 3成分を混合、成形、焼結した後、焼結体を成形すること により焼結体ターゲットを製造することができる。尚、焼結体ターゲットには、本発明の 目的を損なわない範囲で、上記 3成分以外の成分が添加されてもよい。
[0550] 「実施例 4 5」
本実施例 4 5では、スパッタリングターゲットの原料粉末として、いずれも平均粒径 力 m以下の In O粉末、 ZnO粉末、 WO粉末を使用した。まず、所定量の In O
2 3 2 3 2 粉末、 ZnO粉末、 WO粉末を秤量、混合した後、榭脂製ポットに入れて水を媒体と
3 2 3
して湿式ボールミル混合した。その際、硬質 ZrOボールを用い、混合時間を 20時間
2
とした.その後、得られた混合スラリーを取り出し、濾過、乾燥'造粒した。得られた造 粒物を成形型に入れ、冷間静水圧プレスで 3tonZcm2の圧力をかけて所定形状に 成形して成形体を得た。次に、得られた成形体をそれぞれ次の手順で焼結した。
[0551] まず、炉内容積 0. lm3当たり 5リットル Z分の割合で焼結炉内に酸素を流入させ、
1500°Cで 5時間保持した。この際、 1000°Cまでは 1°CZ分で、 1000— 1500°Cの 問は 3°CZ分で昇温した。その後、酸素の流入を停止し、 1500°Cから 1300°Cまでを 10°C/分で降温した。その後、炉内容積 0. lm3当たり 10リットル/分の割合で Arを 流入させ、 1300°Cで 3時間保持した後、放冷した。
[0552] 得られた焼結体の密度は、水を用いたアルキメデス法に従って測定し、理論密度か ら相対密度を算出した (表 5参照)。尚、この際の理論密度は酸素欠陥のない In O
2 3 結晶(ビックスバイト型構造)と Znと Wの酸ィ匕物の重量分率より算出した。また、焼結 体中の Znと W含有量を ICP発光分析法で定量分析したところ、原料粉末を混合する 際の仕込み組成が維持されて ヽることが確認できた。確認できた具体的な原子組成 比率が表 5に示されている。
[0553] 次に、得られたそれぞれの焼結体を、スバッタ面をカップ砥石で磨き、直径 152m m、厚さ 5mmに加工して透明導電性薄膜用焼結体ターゲットを得た。これを、 In系 合金を用いてバッキングプレートに貼り合わせてスパッタリング用ターゲット 4 5を製 し 7こ。
[0554] 亜鉛やタングステンがターゲット中に組み込まれる形態は、酸化亜鉛 (ZnO)や酸 化タングステン (WO、 WO、 W O )として分散してもよぐ酸化インジウム一酸化亜
3 2 2 7
鉛間の複合酸化物(In Zn O、 In Zn O、 In Zn O、 In Zn Oなど)や酸化インジ
2 2 5 2 3 6 2 5 7 2 7 9
ゥムー酸ィ匕タングステン間の複合酸ィ匕物として分散してもよい。しかしながら、タンダス テン原子は酸化インジウムのインジウムサイトに置換固溶し、酸化インジウム焼結体 中に原子レベルで分散している形態力 スパッタリングにおける放電も安定であり、均 一な低抵抗の膜が得られるのでより好ましい。この低抵抗の膜は、請求の範囲の導 電性酸化物の一例に相当する。
このように分散することにより、平均した結晶粒子の直径は、 4. であった。こ の値は、画像処理により求めた。
[0555] 「実施例 4 6」
本実施例 4 6においては、スパッタリングターゲットの材料粉末として、平均粒径が 1 μ m以下の In O粉末、及び平均粒径が 1 μ m以下の GeO粉末、 WO粉末を用
2 3 2 3 いた。まず、表 5に示す GeZln原子比、 WZlnの原子比の組成の焼結体を得るよう に、 In O粉末と GeO粉末、 WO粉末を所定の割合で調合し、榭脂製ポットに入れ
2 3 2 3
、湿式ボールミルで混合した。この際、硬質 ZrOボールを用い、混合時間を 24時間
2
とした。混合後、得られたスラリーを取り出し、濾過、乾燥、造粒した。造粒物を冷間 静水圧プレスで 3tonZcm2の圧力をかけて成形した。
[0556] 次に、この成形体を、炉内容積 0. lm3当たり 5リットル Z分の割合で焼結炉内の大 気に酸素を導入する雰囲気で、 1300°Cにて 3時間焼結した。この際、 1°CZ分で昇 温し、焼結後の冷却の際は、酸素導入を止め、 1000°Cまでを 10°CZ分で降温した 得られた焼結体の破材を粉砕し、粉末 X線解析測定を実施したところ、ビックスパイ ト型構造の酸化インジウム相とトルトバイタイト型構造の In Ge O相に起因する回折
2 2 7
ピークのみ観察されたことから、本発明の特徴を有する酸化物焼結体と判断された。 また、焼結体の微細組織の EPMA分析から、酸化インジウム相にはゲルマニウムが 固溶していることが確認された。このように分散することにより、平均した結晶粒子の 直径は、 4. 3 mであった。この直径の値は、画像処理により求めた。この焼結体を 、直径 101mm、厚さ 5mmの大きさに加工し、スバッタ面をカップ砥石で磨いてター ゲットを作製する。特に、無酸素銅製のバッキングプレートに金属インジウムを用いて ボンディングすることによって、スパッタリングターゲットを構成した。
[0557] さて、ターゲット中に酸化ゲルマニウム粒子が存在すると、酸化ゲルマニウム粒子の 比抵抗が高いため、プラズマ力も照射されるアルゴンイオンで帯電が起こり、ァーキ ングが生じる。この現象が発生する傾向は、ターゲット投入電力を上げ、アルゴンィォ ンの照射量が増加するほど顕著になる。
[0558] これに対して、本発明に係るターゲットでは、ゲルマニウムがインジウムサイトに置換 固溶した酸化インジウム、ゲルマニウム酸インジウム化合物の ヽずれも比抵抗が低!ヽ (つまり高抵抗の粒子が存在しない)ので、投入パワーを増加させてもアーキングが 生じない。このため、本実施例では、投入電力の電力量を大きくすることができ、その 結果、高速成膜が実現される。
本発明の酸ィ匕物焼結体に Ge元素を含ませる理由は、このようなターゲットから膜を 作製すると、導電率が向上するからである。具体的に言えば、酸化インジウム膜中の 原子価が 4価であるインジウム位置に原子価 4価のゲルマニウムが占有し、これによ つてキャリア電子を放出して導電率が増大するからである。
また、本発明では、上述のようにターゲット中のゲルマニウム元素を、 GeZln原子 比で 0. 01以上 0. 3以下の範囲に規定している力 その理由は、その範囲を逸脱す ると、得られる薄膜の抵抗値が増大してしまうからである。 [0559] 一方、タングステンに関しても「分散して 、ること」、特に、酸化インジウムのインジゥ ムサイトに置換固溶していることが好ましい。すなわち、前記タングステンがターゲット 内に含まれる形態は、 WO、WOなどの酸ィ匕タングステンの形で酸化インジウム焼
3 2
結体中に分散している形態でもよい。さらに、 In W O などの酸化インジウム 酸ィ匕
2 3 12
タングステン間の複合酸ィ匕物の形で、酸化インジウム焼結体中に分散して 、る形態 でもよい。このように分散することにより、結晶粒子の平均直径は、 4. であった 。尚、平均直径は、画像処理により求めた。
また、タングステン原子が酸化インジウムのインジウムサイトに置換固溶することによ つて、タングステンが酸化インジウム焼結体中に原子レベルで分散している方力 好 ましい。原子レベルで分散している方が、スパッタリングにおいて放電が安定し、得ら れる透明導電性薄膜を低抵抗にするために有効だ力 である。この低抵抗の膜は、 請求の範囲の導電性酸化物の一例に相当する。
[0560] 「実施例 4 7」
本実施例 4 7においては、 In O粉末、 Ga02粉末、 WO粉末を原料粉末として
2 3 3
使用する。これらの粉末は、いずれも平均粒径が: L m以下である。
これら 3粉末をまず、表 5に示す GaZln原子比、 WZlnの組成の焼結体を得るよう に、 In O粉末と GaO粉末、 WO粉末を所定の割合で調合し、榭脂製ポットに入れ
2 3 2 3
、湿式ボールミルで混合した。この際、硬質 ZrOボールを用い、混合時間を 24時間
2
とした。混合後、得られたスラリーを取り出し、濾過、乾燥、造粒した。造粒物を冷間 静水圧プレスで 3tonZcm2の圧力をかけて成形した。
[0561] 次に、この成形体を、炉内容積 0. lm3当たり 5リットル/分の割合で焼結炉内の大 気に酸素を導入する雰囲気で、 1300°Cにて 3時間焼結した。この際、 1°CZ分で昇 温し、焼結後の冷却の際は、酸素導入を止め、 1000°Cまでを 10°CZ分で降温した 得られた焼結体の破材を粉砕し、粉末 X線回折測定を実施したところ、ビックスパイ ト型構造の酸化インジウム相に起因する回折ピークのみ観察されたことから、本発明 の特徴を有する酸化物焼結体と判断された。また、焼結体の微細組織の EPMA分 祈から、酸化インジウム相にはガリウムが固溶していることが確認された。このように分 散することにより、平均した結晶粒子の直径は、 4. 6 mであった。この直径の値は、 画像処理により求めた。この焼結体を、直径 101mm、厚さ 5mmの大きさに加工し、 スパッタ面をカップ砲石で研磨し、ターゲットとした。そして、このターゲットを無酸素 銅製のバッキングプレートに金属インジウムを用いてボンディングした。
[0562] さて、一般にターゲット中に酸ィ匕ガリウム粒子が存在すると、酸ィ匕ガリウム粒子の比 抵抗値が高いため、プラズマ力も照射されるアルゴンイオンで帯電が起こり、ァーキ ングが生じる。この傾向は、ターゲット投入電力を上げ、アルゴンイオンの照射量が増 加するほど大きくなる。
これに対して、本発明に基づく上記ターゲットでは、ガリウム力インジウムサイトに置 換固溶した酸化インジウム、ガリウム酸インジウム化合物の!/ヽずれも比抵抗値が低!ヽ 、つまり高抵抗の粒子が存在しないため、投入パワーを増加させてもアーキングはほ とんど生じない。このため、高投入電力による高速成膜が可能となる。
[0563] また、タングステンは、「分散していること」、特に酸化インジウムのインジウムサイトに 置換固溶していることが好ましい。すなわち、前記タングステンがターゲット内に含ま れる形態は、 WO
3、 WOなどの酸ィ匕タングステンの形で、酸化インジウム焼結体中に 2
分散している形態でもよいし、さらに、 In W O などの酸化インジウム 酸ィ匕タンダス
2 3 12
テン間の複合酸ィ匕物の形で、酸化インジウム焼結体中に分散して 、る形態でもよ 、。 このように分散することにより、結晶粒子の平均直径は、 4. であった。この直径 は、画像処理により求めた。
また、好ましくは、タングステン原子が酸化インジウムのインジウムサイトに置換固溶 することにより、タングステンが酸化インジウム焼結体中に原子レベルで分散している 方が好ましい。この理由は、スパッタリングにおいて放電が安定し、得られる透明導電 性薄膜を低抵抗にするために有効だ力もである。この低抵抗の膜は、請求の範囲の 導電性酸化物の一例に相当する。
[0564] B.比較例
上記実施例 4 1一実施例 4 7との比較のための例を以下示す。この比較例の内 容も表 5に示されている。
[0565] 「比較例 4 1 1 以下の相違点を除き、上記実施例 4 3とほぼ同様にしてスパッタリングターゲットを 作製した。
実施例 4 3と異なる点は、材料として WOを用いず、その結果タングステン (W)が
3
スパッタリングターゲットに含まれて ヽな 、点である。その他の事項は実施例 4 3と同 様である。作製したスパッタリングターゲットの相対密度は 99%であり、平均粒径は 1 2. であった(表 5)。これらの測定は実施例 4 3と同様にして行った。
[0566] 「比較例 4 2 I
以下の相違点を除き、上記実施例 4 5とほぼ同様にしてスパッタリングターゲットを 作製した。
実施例 4 5と異なる点は、材料として WOを用いず、その結果タングステン (W)が
3
スパッタリングターゲットに含まれていない点である。さらに異なる点は、 Znの原子組 成比([211]7( [211] + [111] ) )が0. 16である点である。ここで、 [Zn]は、亜鉛の原子 の数を表し、 [In]はインジウムの原子の数を表す。その他の事項は実施例 4 5と同 様である。作製したスパッタリングターゲットの相対密度は 98%であり、平均粒径は 3 . 8 /z mであった(表 5)。これらの測定は実施例 4 5と同様にして行った。
[0567] C.各诱明 雷蹬 探用した場合の抵抗
「実施例 4— 8」
上述した実施例 4-1から実施例 4-7で得られたスパッタリングターゲットを DCスパ ッタリング装置に装着し、スライドガラスに第一回目成膜用マスク (カプトンテープ)を 施し、 A1を 200nm厚に成膜した。その後、前述のマスクをリフトオフして、所定の A1 パターンを形成した。第二回目成膜用マスク (カプトンテープ)を施し、各スパッタリン グターゲットを用いて、透明導電膜 (透明電極)を 200nm厚に成膜後、成膜用マスク をリフトオフし、所定の接触抵抗測定用基板を得た。この透明導電膜は、請求の範囲 の導電性酸ィ匕物の一例に相当する。そして、当該基板の両端より端子を取り出し、ガ ラス ZA1Z透明電極の抵抗を測定した。その結果を合わせて表 5に示す。
[0568] また、成膜順序を透明電極 ZA1の順にして成膜を行うことによって、ガラス Z透明 電極 ZA1の接触抵抗測定用基板も得た。同様に、この基板での抵抗測定結果も合 わせて表 5に示した。 さらに、上記比較例 4 1及び比較例 4 2で得られたスパッタリングターゲットに関し ても、同様に測定を行った。その結果も表 5に示されている。
[0569] この表 5にも示されているように、 A1上に透明電極を成膜した場合、 A1表面が酸ィ匕 され、 Al Oを生成するため、一般的抵抗値は大きくなる。つまり、表 5に示すように、
2 3
W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドを含まない電極(比較例)では、ガラス Z A1Z透明電極の測定抵抗値は大きくなつている(表 5中、比較例 4-1、比較例 4-2 参照)。このことから、 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドを含有させることに よって、接触抵抗を小さくすることができる透明電極を提供することができる。尚、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドに関しては、後述する実施例 4 10—実施例 4 22に おいて詳述している。
[0570] P. TFTアレイ某板の作製
「実施例 4— 9」
本発明に基づき、 TFTアレイ基板を作製した例を図 10に基づき説明する。 まず、透光性のガラス基板 3001上に金属 A1 (99% Al、 l%Nd)を高周波スパッタ によって膜厚 1500オングストロームに堆積する。これを燐酸-酢酸-硝酸系水溶液を エッチング液として用いたホトエッチング法によって所望の形状のゲート電極 3002及 びゲート電極 3002に連なるゲート電極配線 3002aを形成した。
[0571] 次にグロ一放電 CVD法によって、ゲート絶縁膜 3003を形成するために窒化シリコ ン(SiN)膜を膜厚 3000オングストローム堆積する。続いて、 α Si:H (i)膜 3004を 膜厚 3500オングストローム堆積し、さらに、チャンネル保護層 3005となる窒化シリコ ン(SiN)膜を 3000オングストローム堆積する。この時、放電ガスとして、ゲート絶縁膜 3003となる SiN膜と、チャンネル保護層 3005となる SiN膜の成膜時には、 SiH -N
4
H N2系混合ガスを用いる。また、 a— Si:H (i)膜 3004の成膜時には、 SiH— N2
3 4 系の混合ガスを用いる。
[0572] 次に、このチャンネル保護層 3005となる SiN膜を、 CHF系ガスを用いたドライエツ チングし、所望の形状のチャンネル保護層 3005を形成した。このチャンネル保護層 3005の様子が図 10に示されている。
続いて a— Si: H (n)膜 3006を SiH— H— PH系の混合ガスを用いて膜厚 3000 オングストローム堆積する。次にこの上に、 Cr/Al二層膜を膜厚 0. 1 μ mの Cr、 0. 3 mの A1の順に真空蒸着法、又は、スパッタリング法によって堆積する。
[0573] この 2層を、 A1は H PO CH COOH— HNO— H O系エッチング液、 Crは硝酸
3 4 3 3 2
第二セリウムアンモ-ゥム水溶液を用いて、ホトエッチング法でエッチングする。この エッチングによって所望のソース電極 3007のパターン及びドレイン電極 3008のパタ ーンが形成される。さらに、 a—Si:H (i) J3l3004&t^ Q;—Si:H (n) J3l3006、を CHF 系ガスを用いたドライエッチング及びヒドラジン (NH NH ·Η Ο)水溶液を用いたゥ
2 2 2
エツトエッチングを併用することにより、所望のパターンのひ—SiH (i)膜 3004のパタ ーン、及び α—Si: H (n)膜 3006のパターンを形成する。次に、透明榭脂レジスト 30 10により保護膜を形成する。なお、本実施例 4-9では、 CrZAlの 2層膜を用いたが 、 Crの代わりに、 Mo、 Ti等を用いることも好ましい(図 10参照)。
この後、ホトエッチング法にて、ソース電極 3007及びドレイン電極 3008間と、透明 電極つまり画素電極(画素電極パターン 3009)とのコンタクトホール 3012等を形成 する。
[0574] この金属 A1から成るソース電極 3007及びドレイン電極 3008のパターンが形成され た基板上に、実施例 4 5で得られた酸化インジウムと酸ィ匕亜鉛'酸ィ匕タングステンを 主成分とするスパッタリングターゲットを用いたスパッタリング法で、非晶質透明導電 膜を堆積する。この非晶質透明導電膜も、酸化インジウムと酸ィ匕亜鉛'酸ィ匕タンダス テンを主成分とするものである。これによつて、画素電極パターン 3009等が形成され る。この画素電極パターン 3009は、請求の範囲の「透明電極」の一例に相当する。 また、同様のものであるが、その材料である非晶質透明導電膜は、請求の範囲の「導 電性酸化物」の一例に相当する。
[0575] 放電ガスは純アルゴン又は lvol%程度の微量の Oガスを混入させた Arガスを用
2
いる方法で、透明電極膜 (エッチングによって後に画素電極パターン 3009等になる) を膜厚 1200オングストローム堆積した。この In O -ZnO-WO膜は X線回折法で分
2 3 3
析するとピークは観察されず非晶質膜であった。また、この膜の比抵抗値は 3. 8 X 1 0— 4 Ω 'cm程度であり、十分に電極として実用となる膜である。この膜を篠酸 3. 5重 量0 /0の水溶液をエツチャントに用いてホトエッチング法により、少なくともソース電極 3 007のパターンと電気的に接続するようにエッチングし、所望の非晶質電極よりなる 画素電極パターン 3009を形成した。この時、 A1のソース電極 3007及びドレイン電極 3008がエッチング液で溶出することはほとんどな力つた。また、ゲート線取り出し部 1 4、ソース'ドレイン線取り出し部 3016も透明電極で覆われている(図 10参照)。この ようにして、 TFTアレイ基板が完成する。この TFTアレイ基板は、請求の範囲の TFT 基板の一例に相当する。
[0576] 尚、ここでは、蓚酸 3. 5重量%水溶液をエツチャントとして用いた力 燐酸 '酢酸'硝 酸を含む水溶液や、硝酸セリウムアンモニゥム塩を含む水溶液をエツチャントとして用 いることも好ましい。これらの水溶液を用いた場合も蓚酸の場合と同様の作用'効果 が得られる。
[0577] 尚、図 10では、 1個の TFT (薄膜トランジスタ)し力示されていないが、実際には、基 板上に複数の TFTを配置して、アレイ構造を構成している。各 TFTは同様の構成な ので、図 10では 1個の TFTの断面図のみを示した。
[0578] この後、図 10の状態カゝらさらに遮光膜パターンを形成して、 α -SiTFTアクティブ マトリクス基板が完成する。この基板を用いて TFT— LCD方式平面ディスプレイを製 造した。製造したディスプレイは、中間調の表示 (階調表示)も問題なく表示できた。 この TFT— LCD方式平面ディスプレイは、請求の範囲の液晶表示装置の好適な一 例に相当する。
[0579] 尚、本実施例 4 9では、実施例 4 5で作製したスパッタリングターゲットを用いて T FTアレイ基板を作製し、さらにそれを利用して液晶表示装置を構成する例を示した 力 他の実施例 4 1一実施例 4 7のスパッタリングターゲットを用いて TFTアレイ基 板を作製することも好ましい。また、この TFTアレイ基板を用いて液晶表示装置を構 成することも好ましぐ上述した例と同様に中間調の表示 (階調表示)を良好に行える 液晶表示装置が得られる。
[0580] E. Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドに関する実施例
以下、第 1群中の Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドに関する実施例を説明する。 下記実施例 4-10—実施例 4-23においては、それぞれ実施例 4-1又は 4-2、及び 実施例 4-3、 4-5で示した手順を実行し、スパッタリングターゲットを作成し、相対密
Figure imgf000125_0001
「実施例 4-10」
本実施例 4 10は、第 1群 Ml中から、 Niを採用した。そして、第 2群 M2中から、 G aを採用した。 Niの原子組成比率([Ni]Z ( [In] + [Ni]) )は、 0. 03であり、 Gaの原 子組成比率([0&]7 ( [111] + [0&]) )は、 0. 02である。作成したスパッタリングター ゲットの相対密度は 97%であった。また、平均粒径は 2. l /z mであった (表 6参照)。
[0583] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 480 Ω 'cmであった(表 6参照)。
[0584] A1との接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、 22. 4 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 26. 6 Ωであった(表 6参照)。
[0585] 「実施例 4 11」
本実施例 4 11は、第 1群 Ml中から、 Niを採用した。そして、第 2群 M2中から、 Zn を採用した。 Niの原子組成比率([Ni]Z ( [In] + [Ni]) )は、 0. 05であり、 Znの原 子組成比率( [Zn] / ( [In] + [Zn] ) )は、 0. 08である。作成したスパッタリングター ゲットの相対密度は 96%であった。また、平均粒径は 2. 2 /z mであった (表 6参照)。
[0586] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 562 Ω 'cmであった(表 6参照)。
[0587] A1との接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、 21. 3 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 25. 4 Ωであった(表 6参照)。
[0588] 「実施例 4 12」
本実施例 4 12は、第 1群 Ml中から、 Nbを採用した。そして、第 2群 M2中から、 G eを採用した。 Nbの原子組成比率([Nb]Z ( [In] + [Nb]) )は、 0. 04であり、 Geの 原子組成比率( [Zn] / ( [In] + [Zn] ) )は、 0. 03である。作成したスパッタリングタ 一ゲットの相対密度は 95%であった。また、平均粒径は 3.: mであった (表 6参照
) o
[0589] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 435 μ Ω 'cmであった(表 6参照)。 [0590] Alとの接触抵抗は、ガラスの上に、ガラス ZA1/透明電極の順で積層した場合は、 32.7 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 35.5 Ωであった(表 6参照)。
[0591] 「実施例 4 13」
本実施例 4 13は、第 1群 Ml中から、 Nbを採用した。そして、第 2群 M2中から、 S nを採用した。?^の原子組成比率([?^]7([111]+ [?^]))は、 0.04であり、 Snの 原子組成比率([311]7([111]+ [311]))は、 0.05である。作成したスパッタリングタ 一ゲットの相対密度は 96%であった。また、平均粒径は 3.5 /zmであった (表 6参照
)o
[0592] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 386/z Ω 'cmであった(表 6参照)。
[0593] A1との接触抵抗は、ガラスの上に、ガラス ZA1/透明電極の順で積層した場合は、
31.5 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 34.6 Ωであった(表 6参照)。
[0594] 「実施例 4 14」
本実施例 4 14は、第 1群 Ml中から、 Ceを採用した。そして、第 2群 M2中の金属 は用いていない。じ6の原子組成比率( 6] ([111]+ 6]))は、 0.03である。作 成したスパッタリングターゲットの相対密度は 96%であった。また、平均粒径は 2.3 mであった (表 6参照)。
[0595] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 493 μ Ω 'cmであった(表 6参照)。
[0596] A1との接触抵抗は、ガラスの上に、ガラス ZA1/透明電極の順で積層した場合は、
35.3 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 38.3 Ωであった(表 6参照)。
[0597] 「実施例 4 15」
本実施例 4 15は、第 1群 Ml中から、 Ceを採用した。そして、第 2群 M2中から、 S nを採用した。じ6の原子組成比率( 6]7([111]+ 6]))は、 0.05であり、 Snの 原子組成比率([311]7([111]+ [311]))は、 0.05である。作成したスパッタリングタ 一ゲットの相対密度は 97%であった。また、平均粒径は 2. 8 /z mであった (表 6参照
) o
[0598] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 387 Ω 'cmであった(表 6参照)。
[0599] A1との接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、
33. 2 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 36. 4 Ωであった(表 6参照)。
[0600] 「実施例 4 16」
本実施例 4 16は、第 1群 Ml中から、 Ho (ホルミウム)を採用した。そして、第 2群
M2中の金属は用いていない。 Hoの原子組成比率([Ho] Z( [In] + [Ho]) )は、 0
. 03である。作成したスパッタリングターゲットの相対密度は 95%であった。また、平 均粒径は 3. 6 mであった(表 6参照)。
[0601] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 425 μ Ω 'cmであった(表 6参照)。
[0602] A1との接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、
42. 0Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 43. 0 Ωであった(表 6参照)。
[0603] 「実施例 4 17」
本実施例 4-17は、第 1群 Ml中から、 Ho (ホルミウム)を採用した。そして、第 2群
M2中から、 Znを採用した。 Hoの原子組成比率([Ho] Z( [In] + [Ho]) )は、 0. 04 であり、 Znの原子組成比率([Zn]Z( [In] + [Zn]) )は、 0. 10である。作成したスパ ッタリングターゲットの相対密度は 96%であった。また、平均粒径は 2. であつ た (表 6参照)。
[0604] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 463 μ Ω 'cmであった(表 6参照)。
[0605] A1との接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、
42. 3 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 43. 5 Ωであった(表 6参照)。 [0606] 「実施例 4 18」
本実施例 4 18は、第 1群 Ml中から、 Er (エルビウム)を採用した。そして、第 2群
M2中の金属は用いていない。 Erの原子組成比率([Er]Z( [In] + [Er]) )は、 0. 0
4である。作成したスパッタリングターゲットの相対密度は 95%であった。また、平均 粒径は 3. 7 mであった(表 6参照)。
[0607] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 487 μ Ω 'cmであった (表 6参照)。
[0608] A1との接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、
39. 9 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 43. 8 Ωであった(表 6参照)。
[0609] 実施例 4 19
本実施例 4 19は、第 1群 Ml中から、 Feを採用した。そして、第 2群 M2中の金属 は用いていない。 6の原子組成比率( 6]7( [111] + ^6] ) )は、 0. 04である。作 成したスパッタリングターゲットの相対密度は 97%であった。また、平均粒径は 4. 3 mであった (表 6参照)。
[0610] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 456 μ Ω 'cmであった(表 6参照)。
[0611] A1との接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、
28. 4 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 34. 2 Ωであった(表 6参照)。
[0612] 「実施例 4 20」
本実施例 4 20は、第 1群 Ml中から、 Fe (ホルミウム)を採用した。そして、第 2群 M
2中から、 Znを採用した。?6の原子組成比率( 6]7( [111] + ^6] ) )は、 0. 05で あり、 Znの原子組成比率([Zn]Z( [In] + [Zn]) )は、 0. 10である。作成したスパッ タリングターゲットの相対密度は 95%であった。また、平均粒径は 4. であった( 表 6参照)。
[0613] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 450 Ω 'cmであった(表 6参照)。 [0614] Alとの接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、
29. 6 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 35. 4 Ωであった(表 6参照)。
[0615] 「実施例 4 21」
本実施例 4 21は、第 1群 Ml中から、 Pd (パラジウム)を採用した。そして、第 2群
M2中の金属は用いていない。 (1の原子組成比率([?(1]7( [111] + [?(1]) )は、 0.
03である。作成したスパッタリングターゲットの相対密度は 96%であった。また、平均 粒径は 4. 1 μ mであった(表 6参照)。
[0616] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 564 Ω 'cmであった(表 6参照)。
[0617] A1との接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、
37. 6 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 47. 6 Ωであった(表 6参照)。
[0618] 「実施例 4 22」
本実施例 4-22は、第 1群 Ml中から、 Pt (プラチナ)を採用した。そして、第 2群 M2 中の金属は用いていない。?の原子組成比率([?1;]7( [111] + [?1;]) )は、 0. 03で ある。作成したスパッタリングターゲットの相対密度は 95%であった。また、平均粒径
«4. 2 μ mであった(表 6参照)。
[0619] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 657 Ω 'cmであった(表 6参照)。
[0620] A1との接触抵抗は、ガラスの上に、ガラス ZA1Z透明電極の順で積層した場合は、
23. 7 Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 26. 8 Ωであった(表 6参照)。
[0621] 「実施例 4 23」
本実施例 4 23は、第 1群 Ml中から、 La (ランタン)を採用した。そして、第 2群 M2 中から、 Znを採用した。 Laの原子組成比率([La] Z( [In] + [La]) )は、 0. 10であ り、 Znの原子組成比率([Zn]Z( [In] + [Zn])は、 0. 18である。作成したスパッタリ ングターゲットの相対密度は 98%であった。また、平均粒径は 2. 2 /z mであった (表 6参照)。
[0622] 次に、上記実施例 4 8と同様にして抵抗値を測定した。その結果、透明電極の比 抵抗は、 620 Ω 'cmであった(表 6参照)。
[0623] A1との接触抵抗は、ガラスの上に、ガラス ZA1/透明電極の順で積層した場合は、
23. Ο Ωであった。また、ガラスの上に、ガラス Z透明電極 ZA1の順で積層した場合 は、 39. 3 Ωであった(表 6参照)。
[0624] F.バリエーション
'上述した例では、第 1群 Ml中、 W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドのい ずれ力 1種のみ利用した場合の例を示したが、 2種以上利用しても、同様の作用'効 果を奏することは言うまでもな 、。
•上述した例では、第 2群 M2中、 Sn、 Zn、 Ge、 Gaのいずれ力 1種のみ利用した場 合の例を示したが、 2種以上利用しても、同様の作用 ·効果を奏することは言うまでも ない。

Claims

請求の範囲
[1] 透明基板と、
前記透明基板上に設けられたソース電極と、
前記透明基板上に設けられたドレイン電極と、
前記透明基板上に設けられた透明画素電極と、
を具備してなる薄膜トランジスタ型基板にぉ 、て、前記透明画素電極が、 酸化インジウムを主成分として含み、さらに、酸化タングステン、酸化モリブデン、酸 化ニッケル、及び酸ィ匕ニオブ力 選ばれた一種又は二種以上の酸ィ匕物、
を含む透明導電膜であり、前記透明画素電極が、前記ソース電極又は前記ドレイ ン電極と電気的に接続していることを特徴する薄膜トランジスタ型基板。
[2] 透明基板と、前記透明基板上に設けられたソース電極と、前記透明基板上に設け られたドレイン電極と、前記透明基板上に設けられた透明画素電極と、を具備してな る薄膜トランジスタ型基板と、
複数色の着色パターンが設けられたカラーフィルター基板と、
前記薄膜トランジスタ型基板と、前記カラーフィルター基板と、〖こ挟まれた液晶層と を具備してなる薄膜トランジスタ型液晶表示装置において、前記透明画素電極が、 酸化インジウムを主成分として含み、さらに、酸化タングステン、酸化モリブデン、酸 化ニッケル、及び酸ィ匕ニオブ力 選ばれた一種又は二種以上の酸ィ匕物、
を含む透明導電膜であり、前記透明画素電極が、前記ソース電極又は前記ドレイ ン電極と電気的に接続していることを特徴する薄膜トランジスタ型液晶表示装置。
[3] 請求項 1に記載の薄膜トランジスタ型基板を製造する方法にぉ 、て、
前記透明基板上に前記透明導電膜を堆積するステップと、
前記堆積した前記透明導電膜を、酸性のエツチャントを用いて、エッチングすること によって、前記透明画素電極を形成するステップと、
を含むことを特徴とする薄膜トランジスタ型基板の製造方法。
[4] 酸性の前記エツチャントが、
蓚酸、燐酸 '酢酸'硝酸からなる混酸、又は硝酸第二セリウムアンモニゥムのいずれ か一種又は二種以上を含むことを特徴とする請求項 3に記載の薄膜トランジスタ型基 板の製造方法。
[5] 酸化インジウムを主成分とし、
W、 Mo、 Nb、 Ni、 Pt、 Pdからなる第 1金属群 Mlから選ばれた 1種又は 2種以上の 金属又はその金属の酸化物と、
ランタノイド系金属力もなる第 2金属群 M2から選ばれた 1種又は 2種以上の金属の 酸化物と、
を含むスパッタリングターゲット。
[6] W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから選ばれた 1種又は 2種以 上の金属又は金属酸ィ匕物の、酸化インジウムに対する組成である [M1]Z ([Ml] + [1 n])の値が、 0. 005—0. 2であり、
ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M2]Z([M2] + [In])の値力 0 . 005—0. 2であることを特徴とする請求項 5記載のスパッタリングターゲット。ここで、 前記 [Ml]は、前記第 1金属群から選ばれた 1種又は 2種以上の金属の原子の数を 表し、前記 [M2]は、前記第 2金属群から選ばれた 1種又は 2種以上の金属の原子の 数を表し、前記 [In]は、インジウムの原子の数を表す。
[7] ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた金属の酸ィ匕物が、 La、 Ce、 Ho、 Er中力も選ばれたいずれか 1種以上の金属の酸ィ匕物であることを特徴とす る請求項 5又は 6に記載のスパッタリングターゲット。
[8] 酸化インジウムを主成分とし、
W、 Mo、 Nb、 Ni、 Pt、 Pdからなる第 1金属群 Mlから選ばれた 1種又は 2種以上の 金属又はその金属の酸化物と、
ランタノイド系金属力もなる第 2金属群 M2から選ばれた 1種又は 2種以上の金属の 酸化物と、
更に、 Zn、 Sn、 Zr、 Ga、 Geからなる第 3金属群 M3から選ばれた 1種又は 2種以上 の金属の酸化物と、
を含むことを特徴とするスパッタリングターゲット。
[9] W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから選ばれた 1種又は 2種以 上の金属又は金属酸ィ匕物の、酸化インジウムに対する組成である [M1]Z ([Ml] + [1 n])の値が、 0. 005—0. 2であり、
ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M2]Z([M2] + [In])の値力 0 . 005—0. 2であり、
Zn、 Sn、 Zr、 Ga、 Geからなる前記第 3金属群力 選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M3]Z([M3] + [In])の値が 0. 005—0. 2であることを特徴とする請求項 8記載のスパッタリングターゲット。ここで、 前記 [Ml]は、前記第 1金属群から選ばれた 1種又は 2種以上の金属の原子の数を 表し、前記 [M2]は、前記第 2金属群から選ばれた 1種又は 2種以上の金属の原子の 数を表し、前記 [M3]は、前記第 3金属群から選ばれた 1種又は 2種以上の金属の原 子の数を表し、前記 [In]は、インジウム金属の原子の数を表す。
[10] ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた金属の酸ィ匕物が、 La、 Ce、 Ho、 Erのいずれか 1種以上の金属の酸ィ匕物であることを特徴とする請求項 8又 は 9記載のスパッタリングターゲット。
[11] 酸化インジウムを主成分とし、
W、 Mo、 Nb、 Ni、 Pt、 Pdからなる第 1金属群 Mlから選ばれた 1種又は 2種以上の 金属又はその金属の酸化物と、
ランタノイド系金属力もなる第 2金属群 M2から選ばれた 1種又は 2種以上の金属の 酸化物と、
力 なる透明導電膜。
[12] W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから選ばれた 1種又は 2種以 上の金属又は金属酸ィ匕物の、酸化インジウムに対する組成である [M1]Z ([Ml] + [1 n])の値が、 0. 005—0. 2であり、
ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M2]Z([M2] + [In])の値力 0 . 005—0. 2であることを特徴とする請求項 11記載の透明導電膜。ここで、前記 [Ml ]は、前記第 1金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表し、前記 [
M2]は、前記第 2金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表し、 前記 [In]は、インジウムの原子の数を表す。
[13] ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた金属の酸ィ匕物が、 La、
Ce、 Ho、 Erのいずれか 1種以上の金属の酸ィ匕物であることを特徴とする請求項 11 又は 12記載の透明導電膜。
[14] 酸化インジウムを主成分とし、
W、 Mo、 Nb、 Ni、 Pt、 Pdからなる第 1金属群 Mlから選ばれた 1種又は 2種以上の 金属又はその金属の酸化物と、
ランタノイド系金属力もなる第 2金属群 M2から選ばれた 1種又は 2種以上の金属の 酸化物と、
更に、 Zn、 Sn、 Zr、 Ga、 Geからなる第 3金属群 M3から選ばれた 1種又は 2種以上 の金属の酸化物と、
力 なることを特徴とする透明導電膜。
[15] W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから選ばれた 1種又は 2種以 上の金属又は金属酸ィ匕物の、酸化インジウムに対する組成である [M1]Z ([Ml] + [1 n])の値が、 0. 005—0. 2であり、
ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M2]Z([M2] + [In])の値力 0 . 005—0. 2であり、
Zn、 Sn、 Zr、 Ga、 Geからなる前記第 3金属群力 選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M3]Z([M3] + [In])の値が 0. 005—0. 2であることを特徴とする請求項 14記載の透明導電膜。ここで、前記 [Ml] は、前記第 1金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表し、前記 [ M2]は、前記第 2金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表し、 前記 [M3]は、前記第 3金属群から選ばれた 1種又は 2種以上の金属の原子の数を 表し、
前記 [In]は、インジウム原子の数を表す
[16] ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた金属の酸ィ匕物が、 La、 Ce、 Ho、 Erのいずれか 1種以上の金属の酸ィ匕物であることを特徴とする請求項 14 又は 15記載の透明導電膜。
[17] ガラス基板と、
前記ガラス基板上に設けられ、酸化インジウムを主成分とし、 W、 Mo、 Nb、 Ni、 Pt 、 Pdからなる第 1金属群 Mlから選ばれた 1種又は 2種以上の金属又はその金属の 酸ィ匕物と、ランタノイド系金属力もなる第 2金属群 M2から選ばれた 1種又は 2種以上 の金属の酸化物と、からなる透明導電膜と、
前記ガラス基板上に設けられた、 A1又は Agを主成分とする金属薄膜と、 を有することを特徴とする透明導電ガラス基板。
[18] W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから選ばれた 1種又は 2種以 上の金属又は金属酸ィ匕物の、酸化インジウムに対する組成である [M1]Z ([Ml] + [1 n])の値が、 0. 005—0. 2であり、
ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M2]Z([M2] + [In])の値力 0 . 005—0. 2であることを特徴とする請求項 17記載の透明導電ガラス基板。ここで、 前記 [Ml]は、前記第 1金属群から選ばれた 1種又は 2種以上の金属の原子の数を 表し、前記 [M2]は、前記第 2金属群から選ばれた 1種又は 2種以上の金属の原子の 数を表す。
[19] ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた金属の酸ィ匕物が、 La、 Ce、 Ho、 Erのいずれか 1種以上の金属の酸ィ匕物であることを特徴とする請求項 17 又は 18記載の透明導電ガラス基板。
[20] ガラス基板と、
前記ガラス基板上に設けられ、酸化インジウムを主成分とし、 W、 Mo、 Nb、 Ni、 Pt 、 Pdからなる第 1金属群 Mlから選ばれた 1種又は 2種以上の金属又はその金属の 酸ィ匕物と、ランタノイド系金属力もなる第 2金属群 M2から選ばれた 1種又は 2種以上 の金属の酸化物と、更に、 Zn、 Sn、 Zr、 Ga、 Geからなる第 3金属群 M3から選ばれ た 1種又は 2種以上の金属の酸化物と、力 なる透明導電膜と、 前記ガラス基板上に設けられた、 A1又は Agを主成分とする金属薄膜と、 を有することを特徴とする透明導電ガラス基板。
[21] W、 Mo、 Nb、 Ni、 Pt、 Pdからなる前記第 1金属群 Mlから選ばれた 1種又は 2種以 上の金属又は金属酸ィ匕物の、酸化インジウムに対する組成である [M1]Z ([Ml] + [1 n])の値が、 0. 005—0. 2であり、
ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M2]Z([M2] + [In])の値力 0 . 005—0. 2であり、
Zn、 Sn、 Zr、 Ga、 Geからなる前記第 3金属群力 選ばれた 1種又は 2種以上の金 属の酸化物の、酸化インジウムに対する組成である [M3]Z([M3] + [In])の値が 0. 005—0. 2であることを特徴とする請求項 20記載の透明導電ガラス基板。ここで、前 記 [Ml]は、前記第 1金属群力 選ばれた 1種又は 2種以上の金属の原子の数を表し 、前記 [M2]は、前記第 2金属群力 選ばれた 1種又は 2種以上の金属の原子の数を 表し、前記 [M3]は、前記第 3金属群から選ばれた 1種又は 2種以上の金属の原子の 数を表し、前記 [In]は、インジウム原子の数を表す。
[22] ランタノイド系金属力もなる前記第 2金属群 M2から選ばれた金属の酸ィ匕物が、 La、 Ce、 Ho、 Erのいずれか 1種以上の金属の酸ィ匕物であることを特徴とする請求項 20 又は 21記載の透明導電ガラス基板。
[23] W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属群 Mlから選ばれた 一種又は二種以上の金属を含む A1合金を用いて、ゲート、ソース、及びドレインから なる導体群 E1に含まれるいずれかの導体である第 1導体を、透明絶縁性基板上に 形成する第 1導体形成工程と、
形成された前記第 1導体、及び前記透明絶縁性基板を覆うように、絶縁膜を成膜す る絶縁膜成膜工程と、
成膜された前記絶縁膜に、コンタクトホールを形成するコンタクトホール形成工程と 前記絶縁膜上に透明膜電極力もなる第 2導体を形成する工程であって、前記第 2 導体と、前記第 1導体と、が前記コンタクトホールを介して電気的に接続する電極接 続工程と、
を少なくとも含むことを特徴とする薄膜トランジスタ基板の製造方法。
[24] 透明絶縁性基板と、前記透明絶縁性基板上に設けられ、且つ、ゲート、ソース、及 びドレインからなる導体群 E1に含まれるいずれかの導体である第 1導体を含む薄膜 トランジスタであって、
前記第 1導体が、
W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属群 Mlから選ばれた 一種又は二種以上の金属を含む A1合金カゝらなる A1層
を含み、
且つ、前記第 1導体上の絶縁膜に形成されたコンタクトホールを介して、透明膜電 極力もなる第 2導体と接続することを特徴とする薄膜トランジスタ。
[25] 前記第 1導体が、前記金属群 Mlから選ばれた一種又は二種以上の金属を 0. 5—
5wt%有する A1層を含むことを特徴とする請求項 24に記載の薄膜トランジスタ。
[26] 透明絶縁性基板と、前記透明絶縁性基板上に形成され、且つ、ゲート、ソース、及 びドレインからなる導体群 E1に含まれるいずれかの導体である第 1導体を含み、さら に、少なくとも前記透明絶縁性基板を覆うように形成された絶縁膜と、前記絶縁膜上 に形成された第 2導体と、を少なくとも含む薄膜トランジスタ基板であって、 前記第 1導体は、
W、 Mo、 La、 Nb、 Fe、 Pd、 Pt、 Ce、 Ho、及び Erからなる金属群 Mlから選ばれた 一種又は二種以上の金属を含む A1合金カゝらなる A1層
を含み、
前記絶縁膜は、
所定の前記第 1導体及び前記第 2導体方向に貫通しているコンタクトホール を備え、
前記第 2導体は、
透明膜電極からなり、
前記第 2導体が、前記コンタクトホールを介して、前記第 1導体の前記 A1層と電気 的に接続していることを特徴とする薄膜トランジスタ基板。
[27] 前記透明膜電極が、酸化インジウム、酸化すず、酸化インジウムすず、酸化インジ ゥム亜鉛、及び酸化亜鉛の 、ずれかからなることを特徴とする請求項 26に記載の薄 膜トランジスタ基板。
[28] 前記第 1導体が、前記金属群 Mlから選ばれた一種又は二種以上の金属を 0. 5— 5wt%有する A1層を含むことを特徴とする請求項 26又は 27のいずれかに記載の薄 膜トランジスタ基板。
[29] 請求項 26— 28のいずれかに記載の薄膜トランジスタ基板と、
前記薄膜トランジスタ基板により駆動される液晶層と、
を含むことを特徴とする液晶表示装置。
[30] 透明基板と、
前記透明基板上に設けられた A1を主成分とするゲート電極と、
前記透明基板上に設けられたソース電極と、
前記透明基板上に設けられたドレイン電極と、
前記透明基板上に設けられたシリコン層と、
前記透明基板上に設けられた透明電極と、
を備えた液晶表示装置用 TFT基板において、前記透明電極が、
酸化インジウムと、
W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成る第 1群 Mlから選択された 1種 又は 2種以上の金属の酸化物と、
を含む導電性酸化物であり、この前記透明電極は、前記 A1を主成分とするゲート電 極及び前記ソース電極及び前記ドレイン電極力 成る群力 選ばれる少なくとも 1の 電極と直接接合して ヽることを特徴とする TFT基板。
[31] 前記導電性酸ィ匕物中、インジウムに対する前記第 1群 Mlから選択された金属の酸 化物の原子組成比率である [Μ1]Ζ( [Ιη] + [Μ1])が 0. 005—0. 2の範囲にある ことを特徴とする請求項 30記載の TFT基板。ここで、前記式中の [Ml]は、第 1群 M 1力 選択された 1種又は 2種以上の金属の原子の数を表す。また、前記式中の [In] はインジウムの原子の数を表す。
[32] 前記導電性酸化物が、酸化インジウムの他に、 スズ、亜鉛、ゲルマニウム、ガリウム、力も成る第 2群 M2から選択された 1種又は 2 種以上の金属の酸化物を含むことを特徴とする請求項 30又は 31記載の TFT基板。
[33] 前記導電性酸ィ匕物中、インジウムに対する前記第 2群 M2から選択された金属の酸 化物の原子組成比率でぁる[1^2]7( [111] + [1^2])が0. 01-0. 3の範囲にあるこ とを特徴とする請求項 32記載の TFT基板。ここで、前記式中の [M2]は、第 2群 M2 力 選択された 1種又は 2種以上の金属、すなわちスズ、亜鉛、ゲルマニウム、ガリウ ムのいずれか 1種又は 2種以上の原子の数を表す。また、前記式中の [In]はインジゥ ムの原子の数を表す。
[34] 液晶表示装置用 TFT基板に用いられ透明電極であって、液晶を駆動する前記透 明電極をスパッタリング法で製造する際に用いるスパッタリングターゲットにおいて、 酸化インジウムと、
W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成る第 1群 Mlから選択された 1種 又は 2種以上の金属の酸化物と、
を含む導電性酸化物から成ることを特徴とする A1を主成分とする電極又は配線と電 気的に接合可能な透明電極製造用スパッタリングターゲット。
[35] 前記導電性酸ィ匕物中、インジウムに対する前記第 1群 Mlから選択された金属の酸 化物の原子組成比率である [Μ1]Ζ( [Ιη] + [Μ1])が 0. 005—0. 2の範囲にある ことを特徴とする請求項 34記載のスパッタリングターゲット。ここで、前記式中の [Ml
]は、第 1群 Mlから選択された 1種又は 2種以上の金属の原子の数を表す。また、前 記式中の [In]はインジウムの原子の数を表す。
[36] 前記導電性酸化物が、酸化インジウムの他に、
スズ、亜鉛、ゲルマニウム、ガリウム、力も成る第 2群 M2から選択された 1種又は 2 種以上の金属の酸ィ匕物を含むことを特徴とする請求項 34又は 35記載のスパッタリン グターゲット。
[37] 前記導電性酸ィ匕物中、インジウムに対する前記第 2群 M2から選択された金属の酸 化物の原子組成比率でぁる[1^2]7( [111] + [1^2])が0. 01-0. 3の範囲にあるこ とを特徴とする請求項 36記載のスパッタリングターゲット。ここで、前記式中の [M2] は、第 2群 M2から選択された 1種又は 2種以上の金属、すなわちスズ、亜鉛、ゲルマ ユウム、ガリウムのいずれ力 1種又は 2種以上の原子の数を表す。また、前記式中の [ In]はインジウムの原子の数を表す。
[38] TFT基板と、液晶と、を備えた液晶表示装置にお!、て、
前記 TFT基板は、
透明基板と、
前記透明基板上に設けられた A1を主成分とするゲート電極と、
前記透明基板上に設けられたソース電極と、
前記透明基板上に設けられたドレイン電極と、
前記透明基板上に設けられたシリコン層と、
前記透明基板上に設けられ、前記液晶を駆動する画素電極と、
前記ゲート電極及びソース電極'前記ドレイン電極を保護する透明電極と、 を備え、前記画素電極又は透明電極は、
酸化インジウムと、
W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成る第 1群 Mlから選択された 1種 又は 2種以上の金属の酸化物と、
を含む導電性酸化物であり、この前記画素電極又は透明電極は、前記 A1を主成分と するゲート電極及び前記ソース電極及び前記ドレイン電極力 成る群力 選ばれる 少なくとも 1の電極と直接接合していることを特徴とする液晶表示装置。
[39] 前記導電性酸ィ匕物中、インジウムに対する前記第 1群 Mlから選択された金属の酸 化物の原子組成比率である [Μ1]Ζ( [Ιη] + [Μ1])が 0. 005—0. 2の範囲にある ことを特徴とする請求項 38記載の液晶表示装置。ここで、前記式中の [Ml]は、第 1 群 Mlから選択された 1種又は 2種以上の金属の原子の数を表す。また、前記式中の [In]はインジウムの原子の数を表す。
[40] 前記導電性酸化物が、酸化インジウムの他に、
スズ、亜鉛、ゲルマニウム、ガリウム、力も成る第 2群 M2から選択された 1種又は 2 種以上の金属の酸ィ匕物を含むことを特徴とする請求項 38又は 39記載の液晶表示装 置。
[41] 前記導電性酸ィ匕物中、インジウムに対する前記第 2群 M2から選択された金属の酸 化物の原子組成比率でぁる[1^2]7( [111] + [1^2])が0. 01-0. 3の範囲にあるこ とを特徴とする請求項 40記載の液晶表示装置。ここで、前記式中の [M2]は、第 2群 M2から選択された 1種又は 2種以上の金属、すなわちスズ、亜鉛、ゲルマニウム、ガ リウムのいずれか 1種又は 2種以上の原子の数を表す。また、前記式中の [In]はイン ジゥムの原子の数を表す。
[42] 透明基板と、
前記透明基板上に設けられた A1を主成分とするゲート電極と、
前記透明基板上に設けられたソース電極と、
前記透明基板上に設けられたドレイン電極と、
前記透明基板上に設けられたシリコン層と、
前記透明基板上に設けられた画素電極と、
前記ゲート電極及び前記ソース電極 ·前記ドレイン電極を保護する透明電極と、 を備えた液晶表示装置用 TFT基板に用いられ、液晶を駆動する前記画素電極にお いて、
酸化インジウムと、
W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成る第 1群 Mlから選択された 1種 又は 2種以上の金属の酸化物と、
を含む導電性酸化物であり、
さらに、前記画素電極は、前記 A1を主成分とするゲート電極及び前記ソース電極 及び前記ドレイン電極カゝら成る群カゝら選ばれる少なくとも 1の電極と直接接合している ことを特徴とする画素電極。
[43] 前記導電性酸ィ匕物中、インジウムに対する前記第 1群 Mlから選択された金属の酸 化物の原子組成比率である [Μ1]Ζ( [Ιη] + [Μ1])が 0. 005—0. 2の範囲にある ことを特徴とする請求項 42記載の画素電極。ここで、前記式中の [Ml]は、第 1群 M 1力 選択された 1種又は 2種以上の金属の原子の数を表す。また、前記式中の [In] はインジウムの原子の数を表す。
[44] 前記導電性酸化物が、酸化インジウムの他に、
スズ、亜鉛、ゲルマニウム、ガリウム、力も成る第 2群 M2から選択された 1種又は 2 種以上の金属の酸化物を含むことを特徴とする請求項 42又は 43記載の画素電極。
[45] 前記導電性酸ィ匕物中、インジウムに対する前記第 2群 M2から選択された金属の酸 化物の原子組成比率でぁる[1^2]7( [111] + [1^2])が0. 01-0. 3の範囲にあるこ とを特徴とする請求項 44記載の画素電極。ここで、前記式中の [M2]は、第 2群 M2 力 選択された 1種又は 2種以上の金属、すなわちスズ、亜鉛、ゲルマニウム、ガリウ ムのいずれか 1種又は 2種以上の原子の数を表す。また、前記式中の [In]はインジゥ ムの原子の数を表す。
[46] 透明基板と、
前記透明基板上に設けられた A1を主成分と するゲート電極と、
前記透明基板上に設けられたソース電極と、
前記透明基板上に設けられたドレイン電極と、
前記透明基板上に設けられたシリコン層と、
前記透明基板上に設けられた画素電極と、
前記ゲート電極及び前記ソース電極 ·前記ドレイン電極を保護する透明電極と、 を備えた液晶表示装置用 TFT基板に用いられる前記透明電極にぉ ヽて、
酸化インジウムと、
W、 Mo、 Ni、 Nb、 Fe、 Pt、 Pd、ランタノイドから成る第 1群 Mlから選択された 1種 又は 2種以上の金属の酸化物と、
を含む導電性酸化物であり、
さらに、前記透明電極は、前記 A1を主成分とするゲート電極及び前記ソース電極 及び前記ドレイン電極カゝら成る群カゝら選ばれる少なくとも 1の電極と直接接合している ことを特徴とする透明電極。
[47] 前記導電性酸ィ匕物中、インジウムに対する前記第 1群 Mlから選択された金属の酸 化物の原子組成比率である [Μ1]Ζ( [Ιη] + [Μ1])が 0. 005—0. 2の範囲にある ことを特徴とする請求項 46記載の透明電極。ここで、前記式中の [Ml]は、第 1群 M
1力 選択された 1種又は 2種以上の金属の原子の数を表す。また、前記式中の [In] はインジウムの原子の数を表す。
[48] 前記導電性酸化物が、酸化インジウムの他に、 スズ、亜鉛、ゲルマニウム、ガリウム、力も成る第 2群 M2から選択された 1種又は 2 種以上の金属の酸化物を含むことを特徴とする請求項 46又は 47記載の透明電極。
[49] 前記導電性酸ィ匕物中、インジウムに対する前記第 2群 M2から選択された金属の酸 化物の原子組成比率でぁる[1^2]7( [111] + [1^2])が0. 01-0. 3の範囲にあるこ とを特徴とする請求項 48記載の透明電極。ここで、前記式中の [M2]は、第 2群 M2 力 選択された 1種又は 2種以上の金属、すなわちスズ、亜鉛、ゲルマニウム、ガリウ ムのいずれか 1種又は 2種以上の原子の数を表す。また、前記式中の [In]はインジゥ ムの原子の数を表す。
[50] 請求項 30— 33のいずれかに記載の TFT基板を製造する方法において、
前記透明基板上に前記導電性酸化物を堆積し、前記導電性酸化物の薄膜を形成 するステップと、
前記形成した前記導電性酸ィ匕物の薄膜を蓚酸を含む水溶液でエッチングすること によって、前記透明電極を形成するステップと、
を含むことを特徴とする TFT基板の製造方法。
[51] 請求項 30— 33のいずれかに記載の TFT基板を製造する方法において、
前記透明基板上に前記導電性酸化物を堆積し、前記導電性酸化物の薄膜を形成 するステップと、
前記形成した前記導電性酸化物の薄膜を燐酸 ·酢酸 ·硝酸を含む水溶液でエッチ ングすることによって、前記透明電極を形成するステップと、
を含むことを特徴とする TFT基板の製造方法。
[52] 請求項 30— 33のいずれかに記載の TFT基板を製造する方法において、
前記透明基板上に前記導電性酸化物を堆積し、前記導電性酸化物の薄膜を形成 するステップと、
前記形成した前記導電性酸ィ匕物の薄膜を硝酸セリウムアンモ-ゥム塩を含む水溶 液でエッチングすることによって、前記透明電極を形成するステップと、
を含むことを特徴とする TFT基板の製造方法。
[53] 前記ランタノイド力 Ce、 Nd、 Er、 Hoから選ばれた 1種又は 2種以上のランタノイド であることを特徴とする請求項 30— 52のいずれかに記載の TFT基板、又は、透明 電極製造用スパッタリングターゲット、又は、液晶表示装置、又は、画素電極、又は透 明電極、又は、 TFT基板の製造方法。
PCT/JP2005/003489 2004-03-09 2005-03-02 薄膜トランジスタ及び薄膜トランジスタ基板及びこれらの製造方法及びこれらを用いた液晶表示装置及び関連する装置及び方法、並びに、スパッタリングターゲット及びこれを用いて成膜した透明導電膜及び透明電極及び関連する装置及び方法 Ceased WO2005086180A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
EP05719804A EP1724790A4 (en) 2004-03-09 2005-03-02 THIN FILM TRANSISTOR AND THIN FILM TRANSISTOR SUBSTRATE AND METHOD OF MANUFACTURING METHOD AND LIQUID CRYSTAL DISPLAY UNIT THEREFOR AND SUCH A FACILITY AND METHOD AND SPUTTER TARGET AND THEREFORE OF A TRANSPARENT CONDUCTIVE FILM AND TRANSPARENT ELECTRODE, AND METHOD AND METHOD THEREFOR
CN2005800045035A CN1918672B (zh) 2004-03-09 2005-03-02 薄膜晶体管、薄膜晶体管基板、液晶显示装置、溅射靶、透明导电膜、透明电极及它们的制造方法
US10/592,280 US8038857B2 (en) 2004-03-09 2005-03-02 Thin film transistor, thin film transistor substrate, processes for producing the same, liquid crystal display using the same, and related devices and processes; and sputtering target, transparent electroconductive film formed by use of this, transparent electrode, and related devices and processes
KR1020067018342A KR101101456B1 (ko) 2004-03-09 2005-03-02 박막 트랜지스터, 박막 트랜지스터 기판, 이들의 제조방법, 이들을 사용한 액정 표시 장치, 관련된 장치 및방법, 및 스퍼터링 타깃, 이것을 사용하여 성막한 투명도전막, 투명 전극, 및 관련된 장치 및 방법
US13/219,827 US8507111B2 (en) 2004-03-09 2011-08-29 Thin film transistor, thin film transistor substrate, processes for producing the same, liquid crystal display using the same, and related devices and processes; and sputtering target, transparent electroconductive film formed by use of this, transparent electrode, and related devices and processes
US13/219,814 US8773628B2 (en) 2004-03-09 2011-08-29 Thin film transistor, thin film transistor substrate, processes for producing the same, liquid crystal display using the same, and related devices and processes; and sputtering target, transparent electroconductive film formed by use of this, transparent electrode, and related devices and processes

Applications Claiming Priority (10)

Application Number Priority Date Filing Date Title
JP2004065324 2004-03-09
JP2004-065324 2004-03-09
JP2004-070113 2004-03-12
JP2004070113A JP2005258115A (ja) 2004-03-12 2004-03-12 薄膜トランジスタ型基板及び薄膜トランジスタ型液晶表示装置及び薄膜トランジスタ型基板の製造方法
JP2004130702A JP2005317579A (ja) 2004-04-27 2004-04-27 薄膜トランジスタ及び薄膜トランジスタ基板及び薄膜トランジスタ基板の製造方法及び薄膜トランジスタ基板を用いた液晶表示装置
JP2004-130702 2004-04-27
JP2004-132621 2004-04-28
JP2004132621A JP4548651B2 (ja) 2004-04-28 2004-04-28 スパッタリングターゲット及び透明導電膜及び透明導電ガラス基板
JP2004-272951 2004-09-21
JP2004272951A JP4660667B2 (ja) 2004-03-09 2004-09-21 Tft基板及びスパッタリングターゲット及び液晶表示装置及び画素電極及び透明電極及びtft基板の製造方法

Related Child Applications (3)

Application Number Title Priority Date Filing Date
US10/592,280 A-371-Of-International US8038857B2 (en) 2004-03-09 2005-03-02 Thin film transistor, thin film transistor substrate, processes for producing the same, liquid crystal display using the same, and related devices and processes; and sputtering target, transparent electroconductive film formed by use of this, transparent electrode, and related devices and processes
US13/219,827 Division US8507111B2 (en) 2004-03-09 2011-08-29 Thin film transistor, thin film transistor substrate, processes for producing the same, liquid crystal display using the same, and related devices and processes; and sputtering target, transparent electroconductive film formed by use of this, transparent electrode, and related devices and processes
US13/219,814 Division US8773628B2 (en) 2004-03-09 2011-08-29 Thin film transistor, thin film transistor substrate, processes for producing the same, liquid crystal display using the same, and related devices and processes; and sputtering target, transparent electroconductive film formed by use of this, transparent electrode, and related devices and processes

Publications (1)

Publication Number Publication Date
WO2005086180A1 true WO2005086180A1 (ja) 2005-09-15

Family

ID=34923493

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/003489 Ceased WO2005086180A1 (ja) 2004-03-09 2005-03-02 薄膜トランジスタ及び薄膜トランジスタ基板及びこれらの製造方法及びこれらを用いた液晶表示装置及び関連する装置及び方法、並びに、スパッタリングターゲット及びこれを用いて成膜した透明導電膜及び透明電極及び関連する装置及び方法

Country Status (6)

Country Link
US (3) US8038857B2 (ja)
EP (1) EP1724790A4 (ja)
KR (1) KR101101456B1 (ja)
CN (2) CN1918672B (ja)
TW (2) TWI390732B (ja)
WO (1) WO2005086180A1 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007041081A1 (en) * 2005-09-29 2007-04-12 H.C. Starck, Inc. Sputtering target, low resistivity, transparent conductive film, method for producing such film and composition for use therein
JP2008041695A (ja) * 2006-08-01 2008-02-21 Canon Inc 酸化物のエッチング方法
WO2008072681A1 (ja) * 2006-12-11 2008-06-19 Showa Denko K.K. 化合物半導体発光素子及びその製造方法
US7452488B2 (en) * 2006-10-31 2008-11-18 H.C. Starck Inc. Tin oxide-based sputtering target, low resistivity, transparent conductive film, method for producing such film and composition for use therein
JPWO2008012970A1 (ja) * 2006-07-27 2009-12-17 日鉱金属株式会社 リチウム含有遷移金属酸化物ターゲット及びその製造方法並びにリチウムイオン薄膜二次電池
US8974918B2 (en) 2006-07-04 2015-03-10 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
WO2016052380A1 (ja) * 2014-09-30 2016-04-07 Jx金属株式会社 タングステンスパッタリングターゲット及びその製造方法
JP2016191090A (ja) * 2015-03-30 2016-11-10 三菱マテリアル株式会社 スパッタリングターゲット材、その製造方法、及び光学機能膜

Families Citing this family (69)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8999836B2 (en) * 2005-05-13 2015-04-07 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing display device
KR101276966B1 (ko) * 2005-11-21 2013-06-19 이데미쓰 고산 가부시키가이샤 투명 도전막 및 그것을 이용한 기판, 전자 기기 및 액정표시 장치
KR20090051170A (ko) * 2006-08-10 2009-05-21 이데미쓰 고산 가부시키가이샤 란타노이드 함유 산화물 타겟
KR100818287B1 (ko) * 2007-01-10 2008-03-31 삼성전자주식회사 폴리 실리콘의 형성방법, 이 폴리 실리콘을 구비하는 박막트랜지스터 및 그 제조방법
US7517783B2 (en) * 2007-02-13 2009-04-14 Micron Technology, Inc. Molybdenum-doped indium oxide structures and methods
CN102593161B (zh) * 2007-03-20 2014-11-05 出光兴产株式会社 半导体器件
KR100865960B1 (ko) * 2007-04-03 2008-10-30 경희대학교 산학협력단 실리콘 슬러리를 이용한 전자 소자 및 그 제조방법
JP5522889B2 (ja) 2007-05-11 2014-06-18 出光興産株式会社 In−Ga−Zn−Sn系酸化物焼結体、及び物理成膜用ターゲット
TWI339757B (en) * 2007-10-22 2011-04-01 Au Optronics Corp Display device and method of manufacturing the same
US8384077B2 (en) * 2007-12-13 2013-02-26 Idemitsu Kosan Co., Ltd Field effect transistor using oxide semicondutor and method for manufacturing the same
JP5372776B2 (ja) 2007-12-25 2013-12-18 出光興産株式会社 酸化物半導体電界効果型トランジスタ及びその製造方法
TWI477628B (zh) * 2008-02-29 2015-03-21 Nippon Steel & Sumikin Mat Co Metal sputtering target material
WO2009128424A1 (ja) * 2008-04-16 2009-10-22 住友金属鉱山株式会社 薄膜トランジスタ型基板、薄膜トランジスタ型液晶表示装置および薄膜トランジスタ型基板の製造方法
JP5616038B2 (ja) 2008-07-31 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI495108B (zh) 2008-07-31 2015-08-01 半導體能源研究所股份有限公司 半導體裝置的製造方法
WO2010032422A1 (ja) * 2008-09-19 2010-03-25 出光興産株式会社 酸化物焼結体及びスパッタリングターゲット
JP5361651B2 (ja) 2008-10-22 2013-12-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
WO2010047288A1 (en) * 2008-10-24 2010-04-29 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductordevice
KR101667909B1 (ko) * 2008-10-24 2016-10-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
US8741702B2 (en) 2008-10-24 2014-06-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
EP2180518B1 (en) 2008-10-24 2018-04-25 Semiconductor Energy Laboratory Co, Ltd. Method for manufacturing semiconductor device
JP4969624B2 (ja) 2008-11-12 2012-07-04 株式会社神戸製鋼所 光情報記録媒体
JP5515281B2 (ja) * 2008-12-03 2014-06-11 ソニー株式会社 薄膜トランジスタ、表示装置、電子機器および薄膜トランジスタの製造方法
JP4752927B2 (ja) * 2009-02-09 2011-08-17 ソニー株式会社 薄膜トランジスタおよび表示装置
KR101671210B1 (ko) 2009-03-06 2016-11-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
KR101782176B1 (ko) 2009-07-18 2017-09-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제조 방법
KR101696859B1 (ko) 2009-08-05 2017-01-16 스미토모 긴조쿠 고잔 가부시키가이샤 이온 도금용 태블릿과 그 제조 방법, 및 투명 도전막
KR20120057629A (ko) 2009-09-18 2012-06-05 소니 주식회사 광 정보 기록 매체용 기록층, 광 정보 기록 매체 및 스퍼터링 타깃
JP2011084804A (ja) * 2009-09-18 2011-04-28 Kobelco Kaken:Kk 金属酸化物−金属複合スパッタリングターゲット
JP5411945B2 (ja) * 2009-10-26 2014-02-12 Jx日鉱日石金属株式会社 酸化インジウム系焼結体及び酸化インジウム系透明導電膜
KR102667809B1 (ko) * 2009-11-28 2024-05-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
EP2504855A4 (en) 2009-11-28 2016-07-20 Semiconductor Energy Lab STACKED OXIDE MATERIAL, SEMICONDUCTOR ELEMENT AND METHOD FOR PRODUCING SEMICONDUCTOR ELEMENT
WO2011065210A1 (en) 2009-11-28 2011-06-03 Semiconductor Energy Laboratory Co., Ltd. Stacked oxide material, semiconductor device, and method for manufacturing the semiconductor device
JP5185447B2 (ja) * 2009-11-30 2013-04-17 シャープ株式会社 アクティブマトリクス基板、製造方法、及び表示装置
WO2011108346A1 (en) 2010-03-05 2011-09-09 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of oxide semiconductor film and manufacturing method of transistor
DE112011100972T5 (de) 2010-03-19 2013-01-17 Sumitomo Metal Mining Co. Ltd. Transparenter leitender Film
DE102010003555B4 (de) * 2010-03-31 2019-12-24 Globalfoundries Dresden Module One Llc & Co. Kg Aluminiumsicherungen in einem Halbleiterbauelement, das Metallgateelektrodenstrukturen aufweist
EP2447999A1 (en) * 2010-10-29 2012-05-02 Applied Materials, Inc. Method for depositing a thin film electrode and thin film stack
TWI562379B (en) 2010-11-30 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device and method for manufacturing semiconductor device
KR101880783B1 (ko) * 2011-02-04 2018-07-20 스미토모 긴조쿠 고잔 가부시키가이샤 산화물 소결체 및 그것을 가공한 태블렛
TWI420672B (zh) * 2011-06-13 2013-12-21 Au Optronics Corp 主動元件及具有此主動元件的電泳顯示器
JP2014145857A (ja) 2013-01-28 2014-08-14 Sony Corp 表示装置およびその製造方法、並びに電子機器
TWI508171B (zh) * 2013-02-05 2015-11-11 Ind Tech Res Inst 半導體元件結構及其製造方法
CN103400822A (zh) * 2013-08-01 2013-11-20 京东方科技集团股份有限公司 阵列基板及显示装置
CN103474439B (zh) * 2013-09-26 2016-08-24 合肥京东方光电科技有限公司 一种显示装置、阵列基板及其制作方法
WO2015104962A1 (ja) * 2014-01-07 2015-07-16 三菱瓦斯化学株式会社 亜鉛とスズを含む酸化物のエッチング液およびエッチング方法
JP6119773B2 (ja) 2014-03-25 2017-04-26 住友電気工業株式会社 酸化物焼結体およびその製造方法、スパッタターゲット、ならびに半導体デバイス
CN104241394A (zh) 2014-08-29 2014-12-24 京东方科技集团股份有限公司 一种薄膜晶体管及相应的制备方法、显示基板和显示装置
EP3061735A4 (en) * 2014-10-22 2016-12-14 Sumitomo Electric Industries SINTERED OXID AND SEMICONDUCTOR ELEMENT
US10680017B2 (en) 2014-11-07 2020-06-09 Semiconductor Energy Laboratory Co., Ltd. Light-emitting element including EL layer, electrode which has high reflectance and a high work function, display device, electronic device, and lighting device
EP3257827A4 (en) 2015-02-13 2018-10-17 Sumitomo Electric Industries, Ltd. Oxide sintered body and method for producing same, sputter target, and semiconductor device
CN107532282B (zh) * 2015-05-08 2021-02-23 应用材料公司 制造用于显示器制造的层堆叠的方法和其设备
CN107567508A (zh) * 2015-05-08 2018-01-09 应用材料公司 使用水蒸汽制造用于显示器制造的层的方法和所述方法的设备
KR102436641B1 (ko) * 2015-10-23 2022-08-26 삼성디스플레이 주식회사 표시 장치 및 그 제조방법
US9806179B2 (en) * 2016-01-14 2017-10-31 Hon Hai Precision Industry Co., Ltd. Method for fabricating conducting structure and thin film transistor array panel
WO2018119649A1 (zh) * 2016-12-27 2018-07-05 深圳市柔宇科技有限公司 阵列基板及阵列基板的制备方法
KR102370249B1 (ko) * 2017-06-05 2022-03-04 도판 인사츠 가부시키가이샤 반도체 장치, 표시 장치 및 스퍼터링 타깃
CN107464776B (zh) 2017-08-30 2020-05-26 京东方科技集团股份有限公司 一种显示面板、其制作方法及显示装置
KR102556021B1 (ko) 2017-10-13 2023-07-17 삼성디스플레이 주식회사 디스플레이 장치 및 그 제조방법
WO2019187269A1 (ja) * 2018-03-30 2019-10-03 三井金属鉱業株式会社 酸化物焼結体、スパッタリングターゲットおよび透明導電膜
CN111164233B (zh) * 2018-08-09 2022-04-05 捷客斯金属株式会社 氧化物溅射靶及其制造方法、以及使用该氧化物溅射靶形成的氧化物薄膜
TWI702457B (zh) 2019-04-23 2020-08-21 元太科技工業股份有限公司 反射式主動元件陣列基板及其製作方法與反射式顯示裝置及其製作方法
CN114057470A (zh) * 2020-07-31 2022-02-18 广州市尤特新材料有限公司 掺杂钼的氧化铟靶材制备方法和掺杂钼的氧化铟靶材
KR102646917B1 (ko) * 2021-09-16 2024-03-13 엘티메탈 주식회사 몰리브덴 산화물계 소결체, 상기 소결체를 이용한 박막, 상기 박막을 포함하는 박막트랜지스터 및 디스플레이 장치
CN114591070B (zh) * 2022-01-11 2023-04-04 先导薄膜材料有限公司 一种高纯度的Mo掺杂ITO靶材的制备方法
CN114695529B (zh) * 2022-03-16 2025-01-28 Tcl华星光电技术有限公司 Tft基板及其制作方法、液晶显示面板和oled显示面板
CN115181944A (zh) * 2022-06-28 2022-10-14 北京航空航天大学 金属掺杂含氟氧化铝基靶材、透明高亲水薄膜及制备方法
CN115312546A (zh) * 2022-10-10 2022-11-08 广州华星光电半导体显示技术有限公司 阵列基板及其制备方法、显示面板
WO2024134395A1 (en) * 2022-12-22 2024-06-27 Chairman, Defence Research And Development Organization Thin film for developing an array-like pattern and process for its preparation

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59204625A (ja) * 1983-05-06 1984-11-20 Daicel Chem Ind Ltd 透明導電性フイルムの製造方法
JPH07258826A (ja) * 1994-03-18 1995-10-09 Fujitsu Ltd 薄膜半導体装置の製造方法
JPH09123337A (ja) * 1995-03-22 1997-05-13 Toppan Printing Co Ltd 多層導電膜、並びにこれを用いた透明電極板および液晶表示装置
JPH09150477A (ja) * 1995-11-30 1997-06-10 Idemitsu Kosan Co Ltd 透明導電積層体
JPH11266021A (ja) * 1998-03-16 1999-09-28 Casio Comput Co Ltd 金属膜を有する基板及びその製造方法
JP2000072526A (ja) * 1998-09-04 2000-03-07 Idemitsu Kosan Co Ltd 透明導電膜用ターゲットおよび透明導電ガラスならびに透明導電フィルム
JP3128124B2 (ja) * 1989-06-13 2001-01-29 東ソー株式会社 導電性金属酸化物焼結体及びその用途
JP2001311954A (ja) * 2000-04-28 2001-11-09 Hitachi Ltd 液晶表示装置とその製造方法
JP2002049058A (ja) * 2000-05-25 2002-02-15 Lg Philips Lcd Co Ltd 液晶表示装置及びその製造方法
JP2002256424A (ja) * 2000-12-28 2002-09-11 Sumitomo Metal Mining Co Ltd 透明導電性薄膜作製用焼結体ターゲットおよびその製造方法
JP2003105532A (ja) * 2001-06-26 2003-04-09 Mitsui Mining & Smelting Co Ltd 高抵抗透明導電膜用スパッタリングターゲット及び高抵抗透明導電膜の製造方法
JP2003302647A (ja) * 2002-03-29 2003-10-24 Lg Phillips Lcd Co Ltd 液晶表示素子及びその製造方法
JP2004006221A (ja) * 2002-03-27 2004-01-08 Sumitomo Metal Mining Co Ltd 透明導電性薄膜、その製造方法と製造用焼結体ターゲット、及び有機エレクトロルミネッセンス素子とその製造方法
JP2004052102A (ja) * 2002-05-30 2004-02-19 Sumitomo Metal Mining Co Ltd 透明導電性薄膜用ターゲット、透明導電性薄膜およびその製造方法、ディスプレイ用電極材料、有機エレクトロルミネッセンス素子

Family Cites Families (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2644743B2 (ja) 1987-01-28 1997-08-25 株式会社日立製作所 液晶表示装置の製造方法
JP2714606B2 (ja) 1988-05-16 1998-02-16 日本電信電話株式会社 配線層及びその製法
JPH04253342A (ja) 1991-01-29 1992-09-09 Oki Electric Ind Co Ltd 薄膜トランジスタアレイ基板
JP3071851B2 (ja) * 1991-03-25 2000-07-31 株式会社半導体エネルギー研究所 電気光学装置
JPH04305627A (ja) 1991-04-03 1992-10-28 Sharp Corp アクティブマトリクス基板の製造方法
JPH06187832A (ja) 1992-12-15 1994-07-08 Idemitsu Kosan Co Ltd 透明導電膜の製造方法
DE69328197T2 (de) 1992-12-15 2000-08-17 Idemitsu Kosan Co. Ltd., Tokio/Tokyo Transparente, leitende schicht, transparentes, leitendes basismaterial und leitendes material
JP2695605B2 (ja) 1992-12-15 1998-01-14 出光興産株式会社 ターゲットおよびその製造方法
JPH06188265A (ja) * 1992-12-22 1994-07-08 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
JP2733006B2 (ja) 1993-07-27 1998-03-30 株式会社神戸製鋼所 半導体用電極及びその製造方法並びに半導体用電極膜形成用スパッタリングターゲット
JPH0754133A (ja) 1993-08-12 1995-02-28 Sumitomo Metal Mining Co Ltd スパッタリング用itoターゲット
JPH07301705A (ja) 1994-05-10 1995-11-14 Kobe Steel Ltd Al合金薄膜およびAl合金薄膜形成用スパッタリングターゲット
JPH0818058A (ja) 1994-06-27 1996-01-19 Furontetsuku:Kk 薄膜トランジスタアレイおよび液晶表示装置
US5667853A (en) 1995-03-22 1997-09-16 Toppan Printing Co., Ltd. Multilayered conductive film, and transparent electrode substrate and liquid crystal device using the same
EP0855451A4 (en) * 1995-10-12 1999-10-06 Toshiba Kk WIRE FILM, SPUTTER TARGET FOR THE PRODUCTION OF THE WIRE FILM AND ELECTRONIC PARTS USING THIS
JP3349356B2 (ja) 1996-08-21 2002-11-25 シャープ株式会社 薄膜トランジスタおよびその製造方法
CN1148600C (zh) * 1996-11-26 2004-05-05 三星电子株式会社 薄膜晶体管基片及其制造方法
JP3530362B2 (ja) * 1996-12-19 2004-05-24 三洋電機株式会社 自発光型画像表示装置
US6042752A (en) * 1997-02-21 2000-03-28 Asahi Glass Company Ltd. Transparent conductive film, sputtering target and transparent conductive film-bonded substrate
KR100265571B1 (ko) 1997-12-03 2000-09-15 김영환 액정 표시 장치
JP3623353B2 (ja) 1997-12-22 2005-02-23 コニカミノルタビジネステクノロジーズ株式会社 画像形成装置
TW409261B (en) * 1998-01-13 2000-10-21 Toppan Printing Co Ltd A electrode plate with transmission-type or reflection-type multilayer electroconductive film, and the process for producing the electrode plate
JPH11253976A (ja) 1998-03-10 1999-09-21 Toyo Kankyo Gijutsu Kenkyusho:Kk 有機物の処理方法、及び同装置
JPH11258625A (ja) 1998-03-12 1999-09-24 Toshiba Corp 表示装置用アレイ基板及びその製造方法
JPH11264995A (ja) * 1998-03-17 1999-09-28 Idemitsu Kosan Co Ltd 液晶表示装置の製造方法
JP4663829B2 (ja) * 1998-03-31 2011-04-06 三菱電機株式会社 薄膜トランジスタおよび該薄膜トランジスタを用いた液晶表示装置
WO2000012445A1 (en) 1998-08-31 2000-03-09 Idemitsu Kosan Co., Ltd. Target for transparent electroconductive film, transparent electroconductive material, transparent electroconductive glass and transparent electroconductive film
JP3955156B2 (ja) * 1998-08-31 2007-08-08 エルジー フィリップス エルシーディー カンパニー リミテッド 電子機器用構成基板と電子機器
JP2001043977A (ja) * 1999-05-27 2001-02-16 Tdk Corp 発光ダイオード
JP4577924B2 (ja) * 1999-06-29 2010-11-10 三井金属鉱業株式会社 酸化亜鉛を含有するスパッタリングターゲットの製造方法
JP2003529206A (ja) * 1999-11-24 2003-09-30 ハネウェル・インターナショナル・インコーポレーテッド 物理蒸着ターゲット、導電性集積回路金属合金相互接続配線、電気めっきアノード、集積回路における導電性相互接続配線として用いるための金属合金
DE60041353D1 (de) * 1999-11-25 2009-02-26 Idemitsu Kosan Co Sputtertarget, transparentes konduktives oxid und vorbereitungsverfahren für sputtertarget
WO2001056927A1 (fr) * 2000-02-04 2001-08-09 Otsuka Chemical Co., Ltd. Compose lamellaire hexagonal a base d'oxyde d'indium-zinc et son procede de production
JP2002170431A (ja) * 2000-11-29 2002-06-14 Idemitsu Kosan Co Ltd 電極基板およびその製造方法
JP2003017706A (ja) 2001-07-02 2003-01-17 Idemitsu Kosan Co Ltd Tft基板、それを用いた液晶表示装置及びその製造方法
ES2383352T3 (es) * 2001-07-17 2012-06-20 Idemitsu Kosan Co., Ltd. Diana de pulverización catódica para la deposición de una película conductora transparente
EP1422312B1 (en) * 2001-08-02 2011-05-11 Idemitsu Kosan Co., Ltd. Sputtering target, transparent conductive film, and their manufacturing method
KR100505536B1 (ko) * 2002-03-27 2005-08-04 스미토모 긴조쿠 고잔 가부시키가이샤 투명한 도전성 박막, 그것의 제조방법, 그것의 제조를위한 소결 타겟, 디스플레이 패널용의 투명한 전기전도성기재, 및 유기 전기루미네선스 디바이스
CN100396813C (zh) * 2002-08-02 2008-06-25 出光兴产株式会社 溅射靶、烧结体及利用它们制造的导电膜、有机el元件及其所用的衬底
JP4308497B2 (ja) 2002-10-16 2009-08-05 出光興産株式会社 有機電界発光装置用電極基板および有機電界発光装置およびその装置の製造方法
JP4241003B2 (ja) 2002-11-07 2009-03-18 出光興産株式会社 有機電界発光素子用電極基板および有機el発光装置
JP4428502B2 (ja) 2002-10-23 2010-03-10 出光興産株式会社 有機電界発光素子用電極基板およびその製造方法並びに有機el発光装置
JP2004119272A (ja) 2002-09-27 2004-04-15 Idemitsu Kosan Co Ltd 有機el素子及びそれに用いる基板
JP4448648B2 (ja) 2002-08-02 2010-04-14 出光興産株式会社 スパッタリングターゲット及び焼結体それらを利用して製造した導電膜。

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59204625A (ja) * 1983-05-06 1984-11-20 Daicel Chem Ind Ltd 透明導電性フイルムの製造方法
JP3128124B2 (ja) * 1989-06-13 2001-01-29 東ソー株式会社 導電性金属酸化物焼結体及びその用途
JPH07258826A (ja) * 1994-03-18 1995-10-09 Fujitsu Ltd 薄膜半導体装置の製造方法
JPH09123337A (ja) * 1995-03-22 1997-05-13 Toppan Printing Co Ltd 多層導電膜、並びにこれを用いた透明電極板および液晶表示装置
JPH09150477A (ja) * 1995-11-30 1997-06-10 Idemitsu Kosan Co Ltd 透明導電積層体
JPH11266021A (ja) * 1998-03-16 1999-09-28 Casio Comput Co Ltd 金属膜を有する基板及びその製造方法
JP2000072526A (ja) * 1998-09-04 2000-03-07 Idemitsu Kosan Co Ltd 透明導電膜用ターゲットおよび透明導電ガラスならびに透明導電フィルム
JP2001311954A (ja) * 2000-04-28 2001-11-09 Hitachi Ltd 液晶表示装置とその製造方法
JP2002049058A (ja) * 2000-05-25 2002-02-15 Lg Philips Lcd Co Ltd 液晶表示装置及びその製造方法
JP2002256424A (ja) * 2000-12-28 2002-09-11 Sumitomo Metal Mining Co Ltd 透明導電性薄膜作製用焼結体ターゲットおよびその製造方法
JP2003105532A (ja) * 2001-06-26 2003-04-09 Mitsui Mining & Smelting Co Ltd 高抵抗透明導電膜用スパッタリングターゲット及び高抵抗透明導電膜の製造方法
JP2004006221A (ja) * 2002-03-27 2004-01-08 Sumitomo Metal Mining Co Ltd 透明導電性薄膜、その製造方法と製造用焼結体ターゲット、及び有機エレクトロルミネッセンス素子とその製造方法
JP2003302647A (ja) * 2002-03-29 2003-10-24 Lg Phillips Lcd Co Ltd 液晶表示素子及びその製造方法
JP2004052102A (ja) * 2002-05-30 2004-02-19 Sumitomo Metal Mining Co Ltd 透明導電性薄膜用ターゲット、透明導電性薄膜およびその製造方法、ディスプレイ用電極材料、有機エレクトロルミネッセンス素子

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1724790A4 *

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007041081A1 (en) * 2005-09-29 2007-04-12 H.C. Starck, Inc. Sputtering target, low resistivity, transparent conductive film, method for producing such film and composition for use therein
US8974918B2 (en) 2006-07-04 2015-03-10 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
JPWO2008012970A1 (ja) * 2006-07-27 2009-12-17 日鉱金属株式会社 リチウム含有遷移金属酸化物ターゲット及びその製造方法並びにリチウムイオン薄膜二次電池
JP2008041695A (ja) * 2006-08-01 2008-02-21 Canon Inc 酸化物のエッチング方法
US7452488B2 (en) * 2006-10-31 2008-11-18 H.C. Starck Inc. Tin oxide-based sputtering target, low resistivity, transparent conductive film, method for producing such film and composition for use therein
US7850876B2 (en) 2006-10-31 2010-12-14 H.C. Starck Inc. Tin oxide-based sputtering target, transparent and conductive films, method for producing such films and composition for use therein
WO2008072681A1 (ja) * 2006-12-11 2008-06-19 Showa Denko K.K. 化合物半導体発光素子及びその製造方法
US7972952B2 (en) 2006-12-11 2011-07-05 Showa Denko K.K. Compound semiconductor light-emitting device and method for manufacturing the same
WO2016052380A1 (ja) * 2014-09-30 2016-04-07 Jx金属株式会社 タングステンスパッタリングターゲット及びその製造方法
JPWO2016052380A1 (ja) * 2014-09-30 2017-04-27 Jx金属株式会社 タングステンスパッタリングターゲット及びその製造方法
TWI663273B (zh) * 2014-09-30 2019-06-21 Jx Nippon Mining & Metals Corporation 鎢濺鍍靶及其製造方法
JP2016191090A (ja) * 2015-03-30 2016-11-10 三菱マテリアル株式会社 スパッタリングターゲット材、その製造方法、及び光学機能膜

Also Published As

Publication number Publication date
TW201216477A (en) 2012-04-16
EP1724790A4 (en) 2008-10-01
US20110311828A1 (en) 2011-12-22
KR20070018032A (ko) 2007-02-13
EP1724790A1 (en) 2006-11-22
TW200601567A (en) 2006-01-01
US8507111B2 (en) 2013-08-13
US8038857B2 (en) 2011-10-18
US8773628B2 (en) 2014-07-08
CN103121799A (zh) 2013-05-29
CN1918672A (zh) 2007-02-21
TWI419337B (zh) 2013-12-11
TWI390732B (zh) 2013-03-21
KR101101456B1 (ko) 2012-01-03
US20070170434A1 (en) 2007-07-26
CN1918672B (zh) 2012-10-03
US20110310322A1 (en) 2011-12-22

Similar Documents

Publication Publication Date Title
WO2005086180A1 (ja) 薄膜トランジスタ及び薄膜トランジスタ基板及びこれらの製造方法及びこれらを用いた液晶表示装置及び関連する装置及び方法、並びに、スパッタリングターゲット及びこれを用いて成膜した透明導電膜及び透明電極及び関連する装置及び方法
JP5348132B2 (ja) 薄膜トランジスタ型基板、薄膜トランジスタ型液晶表示装置および薄膜トランジスタ型基板の製造方法
KR101361303B1 (ko) 배선 구조 및 배선 구조를 구비한 표시 장치
KR101274812B1 (ko) 표시 장치, 이것에 사용하는 Cu 합금막 및 Cu 합금 스퍼터링 타깃
JP4548651B2 (ja) スパッタリングターゲット及び透明導電膜及び透明導電ガラス基板
KR101351198B1 (ko) Al배선을 구비한 투명 도전막 적층 회로 기판 및 그의 제조 방법, 및 산화물 투명 도전막 재료
WO2005086179A1 (ja) 半透明・反射電極基板、及びその製造方法、及びその半透過・半反射電極基板を用いた液晶表示装置
JP4660667B2 (ja) Tft基板及びスパッタリングターゲット及び液晶表示装置及び画素電極及び透明電極及びtft基板の製造方法
JP5374111B2 (ja) 表示装置およびこれに用いるCu合金膜
CN101099188B (zh) Tft基板及其制造方法、以及具备a1配线的透明导电膜层叠基板及其制造方法、以及具备a1配线的透明导电膜层叠电路基板及其制造方法、以及氧化物透明导电膜材料
JP5436343B2 (ja) スパッタリングターゲット及び透明導電膜及び透明導電ガラス基板
JP4700352B2 (ja) Tft基板及びその製造方法
TWI375099B (ja)
JP2006210033A (ja) Al配線を備えた透明導電膜積層回路基板及びその製造方法。
JP2014120486A (ja) 表示装置または入力装置に用いられる電極、および電極形成用スパッタリングターゲット
JP2006196616A (ja) 酸化物透明導電膜材料及びAl配線を備えた透明導電膜積層回路基板及びその製造方法。

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 200580004503.5

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 2005719804

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2007170434

Country of ref document: US

Ref document number: 1020067018342

Country of ref document: KR

Ref document number: 10592280

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWW Wipo information: withdrawn in national office

Country of ref document: DE

WWP Wipo information: published in national office

Ref document number: 2005719804

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1020067018342

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 10592280

Country of ref document: US