[go: up one dir, main page]

WO2005078796A1 - 電子部品及びその製造方法 - Google Patents

電子部品及びその製造方法 Download PDF

Info

Publication number
WO2005078796A1
WO2005078796A1 PCT/JP2004/018469 JP2004018469W WO2005078796A1 WO 2005078796 A1 WO2005078796 A1 WO 2005078796A1 JP 2004018469 W JP2004018469 W JP 2004018469W WO 2005078796 A1 WO2005078796 A1 WO 2005078796A1
Authority
WO
WIPO (PCT)
Prior art keywords
resin
core substrate
electronic component
resin layer
metal film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2004/018469
Other languages
English (en)
French (fr)
Inventor
Yuki Yamamoto
Jun Harada
Hiroshi Takagi
Katsuro Hirayama
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP2005517907A priority Critical patent/JP4042785B2/ja
Publication of WO2005078796A1 publication Critical patent/WO2005078796A1/ja
Priority to US11/461,855 priority patent/US8759953B2/en
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • H10W42/20
    • H10W42/276
    • H10W74/114
    • H10W99/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19106Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • H10W72/07251
    • H10W72/20
    • H10W90/00
    • H10W90/724

Definitions

  • the present invention relates to an electronic component in which an active component and a passive component are resin-sealed on a substrate and a method for manufacturing the same, and more particularly, to an electronic component with high electrical and structural reliability and a method for manufacturing the same. It is about the method.
  • a high-frequency semiconductor device described in Patent Document 1 for example, a high-frequency semiconductor device described in Patent Document 1, a high-frequency module described in Patent Document 2, and a method for manufacturing a high-frequency module are known.
  • a composite resin material layer made of epoxy resin and inorganic filler is formed on the lower surface of a ceramic substrate, and the composite resin material layer is The lower portion has a flat shape, is provided with electrodes for external connection terminals, and is formed by burying a semiconductor element or a passive component connected to a ceramic substrate inside the composite resin material layer.
  • the high-frequency module described in Patent Document 2 is a high-frequency module including a high-frequency circuit unit configured by electronic components mounted on a substrate, and a shield coating for electromagnetically shielding the high-frequency circuit unit.
  • a resin mold layer for enclosing the electronic component is provided, and the shield coating is configured as a metal film formed on the surface of the resin mold layer, thereby eliminating the need for a dedicated shield member. It is.
  • active components such as semiconductor elements and integrated circuit chips and passive components such as capacitors and resistors are integrated on one surface of a ceramic substrate.
  • the active and passive components are arranged in a resin layer.
  • Patent Document 1 JP-A-2000-124435
  • Patent Document 2 JP 2002-0333419 A Disclosure of the invention
  • active components and passive components are collectively arranged on one side of a ceramic substrate, and are placed in a resin layer. Due to the encapsulation, there was a problem that electromagnetic interference between active and passive components occurred.
  • active components and passive components mounted on the ceramic substrate are arranged in the resin layer by thermosetting the thermosetting resin. Since a large change in volume occurs with respect to the ceramic substrate, delamination or the like easily occurs between the ceramic substrate and the resin layer. Even when delamination does not occur, structural defects such as cracks and cracks in the ceramic substrate are caused. There was a possibility that it might cause.
  • the present invention has been made to solve the above-mentioned problems, and it is possible to prevent electromagnetic interference between an active component and a passive component and to prevent structural defects such as delamination. It is an object of the present invention to provide a reliable electronic component and a manufacturing method thereof.
  • the electronic component according to claim 1 of the present invention is a core substrate having an active component mounted on a first main surface and a passive component mounted on a second main surface facing the first main surface. And first and second resin layers for encapsulating an active component and a passive component on each of the first and second main surfaces of the core substrate.
  • a shielding metal is provided on an upper surface of the first resin layer.
  • a first via-hole conductor for connecting the shielding metal film and the circuit pattern formed on the first main surface is provided therein, and an external conductor is provided on a lower surface of the second resin layer.
  • a terminal electrode is provided, and a second via-hole conductor for connecting the external terminal electrode to a circuit pattern formed on the second main surface is provided inside the terminal electrode.
  • a plurality of the active components are mounted, and a first via-hole conductor is interposed between these active components. It is characterized by having.
  • the shielding metal film and the external terminal electrode are each formed of a metal foil. Therefore, it is characterized by being formed.
  • An electronic component according to a fourth aspect of the present invention is the electronic component according to any one of the first to third aspects, wherein the core substrate is a resin multilayer substrate. It is assumed that.
  • a method for manufacturing an electronic component according to claim 5 of the present invention is a method for manufacturing an electronic component according to claim 1 or claim 5, wherein Arranging the first and second resins on both sides of the core board of the component; and thermally bonding the first and second resins to the core board at the same time by pressing the first and second resins on both sides of the core board. Forming a first resin layer and a second resin layer, respectively.
  • a metal foil is provided on a surface of the first resin opposite to the core substrate.
  • the method further comprises a step of disposing a metal foil on the surface of the second resin opposite to the core substrate.
  • FIG. 1 is a cross-sectional view showing an embodiment of an electronic component of the present invention
  • FIG. 2 is a view showing a main part of a method of manufacturing an electronic component of the present invention.
  • Sectional view showing a state where components are mounted (b) is a sectional view showing a state in which a resin layer is crimped on a core substrate of (a), and (c) is a cross-section showing a completed electronic component formed with a via-hole conductor.
  • FIG. 1 is a cross-sectional view showing an embodiment of an electronic component of the present invention
  • FIG. 2 is a view showing a main part of a method of manufacturing an electronic component of the present invention.
  • Sectional view showing a state where components are mounted (b) is a sectional view showing a state in which a resin layer is crimped on a core substrate of (a)
  • (c) is a cross-section showing a completed electronic component formed with a via-hole conductor.
  • the electronic component 10 includes a core substrate 11 made of a resin multilayer substrate made by laminating a plurality of resin layers 11 A, and a core substrate 11.
  • a plurality of active chip components 12 such as semiconductor elements mounted on predetermined portions of a circuit pattern (not shown) formed on the first main surface (upper surface), each of which also has an active element force; Circuit boards (not shown) formed on the second main surface (lower surface)
  • passive chip components 13 that also have passive element power such as capacitors, inductors, and resistors. In this way, by arranging the active chip component 12 and the passive chip component 13 separately on the upper and lower surfaces of the core substrate 11, electromagnetic interference between the active chip component 12 and the passive chip component 13 is prevented. can do.
  • the core substrate 11 has a built-in circuit pattern (not shown) formed on each of the resin layers 11 A, and the circuit patterns of the upper and lower resin layers 11 A are mutually connected to via-hole conductors (not shown). ) Is connected through.
  • Each resin layer 11A is formed of a conventionally known synthetic resin such as an epoxy resin.
  • a first resin layer 14 is bonded to the upper surface of the core substrate 11, and the resin layer 14 encapsulates a plurality of active chip components 12 mounted on the upper surface of the core substrate 11. Further, a second resin layer 15 is bonded to the lower surface of the core substrate 11, and the resin layer 15 encapsulates a plurality of passive chip components 13 mounted on the lower surface of the core substrate 11.
  • the first and second resin layers 14 and 15 are each mixed with an inorganic compound such as silica as a filler to enhance the thermal conductivity of the first and second resin layers 14 and 15.
  • the resin itself of these resin layers 14 and 15 may be the same synthetic resin as the resin layer 11A constituting the core substrate 11 or a different synthetic resin. Note that a filler may be mixed into the core substrate 11.
  • the core substrate 11 is formed of a synthetic resin
  • the first and second resin layers 14 and 15 are each formed of a synthetic resin containing an inorganic filler. Little or no difference in thermal expansion between the second resin layers 14 and 15 causes delamination between the core substrate 11 and the first and second resin layers 14 and 15 Also, there is no danger that the core substrate 11 is damaged by the shrinkage of the first and second resin layers 14 and 15 due to heat curing, and cracks are generated at the interface.
  • a shielding metal film 16 is formed on the upper surface of the first resin layer 14 with a predetermined circuit pattern, and the inside of the first resin layer 14 is subjected to an external force by the shielding metal film 16. Electromagnetically shielded. Further, a first via-hole conductor 17 penetrating vertically is formed in the first resin layer 14 in a predetermined pattern, and these via-hole conductors 17 are interposed between the adjacent active chip components 12, 12. The shielding metal film 16 is connected to a circuit pattern (eg, a ground electrode) on the upper surface of the core substrate 11.
  • a circuit pattern eg, a ground electrode
  • This via-hole conductor 17 is, for example, The cross section in the direction (horizontal direction) is formed in a circular, elliptical, or other cross-sectional shape, and the via-hole conductor 17 minimizes electromagnetic interference between the adjacent active chip components 12, 12.
  • the first via-hole conductor 17 is interposed between the active chip components 12, 12, so that the active chip component 12 can be mounted at a high density, and the electronic component 10 can be reduced in size.
  • external terminal electrodes 18 are formed as input / output terminals at a plurality of locations in a predetermined pattern.
  • second via-hole conductors 19 penetrating vertically are formed in the second resin layer 15 in a predetermined pattern, and these via-hole conductors 19 connect the external terminal electrodes 18 to the circuit pattern on the lower surface of the core substrate 11. are doing.
  • the second via-hole conductor 19 is interposed between the passive chip components 13, 13, the passive chip component 13 can be mounted at a high density, and the electronic component 10 can be reduced in size.
  • the shield metal film 16 and the external terminal electrode 18 are each formed of a metal foil having a low resistance value, such as an electrolytic copper foil. Each of the bonding surfaces of these metal foils with the resin layer is subjected to a roughening treatment in advance. In addition, surface treatments such as silane coupling treatment, excimer light irradiation treatment, corona discharge treatment and blackening treatment improve the anchor effect of each of the shielding metal film 16 and the external terminal electrode 18 and improve the shielding effect.
  • the external terminal electrode 18 which is tightly adhered to the first resin layer 14 and hardly peels off from the first resin layer 14 is tightly adhered to the first resin layer 15 and the second terminal ⁇ ⁇ ⁇ It is difficult to peel off from the resin layer 15.
  • the first and second via-hole conductors 17, 19 are formed of a conductive metal such as copper deposited by a plating process for each via-hole. These via hole conductors 17 and 19 may be formed by filling a conductive hole with a conductive metal, or may be formed by coating the conductive metal only on the surface of the via hole. Good. These via-hole conductors 17, 19 are preferably formed by plating in consideration of the power formed by the conductive paste and the electrical reliability and impact resistance.
  • the core substrate 11 can be formed of a ceramic multilayer substrate instead of a resin multilayer substrate.
  • an electrode (not shown) occupying 110% of the area of the core substrate 11 may be formed at the interface between the core substrate 11 and each of the first and second resin layers 14 and 15. it can.
  • the conductive paste can roughen the electrode surface by grain growth of metal particles and disappearance of organic binder and the like by sintering, and the core substrate 11 which is a ceramic multilayer substrate and the first and second resin layers 14, 15 can be suppressed or prevented from delamination.
  • This electrode may be formed by connecting to the circuit pattern of the core substrate 11, or may be formed independently of the circuit pattern.
  • the active chip component 12 and the passive chip component 13 are separately provided on the upper and lower surfaces of the core substrate 11 and encapsulated in the first and second resin layers 14 and 15. As a result, electromagnetic mutual interference between the active chip component 12 and the passive chip component 13 can be prevented.
  • the active chip component 12 in the first resin layer 14 is electromagnetically shielded from the outside by the shielding metal film 16 on the upper surface of the first resin layer 14.
  • the first via-hole conductor 17 connecting the shielding metal film 16 and the circuit pattern formed on the upper surface of the core substrate 11 is adjacent to the active chip component 12, 12. Since they are interposed therebetween, the first via-hole conductor 17 can prevent electromagnetic interference between the active chip components 12 and 12.
  • the second via-hole conductor 19 is interposed between the plurality of passive chip components 13, 13, there is no possibility that the mutual interference between the passive chip components 13 is suppressed and the performance of each passive chip component 13 is impaired.
  • the active chip component 12 and the passive chip component can be compared with each other in a case where the passive chip component and the active chip component are mixed. Separating the components 13 from each other and enclosing them in the first and second resin layers 14 and 15 allows the plurality of active chip components 12 and the plurality of passive chip components 13 to have the same height, and these chips The first and second resin layers 14 and 15 can be made thinner, respectively, as compared with the case where the parts 12 and 13 are mixed.
  • the core substrate 11 is formed of a resin multilayer substrate
  • the first and second resin layers 14 and 15 having good compatibility with the first and second resin layers 14 and 15 are formed by heat. Even if cured and shrunk, delamination between the core substrate 11 and the first and second resin layers 14 and 15 can be suppressed or prevented, and the drop required for applications such as mobile phones Reduced rate of delamination during testing Can be enhanced.
  • the shielding metal film 16 and the external terminal electrode 18 are formed as solid electrodes by metal foil, a low resistance value can be obtained, and the electrodes can be formed only by pressing the metal foil. The metal film 16 and the external terminal electrode 18 can be formed at low cost.
  • the via-hole conductors 17 and 19 are formed of a conductive metal by plating, the via-hole conductors 17 and 19 have low resistance and are in close contact with the circuit pattern on the upper surface of the core substrate 11.
  • the force connectivity
  • the impact resistance can be increased, and poor conduction and the like when an impact force is applied can be prevented or suppressed.
  • the core substrate 11 is formed of a ceramic multilayer substrate
  • electrodes are formed on both upper and lower surfaces of the ceramic multilayer substrate at the same time, whereby the electrode surface is roughened and the ceramic multilayer substrate is formed. Delamination between the core substrate 11 and the first and second resin layers 14 and 15 can be suppressed.
  • FIGS. 1-10 To manufacture the electronic component 10, first, a core substrate 11, an active chip element 12, and a passive chip element 13 are prepared. Then, as shown in FIG. 2A, each of the active chip element 12 and the passive chip element 13 is mounted in accordance with a predetermined position of a circuit pattern formed on both upper and lower surfaces of the core substrate 11.
  • FIG. 2 illustrates a process of forming one electronic component 10, a mother substrate of the core substrate 11 is actually prepared, and a plurality of electronic components 10 are simultaneously formed on the mother substrate. .
  • a first resin made of a thermosetting resin containing a predetermined thickness of an inorganic filler is disposed above the core substrate 11, and an electrolytic copper foil is roughened on the upper surface side of the first resin layer. The surface side faces the first resin side.
  • a second resin made of a thermosetting resin containing a predetermined thickness of an inorganic filler is arranged below the core substrate 11, and an electrolytic copper foil is provided on the lower surface side of the second resin. The rough surface side is arranged facing the second resin side. Note that sheets in which the electrolytic copper foil and the first and second resins are joined in advance may be arranged above and below the core substrate 11.
  • the first and second resins disposed above and below the core substrate 11 are heated at 180 ° C for 60 minutes under vacuum, and the first and second resins are electrolyzed at a pressure of 0.5 MPa.
  • the first and second resin layers 14 and 15 are simultaneously formed on the upper and lower surfaces of the core substrate 11 together with the copper foil to form the first and second resin layers 14 and 15, and the active chip component 12 is embedded in the first resin layer 14 and passively formed.
  • the chip component 13 is embedded in the second resin layer 15, and the first and second resin layers 14 and 15 are thermoset respectively.
  • the metal films 16A and 18A of the first and second resin layers 14 and 15 are patterned into a predetermined circuit shape, and the circuit pattern is formed.
  • the shielding metal film 16 is formed from the metal film 16A on the first resin layer 14 side
  • the external terminal electrode 18 is formed from the metal film 18A on the second resin layer 15 side.
  • first and second branch layers 14 and 15 are irradiated with a CO laser beam so that the core substrate 1
  • the via holes are filled with copper metal in the order of electroless copper plating and electrolytic copper plating to form first and second via hole conductors 17, 19.
  • the shield metal film 16 and the circuit pattern on the upper surface of the core substrate 11 are electrically connected, and the external terminal electrode 18, the circuit pattern on the lower surface of the core substrate 11, and the circuit on the core substrate are connected as shown in FIG. Electrically connect with the Noturn.
  • the shielding metal film 16 and the external terminal electrode 18 are again patterned into respective circuit shapes, each is subjected to a protection process. Thereafter, the mother board is diced and cut to obtain individual electronic components 10.
  • the steps of disposing the first and second resin layers 14 and 15 on the upper and lower sides of the core substrate 11, and The first and second resin layers 14 and 15 are simultaneously thermocompression-bonded, so that the active chip component 12 and the passive chip component 13 arranged on the core substrate 11 are the first and second resin layers. Since the layers 14 and 15 are heated simultaneously, there is no temperature difference between the active chip component 12 side and the passive chip component 13 side. The peeling of the active chip component 12 and the passive chip component 13 from the core substrate 11 where there is no difference is reliably suppressed and prevented. You can do it.
  • each via-hole has a bottom, so that even if the aspect ratio of the via-hole is high, the first and second via-hole conductors 17 and 19 are formed by the plating process. And the second via-hole conductors 17 and 19 can be reliably formed, and a low-resistance conductor excellent in impact resistance and excellent in connection with circuit patterns formed on the upper and lower surfaces of the core substrate 11 can be obtained. Thus, an electronic component 10 having high electrical reliability can be obtained.
  • a heat cycle test (one 40 ° C x 30 minutes ⁇ 85 ° C x 30 minutes, 1000 cycles), a constant temperature and humidity test (85 hours at 85 ° C, RH 85%, 1000 hours)
  • a high-temperature storage test (1000 hours at 125 ° C) was performed, and a drop test (dropping from 1.8 m) was performed as an impact resistance test.
  • the resistance values of the first and second via-hole conductors 17, 19 were before and after each test.
  • the first and second via-hole conductors 17 and 19 did not cause conduction failure.
  • High aspect ratio of bottomed via hole In such a case, it is difficult to fill the conductive paste into the via hole. Even if the filling is possible, the conductive paste has a higher resistance than that obtained by plating.
  • the present invention can be suitably used, for example, when manufacturing an electronic component used for a mobile communication device such as a mobile phone.
  • FIG. 1 is a cross-sectional view showing one embodiment of an electronic component of the present invention.
  • FIG. 2 is a view showing a main part of a method of manufacturing an electronic component according to the present invention.
  • FIG. 4 is a cross-sectional view showing a state in which a resin layer is pressure-bonded to a substrate, and
  • FIG. 4 (c) is a cross-sectional view showing a completed electronic component in which a via-hole conductor is formed.
  • Passive chip components First resin layer Second resin layer Shielding metal film First via-hole conductor External terminal electrode Second via-hole conductor

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

【課題】従来の電子部品は、能動部品と受動部品とがセラミック基板の片面に纏めて配置されているため、能動部品と受動部品との間で電磁的に相互干渉する。また、セラミック基板に樹脂層を接合する時に樹脂が熱硬化するため、樹脂層がセラミック基板に対して熱硬化前後で大きな体積変化を起こして層間剥離等を生じ易い。 【解決手段】本発明の電子部品10は、コア基板11の上下両面に分けて第1、第2の樹脂層14、15内に封入された能動チップ部品12及び受動チップ部品13を有し、第1の樹脂層14の上面にシールド用金属膜16が形成され且つその内部にコア基板11の回路パターンとシールド用金属膜16を接続する第1のビアホール導体17が形成され、第2の樹脂層15の下面に外部端子電極18が形成され且つその内部に外部端子電極18とコア基板11の回路パターンを接続する第2のビアホール導体19が形成されている。

Description

明 細 書
電子部品及びその製造方法
技術分野
[0001] 本発明は、能動部品及び受動部品が基板に榭脂封止された電子部品及びその製 造方法に関し、更に詳しくは、電気的及び構造的に信頼性の高い電子部品及びそ の製造方法に関するものである。
背景技術
[0002] 従来のこの種の電子部品としては、例えば特許文献 1に記載の高周波半導体装置 や、特許文献 2に記載の高周波モジュールおよび高周波モジュールの製造方法が 知られている。
[0003] 特許文献 1に記載の高周波半導体装置は、セラミック基板の下面に形成されたェ ポキシ榭脂と無機充填物カゝらなる複合榭脂材料層が形成され、その複合榭脂材料 層の下部は平坦な形状を有し、かつ外部接続端子用電極が形成され、前記複合榭 脂材料層の内部にはセラミック基板に接続された半導体素子や受動部品を埋没して 構成され、送受信系のオールインワン構造のモジュールパッケージとして、小型化及 び高密度実装化を実現して 、る。
[0004] また、特許文献 2に記載の高周波モジュールは、基板上に搭載された電子部品で もって構成された高周波回路部と、前記高周波回路部を電磁遮蔽するシールド被覆 とを備えた高周波モジュールにお 、て、前記電子部品を封入する榭脂モールド層を 備え、前記シールド被覆を、前記榭脂モールド層の表面に形成された金属膜として 構成することにより、専用のシールド部材を不要にしたものである。
[0005] 而して、上記各特許文献に記載の技術の場合には、半導体素子や集積回路チッ プ等の能動部品と、コンデンサや抵抗等の受動部品とがセラミック基板の片面に纏 めて配置され、これらの能動部品及び受動部品を榭脂層内に封入した構造になって いる。
[0006] 特許文献 1:特開 2000— 124435号公報
特許文献 2 :特開 2002— 033419号公報 発明の開示
発明が解決しょうとする課題
[0007] し力しながら、従来の電子部品である高周波半導体装置及び高周波モジュールの 場合には、いずれも能動部品と受動部品とをセラミック基板の片面に纏めて配置した 状態で榭脂層内に封入されているため、能動部品と受動部品との間で電磁気的に 相互干渉するという課題があった。また、従来の技術の場合には、セラミック基板に搭 載された能動部品や受動部品を、熱硬化榭脂を熱硬化させて榭脂層中に配置する ため、熱硬化前後で榭脂層はセラミック基板に対して大きな体積変化を起こすため、 セラミック基板と榭脂層との間で層間剥離等を生じ易ぐまた、層間剥離を生じない場 合でも、セラミック基板のクラックや割れ等の構造欠陥の原因になる虞があった。
[0008] 本発明は、上記課題を解決するためになされたもので、能動部品と受動部品との 電磁気的な相互干渉を防止することができると共に層間剥離等の構造欠陥を防止す ることができる信頼性の高い電子部品及びその製造方法を提供することを目的として いる。
課題を解決するための手段
[0009] 本発明の請求項 1に記載の電子部品は、第 1の主面に能動部品が搭載され且つ 第 1の主面と対向する第 2の主面に受動部品が搭載されたコア基板と、このコア基板 の第 1、第 2の主面それぞれに能動部品及び受動部品を封入する第 1、第 2の榭脂 層とを備え、上記第 1の榭脂層の上面にシールド用金属膜を設けると共にその内部 に上記シールド用金属膜と上記第 1の主面に形成された回路パターンとを接続する 第 1のビアホール導体を設け、且つ、上記第 2の榭脂層の下面に外部端子電極を設 けると共にその内部に上記外部端子電極と上記第 2の主面に形成された回路パター ンとを接続する第 2のビアホール導体を設けたことを特徴とするものである。
[0010] また、本発明の請求項 2に記載の電子部品は、請求項 1に記載の発明において、 上記能動部品を複数搭載すると共にこれらの能動部品の間に第 1のビアホール導体 を介在させたことを特徴とするものである。
[0011] また、本発明の請求項 3に記載の電子部品は、請求項 1または請求項 2に記載の 発明にお 、て、上記シールド用金属膜及び上記外部端子電極をそれぞれ金属箔に よって形成したことを特徴とするものである。
[0012] また、本発明の請求項 4に記載の電子部品は、請求項 1一請求項 3のいずれか 1項 に記載の発明において、上記コア基板は、榭脂多層基板であることを特徴とするもの である。
[0013] また、本発明の請求項 5に記載の電子部品の製造方法は、請求項 1一請求項 5の V、ずれか 1項に記載の電子部品を製造する方法であって、上記電子部品のコア基板 の両面側それぞれに第 1、第 2の榭脂を配置する工程と、上記第 1、第 2の榭脂を上 記コア基板に同時に熱圧着して上記コア基板の両面に第 1、第 2の榭脂層をそれぞ れ形成する工程とを有することを特徴とするものである。
[0014] また、本発明の請求項 6に記載の電子部品の製造方法は、請求項 5に記載の発明 において、上記第 1の榭脂の上記コア基板とは反対側の面に金属箔を配置すると共 に、上記第 2の榭脂の上記コア基板とは反対側の面に金属箔を配置する工程を有す ることを特徴とするちのである。
発明の効果
[0015] 本発明の請求項 1一請求項 6に記載の発明によれば、能動部品と受動部品との電 磁気的な相互干渉を防止することができると共に層間剥離等の構造欠陥を防止する ことができる信頼性の高い電子部品及びその製造方法を提供することができる。 発明の実施の形態
[0016] 以下、図 1に示す実施形態に基づいて本発明を説明する。尚、図 1は本発明の電 子部品の一実施形態を示す断面図、図 2は本発明の電子部品の製造方法の要部を 示す図で、(a)はコア基板に能動部品及び受動部品が搭載した状態を示す断面図、 (b)は (a)のコア基板に榭脂層を圧着した状態を示す断面図、 (c)はビアホール導体 を形成した電子部品の完成品を示す断面図である。
[0017] 本実施形態の電子部品 10は、例えば図 1に示すように、複数の榭脂層 11Aを積層 して形成された榭脂多層基板カゝらなるコア基板 11と、コア基板 11の第 1の主面 (上面 )に形成された回路パターン(図示せず)の所定箇所にそれぞれに搭載された半導 体素子等の能動素子力もなる複数の能動チップ部品 12と、コア基板 11の第 2の主 面 (下面)に形成された回路パターン (図示せず)の所定箇所にそれぞれ搭載された コンデンサ、インダクタ、抵抗等の受動素子力もなる複数の受動チップ部品 13とを備 えている。このように、能動チップ部品 12と受動チップ部品 13とをコア基板 11の上下 に両面に分けてして配置することにより、能動チップ部品 12と受動チップ部品 13との 電磁気的な相互干渉を防止することができる。
[0018] 上記コア基板 11は各榭脂層 11 Aそれぞれに形成された回路パターン(図示せず) を内蔵し、上下の榭脂層 11 Aの回路パターンは互 、にビアホール導体 (図示せず) を介して接続されている。各榭脂層 11Aは、例えば、エポキシ系榭脂等の従来公知 の合成樹脂によって形成されている。
[0019] 上記コア基板 11の上面には第 1の榭脂層 14が接合され、この榭脂層 14によってコ ァ基板 11の上面に搭載された複数の能動チップ部品 12を封入している。また、コア 基板 11の下面には第 2の榭脂層 15が接合され、この榭脂層 15によってコア基板 11 の下面に搭載された複数の受動チップ部品 13を封入している。第 1、第 2の榭脂層 1 4、 15は、それぞれシリカ等の無機化合物がフィラーとして混入されており、第 1、第 2 の榭脂層 14、 15の熱伝導性を高めてある。これらの榭脂層 14、 15の榭脂自体はそ れぞれコア基板 11を構成する榭脂層 11Aと同一の合成樹脂であっても異なる合成 榭脂であっても良い。尚、コア基板 11にもフィラーを混入しても良い。
[0020] 上記コア基板 11は合成樹脂によって形成され、また、第 1、第 2の榭脂層 14、 15は それぞれ無機フィラー入りの合成樹脂によって形成されているため、コア基板 11と第 1、第 2の榭脂層 14、 15間の熱膨張差が殆どないか、熱膨張差が小さいため、コア 基板 11と第 1、第 2の榭脂層 14、 15との間で層間剥離を生じる虞がなぐまた、第 1、 第 2の榭脂層 14、 15の熱硬化による収縮によってコア基板 11を損傷したり、界面で クラックを発生する虡がな 、。
[0021] また、上記第 1の榭脂層 14の上面にはシールド用金属膜 16が所定の回路パター ンで形成され、このシールド用金属膜 16によって第 1の榭脂層 14内を外部力も電磁 気的に遮蔽している。更に、第 1の榭脂層 14には上下に貫通する第 1のビアホール 導体 17が所定のパターンで形成され、これらのビアホール導体 17は隣り合う能動チ ップ部品 12、 12間に介在し、シールド用金属膜 16とコア基板 11上面の回路パター ン (例えば、グランド電極)とを接続している。このビアホール導体 17は、例えば横方 向(水平方向)の断面が円形、楕円形状等の断面形状に形成され、このビアホール 導体 17によって隣り合う能動チップ部品 12、 12間で電磁気的な相互干渉を極力生 じないようにしている。このように第 1のビアホール導体 17が能動チップ部品 12、 12 間に介在することによって能動チップ部品 12を高密度実装し、延いては電子部品 10 を小型化することができる。
[0022] 上記第 2の榭脂層 15の下面には外部端子電極 18が所定のパターンで複数箇所 に入出力端子として形成されている。更に、第 2の榭脂層 15には上下に貫通する第 2のビアホール導体 19が所定のパターンで形成され、これらのビアホール導体 19は 外部端子電極 18とコア基板 11下面の回路パターンとを接続している。このように第 2 のビアホール導体 19が受動チップ部品 13、 13間に介在することによって受動チップ 部品 13を高密度実装し、延いては電子部品 10を小型化することができる。
[0023] 上記シールド用金属膜 16及び外部端子電極 18は、例えば電解銅箔等の抵抗値 の低い金属箔によってそれぞれ形成されている。これらの金属箔の榭脂層との接着 面それぞれには予め粗面化処理が施されている。加えてシランカップリング処理、ェ キシマ光照射処理、コロナ放電処理及び黒化処理等の表面処理を施すことにより、 シールド用金属膜 16及び外部端子電極 18それぞれのアンカー効果が向上し、シー ルド用金属膜 16は第 1の榭脂層 14と強固に密着して第 1の榭脂層 14から剥離し難 ぐ外部端子電極 18は第 1の榭脂層 15と強固に密着して第 2の榭脂層 15から剥離し 難くなつている。
[0024] また、第 1、第 2のビアホール導体 17、 19は、それぞれのビアホールに対するめつ き処理によって析出した銅等の導電性金属によって形成されている。これらのビアホ ール導体 17、 19は、導電性金属がビアホール内に充填されて形成されたものであつ ても良ぐまた、導電性金属がビアホールの表面のみに被覆されたものであっても良 い。これらのビアホール導体 17、 19は導電性ペーストによっても形成される力 電気 的信頼性ゃ耐衝撃性を勘案すればめっき処理によるものの方が好ましい。
[0025] また、上記コア基板 11は榭脂多層基板ではなぐセラミック多層基板によって形成 することもできる。この場合には、コア基板 11と第 1、第 2の榭脂層 14、 15それぞれと の界面にコア基板 11の面積の 1一 10%を占める電極(図示せず)を形成することが できる。これらの電極を形成する場合には、コア基板 11であるセラミック多層基板と一 緒に導電性ペーストを焼結することによって形成することが好ま 、。導電性ペースト は焼結により金属粒子の粒成長と有機バインダ等の消失によって電極面を粗面化す ることができ、セラミック多層基板であるコア基板 11と第 1、第 2の榭脂層 14、 15との 間の層間剥離を抑制し、あるいは防止することができる。この電極はコア基板 11の回 路パターンに接続して形成されたものであっても、回路パターンとは独立して形成さ れたものであっても良い。
[0026] 以上説明したように本実施形態によれば、コア基板 11の上下両面に能動チップ部 品 12と受動チップ部品 13を分けて第 1、第 2の榭脂層 14、 15内に封入したため、能 動チップ部品 12と受動チップ部品 13との電磁気的な相互干渉を防止することができ る。また、第 1の榭脂層 14上面のシールド用金属膜 16によって第 1の榭脂層 14内の 能動チップ部品 12を外部から電磁気的に遮断して 、るため、能動チップ部品 12を 外部ノイズから効率的に保護することができ、し力も、シールド用金属膜 16とコア基 板 11の上面に形成された回路パターンとを接続する第 1のビアホール導体 17を隣り 合う能動チップ部品 12、 12間に介在させたため、第 1のビアホール導体 17によって 能動チップ部品 12、 12間の電磁気的な相互干渉を防止することができる。また、複 数の受動チップ部品 13、 13の間に第 2のビアホール導体 19を介在させたため、各 受動チップ部品 13同士の相互干渉を抑制してそれぞれの性能を損なう虞がない。
[0027] 更に、一般に、受動チップ部品同士あるいは能動チップ部品同士はそれぞれのサ ィズが近いため、受動チップ部品と能動チップ部品が混在している場合よりも能動チ ップ部品 12と受動チップ部品 13とを分けて第 1、第 2の榭脂層 14、 15内に封入する 方が複数の能動チップ部品 12、複数の受動チップ部品 13それぞれの高さを揃える ことができ、これらのチップ部品 12、 13が混在している場合と比較して第 1、第 2の榭 脂層 14、 15をそれぞれ薄層化することができる。
[0028] また、コア基板 11を榭脂多層基板によって形成したため、第 1、第 2の榭脂層 14、 1 5との相性が良ぐ第 1、第 2の榭脂層 14、 15が熱硬化して収縮しても、コア基板 11と 第 1、第 2の榭脂層 14、 15間の層間剥離等を抑制し、あるいは防止することができ、 携帯電話等の用途で要求される落下試験時の層間剥離の発生率が低減し、耐衝撃 性を高めることができる。また、シールド用金属膜 16及び外部端子電極 18を金属箔 によってベた電極として形成したため、低い抵抗値を得ることができ、しかも金属箔を 圧着するだけ電極を形成することができるため、シールド用金属膜 16及び外部端子 電極 18を安価に形成することができる。また、第 1、第 2のビアホール導体 17、 19を めっき処理による導電性金属によって形成したため、これらのビアホール導体 17、 1 9の低抵抗ィ匕を図り、コア基板 11上面の回路パターンとの密着力(接続性)を高めて 耐衝撃性を高め、衝撃力が加わった時の導通不良等を防止または抑制することがで きる。
[0029] また、コア基板 11をセラミック多層基板によって形成する場合には、セラミック多層 基板の上下両面にこれと同時に電極を形成することにより、電極面が粗面化されてセ ラミック多層基板であるコア基板 11と第 1、第 2の榭脂層 14、 15との間の層間剥離を 抑帘 Uすることができる。
[0030] 従って、本実施形態によれば、能動チップ部品 12と受動チップ部品 13との電磁気 的な相互干渉を防止することができると共に層間剥離等の構造欠陥を防止すること ができ、信頼性の高い電子部品 10を得ることができる。
[0031] 次に、本発明の電子部品の製造方法の一実施形態について図 2の(a)—(c)を参 照しながら説明する。電子部品 10を製造するにはまず、コア基板 11及び能動チップ 素子 12、受動チップ素子 13を準備する。そして、図 2の(a)に示すように能動チップ 素子 12及び受動チップ素子 13それぞれをコア基板 11の上下両面に形成された回 路パターンの所定箇所に合わせて実装する。尚、図 2では 1個の電子部品 10を形成 する工程を図示しているが、実際にはコア基板 11のマザ一基板を準備し、このマザ 一基板に複数の電子部品 10を同時に形成する。
[0032] 次いで、コア基板 11の上方に所定の厚みの無機フィラー入りの熱硬化性榭脂から なる第 1の榭脂を配置すると共に第 1の榭脂層の上面側に電解銅箔を粗面側を第 1 の榭脂側に向けて配置する。また、これと並行してコア基板 11の下方に所定の厚み の無機フィラー入りの熱硬化性榭脂からなる第 2の榭脂を配置すると共に第 2の榭脂 の下面側に電解銅箔を粗面側を第 2の榭脂側に向けて配置する。尚、電解銅箔と第 1、第 2の榭脂とを予め接合したシートをコア基板 11の上下に配置しても良い。 [0033] コア基板 11の上下に配置した第 1、第 2の榭脂を真空下、 180°Cで 60分間加熱し 、 0. 5MPaの圧力で第 1、第 2の榭脂をそれぞれの電解銅箔と一緒にコア基板 11の 上下両面に同時に熱圧着して第 1、第 2の榭脂層 14、 15を形成し、能動チップ部品 12を第 1の榭脂層 14内に埋め込むと共に受動チップ部品 13を第 2の榭脂層 15内 に埋め込み、第 1、第 2の榭脂層 14、 15をそれぞれ熱硬化させる。この処理によって 図 2の (b)に示すように第 1の榭脂層 14の上面に金属膜 16Aが形成され、第 2の榭 脂層 15の下面に金属膜 18Aが形成される。
[0034] 次 、で、フォトリソグラフィ技術及びエッチング技術を用いて、第 1、第 2の榭脂層 14 、 15それぞれの金属膜 16A、 18Aを所定の回路形状にパターユングして回路バタ ーンを形成する。これらの処理によって第 1の榭脂層 14側の金属膜 16Aからはシー ルド用金属膜 16が形成され、第 2の榭脂層 15側の金属膜 18Aからは外部端子電極 18が形成される。
[0035] 更に、 COレーザ光を第 1、第 2の榭枝層 14、 15の所定箇所に照射してコア基板 1
2
1の上下両面の回路パターンに達する有底のビアホールを形成する。そして、各ビア ホール内のデスミア処理を行った後、無電解銅めつき、電解銅めつきの順でビアホー ル内に銅金属を充填して第 1、第 2のビアホール導体 17、 19を形成し、図 2の(c)に 示すようにシールド用金属膜 16とコア基板 11上面の回路パターンとを電気的に接続 すると共に外部端子電極 18とコア基板 11下面の回路パターンとコア基板上の回路 ノターンとを電気的に接続する。そして、再度、シールド用金属膜 16及び外部端子 電極 18をそれぞれの回路形状にパターユングした後、それぞれに防鲭処理を施す。 その後、マザ一基板をダイシングカットして個々の電子部品 10を得る。
[0036] 以上説明したように本実施形態によれば、コア基板 11の上下それぞれに第 1、第 2 の榭脂層 14、 15を配置する工程と、コア基板 11の上下両面それぞれに、第 1、第 2 の榭脂層 14、 15を同時に熱圧着する工程とを備えているため、コア基板 11に配置さ れた能動チップ部品 12及び受動チップ部品 13が第 1、第 2の榭脂層 14、 15内で同 時に加熱されるため、能動チップ部品 12側と受動チップ部品 13側との間に温度差 がなぐコア基板 11の上面側と下面側との間に熱膨張差や収縮差がなぐ能動チッ プ部品 12及び受動チップ部品 13のコア基板 11からの剥離を確実に抑制し、防止す ることがでさる。
[0037] また、第 1、第 2のビアホール導体 17、 19を形成する際に、それぞれのビアホール が有底になっているため、ビアホールのアスペクト比が高い場合でもめつき処理によ つて第 1、第 2ビアホール導体 17、 19を確実に形成することができ、し力もコア基板 1 1の上下両面に形成された回路パターンとの接続性が良く耐衝撃性に優れた低抵抗 の導体を得ることができ、電気的信頼性の高い電子部品 10を得ることができる。これ らの電子部品 10に関して、信頼性試験としてヒートサイクル試験 (一 40°C X 30分→8 5°C X 30分、 1000サイクル)、恒温恒湿試験(85°C、 RH85%で 1000時間)、高温 放置試験(125°Cで 1000時間)を行い、耐衝撃性試験として落下試験(1. 8mから 落下)を行った結果、第 1、第 2ビアホール導体 17、 19の抵抗値は各試験前後で殆 ど変動がなぐまた、落下試験では第 1、第 2ビアホール導体 17、 19における導通不 良が発生しな力つた。有底ビアホールのアスペクト比が高!、場合には導電性ペースト をビアホール内に充填することが難しぐまた、充填できたとしてもめっきによるものと 比較して高抵抗である。
産業上の利用可能性
[0038] 本発明は、例えば携帯電話等の移動体通信装置に用いられる電子部品を製造す る場合に好適に用いることができる。
図面の簡単な説明
[0039] [図 1]本発明の電子部品の一実施形態を示す断面図である。
[図 2]本発明の電子部品の製造方法の要部を示す図で、 (a)はコア基板に能動部品 及び受動部品が搭載した状態を示す断面図、(b)は (a)のコア基板に榭脂層を圧着 した状態を示す断面図、(c)はビアホール導体を形成した電子部品の完成品を示す 断面図である。
符号の説明
[0040] 10 電子部品
11 コア基板
12 能動チップ部品 (能動部品)
13 受動チップ部品 (受動部品) 第 1の榭脂層 第 2の榭脂層 シールド用金属膜 第 1のビアホール導体 外部端子電極 第 2のビアホール導体

Claims

請求の範囲
[1] 第 1の主面に能動部品が搭載され且つ第 1の主面と対向する第 2の主面に受動部 品が搭載されたコア基板と、このコア基板の第 1、第 2の主面それぞれに能動部品及 び受動部品を封入する第 1、第 2の榭脂層とを備え、上記第 1の榭脂層の上面にシ 一ルド用金属膜を設けると共にその内部に上記シールド用金属膜と上記第 1の主面 に形成された回路パターンとを接続する第 1のビアホール導体を設け、且つ、上記第 2の榭脂層の下面に外部端子電極を設けると共にその内部に上記外部端子電極と 上記第 2の主面に形成された回路パターンとを接続する第 2のビアホール導体を設 けたことを特徴とする電子部品。
[2] 上記能動部品を複数搭載すると共にこれらの能動部品の間に第 1のビアホール導 体を介在させたことを特徴とする請求項 1に記載の電子部品。
[3] 上記シールド用金属膜及び上記外部端子電極をそれぞれ金属箔によって形成し たことを特徴とする請求項 1または請求項 2に記載の電子部品。
[4] 上記コア基板は、榭脂多層基板であることを特徴とする請求項 1一請求項 3のいず れカ 1項に記載の電子部品。
[5] 請求項 1一請求項 5のいずれか 1項に記載の電子部品を製造する方法であって、 上記電子部品のコア基板の両面側それぞれに第 1、第 2の榭脂を配置する工程と、 上記第 1、第 2の榭脂を上記コア基板に同時に熱圧着して上記コア基板の両面に第 1、第 2の榭脂層をそれぞれ形成する工程とを有することを特徴とする電子部品の製 造方法。
[6] 上記第 1の榭脂の上記コア基板とは反対側の面に金属箔を配置すると共に、上記 第 2の榭脂の上記コア基板とは反対側の面に金属箔を配置する工程を有することを 特徴とする請求項 5に記載の電子部品の製造方法。
PCT/JP2004/018469 2004-02-13 2004-12-10 電子部品及びその製造方法 Ceased WO2005078796A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2005517907A JP4042785B2 (ja) 2004-02-13 2004-12-10 電子部品及びその製造方法
US11/461,855 US8759953B2 (en) 2004-02-13 2006-08-02 Electronic component including a shielding metal film disposed on a resin layer

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2004037541 2004-02-13
JP2004-037541 2004-02-13
JP2004117471 2004-04-13
JP2004-117471 2004-04-13

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/461,855 Continuation US8759953B2 (en) 2004-02-13 2006-08-02 Electronic component including a shielding metal film disposed on a resin layer

Publications (1)

Publication Number Publication Date
WO2005078796A1 true WO2005078796A1 (ja) 2005-08-25

Family

ID=34863469

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/018469 Ceased WO2005078796A1 (ja) 2004-02-13 2004-12-10 電子部品及びその製造方法

Country Status (4)

Country Link
US (1) US8759953B2 (ja)
JP (1) JP4042785B2 (ja)
KR (1) KR100753499B1 (ja)
WO (1) WO2005078796A1 (ja)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009066504A1 (ja) * 2007-11-20 2009-05-28 Murata Manufacturing Co., Ltd. 部品内蔵モジュール
WO2011048934A1 (ja) * 2009-10-21 2011-04-28 ソニー株式会社 高周波モジュールおよび受信装置
US9105616B2 (en) 2013-09-27 2015-08-11 Samsung Electro-Mechanics Co., Ltd. External connection terminal, semiconductor package having external connection terminal, and methods for manufacturing the same
US9451700B2 (en) 2011-06-03 2016-09-20 Murata Manufacturing Co., Ltd. Method for producing multi-layer substrate and multi-layer substrate
US9491846B2 (en) 2011-09-07 2016-11-08 Murata Manufacturing Co., Ltd. Method of manufacturing module
US9538649B2 (en) 2011-09-07 2017-01-03 Murata Manufacturing Co., Ltd. Method of manufacturing module
JP2017191835A (ja) * 2016-04-12 2017-10-19 Tdk株式会社 電子回路モジュール及びその製造方法
KR20200122358A (ko) 2018-03-23 2020-10-27 가부시키가이샤 무라타 세이사쿠쇼 고주파 모듈 및 통신 장치
US11043983B2 (en) 2018-03-30 2021-06-22 Murata Manufacturing Co., Ltd. Radio frequency module and communication device including the same
KR20210084265A (ko) 2019-12-26 2021-07-07 가부시키가이샤 무라타 세이사쿠쇼 고주파 모듈 및 통신 장치
KR20210103400A (ko) 2020-02-13 2021-08-23 가부시키가이샤 무라타 세이사쿠쇼 고주파 모듈 및 통신 장치

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070163802A1 (en) * 2006-01-19 2007-07-19 Triquint Semiconductors, Inc. Electronic package including an electromagnetic shield
JP4462332B2 (ja) * 2007-11-05 2010-05-12 セイコーエプソン株式会社 電子部品
TWI420640B (zh) * 2008-05-28 2013-12-21 矽品精密工業股份有限公司 半導體封裝裝置、半導體封裝結構及其製法
US7851893B2 (en) * 2008-06-10 2010-12-14 Stats Chippac, Ltd. Semiconductor device and method of connecting a shielding layer to ground through conductive vias
TWI393239B (zh) * 2009-10-16 2013-04-11 日月光半導體製造股份有限公司 具有內屏蔽體之封裝結構及其製造方法
WO2012056879A1 (ja) * 2010-10-26 2012-05-03 株式会社村田製作所 モジュール基板及びモジュール基板の製造方法
US9030841B2 (en) * 2012-02-23 2015-05-12 Apple Inc. Low profile, space efficient circuit shields
KR101932495B1 (ko) * 2012-05-11 2018-12-27 삼성전자주식회사 반도체 패키지 및 반도체 패키지의 제조 방법
US9177925B2 (en) 2013-04-18 2015-11-03 Fairfchild Semiconductor Corporation Apparatus related to an improved package including a semiconductor die
JP5576542B1 (ja) * 2013-08-09 2014-08-20 太陽誘電株式会社 回路モジュール及び回路モジュールの製造方法
KR20150053592A (ko) * 2013-11-08 2015-05-18 삼성전기주식회사 전자 소자 모듈 및 그 제조 방법
US9735112B2 (en) 2014-01-10 2017-08-15 Fairchild Semiconductor Corporation Isolation between semiconductor components
KR20150123420A (ko) * 2014-04-24 2015-11-04 에스케이하이닉스 주식회사 반도체 패키지 및 그 제조 방법
JP2016139648A (ja) * 2015-01-26 2016-08-04 株式会社東芝 半導体装置及びその製造方法
KR102117477B1 (ko) * 2015-04-23 2020-06-01 삼성전기주식회사 반도체 패키지 및 반도체 패키지의 제조방법
CN208159008U (zh) * 2015-08-10 2018-11-27 株式会社村田制作所 树脂多层基板
US10483249B2 (en) 2015-12-26 2019-11-19 Intel Corporation Integrated passive devices on chip
KR20170092309A (ko) 2016-02-03 2017-08-11 삼성전기주식회사 양면 패키지 모듈 및 기판 스트립
KR102246040B1 (ko) * 2016-12-14 2021-04-29 가부시키가이샤 무라타 세이사쿠쇼 회로 모듈
JP6891965B2 (ja) * 2017-09-04 2021-06-18 株式会社村田製作所 高周波モジュールおよびその製造方法
CN111295749B (zh) * 2017-11-02 2023-04-18 株式会社村田制作所 电路模块
US10930604B2 (en) 2018-03-29 2021-02-23 Semiconductor Components Industries, Llc Ultra-thin multichip power devices
CN114868244B (zh) * 2019-12-27 2025-10-03 株式会社村田制作所 模块
CN114005811B (zh) * 2021-07-20 2026-01-13 青岛歌尔智能传感器有限公司 双面塑封的屏蔽封装结构及其加工方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000223647A (ja) * 1999-02-03 2000-08-11 Murata Mfg Co Ltd 高周波モジュールの製造方法
JP2002203938A (ja) * 2000-12-28 2002-07-19 Toshiba Corp ハイブリッド半導体装置
JP2003258192A (ja) * 2002-03-01 2003-09-12 Hitachi Ltd 半導体装置およびその製造方法
JP2003309213A (ja) * 2002-04-15 2003-10-31 Ngk Spark Plug Co Ltd 配線基板

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900008647B1 (ko) * 1986-03-20 1990-11-26 후지쓰 가부시끼가이샤 3차원 집적회로와 그의 제조방법
US5068708A (en) * 1989-10-02 1991-11-26 Advanced Micro Devices, Inc. Ground plane for plastic encapsulated integrated circuit die packages
US5422514A (en) 1993-05-11 1995-06-06 Micromodule Systems, Inc. Packaging and interconnect system for integrated circuits
JP3198796B2 (ja) 1993-06-25 2001-08-13 富士電機株式会社 モールドモジュール
JPH08186192A (ja) 1994-12-27 1996-07-16 Matsushita Electric Works Ltd 多層プリント配線板の製造方法
JP2725637B2 (ja) 1995-05-31 1998-03-11 日本電気株式会社 電子回路装置およびその製造方法
JPH09219588A (ja) 1996-02-13 1997-08-19 Toppan Printing Co Ltd プリント配線板とその製造方法
JP3961092B2 (ja) 1997-06-03 2007-08-15 株式会社東芝 複合配線基板、フレキシブル基板、半導体装置、および複合配線基板の製造方法
KR100563122B1 (ko) * 1998-01-30 2006-03-21 다이요 유덴 가부시키가이샤 하이브리드 모듈 및 그 제조방법 및 그 설치방법
JP3441368B2 (ja) 1998-05-29 2003-09-02 京セラ株式会社 多層配線基板およびその製造方法
JP2000012769A (ja) 1998-06-24 2000-01-14 Rhythm Watch Co Ltd 回路モジュール
JP2001217542A (ja) 2000-01-31 2001-08-10 Kyocera Corp 多層配線基板及びその製造方法
JP2002033419A (ja) 2000-07-14 2002-01-31 Sharp Corp 高周波モジュールおよび高周波モジュールの製造方法
JP2002111222A (ja) 2000-10-02 2002-04-12 Matsushita Electric Ind Co Ltd 多層基板
JP2003078244A (ja) 2001-06-18 2003-03-14 Nitto Denko Corp 多層配線基板及びその製造方法
JP2003007367A (ja) 2001-06-21 2003-01-10 Matsushita Electric Ind Co Ltd 複合セラミック部品の実装面用樹脂シート、および、複合セラミック部品とその製造方法
JP3890947B2 (ja) 2001-10-17 2007-03-07 松下電器産業株式会社 高周波半導体装置
JP2003197849A (ja) 2001-10-18 2003-07-11 Matsushita Electric Ind Co Ltd 部品内蔵モジュールとその製造方法
JP2003188538A (ja) 2001-12-18 2003-07-04 Murata Mfg Co Ltd 多層基板、および多層モジュール
JP2004064052A (ja) * 2002-07-27 2004-02-26 Samsung Electro Mech Co Ltd ノイズ遮蔽型積層基板とその製造方法
JP2004071977A (ja) 2002-08-08 2004-03-04 Mitsubishi Electric Corp 半導体装置
EP1394857A3 (en) * 2002-08-28 2004-04-07 Matsushita Electric Industrial Co., Ltd. Semiconductor device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000223647A (ja) * 1999-02-03 2000-08-11 Murata Mfg Co Ltd 高周波モジュールの製造方法
JP2002203938A (ja) * 2000-12-28 2002-07-19 Toshiba Corp ハイブリッド半導体装置
JP2003258192A (ja) * 2002-03-01 2003-09-12 Hitachi Ltd 半導体装置およびその製造方法
JP2003309213A (ja) * 2002-04-15 2003-10-31 Ngk Spark Plug Co Ltd 配線基板

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8139368B2 (en) 2007-11-20 2012-03-20 Murata Manufacturing Co., Ltd. Component-containing module
WO2009066504A1 (ja) * 2007-11-20 2009-05-28 Murata Manufacturing Co., Ltd. 部品内蔵モジュール
WO2011048934A1 (ja) * 2009-10-21 2011-04-28 ソニー株式会社 高周波モジュールおよび受信装置
TWI403097B (zh) * 2009-10-21 2013-07-21 新力股份有限公司 High frequency module and trusted device
US8923748B2 (en) 2009-10-21 2014-12-30 Sony Corporation High frequency module and receiver
US9451700B2 (en) 2011-06-03 2016-09-20 Murata Manufacturing Co., Ltd. Method for producing multi-layer substrate and multi-layer substrate
US9538649B2 (en) 2011-09-07 2017-01-03 Murata Manufacturing Co., Ltd. Method of manufacturing module
US9491846B2 (en) 2011-09-07 2016-11-08 Murata Manufacturing Co., Ltd. Method of manufacturing module
US9105616B2 (en) 2013-09-27 2015-08-11 Samsung Electro-Mechanics Co., Ltd. External connection terminal, semiconductor package having external connection terminal, and methods for manufacturing the same
JP2017191835A (ja) * 2016-04-12 2017-10-19 Tdk株式会社 電子回路モジュール及びその製造方法
KR20200122358A (ko) 2018-03-23 2020-10-27 가부시키가이샤 무라타 세이사쿠쇼 고주파 모듈 및 통신 장치
US11380654B2 (en) 2018-03-23 2022-07-05 Murata Manufacturing Co., Ltd. Radio-frequency module and communication apparatus
US11637091B2 (en) 2018-03-23 2023-04-25 Murata Manufacturing Co., Ltd. Radio-frequency module and communication apparatus
US11043983B2 (en) 2018-03-30 2021-06-22 Murata Manufacturing Co., Ltd. Radio frequency module and communication device including the same
KR20210084265A (ko) 2019-12-26 2021-07-07 가부시키가이샤 무라타 세이사쿠쇼 고주파 모듈 및 통신 장치
US11290144B2 (en) 2019-12-26 2022-03-29 Murata Manufacturing Co., Ltd. Radio frequency module and communication device
KR20210103400A (ko) 2020-02-13 2021-08-23 가부시키가이샤 무라타 세이사쿠쇼 고주파 모듈 및 통신 장치

Also Published As

Publication number Publication date
JPWO2005078796A1 (ja) 2008-01-10
KR100753499B1 (ko) 2007-08-31
KR20070007054A (ko) 2007-01-12
US8759953B2 (en) 2014-06-24
JP4042785B2 (ja) 2008-02-06
US20060267159A1 (en) 2006-11-30

Similar Documents

Publication Publication Date Title
JP4042785B2 (ja) 電子部品及びその製造方法
JP4208631B2 (ja) 半導体装置の製造方法
CN100397640C (zh) 电路元件内置模块及其制造方法
CN100556234C (zh) 混合型电子部件及其制造方法
KR100557049B1 (ko) 반도체 장치와 그 제조방법
TWI404471B (zh) 製造具有內建組件之佈線板的方法
CN103747616B (zh) 元器件内置模块
JP5289832B2 (ja) 半導体装置および半導体装置の製造方法
CN101303981A (zh) 具有内置部件的布线板及其用于制造该布线板的方法
US20080298023A1 (en) Electronic component-containing module and manufacturing method thereof
TW201511624A (zh) 零件內建基板及其製造方法
CN104299919B (zh) 无芯层封装结构及其制造方法
CN100472780C (zh) 电子零部件及其制造方法
CN116709645A (zh) 制造部件承载件的方法及部件承载件
JP5192865B2 (ja) 部品内蔵配線基板の製造方法
KR102205195B1 (ko) 반도체 칩 적층 패키지 및 그 제조 방법
JP5397012B2 (ja) 部品内蔵配線板、部品内蔵配線板の製造方法
JP5539453B2 (ja) 電子部品搭載多層配線基板及びその製造方法
KR20170124769A (ko) 전자 소자 모듈 및 그 제조 방법
CN211792251U (zh) 微电子封装的嵌入式铜结构
KR102117477B1 (ko) 반도체 패키지 및 반도체 패키지의 제조방법
WO2006011508A1 (ja) 複合型電子部品及びその製造方法
TW202301931A (zh) 製造印刷電路板之方法以及具有至少一個嵌入式電子元件之印刷電路板
JP2010258335A (ja) 部品内蔵配線板、部品内蔵配線板の製造方法
JP4875926B2 (ja) 多層配線板及びその製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2005517907

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 1020067014919

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 11461855

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 200480041543.2

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

WWW Wipo information: withdrawn in national office

Country of ref document: DE

WWP Wipo information: published in national office

Ref document number: 11461855

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1020067014919

Country of ref document: KR

122 Ep: pct application non-entry in european phase