TWI798493B - 電晶體、積體電路、與形成半導體材料的方法 - Google Patents
電晶體、積體電路、與形成半導體材料的方法 Download PDFInfo
- Publication number
- TWI798493B TWI798493B TW108134314A TW108134314A TWI798493B TW I798493 B TWI798493 B TW I798493B TW 108134314 A TW108134314 A TW 108134314A TW 108134314 A TW108134314 A TW 108134314A TW I798493 B TWI798493 B TW I798493B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- average
- germanium content
- content
- fin
- Prior art date
Links
Images
Classifications
-
- H10P14/3411—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/791—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
- H10D30/797—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/017—Manufacturing their source or drain regions, e.g. silicided source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0193—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H10W20/042—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/82—Heterojunctions
- H10D62/822—Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
Landscapes
- Engineering & Computer Science (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
提供的電晶體包括源極/汲極區,且源極/汲極區包括第一層,其第一平均矽含量介於約80%至100%之間;第二層,其第二平均矽含量介於0至約90%之間,第二平均矽含量比第一平均矽含量低至少7%,且第二層位於第一層上並與第一層相鄰;第三層,其第三平均矽含量介於約80%至100%之間;以及第四層,其第四平均矽含量介於0至約90%之間,第四平均矽含量比第三平均矽含量低至少7%,且第四層位於第三層上並與第三層相鄰。
Description
本發明實施例一般關於半導體的形成方法,更特別關於含有磊晶的的裝置與其形成方法。
採用鰭狀場效電晶體裝置取代平面電晶體為半導體產業最近的發展方向。在鰭狀場效電晶體中,電晶體通道形成於大高寬比的結構(通常稱作鰭狀物)中。閘極不只覆蓋鰭狀物的頂部,亦覆蓋鰭狀物的側部。此設置比平面晶體提供更多優點,比如通道反轉的控制更佳且相同效能的可信度更高。
由於鰭狀場效電晶體的三維特性,鰭狀場效電晶體所用的形成製程通常比平面電晶體所用的形成製程複雜。在一些例子中,磊晶成長(一般為選擇性磊晶成長)可用於形成多種結構於鰭狀場效電晶體結構中。此外,應力工程可用於進一步增進鰭狀場效電晶體的效能。在應力工程的應用中,磊晶方法成長的材料組成選擇,可施加所需種類與等級的應力至鰭狀場效電晶體的通道上。
本發明一實施例提供之電晶體,包括源極/汲極區,且源極/汲極區包括:第一層,其第一平均矽含量介於約80%至100%之間;第二層,其第二平均矽含量介於0至約90%之間,第二平均矽含量比第一平均矽含量低至少7%,且
第二層位於第一層上並與第一層相鄰;第三層,其第三平均矽含量介於約80%至100%之間;以及第四層,其第四平均矽含量介於0至約90%之間,第四平均矽含量比第三平均矽含量低至少7%,且第四層位於第三層上並與第三層相鄰。
本發明一實施例提供之含鰭狀場效電晶體的積體電路,且該鰭狀場效電晶體的源極/汲極區包括:第一層,其第一平均鍺含量介於0至約20%之間;第二層,其第二平均鍺含量介於約10%至100%之間,第二平均鍺含量比第一平均鍺含量高至少7%,且第二層位於第一層上並與第一層相鄰;第三層,其第三平均鍺含量介於0至約20%之間;以及第四層,其第四平均鍺含量介於約10%至100%之間,第四平均鍺含量比第三平均鍺含量高至少7%,且第四層位於第三層上並與第三層相鄰。
本發明一實施例提供之採用磊晶成長製程形成半導體材料的方法,包括:成長第一層,其第一平均鍺含量介於0至約20%之間;成長第二層於第一層上並與第一層相鄰,其第二平均鍺含量介於約10%至100%之間,且第二平均鍺含量比第一平均鍺含量高至少7%;成長第三層,其第三平均鍺含量介於0至約20%之間;成長第四層於第三層上並與第三層相鄰,其第四平均鍺含量介於約10%至100%之間,且第四平均鍺含量比第三平均鍺含量高至少7%。
A:鰭狀物高度
A-A、B-B、C-C:剖面
C:凹陷深度
D:源極/汲極寬度
E:鰭狀物寬度
F:內側的鰭狀物側壁高度
G:外側的鰭狀物側壁高度
I:鰭狀物間距
J:氣隙高度
K:鰭狀物間隔物至間隔物的寬度
L:鰭狀物內磊晶角度
M:超出鰭狀物的最終量
N:最終層的厚度
O:預晶種層的底部厚度
P:預晶種層的側壁厚度
Q:鰭狀物頂部位置上的第一接種層的位置
T:晶種層厚度
110:鰭狀物
120:基板
130:隔離區
140a、140b:閘極組件
210:閘極
220:氮化矽層
230:硬遮罩
240、250:側壁
260:凹陷
270:源極/汲極區
280:置換閘極
290:阻障層
295:矽化物區
298:接點插塞
403:側部區域
405:虛線
407、409:鰭狀物側壁
410、510:預晶種層
415、515:第一晶種層
420、520:第一接種層
423、523:氣隙
425、525:第二晶種層
430、530:第二接種層
443、543:外部輪廓
450、550:最終層
453、553:最終外部輪廓
535:第三晶種層
540:第三接種層
610:外側輪廓
800、900:方法
810、820、825、830、835、890、920、925、928、930:步驟
圖1係一例中,兩個鰭狀場效電晶體的選定元件在鰭狀場效電晶體形成製程之一階段的簡化透視圖。
圖2A至2E係一例中,兩個鰭狀場效電晶體裝置在鰭狀場效電晶體形成製程的選定階段的簡化剖視圖。
圖3係一例中,兩個鰭狀場效電晶體結構的選定元件在鰭狀場效電晶體形成
製程的源極/汲極凹陷階段之後的簡化透視圖。
圖4係一實施例中,p型鰭狀場效電晶體之含有兩個晶種層的源極/汲極結構的剖視圖。
圖5係一實施例中,p型鰭狀場效電晶體之含有三個晶種層的源極/汲極結構的剖視圖。
圖6係一實施例中,p型鰭狀場效電晶體的源極/汲極結構的簡化剖視圖,其標號對應圖7的表格。
圖7係圖6標示的結構所對應的尺寸範圍。
圖8係一實施例中,磊晶成長p型鰭狀場效電晶體的源極/汲極區的方法。
圖9係一實施例中,磊晶成長p型鰭狀場效電晶體之含有中介層的源極/汲極區的方法。
下述內容提供的不同實施例或實例可實施本發明的不同結構。下述特定構件、與配置的實施例係用以簡化本發明內容而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸的實施例,或兩者之間隔有其他額外構件而非直接接觸的實施例。另一方面,本發明之多個實例可重複採用相同標號以求簡潔,但多種實施例及/或設置中具有相同標號的元件並不必然具有相同的對應關係。
此外,空間性的相對用語如「下方」、「其下」、「較下方」、「上方」、「較上方」、或類似用語可用於簡化說明某一元件與另一元件在圖示中的相對關係。空間性的相對用語可延伸至以其他方向使用之元件,而非侷限於圖示方向。元件亦可轉動90°或其他角度,因此方向性用語僅用以說明圖示中的方向。
此處所述的Si1-xGex中,若鍺含量x為0或0%,則Si1-xGex為矽。類似地,此處所述的Si1-xGex中,若鍺含量x為1或100%,則Si1-xGex為鍺。在這些表示方式中,x或類似變數指的是比例或當量%,比如0.2即20%。此外,用語「源極/汲極區」與「源極/汲極結構」可交換使用,除非另外明確說明或在內容中使用特定用語。
此處所述的一些實施例說明鰭狀場效電晶體形成製程中的階段。圖1係一例中,兩個鰭狀場效電晶體的選定元件在鰭狀場效電晶體形成製程的一階段之簡化透視圖。在圖1所示的鰭狀場效電晶體形成製程之階段,形成鰭狀物110於基板120上,並形成隔離區130使鰭狀物與其他鰭狀物(未圖示)彼此隔離,而閘極組件140a與140b沿著鰭狀物110的上表面與側壁。在操作完成的鰭狀場效電晶體結構時,電晶體通道形成於鰭狀物110的部份中,且閘極組件140a與140b覆蓋電晶體通道。
此處定義的剖面A-A垂直於基板120,且在形成製程的任何階段中。此剖面用於圖2A至2E。雖然此處的圖1主要定義剖面A-A,但亦提供鰭狀場效電晶體結構的相關元件之簡化說明所用的圖形基礎。基板120可為基體半導體基板、絕緣層上半導體基板、或類似物。此外,基板可包含一或多個半導體層沉積於下方的基體材料上,半導體層的組成可與下方的基體材料不同,且半導體層的沉積方法可為磊晶。此外,基板的半導體層可未摻雜或摻雜一或多種n型或p型摻質,其摻雜方法可為在基體結晶成長時導入、離子佈植、或擴散。一般而言,絕緣層上半導體基板包含半導體材料層形成於絕緣層上。舉例來說,絕緣層可為埋置氧化物層、氧化矽層、或類似物。可提供絕緣層於基板上,且基板通常為矽基板或玻璃基板。亦可採用其他基板如多層基板或組成漸變基板。在一些實施例中,半導體基板的半導體材料可包含半導體元素如矽、半導體化合物、半導體合金、或上述之組合。
可由任何合適方法圖案化鰭狀物。舉例來說,鰭狀物的圖案化方法可採用一或多道光微影製程,包含雙重圖案化或多重圖案化製程。一般而言,雙重圖案化或多重圖案化製程結合光微影與自對準製程,其產生的圖案間距小於採用單一的直接光微影製程所得的圖案間距。舉例來說,一實施例形成犧牲層於基板上,並採用光微影製程圖案化犧牲層。採用自對準製程,以沿著圖案化的犧牲層的側部形成間隔物。接著移除犧牲層,再採用保留的間隔物圖案化鰭狀物。
鰭狀物可由多種方法產生,包含蝕刻移除起始材料的區域,或沉積鰭狀物材料至窄溝槽中。在圖1中,鰭狀物110的形成方法為蝕刻移除基板120的區域。在此製程中,可沉積一或多個遮罩層於基板120上。這些遮罩層可包含或可為氮化矽、氮氧化矽、碳化矽、碳氮化矽、類似物、或上述之組合。接著將鰭狀物圖案轉移至遮罩層中,再採用非等向蝕刻以蝕刻移除鰭狀物區以外的基板材料。隔離區130可包含或可為絕緣材料,比如氧化矽、氮化矽、類似物、或上述之組合,且其形成方法可為合適的沉積製程。舉例來說,隔離區130可包含可流動的化學氣相沉積製程所形成的氧化矽。亦可採用任何可接受的製程所形成的其他絕緣材料。可採用平坦化製程如化學機械研磨以移除任何多餘材料,使絕緣材料與鰭狀物110的上表面共平面。接著可使絕緣材料凹陷以形成隔離區130,使鰭狀物110自隔離區130之間凸起。絕緣材料的凹陷方法可採用任何可接受的蝕刻製程,比如對絕緣材料具有選擇性的蝕刻製程。隔離區130的上表面可如圖示的平坦,亦可為凸面、凹面、或更複雜的形狀,端視製程細節而定。
在其他形成製程中,鰭狀物的形成方法為沉積鰭狀物材料於窄溝槽中,其比前述方法複雜,並與圖1未圖示的額外結構相關。在製程的一例中,可形成介電層於半導體基板120的上表面上,可蝕刻溝槽穿過介電層,可磊晶成長鰭狀物材料於溝槽中,且可使介電層凹陷以讓鰭狀物材料自介電層凸起並形
成鰭狀物。磊晶材料可與基板相同或不同,且在成長時或成長後可摻雜磊晶材料,亦可不摻雜磊晶材料。在這些製程中,成長不同材料以分別用於n型與p型的鰭狀場效電晶體,在最大化每一裝置型態的載子遷移率時特別有利。具體而言,p型鰭狀場效電晶體所用的鰭狀物材料可為矽或矽鍺。
閘極組件140a與140b可包含數個構件。圖2A係一例中,鰭狀場效電晶體形成製程在形成閘極組件之後,兩個鰭狀場效電晶體裝置的剖視圖。剖面沿著圖1中定義的剖面A-A。圖式中的閘極組件140a與140b位於鰭狀物110的上表面上。在此例中,每一閘極組件包括閘極210、氮化矽層220、氧化物的硬遮罩230、與側壁240及250。此外,薄閘極介電層(未圖示)位於鰭狀物110上,並位於閘極210及側壁240下。閘極介電層可包含或可為氧化矽、氮化矽、高介電常數的介電層、類似物、或上述之多層。高介電常數的介電層可包含鉿或類似金屬的氧化物或矽酸鹽。閘極介電層可熱成長及/或化學成長於鰭狀物110上,或以合適的沉積技術順應性地沉積於鰭狀物110上。在置換閘極製程中,可在形成製程的後段階段中移除閘極210並置換為最終閘極。在這些例子中,閘極210可為非晶矽或多晶矽,且可視作虛置閘極。在一些形成製程中,在形成閘極組件之後可形成輕摻雜汲極區(未圖示)於鰭狀物材料中,其形成方法可為摻質佈植。
圖2B係一例中,鰭狀場效電晶體形成製程蝕刻源極/汲極凹陷之後的兩個鰭狀場效電晶體裝置的剖視圖。蝕刻凹陷260於鰭狀物110中。蝕刻製程可為等向或非等向,且可對鰭狀物材料的一或多個結晶平面具有選擇性。如此一來,凹陷260可具有圖2B所示的圓形底部輪廓,且實質上可具有多種輪廓形狀,端視實施的蝕刻製程而定。蝕刻製程可為乾蝕刻如反應性離子蝕刻、中性束蝕刻、或類似蝕刻,或濕蝕刻如採用氫氧化四甲基銨、氫氧化銨、或其他蝕刻劑的濕蝕刻。
圖2C係一例中,鰭狀場效電晶體形成製程中的源極/汲極磊晶之後
的兩個鰭狀場效電晶體裝置的剖視圖。源極/汲極區270成長於圖2B的凹陷260中。源極/汲極區270物理接觸與電性接觸鰭狀物110,並可作為鰭狀場效電晶體裝置所用的源極或汲極。舉例來說,源極/汲極區270可作為含有閘極組件140a的電晶體所用的源極,與含有閘極組件140b的電晶體所用的汲極,或者可作為上述兩種電晶體的源極,或者可作為上述兩種電晶體的汲極,端視電路連接與施加的偏壓而定。
源極/汲極區270中的源極/汲極材料可包含或可為矽鍺、矽、或鍺(比如Si1-xGex,其中鍺含量x可介於0至100%之間)、碳化矽、磷化矽、半導體化合物、或類似物。源極/汲極材料沉積於源極/汲極區270中的方法可為磊晶成長或選擇性磊晶成長,其採用技術如氣相磊晶、有機金屬化學氣相沉積、分子束磊晶、類似方法、或上述之組合。此外,可摻雜源極/汲極材料,比如在磊晶成長時原位摻雜及/或在磊晶成長之後進行離子佈植。
為改善鰭狀場效電晶體裝置效能,可選擇源極/汲極材料以施加應力至閘極組件覆蓋的鰭狀物區域。以p型鰭狀場效電晶體為例,若鰭狀物材料為Si1-xGex,則源極/汲極材料可為或包含Si1-yGey的區域,其中用於源極/汲極區的鍺含量y大於鰭狀物區域中的鍺含量x。源極/汲極的鍺含量y與鰭狀物的鍺含量x之間的差異越大,則施加至鰭狀物區的應力越大,即改善電晶體效能的程度越大。此外,可採用選擇性磊晶成長以確保源極/汲極材料成長於圖2B的凹陷260中的下方半導體材料上,而不成長於其他表面(如氧化矽、氮化矽、或類似物)上。氯化氫可用於成長製程,並與含矽及/或者的氣體一起促進選擇性。
如下所述,此處所述的一些實施例在鰭狀場效電晶體裝置的源極/汲極區之磊晶成長時可提供優點。然而,為了說明此應用的內容,此處簡述鰭狀場效電晶體形成製程的兩個額外階段。圖2D係一例中,鰭狀場效電晶體形成製程形成矽化物之後的兩個鰭狀場效電晶體裝置的剖視圖。在此階段中,移除
圖2A的氮化矽層220與硬遮罩230,而置換閘極280的位置與鰭狀場效電晶體形成製程的早期階段中的閘極210(見圖2A)所占據的區域實質上相同。置換閘極280可為或包括含金屬的材料如鈷、釕、鋁、鎢、銅、上述之多層、或上述之組合。圖2A的閘極210下的閘極介電層亦可置換為一或多個介電層及/或功函數調整層(未圖示)。此外,使阻障層290與源極/汲極區270中的材料反應形成矽化物區295。舉例來說,可由化學機械研磨達到平坦化。圖2E係一例中,鰭狀場效電晶體形成製程中形成接點插塞之後的兩個鰭狀場效電晶體裝置的剖視圖。接點插塞298可經由矽化物區295電性連接至源極/汲極區270。
圖3係一例中,鰭狀場效電晶體形成製程的源極/汲極凹陷階段之後的兩個鰭狀場效電晶體結構的選定元件的透視圖,其顯示此處說明實施例所用的剖面方向。如圖3所示,在形成源極/汲極凹陷之後,鰭狀物110的部份保留於閘極組件140a與140b之下並靠近閘極組件140a與140b。電晶體通道實質上形成於這些部份中。此處的剖面B-B垂直於基板120,且在源極/汲極成長製程的任何階段之前或之中。類似地,剖面C-C垂直於基板120,並位於閘極組件140a與140b的中央,且在源極/汲極成長製程的任何階段之前或之中。值得注意的是,雖然圖3的透視圖中只有一個鰭狀物,但許多實施例考慮到兩個或更多相鄰的鰭狀物110,其實質上彼此平行,且個別的源極/汲極區可成長於鰭狀物凹陷上,如圖4至6所示。
在多種實施例中,低鍺含量的薄層位於源極/汲極區中,以改善源極/汲極結構的磊晶成長,而不明顯降低所述源極/汲極結構的整體鍺含量,因此可保持高應力於電晶體通道上。此薄層在此處可視作晶種層。
此處在沉積第一晶種層之前成長的任何層,可視作預晶種層。在多種實施例中,可省略預晶種層,或可採用一或多個預晶種層。此外,成長於晶種層上或與晶種層相鄰的任何層,可視作接種層。在接種層之後成長且在下
一個晶種層之前成長的任何層狀物,可視作中介層。最後,實施例可視情況包含一或多層於最後的接種層上。這些層狀物在此處可視作最終層。
在一實施例中,兩個晶種層可用於p型鰭狀場效電晶體的源極/汲極結構。圖4係一實施例中,p型鰭狀場效電晶體之含有兩個晶種層的源極/汲極結構之剖視圖。如剖面B-B所示,閘極210與側部區域403位於鰭狀物110上。在多種實施例中,鰭狀物110可為Si1-xGex,其鍺含量x介於0(如矽)至40%。側部區域403可為氮化矽,或包含一或多層的氮化矽、氧化矽、或類似物。閘極介電層未圖示。在源極/汲極凹陷步驟之後,鰭狀物110保留於閘極210與側部區域403之下,但被蝕刻至凹陷260於其間。鰭狀物材料保留於凹陷260下。
在剖面C-C中,虛線405指出兩個鰭狀物在源極/汲極凹陷步驟之前的剖面。對兩個鰭狀物而言,在凹陷步驟之後,蝕刻製程實質上移除鰭狀物成凹陷260。鰭狀物材料保留如低於凹陷260的梗。鰭狀物側壁409與407的組成可為氧化矽、氮化矽、或類似物,其在鰭狀場效電晶體形成製程的早期階段與鰭狀物相鄰,其可保留於鰭狀物凹陷步驟之後。
在一實施例中,預晶種層410成長於鰭狀物凹陷260中。如剖面B-B所示,預晶種層410成長於鰭狀物凹陷260的底部與側壁。如剖面C-C所示,預晶種層410成長於鰭狀物的梗上的鰭狀物凹陷260之底部。在多種實施例中,預晶種層410可為或包含矽、鍺、Si1-zGez(其鍺含量介於約0至約100%之間)、或其他材料。在一實施例中,預晶種層410與鰭狀物110可為相同材料與組成。在一些實施例中,鰭狀物110可為Si1-xGex,而預晶種層410可為Si1-yGey且鍺含量y實質上固定且大於或等於x,或者預晶種層410可為組成漸變且鍺含量一開始小於20%並隨著成長預晶種層而增加至大於x。舉例來說,鰭狀物110可為Si0.8Ge0.2,而預晶種層可為組成漸變層如Si1-yGey且y一開始等於0(即矽)並接著增加至50%。在另一例中,鰭狀物110可為Si0.8Ge0.2,而預晶種層可為Si0.4Ge0.6。在一些實施例中,
預晶種層的厚度(自凹陷260的底部量側並垂直於凹陷260的底部)可小於或等於約50nm。接著成長第一晶種層415於預晶種層410上。為了使圖4整體保持清楚,將不特別標示第一晶種層415的厚度與下述任何後續晶種層的厚度。靠近側部區域403的預晶種層410的形狀,為不同結晶表面上的成長速率不同所造成的結果。如上所述,其他實施例中可不成長預晶種層,且可成長第一晶種層415於鰭狀物凹陷260中的鰭狀物材料上。在成長第一晶種層415之後,成長第一接種層420於第一晶種層415上。如剖面C-C所示,在成長源極/汲極區的一些時刻中,成長於相鄰鰭狀物上的材料可能相連以形成連接的源極/汲極結構,並留下氣隙423。在形成氣隙423之後,大幅降低氣隙區中後續成長所用的前驅物輸送,使氣隙423中發生一點額外成長。在圖4中,在成長第一接種層420時形成氣隙423。在成長第一接種層420之後,成長第二晶種層425於第一接種層420上。接著成長第二接種層430於第二晶種層425上,以達外部輪廓443。接著沉積最終層450於第二接種層430上,以達最終外部輪廓453。在此實施例中,最終外部輪廓453為源極/汲極結構成長的最終外部輪廓。圖4所示的第二晶種層425的形狀、外部輪廓443、與最終外部輪廓453為實質上分段的線性。然而此處認知到多種實施例中,在成長製程的多種階段的源極/汲極結構的輪廓與多種層狀物的形狀,可為實質上分段的線性、弧形、波形、或其他形狀。
在多種實施例中,第一晶種層415與第二晶種層425可為矽或Si1-xGex(其鍺含量x介於約0至約20%之間),第一接種層420與第二接種層430可為Ge或Si1-yGey(其鍺含量y介於約10%至約100%之間),且任何接種層的鍺含量y比相鄰的下方晶種層的鍺含量x大至少0.07(7%)。此處以百分比表示時,鍺含量的w值和z值的差異旨在反映w值和z值的絕對差異,而非相對於w值或z值的相對差異。舉例來說,第一鍺值為7%且第二鍺值為10%時,前者比後者低3%而不是9.3%。在一實施例中,接種層的鍺含量可為10%,而位於接種層下並與接種層相
鄰的晶種層的鍺含量可為3%。在多種實施例中,中介層與最終層可為或可包含矽、鍺、Si1-zGez(具有任何鍺含量z,其介於約0至約100%之間)、或其他材料。
第一晶種層415與第二晶種層425的厚度可介於1單層至5奈米之間,且可相同或不同。預晶種層、接種層、與最終層的資訊將提供如下。晶種層的組成與厚度可相同或不同。類似地,接種層的組成與厚度可相同或不同。
圖4的實施例具有一些優點。採用晶種層可輔助成長接種層。因此可改善積體電路一般具有的許多鰭狀場效電晶體的源極/汲極區之一致性。這可增加高結晶品質的一致性,亦可改善源極/汲極結構的最終形狀的一致性如最終外部輪廓453。如此一來,電性參數如源極/汲極電阻與矽化物電阻可更一致。此外,施加至不同電晶體的鰭狀場效電晶體通道區之應力等級的一致性可提高,而不會明顯劣化應力的絕對值。這是因為與源極/汲極結構的總厚度相較,晶種層的厚度通常算薄。如此一來,輔助成長接種層的優點,將遠超過因結合晶種層所造成的源極/汲極區的平均鍺含量下降。實際上在這些實施例中,可選擇晶種層的厚度以確保符合接種層成長所需的最小值,其處於上述的範圍內。
在這些應用中,採用較多數目的晶種層較有利,因每一晶種層輔助成長後續的接種層。圖5係一實施例中,p型鰭狀場效電晶體的源極/汲極結構的剖視圖,其含有三個晶種層。在此實施例中,預晶種層510成長於鰭狀物凹陷260中。如剖面B-B所示,預晶種層510成長於鰭狀物凹陷260的底部與側壁上。如剖面C-C所示,預晶種層510成長於鰭狀物的保留梗上。接著成長第一晶種層515於預晶種層510上。為了使圖5維持清楚,不標示第一晶種層515的厚度與任何下述晶種層的厚度。在成長第一晶種層515之後,成長第一接種層520於第一晶種層515上。成長第二晶種層525於第一接種層520上。接著成長第二接種層530於第二晶種層525上,並成長第三晶種層535於第二接種層530上。接著成長第三接種層540於第三晶種層535上,以達外部輪廓543。接著沉積最終層550於第三
接種層540上,以達最終外部輪廓553。在此實施例中,最終外部輪廓553為源極/汲極結構成長的最終外部輪廓。圖5所示的第二晶種層525與第三晶種層535的形狀以及外部輪廓543與最終外部輪廓553為實質上分段的線性。然而此處認知到多種實施例中,在成長製程的多種階段的源極/汲極結構的輪廓與多種層狀物的形狀,可為實質上分段的線性、弧形、波形、或其他形狀。
圖5的預晶種層510、第一晶種層515、第一接種層520、第二晶種層525、第二接種層530、與最終層550的厚度與組成,可與圖4的預晶種層410、第一晶種層415、第一接種層420、第二晶種層425、第二接種層430、與最終層450的厚度與組成相同或不同。此外,外部輪廓543與最終外部輪廓可與外部輪廓443與最終外部輪廓的尺寸或形狀不同。
在多種實施例中,第一晶種層515、第二晶種層525、與第三晶種層535可為矽或Si1-xGex(其鍺含量x介於約0至約20%之間),且第一接種層520、第二接種層530、與第三接種層540可為鍺或Si1-yGey(其鍺含量y介於約10%至約100%之間),而接種層的鍺含量比相鄰且位於其下的晶種層的鍺含量大至少0.07(或7%)。在多種實施例中,第一晶種層515、第二晶種層525、與第三晶種層535的厚度可介於1單層至5奈米之間。此外,第一晶種層515、第二晶種層525、與第三晶種層535的厚度與鍺含量可為彼此相同或不同的任意組合。此外,圖5所示的實施例中的預晶種層510、第一晶種層515、第一接種層520、第二晶種層525、與第二接種層530、外部輪廓543與最終外部輪廓553、最終層550、與氣隙523的厚度、組成、或其他特性,可與圖4所示的實施例中的預晶種層410、第一晶種層415、第一接種層420、第二晶種層425、第二接種層430、外部輪廓443與最終外部輪廓453、最終層450、與氣隙423的厚度、組成、或其他特性不同。
圖6係一實施例中,p型鰭狀場效電晶體的源極/汲極結構的剖視圖,其標號對應圖7的表格。圖7係圖6中標示的結構所對應的尺寸範圍的表格。
在多種實施例中,可選擇接種層的厚度以達外側輪廓610延伸高於鰭狀物頂部的目標值,任何預晶種層的底部厚度O所用的給定值,任何最終層的厚度N、與晶種層厚度T及晶種層的數目。在圖6與7中超出鰭狀物的最終量M的目標值可為約-10nm至20nm,而負值指的是外側輪廓610低於鰭狀物頂部。類似地,鰭狀物頂部位置上的第一接種層的位置Q為時負值,指的是第一接種層的最高點比鰭狀物頂部低。在一些實施例中,預晶種的底部厚度O、預晶種層的側壁厚度P、及最終層的厚度N為0,指的是這些層狀物可能不存在。
在其他實施例中,可採用四個或更多個晶種層。在磊晶結構的所需總厚度相對較大的應用中,晶種層的數目可相對較多。此外,較薄的晶種層有利於較多數目的晶種層。
在又一實施例中,一或多個預晶種層、晶種層、接種層、中介層、與最終層可包含錫。舉例來說,一或多個晶種層可為矽或Si1-xGex,而一或多個接種層可為Si1-zSnz或Ge1-wSnw。在另一例中,一或多個晶種層可為Si1-ySny,而一或多個晶種層可為Ge1-wSnw或Si1-zSnz,且z比y大至少0.07(7%)。
此處認知到層狀物的組成可由劇烈或不劇烈變化開始或結束,且可或可不具有一致的組成或一致的厚度。一般而言,在成長整個源極/汲極結構的第一時刻與第二時刻之間所成長的任何材料,在此處可視作層狀物。此外,任何層狀物可視作含有子層,其成長於第一時刻與第二時刻之間的時刻。
在成長前端平坦處,層狀物可能因參數變異(如基板局部溫度)而具有不一致的厚度。在成長前端不平坦處,比如在鰭狀場效電晶體的源極/汲極區,層狀物可能因不同結晶取向的成長速率不同而具有一致的厚度。此外,層狀物可在具有粗糙度的不平滑表面上開始或結束。舉例來說,當只夠幾個單層或小於一單層的材料沉積於高晶格不匹配的下方層上時,所形成的層狀物不會覆蓋整個下方表面,而是形成塊狀或形成小丘。
層狀物的組成可由劇烈或不劇烈變化開始,在層狀物中包含漸變或劇烈變化的組成,且在劇烈或不劇烈變化的情況下結束。此處亦認知在成長初期包括不同晶體取向的情況下,所述取向之間可能存在化學計量的變異。
在多種實施例中,一或多個晶種層或接種層可具有逐漸變化的組成、階狀變化的組成、或上述之組合。在一實施例中,第一晶種層415與第二晶種層425的一或兩者可具有兩個子層,其鍺含量為0(如矽)與約21%(如Si0.79Ge0.21),其其近似平均鍺含量小於20%。在另一實施例中,第一接種層420與第二接種層430的一或兩者的組成為鍺含量為8%、12%、與15%的三個子層,其近似平均鍺含量大於10%。
在另一實施例中,在形成預晶種層之後,成長一開始的鍺含量為0(矽),且逐漸並單調地增加至50%。在此實施例中,層狀物一開始的鍺含量為0(矽),而結束的鍺含量為x,其中近似平均的鍺含量小於20%,則此層狀物為晶種層。類似地,層狀物一開始的鍺含量為x,而結束的鍺含量為20%,其中近似平均的鍺含量大於10%,則此層狀物為接種層。
在另一實施例中,成長源極/汲極區的步驟包括一系列逐漸增加與減少組成的步驟,其中近似平均組成大於25%的層位於近似平均組成小於20%的層上並與其相鄰。這些層狀物在此處分別作為接種層與晶種層。
在其他實施例中,一或多個晶種層可為Si1-x-yCxGey,其中鍺含量y介於0至約20%之間。類似地,一些實施例的一或多個接種層可為Si1-w-zCwGez,其中鍺含量z介於約10%至100%之間。
圖8係一實施例中,成長p型鰭狀場效電晶體的源極/汲極區的方法800。成長製程可為選擇性的磊晶成長,且氯化氫可用於成長製程。在視情況進行的步驟810中,成長一或多個預晶種層。接著進行步驟820以成長晶種層。接著進行方法的步驟825以成長接種層。接著分別在步驟830與835中成長另一晶種
層與另一接種層。步驟820與830中成長的晶種層可具有相同或不同的厚度或組成。類似地,步驟825與835中成長的接種層可具有相同或不同的厚度或組成。可視情況成長額外晶種層與接種層的配對。這些額外晶種層與接種層的配對與之前步驟中的晶種層與接種層的配對,可具有相同或不同的厚度或組成。在成長最後的接種層之後,視情況進行的步驟890可成長一或多個最終層。任何最終層與晶種層的厚度及/或組成可相同或不同。
在又一實施例中,在形成接種層之後與形成後續的晶種層之前,可成長一或多個中介層。圖9係一實施例中,成長p型鰭狀場效電晶體之含有中介層的源極/汲極區的方法900。成長製程可為選擇性磊晶成長,且氯化氫可用於成長製程中。在步驟920成長第一晶種層且在步驟925成長第一接種層之後,且在步驟930成長後續的晶種層之前,可在步驟928成長一或多個中介層。舉例來說,Si0.9Ge0.1的第一晶種層上可為Si0.5Ge0.5的接種層,且在成長Si0.9Ge0.1的第二晶種層之前可成長Si0.6Ge0.4的中介層於接種層上。
如上所述,其他實施例成長p型鰭狀場效電晶體的源極/汲極區的方法,其包含的層狀物之開始或結束的組成變化劇烈或不劇烈及/或層狀物具有漸變組成,或包含的子層具有漸變組成或固定組成。
在一實施例中,電晶體包括源極/汲極區,且源極/汲極區包括第一層,其第一平均矽含量介於約80%至100%之間;第二層,其第二平均矽含量介於0至約90%之間,第二平均矽含量比第一平均矽含量低至少7%,且第二層位於第一層上並與第一層相鄰;第三層,其第三平均矽含量介於約80%至100%之間;以及第四層,其第四平均矽含量介於0至約90%之間,第四平均矽含量比第三平均矽含量低至少7%,且第四層位於第三層上並與第三層相鄰。
在一實施例中,電晶體為鰭狀場效電晶體。
在一實施例中,鰭狀場效電晶體為p型。
在一實施例中,第二層與第四層中至少一者為矽鍺。
在一實施例中,第一層的第一平均鍺含量介於0至約20%之間,第二層的第二平均鍺含量介於約10%至100%之間,且第二平均鍺含量比第一平均鍺含量高至少7%,第三層的第三平均鍺含量介於0至約20%之間,而第四層的第四平均鍺含量介於約10%至100%之間,且第四平均鍺含量比第三平均鍺含量高至少7%。
在一實施例中,第一層與第三層中至少一者的厚度介於1單層至5nm之間。
在一實施例中,源極/汲極區更包括:第五層,其第五平均矽含量介於約80%至100%之間;以及第六層,其第六平均矽含量介於0至約90%之間,第六平均矽含量比第五平均矽含量低至少7%,且該第六層位於該第五層上並與該第五層相鄰。
在一實施例中,第一層為Si1-xGex,x介於0至約20%之間,且第一層的厚度介於1單層至5nm之間;以及第三層為Si1-yGey,y介於0至約20%之間,且第三層的厚度介於1單層至5nm之間。
在一實施例中,積體電路含鰭狀場效電晶體,且鰭狀場效電晶體的源極/汲極區包括:第一層,其第一平均鍺含量介於0至約20%之間;第二層,其第二平均鍺含量介於約10%至100%之間,第二平均鍺含量比第一平均鍺含量高至少7%,且第二層位於第一層上並與第一層相鄰;第三層,其第三平均鍺含量介於0至約20%之間;以及第四層,其第四平均鍺含量介於約10%至100%之間,第四平均鍺含量比第三平均鍺含量高至少7%,且第四層位於第三層上並與第三層相鄰。
在一實施例中,第一層與第三層中至少一者為矽鍺。
在一實施例中,第一層與第三層中至少一者的厚度介於1單層至5
奈米之間。
在一實施例中,源極/汲極區更包含:第五層,其第五平均鍺含量介於0至約20%之間;以及第六層,其第六平均鍺含量介於約10%至100%之間,第六平均鍺含量比第五平均鍺含量高至少7%,且第六層位於第五層上並與第五層相鄰。
在一實施例中,第一層為Si1-xGex,x介於0至約20%之間,且第一層的厚度介於1單層至5nm之間;以及第三層為Si1-yGey,y介於0至約20%之間,且第三層的厚度介於1單層至5nm之間。
在一實施例中,提供採用磊晶成長製程形成半導體材料的方法,且方法包括成長第一層,其第一平均鍺含量介於0至約20%之間;成長第二層於第一層上並與第一層相鄰,其第二平均鍺含量介於約10%至100%之間,且第二平均鍺含量比第一平均鍺含量高至少7%;成長第三層,其第三平均鍺含量介於0至約20%之間;成長第四層於第三層上並與第三層相鄰,其第四平均鍺含量介於約10%至100%之間,且第四平均鍺含量比第三平均鍺含量高至少7%。
在一實施例中,一或多層的成長步驟採用氣相磊晶。
在一實施例中,一或多層的成長步驟採用選擇性磊晶成長製程。
在一實施例中,一或多層的成長步驟在磊晶成長製程中採用氯化氫。
在一實施例中,第一層與第三層中至少一者的厚度介於1單層至5nm之間。
在一實施例中,第一層、第二層、第三層、與第四層為矽鍺。
在一實施例中,方法更包括:成長第五層,其第五平均鍺含量介於0至約20%;以及成長第六層於第五層上並與第五層相鄰,其第六平均鍺含量介於約10%至100%之間,且第六平均鍺含量比第五平均鍺含量高至少7%。
本領域技術中具有通常知識者應輕易理解可改變材料和方法,同時維持在本發明實施例的範圍內。亦應理解除了說明實施例的特定內容之外,本發明實施例還提供許多可行的發明概念。因此申請專利範圍預期在其範圍內包括這些製程、機器、形成方法、物質組成、裝置、方法、或步驟。
B-B、C-C:剖面
110:鰭狀物
210:閘極
260:凹陷
403:側部區域
405:虛線
407、409:鰭狀物側壁
510:預晶種層
515:第一晶種層
520:第一接種層
523:氣隙
525:第二晶種層
530:第二接種層
543:外部輪廓
550:最終層
553:最終外部輪廓
535:第三晶種層
540:第三接種層
Claims (10)
- 一種電晶體,包括:一基板;一源極/汲極區,且該源極/汲極區包括:一第一層,其第一平均矽含量介於約80%至100%之間;一第二層,其第二平均矽含量介於0至約90%之間,第二平均矽含量比第一平均矽含量低至少7%,且該第二層相對於該基板直接位於該第一層上,其中該第一層與該第二層之間的界面為非線性;一第三層,其第三平均矽含量介於約80%至100%之間,且該第三層相對於該基板直接位於該第二層上並接觸該第二層,其中該第三層與該第二層之間的界面為多晶面;以及一第四層,其第四平均矽含量介於0至約90%之間,第四平均矽含量比第三平均矽含量低至少7%,且該第四層相對於該基板直接接觸並位於該第三層上並與該第三層相鄰,其中該第四層的最外側表面為多晶面。
- 如請求項1之電晶體,其中該第一層的一第一平均鍺含量介於0至約20%之間,第二層的一第二平均鍺含量介於約10%至100%之間,且該第二平均鍺含量比該第一平均鍺含量高至少7%,該第三層的一第三平均鍺含量介於0至約20%之間,以及該第四層的一第四平均鍺含量介於約10%至100%之間,且該第四平均鍺含量比該第三平均鍺含量高至少7%。
- 如請求項1或2之電晶體,其中該第一層與該第三層中至少一者的厚度介於1單層至5nm之間。
- 如請求項1或2之電晶體,其中該源極/汲極區更包括: 一第五層,其第五平均矽含量介於約80%至100%之間;以及一第六層,其第六平均矽含量介於0至約90%之間,第六平均矽含量比第五平均矽含量低至少7%,且該第六層位於該第五層上並與該第五層相鄰。
- 一種積體電路,包括:一第一鰭狀物以及與該第一鰭狀物相鄰的一第二鰭狀物;一源極/汲極區,位於該第一鰭狀物與該第二鰭狀物之間並電性接觸該第一鰭狀物與該第二鰭狀物,且該源極/汲極區包括:一第一層,其第一平均鍺含量介於0至約20%之間,該第一層延伸於該第一鰭狀物的凹陷部分與該第二鰭狀物的凹陷部分上,但不延伸於該第一鰭狀物與該第二鰭狀物之間;一第二層,其第二平均鍺含量介於約10%至100%之間,第二平均鍺含量比第一平均鍺含量高至少7%,且該第二層位於該第一層上並延伸於該第一鰭狀物與該第二鰭狀物之間,其中該第一層與該第二層之間的界面為非線性;一第三層,其第三平均鍺含量介於0至約20%之間,該第三層直接位於該第二層上並接觸該第二層,其中該第三層與該第二層間的界面為多晶面;以及一第四層,其第四平均鍺含量介於約10%至100%之間,第四平均鍺含量比第三平均鍺含量高至少7%,且該第四層直接位於該第三層上並接觸該第三層,其中該第四層的最外側表面為多晶面。
- 如請求項5之積體電路,其中該源極/汲極區更包含:一第五層,其第五平均鍺含量介於0至約20%之間;以及一第六層,其第六平均鍺含量介於約10%至100%之間,第六平均鍺含量比第五平均鍺含量高至少7%,且該第六層位於該第五層上並與該第五層相鄰。
- 如請求項5或6之積體電路,其中該第一層為Si1-xGex,x介於0至約20%之間,且該第一層的厚度介於1單層至5nm之間;以及該第三層為Si1-yGey,y介於0至約20%之間,且該第三層的厚度介於1單層至5nm之間。
- 一種形成半導體材料的方法,採用磊晶成長製程,包括:磊晶成長一第一層,其中該第一層的第一平均鍺含量介於0至約20%之間;採用該第一層作為晶種層,直接磊晶成長一第二層於該第一層上並與該第一層相鄰,該第二層的第二平均鍺含量介於約10%至100%之間,且第二平均鍺含量比第一平均鍺含量高至少7%,其中該第一層與該第二層之間的界面為非線性;直接磊晶成長一第三層於該第二層上,其中該第三層的第三平均鍺含量介於0至約20%之間,其中該第三層與該第二層之間的界面為多晶面;以及採用該第三層作為晶種層,直接磊晶成長一第四層於該第三層上並與該第三層相鄰,該第四層的第四平均鍺含量介於約10%至100%之間,且第四平均鍺含量比第三平均鍺含量高至少7%,其中該第四層的最外側表面為多晶面。
- 如請求項8之形成半導體材料的方法,其中該第一層、該第二層、該第三層、與該第四層為矽鍺。
- 如請求項8或9之形成半導體材料的方法,更包括:成長一第五層,其第五平均鍺含量介於0至約20%;以及成長一第六層於該第五層上並與第五層相鄰,其第六平均鍺含量介於約10%至100%之間,且第六平均鍺含量比第五平均鍺含量高至少7%。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201862738809P | 2018-09-28 | 2018-09-28 | |
| US62/738,809 | 2018-09-28 | ||
| US16/460,745 | 2019-07-02 | ||
| US16/460,745 US11264237B2 (en) | 2018-09-28 | 2019-07-02 | Method of epitaxy and semiconductor device |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202017179A TW202017179A (zh) | 2020-05-01 |
| TWI798493B true TWI798493B (zh) | 2023-04-11 |
Family
ID=69946458
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108134314A TWI798493B (zh) | 2018-09-28 | 2019-09-24 | 電晶體、積體電路、與形成半導體材料的方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US11264237B2 (zh) |
| CN (1) | CN110970504B (zh) |
| TW (1) | TWI798493B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112582347A (zh) * | 2019-09-27 | 2021-03-30 | 台湾积体电路制造股份有限公司 | 半导体装置的形成方法 |
| US11990511B2 (en) | 2021-08-27 | 2024-05-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Source/drain device and method of forming thereof |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20090039399A1 (en) * | 2007-08-08 | 2009-02-12 | Gaku Sudo | Semiconductor device and fabrication method of the same |
| US20200027895A1 (en) * | 2018-07-23 | 2020-01-23 | Samsung Electronics Co., Ltd. | Semiconductor device |
Family Cites Families (26)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7544997B2 (en) * | 2007-02-16 | 2009-06-09 | Freescale Semiconductor, Inc. | Multi-layer source/drain stressor |
| KR101369907B1 (ko) * | 2007-10-31 | 2014-03-04 | 주성엔지니어링(주) | 트랜지스터 및 그 제조 방법 |
| US8120120B2 (en) * | 2009-09-17 | 2012-02-21 | Globalfoundries Inc. | Embedded silicon germanium source drain structure with reduced silicide encroachment and contact resistance and enhanced channel mobility |
| US9245805B2 (en) | 2009-09-24 | 2016-01-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Germanium FinFETs with metal gates and stressors |
| US8962400B2 (en) | 2011-07-07 | 2015-02-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | In-situ doping of arsenic for source and drain epitaxy |
| US8716750B2 (en) * | 2011-07-25 | 2014-05-06 | United Microelectronics Corp. | Semiconductor device having epitaxial structures |
| US9236267B2 (en) | 2012-02-09 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cut-mask patterning process for fin-like field effect transistor (FinFET) device |
| US9171929B2 (en) | 2012-04-25 | 2015-10-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Strained structure of semiconductor device and method of making the strained structure |
| US8946029B2 (en) | 2012-11-12 | 2015-02-03 | GlobalFoundries, Inc. | Methods of manufacturing integrated circuits having FinFET structures with epitaxially formed source/drain regions |
| US9093530B2 (en) | 2012-12-28 | 2015-07-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin structure of FinFET |
| US9159824B2 (en) | 2013-02-27 | 2015-10-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with strained well regions |
| US9093514B2 (en) | 2013-03-06 | 2015-07-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Strained and uniform doping technique for FINFETs |
| US9214555B2 (en) | 2013-03-12 | 2015-12-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Barrier layer for FinFET channels |
| US9136106B2 (en) | 2013-12-19 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for integrated circuit patterning |
| US9202916B2 (en) * | 2013-12-27 | 2015-12-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device structure |
| US9548303B2 (en) | 2014-03-13 | 2017-01-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET devices with unique fin shape and the fabrication thereof |
| US9608116B2 (en) | 2014-06-27 | 2017-03-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | FINFETs with wrap-around silicide and method forming the same |
| KR102216511B1 (ko) * | 2014-07-22 | 2021-02-18 | 삼성전자주식회사 | 반도체 소자 |
| US9418897B1 (en) | 2015-06-15 | 2016-08-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wrap around silicide for FinFETs |
| EP3311418A4 (en) * | 2015-06-19 | 2019-01-09 | Intel Corporation | RESISTANCE TO RESISTANCE IN TRANSISTORS WITH EPITAXIAL-BREEDING SOURCE / DRAIN REGIONS |
| US9564489B2 (en) | 2015-06-29 | 2017-02-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multiple gate field-effect transistors having oxygen-scavenged gate stack |
| US10032873B2 (en) * | 2015-09-15 | 2018-07-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of forming the same |
| US9520482B1 (en) | 2015-11-13 | 2016-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of cutting metal gate |
| US10490552B2 (en) * | 2015-12-29 | 2019-11-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | FinFET device having flat-top epitaxial features and method of making the same |
| US9812363B1 (en) | 2016-11-29 | 2017-11-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of forming same |
| KR102579874B1 (ko) | 2016-12-27 | 2023-09-18 | 삼성전자주식회사 | 집적회로 소자 및 그 제조 방법 |
-
2019
- 2019-07-02 US US16/460,745 patent/US11264237B2/en active Active
- 2019-09-24 TW TW108134314A patent/TWI798493B/zh active
- 2019-09-24 CN CN201910906107.5A patent/CN110970504B/zh active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20090039399A1 (en) * | 2007-08-08 | 2009-02-12 | Gaku Sudo | Semiconductor device and fabrication method of the same |
| US20200027895A1 (en) * | 2018-07-23 | 2020-01-23 | Samsung Electronics Co., Ltd. | Semiconductor device |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202017179A (zh) | 2020-05-01 |
| US11264237B2 (en) | 2022-03-01 |
| US20200105526A1 (en) | 2020-04-02 |
| CN110970504A (zh) | 2020-04-07 |
| CN110970504B (zh) | 2024-12-03 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20250311334A1 (en) | Semiconductor device and method | |
| TWI828806B (zh) | 半導體裝置與其形成方法 | |
| US10326021B2 (en) | Source/drain profile for FinFeT | |
| TWI710060B (zh) | 半導體裝置與其形成方法 | |
| TWI713097B (zh) | 半導體裝置與其形成方法 | |
| KR102234118B1 (ko) | 비등각성 산화물 라이너 및 그 제조 방법 | |
| TWI748016B (zh) | 半導體裝置與其形成方法 | |
| CN108122777A (zh) | 鳍状场效晶体管的形成方法 | |
| US11417777B2 (en) | Enlargement of GAA nanostructure | |
| US20210273102A1 (en) | Semiconductor device and method of manufacture | |
| TW202017057A (zh) | 鰭狀場效電晶體裝置 | |
| CN116722009A (zh) | 半导体装置及方法 | |
| TWI798493B (zh) | 電晶體、積體電路、與形成半導體材料的方法 | |
| TW202002043A (zh) | 半導體裝置的形成方法 | |
| TW202013456A (zh) | 半導體裝置的形成方法 | |
| TWI832300B (zh) | 半導體裝置及其形成方法 | |
| US20220367717A1 (en) | Semiconductor Device and Method of Manufacture | |
| CN114551578A (zh) | 半导体装置和其形成方法 | |
| KR102920423B1 (ko) | 반도체 디바이스 및 방법 | |
| KR20210053227A (ko) | 반도체 디바이스 및 방법 | |
| CN219457627U (zh) | 半导体装置 | |
| TWI884548B (zh) | 半導體裝置與其製作方法 | |
| KR20250162366A (ko) | 반도체 디바이스 및 방법 | |
| KR20250173449A (ko) | 반도체 디바이스들 및 제조 방법들 | |
| CN119907294A (zh) | 纳米fet中的硅锗表面处的基于氮化物的钝化层 |