TWI559534B - Silicon carbide field effect transistor - Google Patents
Silicon carbide field effect transistor Download PDFInfo
- Publication number
- TWI559534B TWI559534B TW103138027A TW103138027A TWI559534B TW I559534 B TWI559534 B TW I559534B TW 103138027 A TW103138027 A TW 103138027A TW 103138027 A TW103138027 A TW 103138027A TW I559534 B TWI559534 B TW I559534B
- Authority
- TW
- Taiwan
- Prior art keywords
- doped
- field effect
- effect transistor
- type
- epitaxial layer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/152—Source regions of DMOS transistors
- H10D62/153—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/152—Source regions of DMOS transistors
- H10D62/154—Dispositions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H10P30/2042—
-
- H10P30/21—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
Landscapes
- Electrodes Of Semiconductors (AREA)
- Junction Field-Effect Transistors (AREA)
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Description
本發明有關一種半導體元件,尤指一種碳化矽場效電晶體。
半導體功率元件在特性上,要求在設計的耐壓(breakdown voltage),應具備盡量小的導通電阻、低反向漏電流、以及較快的開關速度,以減少操作時的導通損耗(conduction loss)及切換損耗(switching loss)。而碳化矽(silicon carbide,SiC)由於具有寬能隙(bandgap Eg=3.26eV)、高臨界崩潰電場強度(2.2MV/cm)及高熱導係數(4.9W/cm-K)等特性,被認為是功率開關元件的極佳材料,使得許多相關業者,皆致力於碳化矽功率元件的研究。
例如在美國發明專利公開第US2013161736號中,即揭示一種溝槽式金氧半導體電晶體元件及其製造方法,其中該溝槽式金氧半導體電晶體元件包括一第一型基材、一第一型漂移區、一第二型深溝槽摻雜區、一第二型磊晶區、一溝槽式閘極、一閘極絕緣層、一源極區、一汲極電極以及一源極電極。該第一型漂移區中具有至少一深溝槽,且該第二型深溝槽摻雜區位於該深溝槽內。該溝槽式閘極貫穿該第二型磊晶區,且該溝槽式閘極之底部與該第二型深溝槽摻雜區之底部之間的距離為0.5~3微米。據此當該溝槽式金氧半導體電晶體元件在反向耐壓操作時,可有效分散電力線分佈,進而提高元件的可靠度。
然而,上述的該溝槽式金氧半導體電晶體元件,由於該第二型深溝槽摻雜區的摻雜深度必需受限於離子佈植的能量以及硬式遮罩層的厚
度。一般而言,具有大能量而能夠一次佈植超過2um之深度的離子佈植設備並不常見,使得該溝槽式金氧半導體電晶體元件的發展以及耐壓的能力仍然有改善的空間。
本發明的主要目的,在於解決習知的一溝槽式金氧半導體電晶體元件,為了有效分散電力線以降低一閘極的一底部與一轉角處的電場,設置有一深溝槽摻雜區,但是該深溝槽摻雜區的摻雜深度卻受限於離子佈植的能量以及硬式遮罩層的厚度的問題。
為達上述目的,本發明提供一種碳化矽場效電晶體,包含有一碳化矽基板、一n型漂移層、一p型磊晶層、一源極區域、一溝槽式閘極、至少一p型摻雜區域、一源極、一介電層以及一汲極。
該n型漂移層設置於該碳化矽基板上;該p型磊晶層設置於該n型漂移層上;該源極區域形成於該p型磊晶層並遠離該n型漂移層;該溝槽式閘極貫穿該p型磊晶層而延伸至該n型漂移層;該p型摻雜區域形成於該n型漂移層而相鄰於該溝槽式閘極的一側邊;該源極覆蓋該源極區域與該溝槽式閘極;該介電層設置於該溝槽式閘極與該源極之間;而該汲極設置於該碳化矽基板而遠離該n型漂移層。
其中,該p型摻雜區域包含一與該p型磊晶層接觸的第一摻雜區塊以及複數個從該第一摻雜區塊朝向該碳化矽基板而間隔排列的第二摻雜區塊,該第二摻雜區塊與該第一摻雜區塊之間具有一介於0.3um至1.5um之間的第一間距。
如此一來,本發明藉由於該n型漂移層內設置從該第一摻雜區塊朝向該碳化矽基板而間隔排列的該第二摻雜區塊,由於該第二摻雜區塊的厚
度不需超過2um,不僅避免受限於離子佈植的能量以及硬式遮罩層的厚度的問題,亦能有效分散電力線以降低該溝槽式閘極的一底部與一轉角處的電場,提高該碳化矽場效電晶體的可靠度。
10‧‧‧碳化矽基板
11‧‧‧頂面
12‧‧‧底面
20‧‧‧n型漂移層
21‧‧‧第一磊晶層
211‧‧‧第一上表面
22‧‧‧第二磊晶層
221‧‧‧第二上表面
30‧‧‧p型磊晶層
40‧‧‧源極區域
41‧‧‧第一源極區
42‧‧‧第二源極區
50‧‧‧溝槽式閘極
51‧‧‧閘電極
52‧‧‧閘極絕緣層
60‧‧‧p型摻雜區域
61‧‧‧第一摻雜區塊
62‧‧‧第二摻雜區塊
63‧‧‧重摻雜區塊
64‧‧‧側邊間隙壁
70‧‧‧源極
80‧‧‧介電層
90‧‧‧汲極
圖1,為本發明第一實施例的結構示意圖。
圖2,為本發明第二實施例的結構示意圖。
有關本發明的詳細說明及技術內容,現就配合圖式說明如下:請參閱『圖1』所示,為本發明第一實施例的結構示意圖,本發明提供一種碳化矽場效電晶體,包含有一碳化矽基板10、一n型漂移層20、一p型磊晶層30、一源極區域40、一溝槽式閘極50、至少一p型摻雜區域60、一源極70、一介電層80以及一汲極90。
該碳化矽基板10在此可藉由將碳化矽結晶切割為特定之厚度而得,亦可使用市售之碳化矽基板10,亦可將碳化矽結晶生長於任一基板上而得,只要具有由碳化矽結晶而成之表面的基板,並不加以特別限制,該碳化矽基板10具有n型重摻雜,摻雜濃度為介於1E18cm-3至5E19cm-3之間,並具有一頂面11以及一相對遠離該頂面11的底面12。
該n型漂移層20設置於該碳化矽基板10上,而位於該頂面11,在此為使用磊晶技術成長而成,其摻雜材質可為氮或磷,摻雜濃度為介於1E15cm-3至1E19cm-3之間,該n型漂移層20包含有一第一磊晶層21以及複數個第二磊晶層22,該第一磊晶層21遠離該碳化矽基板10,具有一第一上表面
211,該第二磊晶層22位於該第一磊晶層21與該碳化矽基板10之間而層疊,並各自具有一第二上表面221。該p型磊晶層30設置於該n型漂移層20上,而與該第一磊晶層21接觸,其摻雜材質可為鋁或硼,而摻雜濃度為介於1E16cm-3至1E19cm-3之間。
該溝槽式閘極50貫穿該p型磊晶層30而延伸至該n型漂移層20內,包含有一閘電極51以及一閘極絕緣層52,該閘電極51可使用複晶材料製成,例如為多晶矽(Poly-Silicon),該閘極絕緣層52則設置於該閘電極51與該p型磊晶層30及該n型漂移層20之間,使該閘電極51與該p型磊晶層30及該n型漂移層20之間間隔而電性絕緣。
該源極區域40形成於該p型磊晶層30遠離該n型漂移層20的一側,包含有一第一源極區41以及一第二源極區42,該第一源極區41與該第二源極區42為相鄰設置,可採用離子佈植的方式形成,在本實施例中,該第一源極區41為n型重摻雜,該第二源極區42為p型重摻雜,該溝槽式閘極50於貫穿該p型磊晶層30時,同時穿過該第一源極區41。
該源極70覆蓋該源極區域40與該溝槽式閘極50,該汲極90設置於該碳化矽基板10遠離該n型漂移層20的一側,而位於該底面12,該源極70與該汲極90各可包含一歐姆接觸層以及一用以電連接的金屬層,該歐姆接觸層的材質例如可為鎳、鈦等可形成歐姆接觸的材質,該金屬層的材質則可為銅、鋁、金等金屬。而該介電層80設置於該溝槽式閘極50與該源極70之間,以令該源極70與該溝槽式閘極50之間電性絕緣。
至於該p型摻雜區域60,為形成於該n型漂移層20內而相鄰於該溝槽式閘極50的一側邊,重要的是,該p型摻雜區域60包含一第一摻雜區塊61以及複數個第二摻雜區塊62,該第一摻雜區塊61為對應設置於該第一磊晶層21內而與該p型磊晶層30接觸,可於該第一磊晶層21磊晶成長後,以離子
佈植的方式形成,使該第一摻雜區塊61為從該第一上表面211朝下延伸分布;而該第二摻雜區塊62為從該第一摻雜區塊61朝向該碳化矽基板10而間隔排列,而各自單一對應設置於該第二磊晶層22內,可於各該第二磊晶層22磊晶成長後,以離子佈植的方式形成,使該第二摻雜區塊62各自從對應的該第二磊晶層22的該第二上表面221朝下延伸分布。
在本實施例中,該p型摻雜區域60有兩個,分別相鄰於該溝槽式閘極50相對的兩個該側邊,所形成的該第一摻雜區塊61,可具有一介於1um至4um之間的第一厚度,一介於5E17cm-3至5E19cm-3的第一摻雜濃度,該第二摻雜區塊62可具有一具介於0.5um至1.5um之間的第二厚度,一介於1E16cm-3至2E18cm-3的第二摻雜濃度,而該第二摻雜區塊62與該第一摻雜區塊61之間具有一介於0.3um至1.5um之間的第一間距,該第二摻雜區塊62彼此之間具有一介於0.3um至1.5um之間的第二間距,不過本發明並不以上述條件為限制,可依據實際使用需求調整。再者,要說明的是,該第一厚度與該第二厚度可藉由調變離子佈植的一能量調整控制,該能量一般為介於50KeV至1.5MeV之間,該第一摻雜濃度與該第二摻雜濃度可藉由調變離子佈植的一劑量調整控制,該劑量可介於1E12cm-2至1E15cm-2之間,至於該第一間距與該第二間距,則各別視該第一磊晶層21該第二磊晶層22厚度,扣除各所對應設置的該第一摻雜區塊61與該第二摻雜區塊62所形成的該第一厚度與第二度厚而形成。
請參閱『圖2』所示,為本發明第二實施例的結構示意圖,在第二實施例中,與第一實施例相較,其特徵在於該p型摻雜區域60還包含一重摻雜區塊63,該重摻雜區塊63設置於該第一摻雜區塊61與該第二摻雜區塊62之間,而與該第一摻雜區塊61連接,並具有一大於該第一摻雜區塊61與該第二摻雜區塊62的重摻雜濃度,該重摻雜濃度為介於1E18cm-3至5E19cm-3
之間。而為了形成該重摻雜區塊63,在第二實施例中,為在該第一磊晶層21中形成該第一摻雜區塊61之前,先形成一對應該第一摻雜區塊61的一寬度的溝槽,並於該溝槽周圍先形成一側邊間隙壁64,該側邊間隙壁64的材質可為氧化矽、氮化矽或是其他的絕緣材料,之後再以離子佈植的方式於該溝槽的底部形成該重摻雜區塊63,再於該構槽的位置形成該第一摻雜區塊61。
綜上所述,本發明藉由於該n型漂移層內設置從該第一摻雜區塊朝向該碳化矽基板而間隔排列的該第二摻雜區塊,並令該第二摻雜區塊的厚度不需超過2um,不僅避免摻雜的深度受限於離子佈植的能量以及硬式遮罩層的問題,亦能有效分散電力線以降低該溝槽式閘極的一底部與一轉角處的電場,提高該碳化矽場效電晶體的可靠度,再者,本發明還可藉由該側邊間隙壁設置該重摻雜區塊,使該碳化矽場效電晶體在導通時電流可以較容易向側向流,而降低開啟時的電阻值,因此本發明極具進步性及符合申請發明專利的要件,爰依法提出申請,祈 鈞局早日賜准專利,實感德便。
以上已將本發明做一詳細說明,惟以上所述者,僅為本發明的一較佳實施例而已,當不能限定本發明實施的範圍。即凡依本發明申請範圍所作的均等變化與修飾等,皆應仍屬本發明的專利涵蓋範圍內。
10‧‧‧碳化矽基板
11‧‧‧頂面
12‧‧‧底面
20‧‧‧n型漂移層
21‧‧‧第一磊晶層
211‧‧‧第一上表面
22‧‧‧第二磊晶層
221‧‧‧第二上表面
30‧‧‧p型磊晶層
40‧‧‧源極區域
41‧‧‧第一源極區
42‧‧‧第二源極區
50‧‧‧溝槽式閘極
51‧‧‧閘電極
52‧‧‧閘極絕緣層
60‧‧‧p型摻雜區域
61‧‧‧第一摻雜區塊
62‧‧‧第二摻雜區塊
70‧‧‧源極
80‧‧‧介電層
90‧‧‧汲極
Claims (13)
- 一種碳化矽場效電晶體,包含有:一碳化矽基板;一設置於該碳化矽基板上的n型漂移層;一設置於該n型漂移層上的p型磊晶層;一形成於該p型磊晶層並遠離該n型漂移層的源極區域;一貫穿該p型磊晶層而延伸至該n型漂移層的溝槽式閘極;至少一形成於該n型漂移層而相鄰於該溝槽式閘極的一側邊的p型摻雜區域;一覆蓋該源極區域與該溝槽式閘極的源極;一設置於該溝槽式閘極與該源極之間的介電層;以及一設置於該碳化矽基板而遠離該n型漂移層的汲極;其中,該p型摻雜區域包含一與該p型磊晶層接觸的第一摻雜區塊以及複數個從該第一摻雜區塊朝向該碳化矽基板而間隔排列的第二摻雜區塊,該第二摻雜區塊與該第一摻雜區塊之間具有一介於0.3um至1.5um之間的第一間距。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該第一摻雜區塊具有一大於該第二摻雜區塊的厚度。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該第一摻雜區塊具有一介於1um至4um之間的第一厚度。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該第二摻雜區塊具有一介於0.5um至1.5um之間的第二厚度。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該第二摻雜區塊彼此之間具有一介於0.3um至1.5um之間的第二間距。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該n型漂移層包含複數個層疊的第二磊晶層以及一設置於該第二磊晶層與該p型磊晶層之間的第一磊晶層,該第一摻雜區塊形成於該第一磊晶層內,該第二摻雜區塊各自單一對應形成於該第二磊晶層內。
- 如申請專利範圍第6項所述的碳化矽場效電晶體,其中該第一磊晶層具有一第一上表面,該第一摻雜區塊從該第一上表面朝下延伸分布。
- 如申請專利範圍第6項所述的碳化矽場效電晶體,其中該第二磊晶層各自具有一第二上表面,該第二摻雜區塊各自於所對應的該第二磊晶層內從該第二上表面朝下延伸分布。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該第一摻雜區塊具有一介於5E17cm-3至5E19cm-3的第一摻雜濃度。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該第二摻雜區塊具有一介於1E16cm-3至2E18cm-3的第二摻雜濃度。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該p型摻雜區域有兩個,分別相鄰於該溝槽式閘極相對的兩個該側邊。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該p型摻雜區域還包含一設置於該第一摻雜區塊與該第二摻雜區塊之間,而與該第一摻雜區域連接的重摻雜區塊。
- 如申請專利範圍第1項所述的碳化矽場效電晶體,其中該溝槽式閘極包含一閘電極以及一介於該閘電極與該p型磊晶層及該n型漂移層之間的閘極絕緣層。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW103138027A TWI559534B (zh) | 2014-11-03 | 2014-11-03 | Silicon carbide field effect transistor |
| US14/591,470 US9685552B2 (en) | 2014-11-03 | 2015-01-07 | Silicon carbide field effect transistor |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW103138027A TWI559534B (zh) | 2014-11-03 | 2014-11-03 | Silicon carbide field effect transistor |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201618300A TW201618300A (zh) | 2016-05-16 |
| TWI559534B true TWI559534B (zh) | 2016-11-21 |
Family
ID=55853584
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW103138027A TWI559534B (zh) | 2014-11-03 | 2014-11-03 | Silicon carbide field effect transistor |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US9685552B2 (zh) |
| TW (1) | TWI559534B (zh) |
Families Citing this family (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US12284817B2 (en) | 2016-06-10 | 2025-04-22 | Maxpower Semiconductor Inc. | Trench-gated heterostructure and double-heterostructure active devices |
| WO2017214627A1 (en) * | 2016-06-10 | 2017-12-14 | Maxpower Semiconductor, Inc. | Fabrication of trench-gated wide-bandgap devices |
| JP6981890B2 (ja) * | 2018-01-29 | 2021-12-17 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| CN109904220A (zh) * | 2019-03-18 | 2019-06-18 | 电子科技大学 | 槽栅型碳化硅mosfet器件及制备方法 |
| CN113808943B (zh) * | 2020-06-12 | 2024-11-26 | 芯恩(青岛)集成电路有限公司 | 超结功率器件及其制备方法 |
| CN115148826B (zh) * | 2022-09-06 | 2023-01-06 | 深圳平创半导体有限公司 | 一种深沟槽碳化硅jfet结构的制作方法 |
| CN115732561A (zh) * | 2022-11-17 | 2023-03-03 | 北京智慧能源研究院 | 一种碳化硅超级结mosfet器件及其制备方法 |
| TWI901183B (zh) * | 2024-06-11 | 2025-10-11 | 益力威芯股份有限公司 | 電晶體裝置 |
| CN119208385B (zh) * | 2024-11-26 | 2025-05-02 | 安徽长飞先进半导体股份有限公司 | 半导体器件及制备方法、功率模块、功率转换电路和车辆 |
| CN119208383B (zh) * | 2024-11-26 | 2025-05-02 | 安徽长飞先进半导体股份有限公司 | 半导体器件及制备方法、功率模块、功率转换电路和车辆 |
| CN119421471B (zh) * | 2025-01-06 | 2025-04-08 | 长飞先进半导体(武汉)有限公司 | 一种半导体器件及其制备方法 |
| CN119421470B (zh) * | 2025-01-06 | 2025-04-08 | 长飞先进半导体(武汉)有限公司 | 一种半导体器件及其制备方法 |
| CN120417443B (zh) * | 2025-07-02 | 2025-09-05 | 杭州谱析光晶半导体科技有限公司 | 一种辐照加固的SiC超结MOS结构及其制备工艺 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201327819A (zh) * | 2011-12-21 | 2013-07-01 | 財團法人工業技術研究院 | 溝槽式金氧半導體電晶體元件及其製造方法 |
| TW201330250A (zh) * | 2012-01-11 | 2013-07-16 | 世界先進積體電路股份有限公司 | 半導體裝置及其製造方法 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4830213B2 (ja) * | 2001-05-08 | 2011-12-07 | 株式会社デンソー | 炭化珪素半導体装置及びその製造方法 |
| JP4604241B2 (ja) * | 2004-11-18 | 2011-01-05 | 独立行政法人産業技術総合研究所 | 炭化ケイ素mos電界効果トランジスタおよびその製造方法 |
| US7687851B2 (en) * | 2005-11-23 | 2010-03-30 | M-Mos Semiconductor Sdn. Bhd. | High density trench MOSFET with reduced on-resistance |
| US20080197381A1 (en) * | 2007-02-15 | 2008-08-21 | Nec Electronics Corporation | Semiconductor device and method for manufacturing same |
| JP4798119B2 (ja) * | 2007-11-06 | 2011-10-19 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
| JP4640439B2 (ja) * | 2008-04-17 | 2011-03-02 | 株式会社デンソー | 炭化珪素半導体装置 |
| IT1401754B1 (it) * | 2010-08-30 | 2013-08-02 | St Microelectronics Srl | Dispositivo elettronico integrato e relativo metodo di fabbricazione. |
| JP5310687B2 (ja) * | 2010-09-30 | 2013-10-09 | 株式会社デンソー | 接合型電界効果トランジスタを備えた半導体装置およびその製造方法 |
-
2014
- 2014-11-03 TW TW103138027A patent/TWI559534B/zh active
-
2015
- 2015-01-07 US US14/591,470 patent/US9685552B2/en active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201327819A (zh) * | 2011-12-21 | 2013-07-01 | 財團法人工業技術研究院 | 溝槽式金氧半導體電晶體元件及其製造方法 |
| TW201330250A (zh) * | 2012-01-11 | 2013-07-16 | 世界先進積體電路股份有限公司 | 半導體裝置及其製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20160126346A1 (en) | 2016-05-05 |
| US9685552B2 (en) | 2017-06-20 |
| TW201618300A (zh) | 2016-05-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI559534B (zh) | Silicon carbide field effect transistor | |
| JP6320545B2 (ja) | 半導体装置 | |
| JP6740986B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP7432071B2 (ja) | 半導体装置およびその製造方法 | |
| JP6099749B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP6214680B2 (ja) | 炭化珪素半導体装置 | |
| JP5790573B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| WO2014196164A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP6802454B2 (ja) | 半導体装置およびその製造方法 | |
| JP2011060930A (ja) | 半導体装置および半導体装置の製造方法 | |
| JP2015041719A (ja) | ワイドバンドギャップ絶縁ゲート型半導体装置 | |
| JP2006269720A (ja) | 半導体素子及びその製造方法 | |
| JP2017005140A (ja) | 絶縁ゲート型スイッチング装置とその製造方法 | |
| US20150287818A1 (en) | Semiconductor structure | |
| JP2014241435A (ja) | 半導体装置 | |
| TWI590450B (zh) | Semiconductor device | |
| JP2016015482A (ja) | 半導体装置 | |
| WO2014087601A1 (ja) | 半導体装置およびその製造方法 | |
| JP6250938B2 (ja) | 半導体装置及びその製造方法 | |
| TWI470802B (zh) | 溝槽式金氧半導體電晶體元件及其製造方法 | |
| TWI805267B (zh) | 溝渠式閘極電晶體元件 | |
| JP2018037577A (ja) | 半導体装置 | |
| JP2015133447A (ja) | 半導体装置 | |
| JP6318721B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| CN113140634A (zh) | 一种半导体器件及其制造方法 |