JP4604241B2 - 炭化ケイ素mos電界効果トランジスタおよびその製造方法 - Google Patents
炭化ケイ素mos電界効果トランジスタおよびその製造方法 Download PDFInfo
- Publication number
- JP4604241B2 JP4604241B2 JP2004334920A JP2004334920A JP4604241B2 JP 4604241 B2 JP4604241 B2 JP 4604241B2 JP 2004334920 A JP2004334920 A JP 2004334920A JP 2004334920 A JP2004334920 A JP 2004334920A JP 4604241 B2 JP4604241 B2 JP 4604241B2
- Authority
- JP
- Japan
- Prior art keywords
- conductivity type
- deposited film
- type
- layer
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0295—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the source electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
- H10D30/635—Vertical IGFETs having no inversion channels, e.g. vertical accumulation channel FETs [ACCUFET] or normally-on vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/157—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H10P30/22—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/252—Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices
- H10D64/2527—Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices for vertical devices wherein the source or drain electrodes are recessed in semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/256—Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies
Landscapes
- Engineering & Computer Science (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
Description
請求項1、2に記載の発明では、低濃度p型堆積層内に形成した低濃度のチャネル領域を有し、かつゲート酸化膜と高濃度ゲート層との間に比較的厚い堆積膜を介在させることによって、低オン抵抗且つ高耐圧のSiC縦型MOSFETの実現が可能となった。介在するn型堆積層(33)の不純物濃度ならびに厚さを適当に選択すれば1500V以上の高耐圧縦型MOSFETが実現できる。
請求項3および請求項6に記載の発明では、第2伝導型の高濃度ゲート層を高い精度で形成できるのでセルの微細化が容易になりSiC縦型MOSFETを高耐圧化および低損失化することができた。
請求項4および請求項6に記載の発明では、すべて堆積膜の上に堆積膜を積層する構造ならびに製造方法なのでチャネル領域の結晶品質を高くでき、そのSiC縦型MOSFETのオン抵抗を低減することができた。
請求項5に記載の発明では、高耐圧且つ低オン抵抗のSiC縦型MOSFETを容易に製作することができる。
請求項8に記載の発明では、オン時に流れる電流の均一性が改善されるとともに、一種のセルフアライメント作用の効果によってセルサイズを約15μm程度に微細化することができるので縦型MOSFETのオン抵抗の大幅な低減が可能になった。
請求項9および請求項10に記載の発明では、オフ状態の電流のリークパスを除去することによって漏れ電流の低減された高耐圧のSiC縦型MOSFETが実現できた。
請求項11に記載の記載の発明では、オン時の抵抗が小さく、かつ高い耐電圧のSiC縦型MOSFETが実現できた。
[実施形態1]
図1は本発明第1の実施形態のSiC縦型MOSFETの単位セルの断面図である。この構造では、5x1018 cm-3の窒素がドーピングされた厚さ約300umのn型SiC基板1上に、5x1015cm-3の窒素がドーピングされた厚さ15umのn型ドリフト層2が堆積されている。その表面から深さ0.5umに渡って2x1018cm-3のアルミニウムがドーピングされたp型層31が形成され、該p型層31には幅約2.0μmの部分欠如部24が設けられる。該p型層31の表面ならびに該部分欠如部24のn型ドリフト層2の表面には1x1016cm-3の窒素がドーピングされた厚さ1.0μmのn型層33が堆積され、その表面上に5x1015cm-3のアルミニウムがドーピングされた厚さ0.5μmのp型層32が堆積されている。このp型層32の表面部分には選択的に約1x1020cm-3のリンがドーピングされたn型ソース層5が形成されている。また、前記部分欠如部24の厚さ方向に投影された付近のp型層32の部分にはイオン注入によって1x1016cm-3以上の窒素がドーピングされた深さ約0.7μmのn型ベース領域4がp型層32を貫通してn型層33に達する深さにまで形成されている。該n型ベース領域4と前記n型ソース層5の中間部分のp型層32の表面層にチャネル領域11が形成される。チャネル領域11上,n型ベース領域4およびn型ソース層5の表面上の部分にはゲート絶縁膜6を介してゲート電極7が設けられ、ゲート電極7上には層間絶縁膜8を介してn型ソース層5の表面に低抵抗接続されたソース電極9が形成される。また、該ソース電極9は、前記n型層との間にpn接合を構成し、かつ前記p型層32と前記p型層31にわたって形成された1x1019cm-3程度の高濃度にアルミニウムがドーピングされたp+層34の表面にも低抵抗接続されている。高濃度n型基板1の裏面にはドレイン電極10が低抵抗接続で形成されている。なお、n型ベース領域4の表面に形成されているゲート酸化膜6およびゲート電極7は削除されることもある。
のSiO2膜をフォトリソグラフィによりパターン加工して形成した。p型不純物イオン注入3aはアルミニウムイオンを基板温度500 ℃、加速エネルギー40 keV〜250keV、注入量2x1018 cm-3として実施した。マスクを除去した後、表面に1x1016cm-3のリンがドープされた低濃度n型層33を1.0 umの厚さ堆積し、引き続き5x1015 cm-3のアルミニウムがドープされた低濃度p型層32を0.5umの厚さ堆積する(c)。その後、n型ソース領域5を形成するためにマスク13を使用したn型不純物イオン注入4aを行う(d)。n型不純物イオン注入4aは燐イオンを基板温度500℃、加速エネルギー40 keV〜250 keV、注入量2x1020 cm-3にして実施した。マスク13を除去した後、n型ベース領域4を形成するために、マスク14を使用したn型不純物イオン注入5aを行う(e)。n型不純物イオン注入5aは、窒素イオンを室温にて加速エネルギー40keV〜250 keV、注入量1x1016 cm-3として実施した。マスク14を除去した後、アルゴン雰囲気中にて1500℃で30分間にわたる活性化アニールを行う(f)。これによってp型層32、n+ベース層4およびn型ソース層5が形成される。次いで、n型ソース層5からp型層31に届く溝50をドライ選択エッチングにて形成したあと(g)、マスク16を使用したp型不純物イオン注入を行う。p型不純物イオン注入6aはアルミニウムイオンを基板温度500℃、加速エネルギー40 keV〜250 keV、注入量2x1018 cm-3として実施した。これによって、1x1019cm-3程度の高濃度にアルミニウムがドーピングされたp+層34が形成される(h)。次いで、1200℃、140分の熱酸化をして厚さ40nmのゲート絶縁膜6を形成し、その上に減圧CVD法によって堆積した0.3umの多結晶シリコンをフォトリソグラフィによりパターン加工してゲート電極7を形成する(i)。さらに、減圧CVD法により表面上に0.5umの層間絶縁膜8を堆積し、その層間絶縁膜8に窓を開け(j)、n型ソース層5と高濃度のp+層34に共通のソース電極9を形成してデバイスを完成する。
図3は本発明第2の実施形態のSiC縦型MOSFETの単位セルの断面図である。この構造では、5x1018 cm-3の窒素がドーピングされた厚さ約300umの基板1上に、5x1015cm-3の窒素がドーピングされた厚さ15umのn型ドリフト層2が堆積されている。その表面上に2x1018 cm-3のアルミニウムがドーピングされた厚さ0.5umのp型層31が堆積され、該p型層31には幅約2.0μmの部分欠如部24が設けられる。該p型層31の表面ならびに該部分欠如部24のn型ドリフト層2の表面には1x1016cm-3の窒素がドーピングされた厚さ1.0μmのn型層33が堆積され、さらにその表面上に5x1015cm-3のアルミニウムがドーピングされた厚さ0.5μmのp型層32が堆積されている。p型層32の表面部分には選択的に約1x1020 cm-3のリンがドーピングされたn型ソース層5が形成されている。また、前記部分欠如部24の厚さ方向に投影された付近のp型層32の部分にはイオン注入によって1x1016cm-3以上の窒素がドーピングされた深さ約0.7μmのn型ベース領域4がp型層32を貫通してn型層33に達する深さにまで形成されている。該n型ベース領域4と前記n型ソース層5の中間部分のp型層32の表面層にチャネル領域11が形成される。チャネル領域11上,n型ベース領域4およびn型ソース層5の表面上の部分にはゲート絶縁膜6を介してゲート電極7が設けられ、ゲート電極7上には層間絶縁膜8を介してn型ソース層5の表面に低抵抗接続されたソース電極9が形成される。また、該ソース電極9は、前記n型層との間にpn接合を構成し、かつ前記p型層と前記p型層にわたって形成された1x1019cm-3程度の高濃度にアルミニウムがドーピングされたp+層34の表面にも低抵抗接続されている。高濃度n型基板1の裏面にはドレイン電極10が低抵抗接続で形成されている。なお、n型ベース領域4の表面に形成されているゲート酸化膜6およびゲート電極7は削除されることもある。
図4は本発明第3の実施形態のSiC縦型MOSFETの断面図である。図中前記した図1と同じ番号の部位は同じ部分を指し、n型ベース領域4の両サイドの高濃度のn型層41が追加されている点を除けば基本的な構造は実施形態1の図1と同じである。該高濃度のn型層41は、n型ソース層5と同時に形成されて不純物濃度や表面からの深さなどは同じで、前記部分欠如部24とほぼ等しい長さである。この層を具備することによって、単位セル中にある2つのチャネル領域11の長さを等しくし、かつ、それらの相対的な位置を所定の関係とすることができるので、セルの微細化や電流集中を防止する上で効果がある。この作用効果は、以下に説明する製作方法によって、さらによく理解されよう。
図6は本発明第4の実施形態のSiC縦型MOSFETの断面図である。図中前記した図1と同じ番号の部位は同部分を指す。セルの基本的な構造は図1の実施形態1と同じである。実施形態1と異なる点は、図1のn型層33との間にpn接合を構成し、かつp型層32とp型層31にわたって形成された1x1019cm-3程度の高濃度にアルミニウムがドーピングされたp+層34に代わって、絶縁膜51がn型層33とカソード電極9との間に介在された点である。これによってn型層とカソード電極の短絡を防止し、電圧阻止状態における電流のリークパスをなくする。この構造は前記実施形態2や実施形態3のセル構造にも適用できる。
2. 低濃度n型ドリフト層
3. pウエル層
3a. p型不純物イオン注入
4. n型ベース領域
4a. n型不純物イオン注入
5. n型ソース層
5a. n型不純物イオン注入
6. ゲート絶縁膜
6a. p型不純物イオン注入
7. ゲート電極
8. 層間絶縁膜
9. ソース電極
10. ドレイン電極
11. チャネル領域
13.イオン注入マスク
14.イオン注入マスク
16.イオン注入マスク
24.p型層の部分欠如部
31.高濃度p型層
32.低濃度p型層
33.低濃度n型層
34.高濃度p型層
40.イオン注入マスクの窓
41.高濃度n型層
50.溝
51.絶縁膜
Claims (10)
- 第1伝導型炭化ケイ素基板(1)上に第1伝導型炭化ケイ素からなる第1の堆積膜(2)が形成されており、
その上に第1伝導型炭化ケイ素からなる第2の堆積膜(33)が形成されており、
さらにその上に第2伝導型炭化ケイ素からなる第3の堆積膜(32)が形成されており、該第3の堆積膜内には選択的に第1伝導型のベース領域(4)と第2伝導型のゲート領域(11)が形成されており、
少なくとも該第2伝導型のゲート領域の表面上にはゲート絶縁膜(6)を介してゲート電極(7)が設けられており、
前記第2伝導型のゲート領域(11)内には選択的に第1伝導型の高濃度ソース領域(5)が形成されており、
前記第1伝導型炭化ケイ素基板(1)の表面にドレイン電極(10)が低抵抗接続され、
前記第1の堆積膜(2)と前記第2の堆積膜(33)の間には第2伝導型の高濃度ゲート層(31)が介在し、
前記高濃度ソース領域(5)ならびに前記高濃度ゲート層(31)の表面にソース電極(9)が低抵抗接続されており,
該第2伝導型の高濃度ゲート層は部分欠如部(24)を有し、該部分欠如部(24)において前記第2の堆積膜(33)が前記第1の堆積膜(2)に直接接し、さらに該部分欠如部(24)が投影される領域において前記第3の堆積膜(32)内の前記第1伝導型のベース領域(4)が前記第2の堆積膜(33)に直接接することを特徴とした半導体装置。 - 請求項1に記載の半導体装置において、前記第2伝導型層の高濃度のゲート層(31)を前記第1の堆積膜(2)内に形成したことを特徴とする半導体装置。
- 請求項1に記載の半導体装置において、前記第2伝導型層の高濃度ゲート層(31)を第1の堆積膜(2)上に形成した高濃度の第2伝導型炭化ケイ素からなる第4の堆積膜としたことを特徴とする半導体装置。
- 請求項1に記載の半導体装置の製造方法として、前記第1の堆積膜(2)上に部分的に前記第2伝導型の高濃度ゲート層(31)を形成する工程と、該第2伝導型の高濃度ゲート層(31)上、ならびに前記部分欠如部(24)において露出している前記第1の堆積膜(2)上に第1伝導型の前記第2の堆積膜(33)を形成する工程と、さらにその上に、前記第2伝導型の第3の堆積膜(32)を形成する工程と、さらに、該第3の堆積膜(32)の前記部分欠如部が投影される領域の表面から前記第2の堆積膜(33)に達する選択的な第1伝導型不純物イオン注入を行い、前記第1伝導型のベース領域(4)を形成する工程を有することを特徴とした半導体装置の製造方法。
- 請求項4に記載の製造方法において、前記第2伝導型の高濃度ゲート層(31)を前記第1の堆積膜(2)表面に選択的に高濃度の第2伝導型不純物イオン注入により形成し,その上に第2の堆積膜(33)を形成する工程と、さらにその上に前記第2伝導型の第3の堆積膜(32)を形成する工程と、該第3の堆積膜内に前記第1伝導型のベース領域(4)を形成するために選択的に第1伝導型不純物イオン注入を行う工程を有することを特徴とした半導体装置の製造方法。
- 請求項4に記載の製造方法において、前記第1の堆積膜(2)上に前記第4の堆積膜(31)を形成する工程と、該第4の堆積膜表面から前記第1の堆積膜(2)に達するトレンチ溝を形成する工程と、前記第4の堆積膜(31)および前記トレンチ膜の上に第2の堆積膜(33)を形成する工程と、さらにその上に前記第2伝導型の第3の堆積膜(32)を形成する工程と、該第3の堆積膜内に前記第1伝導型のベース領域(4)を形成するために選択的に第1伝導型不純物イオン注入を行う工程を有する半導体装置の製造方法。
- 請求項1に記載の半導体装置において、前記第3の堆積膜(32)内の前記部分欠如部(24)が投影される領域で前記第1伝導型のベース領域(4)およびその周辺部分に、前記第1伝導型の高濃度ソース領域(5)と同じ不純物濃度、同じ深さで、同時のイオン注入によって選択的に形成された第1伝導型の高濃度層(41)が具備されたことを特徴とした半導体装置。
- 請求項1に記載の半導体装置において、前記第2の堆積膜(33)と前記ソース電極(9)との間に高濃度の第2伝導型のイオン注入で形成された領域(34)が介在し、その表面において前記ソース電極(9)に低抵抗接触したことを特徴とした半導体装置。
- 請求項1に記載の半導体装置において、前記第2の堆積膜(33)と前記ソース電極(9)との間に絶縁膜(51)が介在したことを特徴とした半導体装置。
- 請求項1に記載の半導体装置において、前記第1伝導型炭化ケイ素基板(1)の表面の結晶学的面指標が{0001}(カーボン面)面に対して略平行な面であることを特徴とした半導体装置。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2004334920A JP4604241B2 (ja) | 2004-11-18 | 2004-11-18 | 炭化ケイ素mos電界効果トランジスタおよびその製造方法 |
| PCT/JP2005/018104 WO2006054394A1 (ja) | 2004-11-18 | 2005-09-30 | 炭化ケイ素mos電界効果トランジスタおよびその製造方法 |
| EP05788237A EP1814162A4 (en) | 2004-11-18 | 2005-09-30 | SILICON CARBIDE MOS FIELD EFFECT TRANSISTOR AND PROCESS FOR ITS MANUFACTURE |
| CNB2005800369547A CN100536165C (zh) | 2004-11-18 | 2005-09-30 | 碳化硅mos场效应晶体管以及其制造方法 |
| US11/718,036 US20090134402A1 (en) | 2004-11-18 | 2005-09-30 | Silicon carbide mos field-effect transistor and process for producing the same |
| KR1020077009697A KR101057199B1 (ko) | 2004-11-18 | 2005-09-30 | 탄화규소 mos 전계 효과 트랜지스터 및 그 제조 방법 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2004334920A JP4604241B2 (ja) | 2004-11-18 | 2004-11-18 | 炭化ケイ素mos電界効果トランジスタおよびその製造方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2006147789A JP2006147789A (ja) | 2006-06-08 |
| JP2006147789A5 JP2006147789A5 (ja) | 2009-03-19 |
| JP4604241B2 true JP4604241B2 (ja) | 2011-01-05 |
Family
ID=36406940
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2004334920A Expired - Fee Related JP4604241B2 (ja) | 2004-11-18 | 2004-11-18 | 炭化ケイ素mos電界効果トランジスタおよびその製造方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US20090134402A1 (ja) |
| EP (1) | EP1814162A4 (ja) |
| JP (1) | JP4604241B2 (ja) |
| KR (1) | KR101057199B1 (ja) |
| CN (1) | CN100536165C (ja) |
| WO (1) | WO2006054394A1 (ja) |
Families Citing this family (34)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2004036655A1 (ja) | 2002-10-18 | 2004-04-29 | National Institute Of Advanced Industrial Science And Technology | 炭化ケイ素半導体装置及びその製造方法 |
| JP5071763B2 (ja) * | 2006-10-16 | 2012-11-14 | 独立行政法人産業技術総合研究所 | 炭化ケイ素半導体装置およびその製造方法 |
| US7598567B2 (en) | 2006-11-03 | 2009-10-06 | Cree, Inc. | Power switching semiconductor devices including rectifying junction-shunts |
| JP2008177335A (ja) | 2007-01-18 | 2008-07-31 | Fuji Electric Device Technology Co Ltd | 炭化珪素絶縁ゲート型半導体装置。 |
| JP5303839B2 (ja) | 2007-01-29 | 2013-10-02 | 富士電機株式会社 | 絶縁ゲート炭化珪素半導体装置とその製造方法 |
| JP4786621B2 (ja) * | 2007-09-20 | 2011-10-05 | 株式会社東芝 | 半導体装置およびその製造方法 |
| JP2009094203A (ja) * | 2007-10-05 | 2009-04-30 | Denso Corp | 炭化珪素半導体装置 |
| KR100933383B1 (ko) * | 2007-10-26 | 2009-12-22 | 한국전기연구원 | 접합장벽쇼트키 게이트 구조를 갖는 고전압 탄화규소쇼트키 접합형 전계효과 트랜지스터 및 그 제조방법 |
| KR100911883B1 (ko) * | 2007-11-09 | 2009-08-11 | 한국전기연구원 | 탄화규소 수직접합형 전계효과 트랜지스터 장치 |
| JP5369464B2 (ja) | 2008-03-24 | 2013-12-18 | 富士電機株式会社 | 炭化珪素mos型半導体装置 |
| JP2010056215A (ja) * | 2008-08-27 | 2010-03-11 | Nec Electronics Corp | 縦型電界効果トランジスタを備える半導体装置及びその製造方法 |
| JP5452062B2 (ja) * | 2009-04-08 | 2014-03-26 | 三菱電機株式会社 | 炭化珪素半導体装置の製造方法 |
| US20110024765A1 (en) * | 2009-07-31 | 2011-02-03 | General Electric Company | Silicon carbide semiconductor structures, devices and methods for making the same |
| CN102544091A (zh) * | 2010-12-17 | 2012-07-04 | 浙江大学 | 新型碳化硅mosfet |
| US9337268B2 (en) | 2011-05-16 | 2016-05-10 | Cree, Inc. | SiC devices with high blocking voltage terminated by a negative bevel |
| JP2012253293A (ja) * | 2011-06-07 | 2012-12-20 | Sumitomo Electric Ind Ltd | 半導体装置 |
| EP2721640A1 (en) * | 2011-06-20 | 2014-04-23 | The Regents Of The University Of California | Current aperture vertical electron transistors |
| DE102011053641A1 (de) * | 2011-09-15 | 2013-03-21 | Infineon Technologies Ag | SiC-MOSFET mit hoher Kanalbeweglichkeit |
| JP2014131008A (ja) | 2012-11-29 | 2014-07-10 | Fuji Electric Co Ltd | ワイドバンドギャップ半導体装置 |
| EP2874188A4 (en) * | 2013-02-13 | 2016-04-13 | Fuji Electric Co Ltd | SEMICONDUCTOR COMPONENT |
| JP5684304B2 (ja) * | 2013-02-27 | 2015-03-11 | 株式会社東芝 | 炭化珪素半導体装置 |
| US9425265B2 (en) | 2013-08-16 | 2016-08-23 | Cree, Inc. | Edge termination technique for high voltage power devices having a negative feature for an improved edge termination structure |
| TWI559534B (zh) * | 2014-11-03 | 2016-11-21 | 瀚薪科技股份有限公司 | Silicon carbide field effect transistor |
| WO2016104264A1 (ja) | 2014-12-25 | 2016-06-30 | 富士電機株式会社 | 半導体装置 |
| JP6965499B2 (ja) * | 2016-03-16 | 2021-11-10 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
| DE102016205331A1 (de) | 2016-03-31 | 2017-10-05 | Robert Bosch Gmbh | Vertikaler SiC-MOSFET |
| KR101836256B1 (ko) | 2016-06-24 | 2018-03-08 | 현대자동차 주식회사 | 반도체 소자 및 그 제조 방법 |
| JP6946824B2 (ja) | 2017-07-28 | 2021-10-06 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
| US10608102B2 (en) * | 2017-09-29 | 2020-03-31 | Electronics And Telecommunications Research Institute | Semiconductor device having a drain electrode contacting an epi material inside a through-hole and method of manufacturing the same |
| EP3474331A1 (en) | 2017-10-19 | 2019-04-24 | Infineon Technologies Austria AG | Semiconductor device and method for fabricating a semiconductor device |
| US10957768B1 (en) * | 2019-10-07 | 2021-03-23 | Infineon Technologies Ag | Silicon carbide device with an implantation tail compensation region |
| CN116646401B (zh) * | 2023-07-19 | 2024-01-23 | 成都蓉矽半导体有限公司 | 一种碳化硅异质结的共源共栅mosfet器件 |
| CN117712122B (zh) * | 2024-02-08 | 2024-04-26 | 深圳天狼芯半导体有限公司 | 碳化硅igbt的结构、制造方法及电子设备 |
| CN119584613A (zh) * | 2025-02-06 | 2025-03-07 | 华通芯电(南昌)电子科技有限公司 | 一种SiC MOSFET器件及其制备方法 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| SE9704149D0 (sv) * | 1997-11-13 | 1997-11-13 | Abb Research Ltd | A semiconductor device of SiC and a transistor of SiC having an insulated gate |
| US6521514B1 (en) * | 1999-11-17 | 2003-02-18 | North Carolina State University | Pendeoepitaxial methods of fabricating gallium nitride semiconductor layers on sapphire substrates |
| DE10026925C2 (de) * | 2000-05-30 | 2002-04-18 | Infineon Technologies Ag | Feldeffektgesteuertes, vertikales Halbleiterbauelement |
| US6956238B2 (en) * | 2000-10-03 | 2005-10-18 | Cree, Inc. | Silicon carbide power metal-oxide semiconductor field effect transistors having a shorting channel and methods of fabricating silicon carbide metal-oxide semiconductor field effect transistors having a shorting channel |
| US6552363B2 (en) * | 2001-09-18 | 2003-04-22 | International Rectifier Corporation | Polysilicon FET built on silicon carbide diode substrate |
| JP4188637B2 (ja) * | 2002-08-05 | 2008-11-26 | 独立行政法人産業技術総合研究所 | 半導体装置 |
| WO2004036655A1 (ja) * | 2002-10-18 | 2004-04-29 | National Institute Of Advanced Industrial Science And Technology | 炭化ケイ素半導体装置及びその製造方法 |
| JP3944575B2 (ja) * | 2003-03-18 | 2007-07-11 | 独立行政法人産業技術総合研究所 | 炭化珪素半導体装置 |
-
2004
- 2004-11-18 JP JP2004334920A patent/JP4604241B2/ja not_active Expired - Fee Related
-
2005
- 2005-09-30 CN CNB2005800369547A patent/CN100536165C/zh not_active Expired - Fee Related
- 2005-09-30 EP EP05788237A patent/EP1814162A4/en not_active Withdrawn
- 2005-09-30 KR KR1020077009697A patent/KR101057199B1/ko not_active Expired - Fee Related
- 2005-09-30 WO PCT/JP2005/018104 patent/WO2006054394A1/ja not_active Ceased
- 2005-09-30 US US11/718,036 patent/US20090134402A1/en not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| EP1814162A4 (en) | 2008-12-03 |
| US20090134402A1 (en) | 2009-05-28 |
| KR101057199B1 (ko) | 2011-08-16 |
| JP2006147789A (ja) | 2006-06-08 |
| KR20070083844A (ko) | 2007-08-24 |
| CN101065847A (zh) | 2007-10-31 |
| EP1814162A1 (en) | 2007-08-01 |
| CN100536165C (zh) | 2009-09-02 |
| WO2006054394A1 (ja) | 2006-05-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4604241B2 (ja) | 炭化ケイ素mos電界効果トランジスタおよびその製造方法 | |
| JP5428116B2 (ja) | 炭化ケイ素半導体装置および炭化ケイ素半導体装置の製造方法 | |
| US7728336B2 (en) | Silicon carbide semiconductor device and method for producing the same | |
| JP3180895B2 (ja) | 炭化けい素半導体装置の製造方法 | |
| JP3666280B2 (ja) | 炭化けい素縦形fetおよびその製造方法 | |
| JP3620513B2 (ja) | 炭化珪素半導体装置 | |
| US8658503B2 (en) | Semiconductor device and method of fabricating the same | |
| JP4786621B2 (ja) | 半導体装置およびその製造方法 | |
| US7569900B2 (en) | Silicon carbide high breakdown voltage semiconductor device | |
| JP2008503894A (ja) | 炭化ケイ素デバイスおよびその作製方法 | |
| US20110012132A1 (en) | Semiconductor Device | |
| JP2009182271A (ja) | 炭化珪素半導体装置 | |
| JP4761942B2 (ja) | 半導体装置 | |
| JP7588660B2 (ja) | 段階的な横方向ドーピングを有する半導体パワーデバイスおよびそのようなデバイスを形成する方法 | |
| JP7755242B2 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
| JP4948784B2 (ja) | 半導体装置及びその製造方法 | |
| JP2006332401A (ja) | 炭化ケイ素半導体装置 | |
| JP3997886B2 (ja) | 炭化珪素半導体装置の製造方法 | |
| JP4304332B2 (ja) | 炭化ケイ素半導体装置 | |
| JP2000082810A (ja) | 炭化けい素トレンチ型mos半導体素子の製造方法および炭化けい素トレンチ型mos半導体素子 | |
| JP5033316B2 (ja) | 半導体装置の製造方法 | |
| JP4118735B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
| JP2005085872A (ja) | 半導体素子及びその製造方法 | |
| CN116092939A (zh) | 平面栅SiC MOSFET器件制造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061101 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090130 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100914 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100915 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131015 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131015 Year of fee payment: 3 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |