TWI447691B - 觸發源極驅動器的方法 - Google Patents
觸發源極驅動器的方法 Download PDFInfo
- Publication number
- TWI447691B TWI447691B TW100141383A TW100141383A TWI447691B TW I447691 B TWI447691 B TW I447691B TW 100141383 A TW100141383 A TW 100141383A TW 100141383 A TW100141383 A TW 100141383A TW I447691 B TWI447691 B TW I447691B
- Authority
- TW
- Taiwan
- Prior art keywords
- source driver
- clock signal
- counter
- kth
- data
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 18
- 230000001960 triggered effect Effects 0.000 claims description 13
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 13
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 9
- 238000010586 diagram Methods 0.000 description 8
- 239000004973 liquid crystal related substance Substances 0.000 description 7
- 102100038026 DNA fragmentation factor subunit alpha Human genes 0.000 description 6
- 101000950906 Homo sapiens DNA fragmentation factor subunit alpha Proteins 0.000 description 6
- 238000005070 sampling Methods 0.000 description 6
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 4
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 4
- 230000008054 signal transmission Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 102100038023 DNA fragmentation factor subunit beta Human genes 0.000 description 1
- 101100277639 Homo sapiens DFFB gene Proteins 0.000 description 1
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
本發明係關於一種觸發源極驅動器的方法,尤指一種藉由源極驅動器內的計數器之計數循序觸發源極驅動器的方法。
在目前的液晶顯示器(liquid crystal display,LCD)中,點對點或匯流排(BUS)的資料傳輸方式已被廣泛地運用,以使液晶顯示器可根據接收到的資料產生畫面。請參考第1圖,第1圖係為習知液晶顯示器100進行訊號傳輸之示意圖。如第1圖所示,液晶顯示器100包含時序控制器140及源極驅動器SD1
、SD2
、SD3
及SD4
。時序控制器140係耦接於源極驅動器SD1
至SD4
,用以對源極驅動器SD1
至SD4
提供資料Data及時脈訊號Clock。當源極驅動器SD1
接收到高準位的起始脈波訊號DIO時,源極驅動器SD1
會開始接收時序控制器140傳來的資料。當源極驅動器SD1
接收完資料時,會傳送高準位的起始脈波訊號DIO給源極驅動器SD2
,使源極驅動器SD2
開始接收資料。透過上述方法,可使源極驅動器SD1
至SD4
循序地接收資料。
然而,當起始脈波訊號DIO在源極驅動器之間作傳輸時,起始脈波訊號DIO容易耦合外部電路的訊號而產生雜訊,使起始脈波訊號DIO的波形產生波動(ripple)。當上述波動現象嚴重時,可能導致源極驅動器對起始脈波訊號DIO作出錯誤的邏輯判斷,而無法正確地接收資料,使液晶顯示器100的畫面有失真的情形。例如當傳至下一級源極驅動器的起始脈波訊號DIO的電位係為低準位時,若是外部電路的訊號有嚴重的干擾現象,則下一級源極驅動器可能會將低準位的起始脈波訊號DIO誤判為高準位,而錯誤地開始接收資料。請參考第2圖,第2圖係為源極驅動器SD2
錯誤地判斷源極驅動器SD1
傳來之起始脈波訊號DIO的示意圖。波形10係為外部電路的控制訊號,波形20係為源極驅動器SD1
輸出的起始脈波訊號DIO,波形30係為源極驅動器SD2
接收的起始脈波訊號DIO,如波形20所示,源極驅動器SD1
輸出的起始脈波訊號DIO係一方波,然而起始脈波訊號DIO在傳輸至源極驅動器SD2
的過程中卻受到外部電路的控制訊號影響,而使源極驅動器SD2
收到的起始脈波訊號DIO具有雜訊40,源極驅動器SD2
便因雜訊40過大而錯誤地再次接收資料,造成液晶顯示器100畫面的失真。
本發明之一實施例係提供一種觸發N個源極驅動器的方法,每一源極驅動器包含一計數器與一識別單元。該方法包含設定該識別單元,使該源極驅動器具有一組特定代號;根據一觸發訊號觸發一第一個源極驅動器與該計數器;及當一第K個源極驅動器的計數器的計數與該第K個源極驅動器的該組特定代號相符時,觸發該第K個源極驅動器。其中K≦N。
本發明之另一實施例係提供一種顯示器,包含一顯示面板及N個源極驅動器。該N個源極驅動器係耦接於該顯示面板,用以對該顯示面板提供資料訊號,每一源極驅動器包含一計數器及一識別單元。該計數器係用以計數,且該識別單元係用以設定一組特定代號。其中當一第一個源極驅動器與該計數器被一觸發訊號觸發時,該計數器會開始計數,且當一第K個源極驅動器的計數器的計數與該第K個源極驅動器的該組特定代號相符時,該第K個源極驅動器會被觸發。其中K≦N。
透過本發明所提供之裝置及方法,顯示器中的源極驅動器所接收到的觸發訊號將不會耦合到外部電路的雜訊,而避免有邏輯誤判的情形發生,進而可準確地接收資料,使顯示面板產生的畫面不會有失真的情形。
請參考第3圖,第3圖係為本發明顯示器200進行訊號傳輸之示意圖。如第2圖所示,顯示器200包含顯示面板220、源極驅動器SD1
至SDN
及時序控制器240。源極驅動器SD1
至SDN
係耦接於顯示面板220,用以對顯示面板220提供資料訊號。每一源極驅動器包含計數器250用以計數,及識別單元260用以設定一組特定代號。該識別單元260的設定方法可以採用腳位設定,也就是所謂的二元設定方式,舉例來說如果設定為00則為第一顆,設定為01則為第二顆依此類推又或者可以採用預先寫入記憶體的方式若設定為第一顆則在記憶體中的特定位址寫入00,第二顆則為01依此類推,諸如此類的設定方式為熟知此項技術之人士可以瞭解的設定方式。時序控制器240係耦接於源極驅動器SD1
至SDN
,且包含觸發訊號產生器242、時脈訊號產生器244及除頻器246。觸發訊號產生器242係用以產生觸發訊號DIO_TRIGGER。時脈訊號產生器244係用以產生第二時脈訊號CLK2。當源極驅動器SD1
至SDN
的計數器250被觸發訊號DIO_TRIGGER觸發時,計數器250會開始計數,且當第K個源極驅動器SDK
的計數器250的計數與第K個源極驅動器SDK
上識別單元260所設定的特定代號相符時,第K個源極驅動器SDK
會被觸發,K係為不大於N之正整數。例如,若每個源極驅動器各包含80個移位暫存器(shift register)SR1
至SR80
,且源極驅動器SD1
、SD2
、...、SDN
的識別單元260的特定代號係分別設定為1、81、...、(80*(N-1)+1),因此當計數器250計數到1時,源極驅動器SD1
會被觸發而使其移位暫存器SR1
至SR80
開始循序取樣資料;當計數器250計數到81時,源極驅動器SD2
會被觸發而使其移位暫存器SR1
至SR80
開始循序取樣資料;當計數器250計數到(80*(N-1)+1)時,源極驅動器SDN
會被觸發而使其移位暫存器SR1
至SR80
開始循序取樣資料。除頻器246係根據源極驅動器資料接收端的接腳數將時脈訊號產生器244所產生的第二時脈訊號CLK2除頻以產生第一時脈訊號CLK1。在顯示器200中,每一源極驅動器包含複數個移位暫存器,用以於源極驅動器被觸發後,根據第一時脈訊號依序對影像資料進行取樣。
請參考第4圖,第4圖係為本發明顯示器200中源極驅動器SD1
至SDN
循序接收訊號之示意圖。如第4圖所示,源極驅動器SD1
至SDN
係接收觸發訊號DIO_TRIGGER及除頻過的第一時脈訊號CLK1,當第K個源極驅動器SDK
的計數器250的計數與第K個源極驅動器SDK
的特定代號相符時,則觸發第K個源極驅動器SDK
,以使源極驅動器SD1
至SDN
循序接收資料。每一源極驅動器分別接收觸發訊號DIO_TRIGGER及第一時脈訊號CLK1,以根據觸發訊號DIO_TRIGGER及第一時脈訊號CLK1決定何時開始接收時序控制器240傳來的資料。在第4圖中,源極驅動器SD1
至SDN
係以二資料對(data pair)的方式接收由時序控制器240傳來的資料。例如,當時序控制器240預將480個通道(channel)的資料傳至源極驅動器SD1
至SDN
時,每一通道包含8位元(bit)的資料,且每一資料對係設置為可同時接收3個通道的資料,因此每個源極驅動器一次可接收6個通道的資料,亦即每個源極驅動器資料接收端的接腳數係設置為可同時接收6個通道的資料,故每個源極驅動器共需要80個移位暫存器SR1
至SR80
來接收時序控制器240傳來480個通道的資料。當源極驅動器SD1
接收到觸發訊號DIO_TRIGGER,且源極驅動器SD1
接收到的第一時脈訊號CLK1與源極驅動器SD1
的特定代號相符時,源極驅動器SD1
中的移位暫存器SR1至SR80會循序取樣資料。當源極驅動器SD1
的移位暫存器SR80完成取樣資料,此時源極驅動器SD2
接收到的第一時脈訊號CLK1會與源極驅動器SD2
的特定代號相符,使源極驅動器SD2
中的移位暫存器SR1至SR80開始取樣資料。因此,源極驅動器SD1
至SDN
所接收到的觸發訊號DIO_TRIGGER將不會耦合到外部電路的雜訊,而避免有邏輯誤判的情形發生,進而可準確地取樣資料。在本實施例中為方便說明,僅列舉源極驅動器以二資料對的方式接收由時序控制器240傳來的480個通道資料,然本發明之源極驅動器不限定僅以二資料對的方式接收由時序控制器240傳來的資料,亦不限定時序控制器240一次只傳送480個通道資料,此外,每個源極驅動器資料接收端的接腳數也可根據實際需求作不同數量之設置,任何對本實施例中時序控制器240傳送資料及源極驅動器接收資料的方式所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
請參考第5圖,第5圖係為本發明源極驅動器的計數器250之架構圖。如第5圖所示,計數器250包含8個D型正反器(D-type Flip Flop)DFF1至DFF8,每一D型正反器包含時脈端CLK、控制端D、輸出端Q及反相輸出端QB,且耦接至重置訊號RST,以重置D型正反器DFF1至DFF8上的時脈訊號。控制端D係耦接至反相輸出端QB。D型正反器DFF1的時脈端CLK係用以接收第一時脈訊號CLK1的反相訊號,D型正反器DFF2至DFF8的時脈端CLK係分別耦接於D型正反器DFF1至DFF7的輸出端Q。D型正反器DFF1至DFF8的輸出端Q係用以產生輸出位元Q1
至Q8
以提供計數至源極驅動器SD1
至SDN
,當第K個源極驅動器SDK
的計數器250的計數與第K個源極驅動器SDK
的識別單元260所產生的特定代號相符時,則觸發第K個源極驅動器SDK
。在本實施例中為方便說明,僅以計數器250包含8個D型正反器來舉例,然本發明之計數器250亦可設置為包含其他數目的D型正反器,而並不設限於僅包含8個D型正反器,且計數器250亦可設置為包含別種類型之正反器。
透過本發明所提供之裝置及方法,顯示器中200的源極驅動器所接收到的觸發訊號DIO_TRIGGER將不會耦合到外部電路的雜訊,而避免有邏輯誤判的情形發生,進而可準確地接收資料,使顯示面板220產生的畫面不會有失真的情形。
以上該僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10、20、30...波形
40...雜訊
100...液晶顯示器
200...顯示器
220...顯示面板
242...觸發訊號產生器
244...時脈訊號產生器
246...除頻器
250...計數器
260...識別單元
140、240...時序控制器
Data...資料
Clock...時脈訊號
SD1
、SD2
、SD3
、SD4
、SDN
...源極驅動器
DIO...起始脈波訊號
DIO_TRIGGER...觸發訊號
CLK2...第二時脈訊號
CLK1...第一時脈訊號
DFF1至DFF8...D型正反器
Q1至Q8...輸出位元
CLK...時脈端
D...控制端
Q...輸出端
QB...反相輸出端
RST...重置訊號
SR1
至SR80
...移位暫存器
第1圖係為習知液晶顯示器進行訊號傳輸之示意圖。
第2圖係為第1圖之源極驅動器錯誤地接收起始脈波訊號的示意圖。
第3圖係為本發明顯示器進行訊號傳輸之示意圖。
第4圖係為本發明顯示器源極驅動器循序接收訊號之示意圖。
第5圖係為本發明源極驅動器計數器之架構圖。
200...顯示器
220...顯示面板
242...觸發訊號產生器
244...時脈訊號產生器
246...除頻器
250...計數器
260...識別單元
240...時序控制器
SD1
、SD2
、SD3
、SDN
...源極驅動器
DIO_TRIGGER...觸發訊號
CLK2...第二時脈訊號
CLK1...第一時脈訊號
Claims (9)
- 一種觸發N個源極驅動器的方法,每一源極驅動器包含一計數器與一識別單元,該方法包含:設定該識別單元,使該源極驅動器具有一組特定代號;根據一觸發訊號觸發一第一個源極驅動器與該計數器;及當一第K個源極驅動器的計數器的計數與該第K個源極驅動器的該組特定代號相符時,觸發該第K個源極驅動器;其中K≦N且K及N為正整數。
- 如請求項1所述之方法,另包含當觸發該第K個源極驅動器之後,根據一第一時脈訊號依序觸發該第K個源極驅動器之複數個移位暫存器。
- 如請求項2所述之方法,另包含將一第二時脈訊號除頻以產生該第一時脈訊號。
- 如請求項3所述之方法,其中將該第二時脈訊號除頻以產生該第一時脈訊號,係為根據該源極驅動器之資料接收端的接腳數將該第二時脈訊號除頻以產生該第一時脈訊號。
- 一種顯示器,包含:一顯示面板;及 N個源極驅動器,耦接於該顯示面板,用以對該顯示面板提供資料訊號,每一源極驅動器包含:一計數器,用以計數;及一識別單元,用以設定一組特定代號;其中當一第一個源極驅動器與該計數器被一觸發訊號觸發時,該計數器會開始計數,且當一第K個源極驅動器的計數器的計數與該第K個源極驅動器的該組特定代號相符時,該第K個源極驅動器會被觸發;及其中K≦N且K及N為正整數。
- 如請求項5所述之顯示器,其中該計數器包含複數個串接之正反器。
- 如請求項6所述之顯示器,其中該些正反器係為複數個D型正反器。
- 如請求項5所述之顯示器,其中該第K個源極驅動器包含複數個移位暫存器,用以於該第K個源極驅動器被觸發後,根據一第一時脈訊號依序對影像資料進行取樣。
- 如請求項5所述之顯示器,另包含一時序控制器,耦接於該N個源極驅動器,該時序控制器包含:一觸發訊號產生器,用以產生該觸發訊號; 一時脈訊號產生器,用以產生一第二時脈訊號;及一除頻器,用以將該第二時脈訊號除頻以產生該第一時脈訊號。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW100141383A TWI447691B (zh) | 2011-11-11 | 2011-11-11 | 觸發源極驅動器的方法 |
| CN2012100286353A CN102542976A (zh) | 2011-11-11 | 2012-02-07 | 一种触发源极驱动器的方法及显示器 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW100141383A TWI447691B (zh) | 2011-11-11 | 2011-11-11 | 觸發源極驅動器的方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201320037A TW201320037A (zh) | 2013-05-16 |
| TWI447691B true TWI447691B (zh) | 2014-08-01 |
Family
ID=46349746
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW100141383A TWI447691B (zh) | 2011-11-11 | 2011-11-11 | 觸發源極驅動器的方法 |
Country Status (2)
| Country | Link |
|---|---|
| CN (1) | CN102542976A (zh) |
| TW (1) | TWI447691B (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105242596A (zh) * | 2015-09-25 | 2016-01-13 | 江苏绿扬电子仪器集团有限公司 | 一种高速混合触发方法 |
| CN108694896B (zh) * | 2017-06-09 | 2021-11-16 | 京东方科技集团股份有限公司 | 信号传输方法、发送单元、接收单元及显示装置 |
| TWI673703B (zh) * | 2018-07-03 | 2019-10-01 | 瑞鼎科技股份有限公司 | 源極驅動器 |
| CN108922492B (zh) * | 2018-09-18 | 2021-01-26 | 京东方科技集团股份有限公司 | 一种数据驱动器及方法、时序控制器及方法、显示控制装置及显示装置 |
| TWI738311B (zh) * | 2020-04-29 | 2021-09-01 | 友達光電股份有限公司 | 顯示器驅動電路及驅動方法 |
| CN112233604A (zh) * | 2020-10-15 | 2021-01-15 | Tcl华星光电技术有限公司 | 显示面板及显示装置 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000066634A (ja) * | 1998-08-24 | 2000-03-03 | Canon Inc | 電子源駆動装置及び画像形成装置及び電子源の駆動方法 |
| TWI271694B (en) * | 2005-03-11 | 2007-01-21 | Himax Tech Ltd | Identification apparatus of source driver in chip-on-glass LCD and identification method thereof |
| TWI275069B (en) * | 2003-12-12 | 2007-03-01 | Samsung Electronics Co Ltd | Gamma correction D/A converter, source driver integrated circuit and display having the same and D/A converting method using gamma correction |
| TW200949816A (en) * | 2008-04-01 | 2009-12-01 | Silicon Works Co Ltd | A method of generating a frame start pulse signal in a source driver chip of a liquid crystal display |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2642204B2 (ja) * | 1989-12-14 | 1997-08-20 | シャープ株式会社 | 液晶表示装置の駆動回路 |
| KR100666119B1 (ko) * | 1999-11-18 | 2007-01-09 | 삼성전자주식회사 | 액정표시장치 |
| JP3883904B2 (ja) * | 2001-06-15 | 2007-02-21 | シャープ株式会社 | 表示装置及び表示システム |
| KR100698983B1 (ko) * | 2004-03-30 | 2007-03-26 | 샤프 가부시키가이샤 | 표시 장치 및 구동 장치 |
| CN100373443C (zh) * | 2004-06-04 | 2008-03-05 | 联咏科技股份有限公司 | 源极驱动器、源极驱动器阵列、具有此阵列的驱动电路及显示器 |
| CN201812475U (zh) * | 2010-04-27 | 2011-04-27 | 福建华映显示科技有限公司 | 源极驱动器 |
-
2011
- 2011-11-11 TW TW100141383A patent/TWI447691B/zh not_active IP Right Cessation
-
2012
- 2012-02-07 CN CN2012100286353A patent/CN102542976A/zh active Pending
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000066634A (ja) * | 1998-08-24 | 2000-03-03 | Canon Inc | 電子源駆動装置及び画像形成装置及び電子源の駆動方法 |
| TWI275069B (en) * | 2003-12-12 | 2007-03-01 | Samsung Electronics Co Ltd | Gamma correction D/A converter, source driver integrated circuit and display having the same and D/A converting method using gamma correction |
| TWI271694B (en) * | 2005-03-11 | 2007-01-21 | Himax Tech Ltd | Identification apparatus of source driver in chip-on-glass LCD and identification method thereof |
| TW200949816A (en) * | 2008-04-01 | 2009-12-01 | Silicon Works Co Ltd | A method of generating a frame start pulse signal in a source driver chip of a liquid crystal display |
Also Published As
| Publication number | Publication date |
|---|---|
| TW201320037A (zh) | 2013-05-16 |
| CN102542976A (zh) | 2012-07-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7258199B2 (ja) | 多相クロックデータ復元回路較正 | |
| TWI447691B (zh) | 觸發源極驅動器的方法 | |
| KR101174768B1 (ko) | 평판 표시 장치의 데이터 인터페이스 장치 및 방법 | |
| US10313068B1 (en) | Signal monitoring and measurement for a multi-wire, multi-phase interface | |
| CN109254941B (zh) | 基于fpga的串行信号时钟同步方法、串转并方法及装置 | |
| CN102594741B (zh) | 通信电路以及采样调整方法 | |
| CN109918332A (zh) | Spi从设备及spi设备 | |
| US20100303195A1 (en) | Gate driver having an output enable control circuit | |
| US20110273424A1 (en) | Display panel data driver and display apparatus including same | |
| CN212622809U (zh) | 检测电路 | |
| US20180107625A1 (en) | Data transmission systems having a plurality of transmission lanes and methods of testing transmission data in the data transmission systems | |
| EP3846380A1 (en) | Clock and data recovery circuit | |
| US10454478B2 (en) | Communication between integrated circuits | |
| US20060087352A1 (en) | Frequency lock detector | |
| CN107452309B (zh) | 一种自适应数据频率的解码电路 | |
| US11545197B2 (en) | Address latch comprising intermediate latch circuit that latches the address data latched by the write latch circuit, display device and address latching method | |
| US7733248B2 (en) | Measuring and regenerating a variable pulse width | |
| CN111934707B (zh) | 数据发射代码和接口 | |
| CN114076849B (zh) | 检测电路和检测方法 | |
| CN114461473B (zh) | 检测串化器的时序的方法、检测电路及电子装置 | |
| EP1946475B1 (en) | Data interface and method of seeking synchronization | |
| CN112712769B (zh) | 显示装置和数据通信用的微控制器单元 | |
| US11483010B2 (en) | Output control circuit, method for transmitting data and electronic device | |
| US8018445B2 (en) | Serial data input system | |
| US7679404B2 (en) | Missing clock pulse detector |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |