TW200921876A - Method for making copper-core layer multi-layer encapsulation substrate - Google Patents
Method for making copper-core layer multi-layer encapsulation substrate Download PDFInfo
- Publication number
- TW200921876A TW200921876A TW097123918A TW97123918A TW200921876A TW 200921876 A TW200921876 A TW 200921876A TW 097123918 A TW097123918 A TW 097123918A TW 97123918 A TW97123918 A TW 97123918A TW 200921876 A TW200921876 A TW 200921876A
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- forming
- substrate
- openings
- copper core
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/4007—Surface contacts, e.g. bumps
-
- H10P72/74—
-
- H10W70/05—
-
- H10W70/685—
-
- H10W74/129—
-
- H10W90/701—
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0364—Conductor shape
- H05K2201/0367—Metallic bump or raised conductor not used as solder bump
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/03—Metal processing
- H05K2203/0376—Etching temporary metallic carrier substrate
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/10—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
- H05K3/20—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern
- H05K3/205—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern using a pattern electroplated or electroformed on a metallic carrier
-
- H10P72/7424—
-
- H10P72/7438—
-
- H10P72/744—
-
- H10W72/07204—
-
- H10W72/07232—
-
- H10W72/07236—
-
- H10W72/20—
-
- H10W72/252—
-
- H10W72/90—
-
- H10W72/923—
-
- H10W72/9415—
-
- H10W74/00—
-
- H10W74/012—
-
- H10W74/016—
-
- H10W74/15—
-
- H10W90/724—
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Description
200921876 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種無核層多層封裝基板之製作 方法,尤指一種以銅核基板為基礎,開始製作之多層封 裝基板之製作方法’於其中’該多層封裴基板之結構係 包括具球側柱狀電性接腳接塾與至少—增声線路。 【先前技術】 在-般多層封裝基板之製作上’其製作方式通常係 由一核心基板開始,經過鑽孔、電鍍金屬、塞孔及雙面 線路製作等方式,完成-雙面結構之内層核心板,之後 再經由一線路增層製程完成一多層封裝基板。如第2 3 圖所不’其係為一有核層封裝基板之剖面示意圖。首 先’準備-核心基板6◦,其中,該核心基板6◦係由 -具預定厚度之芯層601及形成於此芯層6〇ι表 =線路層6 0 2所構成,且該芯層6 〇 i中係 後數個電鑛導通孔6 〇 3,可藉以連㈣芯層6 〇 面之線路層6〇2。 接著如第2 4圖 〇實施線路增層製程 形成一第一介電層6 成有複數個第一開口 ,第2 7圖所示,對該核心基板6 首先,係於該核心基板6 〇表面 ,且該第一介電層61表面並形 2 ’以路出該線路層6 〇 2 ;之 1與電鍍等方式於該第—介電層η外露 圖二卜/ Βθ種層6 3,並於該晶種層6 3上形成- 二開口 364:且其圖案化阻層6 4中並有複數個第 汗 ,以露出部份欲形成圖案化線路之晶種層6 200921876 3 ;接著,利用電鍍之方式於該第二開口 6 5中形成一 第一圖案化線路層6 β及複數個導電盲孔6 7,並使其 第一圖案化線路層6 6得以透過該複數個導電盲孔6 7與該核心基板6 〇之線路層6 〇 2做電性導通,然後 再進行移除該圖案化阻層6 4與蝕刻,待完成後係形成 第一線路增層結構6 a。同樣地,該法係可於該第一 線路增層結構6a之最外層表面再運用相同之方式形成 一第二介電層6 8及一第二圖案化線路層6 9之第二 線路增層結構6b,以逐步增層方式形成一多層封裝基 板。然而’此種製作方法有佈線密度低、層數多及流程 複雜等缺點。 另外,亦有利用厚銅金屬板當核心材料之方法,可 於經過_及塞孔等方式完成—㈣核心板後,再經由 一線路增層製程以完成-多層封裝基板。如第2 δ圖〜 第30圖所示,其係為另一有核層封裝 圖且首先/準備—核心基板7 ◦,該核心基板70係: 八預疋厚度之金屬層利用蝕刻與樹脂塞孔7 =與電錄通孔702等方式形成之單層銅核心基 之後’制上述線路增層方式,於該核心基板 ” 一介電層7 1及一第一圖案化線路 "2,錯此構成一具第一線路增層結構7a。該 與上述方法相同,係可再利用__A ,, ’人4 r、 -後心二二 線路增層方式於該第 線路&層結構7a之最外層表㈣成—第二介電 二 層74,藉此構成-具第二:路 層,,。構7卜以逐步增層方式形成-多層封裝基板。 200921876 然而,此種製作古 M 、 万法不僅其銅核心基板製作不易,且亦 扮,H法相同’具有佈線密度低及流程複雜等缺點。 帝 Λ客用者係無法符合使用者於實際使用時之所 的。 【發明内容】 增層m主/目的係在於’使用本發明具高密度之 曰曰:、裝基板方法所製造之無核層多層封裝基 =係可有效達到改善超薄核層基板板_翹問題、及簡 時之=層線路板製作流程,進而達到提高封裝體組裝 寺可罪度(Board Level Reliability )。 發明之次要目的係在於’從—銅核基板為基礎, w :J 1作之夕層封裝基板。其結構係包括具球側柱狀電 ',腳,墊與至少-增層線路。於其中,各增層線路及 置曰曰側與球側連接之方式係以複數個錢盲、埋孔所導 通0 :發明之另一目的係在於’具有高密度增層線路以 k供電子it件相連時所需之繞線,同時,並含有且保護 作用之柱狀接腳可提高封裝體組裝時之可靠度。、 為達以上之目的,本發明係一種無核層多層封裝芙 板之製作方法’魏以光學微影及_之方式於一銅^ 基板之第-面上形成複數個第1槽,藉以突顯複數接 腳之-部分。並以此複數接腳之第—面作為與增層線路 之電性連接塾。之後於該複數接腳第—面上形成複數個 電鑛盲孔以連接至少-增層線路’並在増層線路之置曰 200921876 側形成電性接墊;而接腳側則利用該銅核基板之第二面 形成球側圖案阻層,並於之後移除該銅核基板,以形成 柱狀電性接腳接墊。 【實施方式】 立請參閱『第1圖』所示,係為本發明之製作流程示 忍圖。如圖所示:本發明係一種無核層多層封裝基板之 製作方法,其至少包括下列步驟: (A)提供銅核基板i丄:提供一銅核基板; (B )形成第一、二阻層及複數個第一開口丄2 : :別於該銅核基板之第一面上形成一第一阻層,以及於 ^銅核基板之第二面上形成一完全覆蓋狀之第二阻 & + j/、中並以曝光及顯影之方式在該第一阻層上形 個第了開口,以顯露其下該銅核基板之第一面; 第一)t成第1槽1 3 :以姓刻之方式於複數個 弟開口下方形成複數個第一凹槽; 該第上二:::一、二阻層14:以剝離之方式移除 基板; Μ第—阻層,形成具有接腳第一面之銅核 刷之方式1=:;!性阻絕層15:以直接壓合或印 (f)形成第二::内形成一第一電性阻絕層; 核基板之第一 ”電層及第一金屬層16:於該銅 —介電層及該第—電性阻絕層上直接壓合一第 電層後,再妒金屬層,亦或係先採取貼合該第一介 >成該第—金屬層; 200921876 (G)形成複數個第二開口17:以雷射鑽孔之方 式於該第-金屬層與該第—介電層上形成複數個第二 開口並顯露其下之銅核基板第一面,其中,複數個第 二開口係可先做開銅窗(Conformal Mask)後,再紋由 雷射鑽孔之方式形成,亦或係以直接雷射鑽孔(laser Direct)之方式形成; (H)形成第二金屬層18:以無電電鍍與電鑛之 方式於複數個第二開σ中及該第—金屬層上形成一第 ,屬s '、中,5亥第二金屬層係作為與該銅核基板第 一面之電性連接用; (I )形成第三、四阻層及複數個第三開口 nrr二金屬層上形成—第三阻層,以及於該銅核 : 第—面上形成—完全覆蓋狀之第四阻層,於其 =以曝光及顯影之方式在該第三阻層上形成複數個 第二開口,以顯露其下之第二金屬層; (J ) $成第、線路層2 Q :以㈣之方式移除該 =層口了方之第二金屬層及第-金屬層,並形成-第 辦層具有銅核基板支撐並具電性連接之單層 第:: 二以剝離之方式移除該第三阻層及該 接之:=此’ A成—具有銅核基板支擇並具電性連 或步驟(M); 並了選擇直接進行步驟(L) 之fIt I進仃置曰曰側線路層與球側柱狀電性接腳接墊 作22:於該單層增層線路基板上進行-置晶側線 200921876 路層與球側柱狀電性接腳接墊之製作,於其中,在該第 ,路層表面形成一第一防焊層,並以曝光及顯影之方 ίίί第—防焊層上形成複數個第四開σ,以顯露線路 =、、·。構作為電性連接塾之部分,接著再分別於該銅核 土扳之第二面上形成一第五阻層,並且在該第五阻層上 以曝=及顯影之方式形成複數個第五開口,以及於該第 數形成一完全覆蓋狀之第六阻層。之後移除複 數個第五開口下方之銅核基板,以形成複數個柱狀接 腳’並以剝離之方式移除該第五阻層與該第六阻層,最 後再分別於複數個第四開σ上形成—第—阻障層,以及 於複^個柱狀接腳上形成—第二阻障層。至此,完成一 具有:整圖案化之置晶側線路層與球側複數柱狀接 腳’八中’該第-、二阻障層係可為電鑛鎖金、無電鑛 鎳金、電鍍銀或電鍍錫中擇其一;以及 又 (Μ)進行線路增層結構製作2 3 :於該單層增層 線路基板上進行-線路增層結構之製作,於其中,= 第-線路層與該第一介電層表面形成一第 : 以雷射鑽孔之方式在該第:介電層上形成複數個 開口,以顯露其下之第一線路層,接著以無電電鍍盥電 鍍之方式於該第二介電層與複數"六開口表面 U種層’再分別於該第—晶種層上形成一第七阻 層’以及於該銅核基板之第二面上形成—完全覆蓋狀之 第八阻層’並利用曝光及顯影之方式於該第七阻層上步 成複數個第七開口,以顯露其下之第—晶㈣ # 以電錢之方式於該第七開口中已顯露之第一晶種層上 200921876 t成帛二金屬層’最後以剝離之方式移除該第七阻層 與違第八阻層’並以餘刻之方式移除該第—晶種層,以 在。亥第一介電層上形成—第二線路層。至此,又再增加 一層之線路增層結構,完成—具有銅核基板支樓並具電 I1 生連接之雙層增層線路基板。並可繼續本步驟(M)增 加線路增層結構’形成具更多層之封裝基板,亦或直接 X步驟(L )進行置晶側線路層與球側柱狀電性接腳 接墊之製作,其中’複數個第六開口係可先做開銅窗 後,再經由雷射鑽孔之方式形成,亦或係以直接雷射鑽 孔之方式形成。 於其中,上述該第一〜八阻層係以貼合、印刷或旋 轉塗佈所為之乾膜或溼膜之高感光性光阻;該第一電性 阻絕層及該第一、二介電層係可為防焊綠漆、環氧樹脂 絕緣膜(Ajinomoto Build-up Film, ABF)、苯環丁稀 (Benzocyclo-buthene, BCB )、雙馬來亞醯胺-三氮雜苯 樹脂(Bismaleimide Triazine,BT )、環氧樹脂板(FR4、 FR5 )、聚酿亞胺(p〇iyimide,pi )、聚四氟乙烯 (Poly(tetra-fl〇roethylene),PTFE)或環氧樹脂及玻璃纖 維所組成之一者。 請參閱『第2圖〜第1 2圖』所示,係分別為本發 明一實施例之多層封裝基板(一)剖面剖面示意圖、本 發明一實施例之多層封裝基板(二)剖面示意圖、本發 明一實施例之多層封裝基板(三)剖面示意圖、本發明 一實施例之多層封裝基板(四)剖面示意圖、本發明一 實施例之多層封裝基板(五)剖面示意圖、本發明一實 200921876 施例之多層封裝基板(六)剖面示意圖、本發明一實施 例之多層封裝基板(七)剖面示意圖、本發明一實施例 之多層封裝基板(八)剖面示意圖、本發明一實施例之 多層封裝基板(九)剖面示意圖、本發明一實施例之多 層封裝基板(十)剖面示意圖、及本發明一實施例之多 曰封裝基板(Ί ')剖面不意圖。如圖所示:本發明於 較佳實施例中,係先提供一銅核基板3 〇,並分別於 °亥銅核基板3 〇之第一面上貼合一高感光性高分子材 料之第一阻層3 1,以及於該銅核基板3 〇之第二面上 貼合一高感光性高分子材料之第二阻層3 2,並以曝光 及顯影之方式在該第一阻層3 1上形成複數個第一開 口 3 3 ’以顯露其下該銅核基板3 〇之第一面,而其第 —面上之第二阻層3 2則為完全覆蓋狀。接著以姓刻之 方式製作—蝕刻凹槽,其中’該銅核基板3 0係為一不 含介電層材料之銅板;該第一、二阻層3 1、3 2係為 乾獏光阻層。 接著’移除該第一、二阻層’以形成具有接腳第一 面之銅核基板3 0。之後係印刷一第一電性阻絕層3 4 於該凹槽中,並在該銅核基板3 0之第一面上壓合一第 —介電層3 5及一第一金屬層3 6 ’再以雷射鑽孔之方 式於該第一金屬層3 6與該第一介電層3 5上形成複 數個第二開口 3 7,之後係以無電電鍍與電鍍之方式於 複數個第二開口 3 7及該第一金屬層3 6表面形成一 第二金屬層38,其中,該第一、二金屬層36、38 皆為鋼’且該第二金屬層3 8係作為與該銅核基板3 〇 12 200921876 第一面之電性連接用。 接著’分別於該第二金屬層3 8上貼合一高感光性 局分子材料之第三阻層3 9,以及於該銅核基板3 〇之 第二面上貼合一高感光性高分子材料之第四阻層4 0,並以曝光及顯影之方式於該第三阻層3 9上形成複 數個第二開口 41 ’以顯露其下之第二金屬層38。之 後係以蝕刻之方式移除該第三開口 4丄下之第一、二金 屬層,以形成一第一線路層4 2,最後並移除該第三、 四阻層。至此’完成一具有圖案化線路並與該銅核基板 3 0之接腳第一面連接之單層增層線路基板3。 請參閱『第1 3圖〜第1 7圖』所示,係分別為本 發明一實施例之多層封裝基板(十二)剖面示意圖、本 發明一實施例之多層封裝基板(十三)剖面示意圖、本 發明一實施例之多層封裝基板(十四)剖面示意圖、本 發明一貫施例之多層封裝基板(十五)剖面示意圖、及 本發明一實施例之多層封裝基板(十六)剖面示意圖。 如圖所示:在本發明較佳實施例中,係先行進行線路增 層結構之製作。首先於該第一線路層4 2與該第一介電 層3 5上貼壓合一為環氧樹脂絕緣膜材料之第二介電 層4 3 ’之後並以雷射鑽孔之方式於該第二介電層4 3 上形成複數個第四開口 4 4,以顯露其下之第一線路層 4 2,並在s亥第二介電層4 3與該第四開口4 4表面以 無電電鑛與電鑛方式形成一第一晶種層4 5。之後分別 於該第一晶種層4 5上貼合一高感光性高分子材料之 第五阻層4 6,以及於該銅核基板3 〇之第二面上貼合 13 200921876 一尚感光性高分子材料之第六阻層4 7,接著利用曝光 及員〜之方式於遠第五阻層4 6上形成複數個第五開 口 48,然後再於複數第五開口48中電鍍一第三金屬 層4 9,最後移除該第五、六阻層,並再以蝕刻之方式 移除顯露之第一晶種層,以形成一第二線路層5 〇。至 此,又再增加一層之線路增層結構,完成一具有銅核基 板支撐並具電性連接之雙層增層線路基板4,於其中7 該第一晶種層4 5與該第三金屬層4 9皆為金屬銅。 請參閱『第18圖〜第22圖』所示,係分別為本 發明一實施例之多層封裝基板(十七)剖面示意圖、本 發明一實施例之多層封裝基板(十八)剖面示意圖、本 發明一實施例之多層封裝基板(十九)剖面示意圖 '本 發明一實施例之多層封裝基板(二十)剖面示意圖、及 本發明一實施例之多層封裝基板(二十一)剖面示意 圖。如圖所示.之後,在本發明較佳實施例中係接著進 行置晶側線路層與球側柱狀電性接腳接墊之製作。首先 於該第二線路層5 0表面塗覆一層絕緣保護用之第一 防焊層5 1,並以曝光及顯影之方式於該第一防焊層5 1上形成複數個第六開口 5 2,以顯露線路增層結構作 為電性連接墊。接著分別於該銅核基板3 〇之第二面上 貼δ 南感光性向分子材料之第七阻層5 3,以及於該 第一防焊層5 1上貼合一高感光高分子材料之第八阻 層5 4 ’且該第七阻層5 3上並形成有複數個第七開口 5 5。之後係移除複數個第七開口 5 5下方之銅核基板 3 0 ’以形成複數個柱狀接腳5 6 ’並再移除該第七、 200921876 八阻層。最後,分別於複數個第六開口52上形成一第 一阻障層5 7 ,以及於複數個柱狀接腳5 6上形成一第 二阻障層5 8。至此,完成—無核層多層封裝基板5, 其中’該第一、二阻障層5 7、5 8皆為鎳金層。 由上述可知,本發明係從銅核基板為基礎,開始製 作之多層封裝基板,其結構係包括具球側柱狀電性接腳 接墊與至少一增層線路。於其中各增層線路及置晶側 /、球側連接之方式係以複數個電鑛盲、埋孔所導通。因 此^本發明封裝基板之特色係在於具有高密度增層線路 以提供電子元件相連時所需之繞線,同時,並含有具保 濩作用之柱狀接腳。藉此,使用本發明具高密度之增層 線路封裝基板方法所製造之無核層多層封裝基板,係可 有效達到改善超薄核層基板板彎翹問題、及簡化傳統增 層線路板製作流程,進而達到提高封裝體組裝時之可靠 度(Board Level Reliability )。 表 丁、上所述,本發明係一種無核層多層封裝基板之製 作方法,可有效改善習用之種種缺點,以具有高密度增 層線路提供電子元件相連時所需之繞線,同時,並含^ 具保》蒦作用之柱狀接腳。藉此,使用本發明具高密度之 增層線路封裝基板方法所製造之無核層多層封褒基 板’係可有效達到改善超薄核層基板板彎翹問題、及簡 化傳統增層線路板製作流程,以達到提高封裝體組裝時 之可罪度,進而使本發明之産生能更進步、更實用、更 符合使用者之所須’確已符合發明專利申請之要件,爰 依法提出專利申請。 15 200921876 淮以上所述者’僅為本發明之較佳實施例而已,春 不能以此限定本發明實施之範圍;故,凡依本發明申二 專利範圍及發明說明書内容所你雜。0 月 β曰η谷尸乍之簡早的等效變化盥 修飾,皆應仍屬本發明專利涵蓋之範圍内。 〃 【圖式簡單說明】 第1圖,係本發明之製作流程示意圖。 第2圖,係本發明一實施例之多層封裝基板(一)剖 面示意圖 第3圖,係本發明一實施例之多層封裝基板(二)剖 面示意圖。 第4圖’係本發明一實施例之多層封裝基板(三)剖 面示意圖。 第5圖’係本發明一實施例之多層封裝基板(四)剖 面示意圖。 第6圖’係本發明一實施例之多層封裝基板(五)剖 面示意圖。 第7圖,係本發明一實施例之多層封裝基板(六)剖 面示意圖。 第8圖,係本發明一實施例之多層封裝基板(七)剖 面示意圖。 第9圖’係本發明一實施例之多層封裝基板(八)剖 面示意圖。 第1 0圖,係本發明一實施例之多層封裝基板(九) 剖面示意圖。 16 200921876 第l 1圖,係本發明一實施例之多層封裝基板(十) 剖面示意圖。 第1 2圖,係本發明一實施例之多層封裝基板(十一) 剖面示意圖。 第1 3圖,係本發明一實施例之多層封裝基板(十二) 剖面示意圖。 第1 4圖,係本發明一實施例之多層封裝基板(十三) 剖面示意圖。 第1 5圖,係本發明一實施例之多層封裝基板(十四) 剖面示意圖。 第1 6圖,係本發明一實施例之多層封裝基板(十五) 剖面示意圖。 第1 7圖,係本發明一實施例之多層封裝基板(十六) 剖面示意圖。 第1 8圖’係本發明一實施例之多層封裝基板(十七) 剖面示意圖。 第1 9圖’係本發明一實施例之多層封裝基板(十八) 剖面示意圖。 第2 0圖’係本發明一實施例之多層封裝基板(十九) 剖面示意圖。 第2 1圖’係本發明一實施例之多層封裝基板(二十) 剖面示意圖。 第2 2圖’係本發明一實施例之多層封裝基板(二十 一)剖面示意圖。 第2 3圖,係習用有核層封裝基板之剖面示意圖。 200921876 第2 4圖,係習用實施線路 ^ ^ C rn ^ (一)剖面不意圖。 第2 5圖’係習用實施線路 第2 6圖 第2 7圖 第2 8圖 第2 9圖 / m + 日層(二)剖面示意圖。 1係習用貫施線路拎 ' 崎增層(三)剖面示意圖。 係習用實施線路增層(四)剖面示意圖。 係另S用有核層封裝基板之剖面示意圖。 係另一習用之第-線路增層結構剖面示意 圖。 第3 0圖,係另一習用之第二路 曰層結構剖面示意圖。 【主要元件符號說明】 (本發明部分) 步驟(A)〜(μ) 11〜2 單層增層線路基板3 雙層增層線路基板4 無核層多層封裝基板5 銅核基板3 〇 第一、二阻層3 1、3 2 第一開口 3 3 第一電性阻絕層3 4 第一介電層3 5 第一金屬層3 6 第二開口 3 7 第二金屬層3 8 第三阻層3 9 第四阻層4 〇 18 200921876 第三開口 4 1 第一線路層4 2 第二介電層4 3 第四開口 4 4 第一晶種層4 5 第五阻層4 6 第六阻層4 7 第五開口 4 8 第三金屬層4 9 第二線路層5 0 第一防焊層5 1 第六開口 5 2 第七阻層5 3 第八阻層5 4 第七開口 5 5 柱狀接腳5 6 第一、二阻障層57、58 (習用部分) 第一、二線路增層結構6 a、6 b 第一、二線路增層結構7 a、7 b 核心基板6 0 芯層6 0 1 線路層6 0 2 電鍍導通孔6 0 3 第一介電層6 1 19 200921876 第一開口 6 2 該晶種層6 3 圖案化阻層6 4 第二開口 6 5 第一圖案化線路層6 6 導電盲孔6 7 第二介電層6 8 第二圖案化線路層6 9 核心基板7 0 樹脂塞孔7 0 1 電鍍通孔7 0 2 第一介電層7 1 第一圖案化線路層7 2 第二介電層7 3 第二圖案化線路層7 4 20
Claims (1)
- 200921876 十、申請專利範圍: 1 .一種無核層多層封裝基板之製作方法,係至少包含 下列步驟: (A)提供一銅核基板; (B )分別於該銅核基板之第一面上形成一第 一阻層’以及於該銅核基板之第二面上形成一完全 覆蓋狀之第二阻層,於其中,該第一阻層上並形成 複數個第一開口,並顯露其下該銅核基板之第一 面; (C )於複數個第一開口下方形成複數個第一 凹槽; (D )移除該第一阻層及該第二阻層; (E )於複數個第一凹槽内形成一第一電性阻 絕層; (F )於該銅核基板之第一面與該第一電性阻 絕層上形成一第一介電層及一第一金屬層; (G)於該第一金屬層與該第一介電層上形成 複數個第二開口 ’並顯露其下之銅核基板第一面; (Η )於複數個第二開口中及該第一金屬層上 形成一第二金屬層; (I )分別於該第二金屬層上形成一第三阻 層,以及於該銅核基板之第二面上形成一完全覆蓋 21 200921876 狀之第四阻層,於其中 個第三開口; 該第三阻層上並形成複數 —(κ)移除該第三阻層及該第四阻層。至此, 3-具有銅核基板支撐並具電性連接之單層增 曰線路基板,並可選擇直接進行步驟(L)或步驟 乙)於忒單層增層線路基板上進行一置晶側 線路層與球側柱狀電性接腳接墊之製作,於其中, 在該第—線路層表㈣成-第-料層,並且在該 第防焊層上係形成複數個第四開口,以顯露線路 增層結構作為電性連接墊之部分,接著再分別於該 銅核基板之第二面上形成一第五阻層,並且在該第 ^阻層上係形成複數個第五開口,以及於該第一防 烊層上开y成一元全覆蓋狀之第六阻層。之後移除複 數個第五開口下方之銅核基板’以形成複數個柱狀 接腳,並再移除該第五阻層與該第六阻層,最後, 係分別於複數個第四開口上形成一第一阻障層,以 及於複數個柱狀接腳上形成—第二阻障層。至此, 完成一具有完整圖案化之置晶側線路層與球側複 數柱狀接腳;以及 (Μ)於該單層增層線路基板上進行一線路增 22 200921876 層結構製作,於其中,在該第一線路層與該第一介 電層表面形成一第二介電層,並且該第二介電層上 係形成有複數個第六開口,以顯露其下之第—線路 層,接著於該第二介電層與複數個第六開口表面形 成第一晶種層,再分別於該第一晶種層上形成— 第七阻層,以及於該銅核基板之第二面上形成―士 第八阻層’其中’該第七阻層上係形: 有複數個第七開口,以顯露其下之第一晶種層。之 後於該第七開口中已顯露之第一晶種層上形成一 第,金屬層,最後再移除該第七阻層、該第八阻層 及5亥第一晶種層,以在該第二介電層上形成一第二 線路層。m成—具有銅核基板支撐並具電性 連接之雙層增層線路基板。並可繼續本步驟(Μ) 增加線路增層結構,形成具更多層之封裝基板,亦 或直接至該步驟(L)進行置晶側線路層與球側柱 狀電性接腳接墊之製作。 衽 •依據中請專利範圍第^所述之無核層多層封裝基 板之製作方法’其中,該銅核基板係為—不含介電 層材料之銅板。 3 ·依據中請專利範圍第1項所述之無核層多層封裝基 :反之製作方法’其中’該第一〜八阻層係以貼合、 印刷或旋轉塗佈所為之乾膜或溼膜之高感光性光 阻。 4.依據申請專利範㈣i項所述之無核層多層封裝基 23 200921876 板之製作方法,其中,複數個第一、三、五及七開 口係以曝光及顯影之方式形成。 汗 5 .依據申請專利範圍第1項所述之無核層多層封裝基 板之製作方法’其中’該步驟(c )形成複數個J 一凹槽、該步驟(】)移除該第―、二金屬層及該 步驟(M)移除該第一晶種層之方法係可為蝕刻。 6 ·依據申請專利範圍第i項所述之無核 板之製作方法,其中,該第一〜八阻層之移 係可為剝離。 7 .依據申請專利範圍第1項所述之無核層多層封裝基 板之製作方法,其中,該第一電性阻絕層係以直接 壓合或印刷之方式形成。 8 ·依據申請專利範圍第丄項所述之無核層多層封裝基 板之製作方法,其中,該第一電性阻絕層及該第 一、二介電層係可為防焊綠漆、環氧樹脂絕緣膜 (Ajinomoto Build-up Film, ABF)、苯環丁烯 (Benzocyclo-buthene, BCB )、雙馬來亞醯胺-三氮 雜苯樹脂(Bismaleimide Triazine,BT )、環氧樹脂 板(FR4、FR5)、聚醯亞胺(Polyimide PI)、聚 四氟乙烯(Poly(tetra-floroethylene),PTFE )或環氧 樹脂及玻璃纖維所組成之一者。 )依據申凊專利範圍第1項所述之無核層多層封裝基 板之製作方法’其中,該步驟(F )係以直接壓合 24 200921876 該第一介電層及該第一金屬層於其上,或係採取貼 合該第一介電層後,再形成該第一金屬層。 〇 ,依據申請專利範圍第1項所述之無核層多層封裝 基板之製作方法,其中,複數個第二、六開口係可 先做開銅窗(Conformal Mask)後,再經由雷射鑽 孔之方式形成,亦或係以直接雷射鑽孔(LASER Direct)之方式形成。 1 ·依據申請專利範圍第1項所述之無核層多層封裝 之製作方法,其中’該第二、三金屬層及該第 曰曰種層之形成方式係可為無電電鍍與電鍍。 2.依據中凊專利範圍第1項所述之無核層多層封梦 方法,其中,該第一、二阻障層係可為 又、、、無電鍍鎳金、電鍍銀或電鍍錫中擇其—。 25
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/984,263 US20080188037A1 (en) | 2007-02-05 | 2007-11-15 | Method of manufacturing semiconductor chip assembly with sacrificial metal-based core carrier |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200921876A true TW200921876A (en) | 2009-05-16 |
| TWI380422B TWI380422B (zh) | 2012-12-21 |
Family
ID=39675451
Family Applications (9)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW097102733A TW200921884A (en) | 2007-11-15 | 2008-01-24 | Method for making copper-core layer multi-layer encapsulation substrate |
| TW097102734A TW200921816A (en) | 2007-11-15 | 2008-01-24 | Method of making multi-layer package board of copper nuclear layer |
| TW097106965A TW200921817A (en) | 2007-11-15 | 2008-02-29 | Method of manufacturing multi-layer package substrate of copper nuclear layer |
| TW097108808A TW200921875A (en) | 2007-11-15 | 2008-03-13 | Manufacturing method of copper-core multilayer package substrate |
| TW097108810A TW200921818A (en) | 2007-11-15 | 2008-03-13 | Method of manufacturing multi-layer package substrate of non-nuclear layer |
| TW097110927A TW200921881A (en) | 2007-11-15 | 2008-03-27 | Manufacturing method of high heat-dissipation multilayer package substrate |
| TW097110928A TW200921819A (en) | 2007-11-15 | 2008-03-27 | Method of producing multi-layer package substrate having a high thermal dissipation capacity |
| TW097123918A TW200921876A (en) | 2007-11-15 | 2008-06-26 | Method for making copper-core layer multi-layer encapsulation substrate |
| TW097141807A TW200922433A (en) | 2007-11-15 | 2008-10-30 | Manufacturing method of copper-core multilayer package substrate |
Family Applications Before (7)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW097102733A TW200921884A (en) | 2007-11-15 | 2008-01-24 | Method for making copper-core layer multi-layer encapsulation substrate |
| TW097102734A TW200921816A (en) | 2007-11-15 | 2008-01-24 | Method of making multi-layer package board of copper nuclear layer |
| TW097106965A TW200921817A (en) | 2007-11-15 | 2008-02-29 | Method of manufacturing multi-layer package substrate of copper nuclear layer |
| TW097108808A TW200921875A (en) | 2007-11-15 | 2008-03-13 | Manufacturing method of copper-core multilayer package substrate |
| TW097108810A TW200921818A (en) | 2007-11-15 | 2008-03-13 | Method of manufacturing multi-layer package substrate of non-nuclear layer |
| TW097110927A TW200921881A (en) | 2007-11-15 | 2008-03-27 | Manufacturing method of high heat-dissipation multilayer package substrate |
| TW097110928A TW200921819A (en) | 2007-11-15 | 2008-03-27 | Method of producing multi-layer package substrate having a high thermal dissipation capacity |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW097141807A TW200922433A (en) | 2007-11-15 | 2008-10-30 | Manufacturing method of copper-core multilayer package substrate |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20080188037A1 (zh) |
| CN (5) | CN101436547B (zh) |
| TW (9) | TW200921884A (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI421992B (zh) * | 2009-08-05 | 2014-01-01 | 欣興電子股份有限公司 | 封裝基板及其製法 |
| TWI496258B (zh) * | 2010-10-26 | 2015-08-11 | 欣興電子股份有限公司 | 封裝基板之製法 |
Families Citing this family (35)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8456002B2 (en) | 2007-12-14 | 2013-06-04 | Stats Chippac Ltd. | Semiconductor device and method of forming insulating layer disposed over the semiconductor die for stress relief |
| US9318441B2 (en) | 2007-12-14 | 2016-04-19 | Stats Chippac, Ltd. | Semiconductor device and method of forming sacrificial adhesive over contact pads of semiconductor die |
| US8183095B2 (en) | 2010-03-12 | 2012-05-22 | Stats Chippac, Ltd. | Semiconductor device and method of forming sacrificial protective layer to protect semiconductor die edge during singulation |
| US7767496B2 (en) | 2007-12-14 | 2010-08-03 | Stats Chippac, Ltd. | Semiconductor device and method of forming interconnect structure for encapsulated die having pre-applied protective layer |
| US8343809B2 (en) | 2010-03-15 | 2013-01-01 | Stats Chippac, Ltd. | Semiconductor device and method of forming repassivation layer with reduced opening to contact pad of semiconductor die |
| US20090166858A1 (en) * | 2007-12-28 | 2009-07-02 | Bchir Omar J | Lga substrate and method of making same |
| US8415203B2 (en) * | 2008-09-29 | 2013-04-09 | Freescale Semiconductor, Inc. | Method of forming a semiconductor package including two devices |
| US9548240B2 (en) | 2010-03-15 | 2017-01-17 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming repassivation layer for robust low cost fan-out semiconductor package |
| US8298863B2 (en) * | 2010-04-29 | 2012-10-30 | Texas Instruments Incorporated | TCE compensation for package substrates for reduced die warpage assembly |
| CN102259544A (zh) * | 2010-05-27 | 2011-11-30 | 禹辉(上海)转印材料有限公司 | 一种镭射信息层的制造方法 |
| US8698303B2 (en) | 2010-11-23 | 2014-04-15 | Ibiden Co., Ltd. | Substrate for mounting semiconductor, semiconductor device and method for manufacturing semiconductor device |
| US20120286416A1 (en) * | 2011-05-11 | 2012-11-15 | Tessera Research Llc | Semiconductor chip package assembly and method for making same |
| TW201248745A (en) * | 2011-05-20 | 2012-12-01 | Subtron Technology Co Ltd | Package structure and manufacturing method thereof |
| CN103348361B (zh) * | 2011-12-12 | 2017-05-24 | Ev 集团 E·索尔纳有限责任公司 | 用于制造单独编码的读结构的方法和装置 |
| CN103681384B (zh) | 2012-09-17 | 2016-06-01 | 宏启胜精密电子(秦皇岛)有限公司 | 芯片封装基板和结构及其制作方法 |
| CN103717009A (zh) * | 2012-10-08 | 2014-04-09 | 苏州卓融水处理科技有限公司 | 一种无核封装基板种子层附着力的方法 |
| TWI500125B (zh) * | 2012-12-21 | 2015-09-11 | 欣興電子股份有限公司 | 電子元件封裝之製法 |
| CN103903990B (zh) * | 2012-12-28 | 2016-12-28 | 欣兴电子股份有限公司 | 电子组件封装的制法 |
| US9299649B2 (en) | 2013-02-08 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| US8802504B1 (en) * | 2013-03-14 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| CN107170689B (zh) | 2013-06-11 | 2019-12-31 | 唐山国芯晶源电子有限公司 | 芯片封装基板 |
| CN103887184B (zh) * | 2014-03-28 | 2016-09-07 | 江阴芯智联电子科技有限公司 | 新型高密度高性能多层基板内对称结构及制作方法 |
| CN105931997B (zh) * | 2015-02-27 | 2019-02-05 | 胡迪群 | 暂时性复合式载板 |
| DE102015116807A1 (de) * | 2015-10-02 | 2017-04-06 | Infineon Technologies Austria Ag | Funktionalisierte Schnittstellenstruktur |
| CN108257875B (zh) * | 2016-12-28 | 2021-11-23 | 碁鼎科技秦皇岛有限公司 | 芯片封装基板、芯片封装结构及二者的制作方法 |
| TWI643532B (zh) * | 2017-05-04 | 2018-12-01 | 南亞電路板股份有限公司 | 電路板結構及其製造方法 |
| JP7046639B2 (ja) * | 2018-02-21 | 2022-04-04 | 新光電気工業株式会社 | 配線基板及びその製造方法 |
| US10573572B2 (en) * | 2018-07-19 | 2020-02-25 | Advanced Semiconductor Engineering, Inc. | Electronic device and method for manufacturing a semiconductor package structure |
| CN111326494A (zh) * | 2020-02-28 | 2020-06-23 | 维沃移动通信有限公司 | 封装结构、制作方法、电路板结构及电子设备 |
| TWI733569B (zh) * | 2020-08-27 | 2021-07-11 | 矽品精密工業股份有限公司 | 電子封裝件及其製法 |
| CN112185928A (zh) * | 2020-10-22 | 2021-01-05 | 上海艾为电子技术股份有限公司 | 一种芯片封装结构及其制备方法、封装芯片 |
| CN112490234B (zh) * | 2020-12-11 | 2025-11-14 | 广东汇芯半导体有限公司 | 智能功率模块和智能功率模块的制造方法 |
| TWI759120B (zh) * | 2021-03-04 | 2022-03-21 | 恆勁科技股份有限公司 | 中介基板及其製法 |
| CN119626992A (zh) * | 2024-01-29 | 2025-03-14 | 芯爱科技(南京)有限公司 | 封装基板及其制法 |
| CN120221419A (zh) * | 2025-05-14 | 2025-06-27 | 芯爱科技(南京)有限公司 | 封装基板的制法 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6294731B1 (en) * | 1999-03-16 | 2001-09-25 | Performance Interconnect, Inc. | Apparatus for multichip packaging |
| US6278618B1 (en) * | 1999-07-23 | 2001-08-21 | National Semiconductor Corporation | Substrate strips for use in integrated circuit packaging |
| JP3983146B2 (ja) * | 2002-09-17 | 2007-09-26 | Necエレクトロニクス株式会社 | 多層配線基板の製造方法 |
-
2007
- 2007-11-15 US US11/984,263 patent/US20080188037A1/en not_active Abandoned
-
2008
- 2008-01-24 TW TW097102733A patent/TW200921884A/zh not_active IP Right Cessation
- 2008-01-24 TW TW097102734A patent/TW200921816A/zh not_active IP Right Cessation
- 2008-02-29 TW TW097106965A patent/TW200921817A/zh unknown
- 2008-03-13 TW TW097108808A patent/TW200921875A/zh unknown
- 2008-03-13 TW TW097108810A patent/TW200921818A/zh not_active IP Right Cessation
- 2008-03-27 TW TW097110927A patent/TW200921881A/zh not_active IP Right Cessation
- 2008-03-27 TW TW097110928A patent/TW200921819A/zh not_active IP Right Cessation
- 2008-06-26 TW TW097123918A patent/TW200921876A/zh not_active IP Right Cessation
- 2008-09-19 CN CN2008103045916A patent/CN101436547B/zh not_active Expired - Fee Related
- 2008-10-24 CN CN2008103051404A patent/CN101436548B/zh not_active Expired - Fee Related
- 2008-10-27 CN CN2008103051989A patent/CN101436549B/zh not_active Expired - Fee Related
- 2008-10-30 TW TW097141807A patent/TW200922433A/zh unknown
- 2008-11-03 CN CN200810305365XA patent/CN101436550B/zh not_active Expired - Fee Related
- 2008-11-07 CN CN2008103054154A patent/CN101436551B/zh not_active Expired - Fee Related
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI421992B (zh) * | 2009-08-05 | 2014-01-01 | 欣興電子股份有限公司 | 封裝基板及其製法 |
| TWI496258B (zh) * | 2010-10-26 | 2015-08-11 | 欣興電子股份有限公司 | 封裝基板之製法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN101436551B (zh) | 2010-12-01 |
| CN101436551A (zh) | 2009-05-20 |
| CN101436550A (zh) | 2009-05-20 |
| TW200921884A (en) | 2009-05-16 |
| TW200921816A (en) | 2009-05-16 |
| CN101436547B (zh) | 2011-06-22 |
| TW200921875A (en) | 2009-05-16 |
| TWI380387B (zh) | 2012-12-21 |
| TWI348743B (zh) | 2011-09-11 |
| CN101436549A (zh) | 2009-05-20 |
| CN101436547A (zh) | 2009-05-20 |
| CN101436549B (zh) | 2010-06-02 |
| TWI361481B (zh) | 2012-04-01 |
| TW200922433A (en) | 2009-05-16 |
| TW200921818A (en) | 2009-05-16 |
| US20080188037A1 (en) | 2008-08-07 |
| TW200921817A (en) | 2009-05-16 |
| CN101436550B (zh) | 2010-09-29 |
| TWI380428B (zh) | 2012-12-21 |
| TW200921819A (en) | 2009-05-16 |
| TW200921881A (en) | 2009-05-16 |
| TWI380422B (zh) | 2012-12-21 |
| CN101436548B (zh) | 2011-06-22 |
| TWI373115B (zh) | 2012-09-21 |
| TWI364805B (zh) | 2012-05-21 |
| CN101436548A (zh) | 2009-05-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW200921876A (en) | Method for making copper-core layer multi-layer encapsulation substrate | |
| TWI380756B (en) | Circuit structure and process thereof | |
| CN101677066B (zh) | 增层线路板的制作方法 | |
| CN101409238A (zh) | 无核层封装基板的制作方法 | |
| JP4769022B2 (ja) | 配線基板およびその製造方法 | |
| TW201029133A (en) | Printed circuit board structure and fabrication method thereof | |
| CN101677067B (zh) | 铜核层多层封装基板的制作方法 | |
| TWI304719B (en) | Circuit board structure having embedded compacitor and fabrication method thereof | |
| JP4759981B2 (ja) | 電子部品内蔵モジュールの製造方法 | |
| CN101527266A (zh) | 增层线路板的制作方法 | |
| KR20070068445A (ko) | 유전체의 표면에 매입된 금속 트레이스들을 갖는 상호접속소자를 제조하는 구조와 방법 | |
| CN101677068A (zh) | 铜核层多层封装基板的制作方法 | |
| KR100907721B1 (ko) | 회로 기판 및 이의 제조 방법 | |
| TWI357646B (zh) | ||
| TW200926377A (en) | Aluminum oxide-based substrate and method for manufacturing the same | |
| CN101685781B (zh) | 封装基板的制作方法 | |
| KR20090065117A (ko) | 초박형 반도체 패키지 기판, 반도체 패키지 기판의제조방법, 및 이를 이용한 반도체 소자의 제조방법 | |
| TWI247363B (en) | A substrate structure having solid micro vias and manufacture method thereof | |
| JP2017034279A (ja) | 配線基板の製造方法 | |
| JP2020087982A (ja) | ビア配線形成用基板及びビア配線形成用基板の製造方法並びに半導体チップの実装方法 | |
| CN111465167A (zh) | 基板结构及其制作方法 | |
| KR20080113714A (ko) | 회로 기판 및 이의 제조 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |