[go: up one dir, main page]

TW200303071A - Manufacturing method of semiconductor device - Google Patents

Manufacturing method of semiconductor device Download PDF

Info

Publication number
TW200303071A
TW200303071A TW092100898A TW92100898A TW200303071A TW 200303071 A TW200303071 A TW 200303071A TW 092100898 A TW092100898 A TW 092100898A TW 92100898 A TW92100898 A TW 92100898A TW 200303071 A TW200303071 A TW 200303071A
Authority
TW
Taiwan
Prior art keywords
semiconductor wafer
main surface
wafer
semiconductor
manufacturing
Prior art date
Application number
TW092100898A
Other languages
English (en)
Other versions
TWI284960B (en
Inventor
Toshihiro Shiotsuki
Kazunari Suzuki
Takashi Wada
Tomoko Higashino
Chuichi Miyazaki
Original Assignee
Hitachi Ltd
Hitachi Ulsi Systems Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Ulsi Systems Co filed Critical Hitachi Ltd
Publication of TW200303071A publication Critical patent/TW200303071A/zh
Application granted granted Critical
Publication of TWI284960B publication Critical patent/TWI284960B/zh

Links

Classifications

    • H10W72/071
    • H10W70/611
    • H10W70/688
    • H10W72/0711
    • H10W74/117
    • H10W74/144
    • H10W90/00
    • H10P72/742
    • H10W70/685
    • H10W72/0198
    • H10W72/073
    • H10W72/07337
    • H10W72/352
    • H10W72/354
    • H10W72/536
    • H10W72/5363
    • H10W72/5522
    • H10W72/884
    • H10W74/00
    • H10W90/28
    • H10W90/732
    • H10W90/734
    • H10W90/754
    • H10W99/00

Landscapes

  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Die Bonding (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Description

200303071 (1) 玖、發明說明 【發明所屬之技術領域】 本發明是關於半導體裝置的製造技術,特別是 用於包含晶粒接合形成有積體電路的半導體晶片於 板或導線架的製程的半導體裝置的製造之有效技術 【先前技術】 在半導體裝置的組裝製程,切割(dicing )形 體電路的半導體晶圓以個片化半導體晶片(以下僅 片)後,晶粒接合(die bonding )各晶片於配線基 線架(1 e a d f r a m e )的表面,接著進行以AII配線( 等連接晶片與配線基板或導線架的作業。 更具體爲首先藉由在晶圓製程(前製程)以及 程終了的半導體晶圓的背面貼附切割膠帶(dicing ,使用金剛石刀片(diamond blade)等切割半導體 個片化晶片。此時藉由不完全切斷切割膠帶,使被 的各個晶片原封不動地保持於切割膠帶上。 其次,藉由使用銷(pin )由切割膠帶的背面 一個地將晶片往上頂,以吸具(collet )真空吸附 頂的晶片的表面,由切割膠帶撕下晶片傳送到準備 基板或導線架的晶粒接合製程。而且,將被吸附保 具的晶片按壓於配線基板或導線架的晶片搭載區域 加熱硬化預先塗布於晶片搭載區域的銀(Ag ): paste )或有機系樹脂等的接著,進行晶片的晶粒接 關於適 配線基 成有積 稱爲晶 板或導 wire ) 檢查製 tape ) 晶圓, 個片化 側一個 被往上 有配線 持於吸 ,藉由 獎糊( 合0 (2) 200303071 然後,在晶片的銲墊(b ο n d i n g p a d )與配線基板的導 體層(或導線架的內引腳(inner lead ))之間接合配線 (wire),接著藉由封膠(mold)樹脂或灌注(potting) 樹脂密封此晶片,大致完成組裝。 【發明內容】 本發明者在上述半導體裝置的組裝製程中使用被稱爲 角錐吸具的吸具進行晶片的傳送。此角錐吸具是藉由使其 底面與晶片的頂面的周緣部接觸,在此狀態下進行真空吸 引,以吸附保持晶片的構造。 但是,近年來因伴隨著重疊安裝複數個晶片的多晶片 封裝(m u 11 i c h i p p a c k a g e )構造的導入等,晶片的薄形化 進行,故利用上述角錐吸具的晶片的傳送變成困難的狀況 。例如在按壓吸附保持於角錐吸具的晶片於配線基板的晶 片搭載區域進行晶粒接合時,若晶片薄的話角錐吸具的下 端部比晶片還先接觸配線基板,在角錐吸具與晶片的周緣 部之間產生些微的間隙。因此,發生預先塗布於配線基板 的晶片搭載區域的接著劑的一部分通過此間隙爬到負壓側 的晶片頂面,覆蓋形成於晶片頂面的銲墊的情況不佳。 因此,本發明者們針對吸附保持薄的晶片的吸具檢討 具備具有比晶片的直徑還小的直徑的吸附部的接觸吸具的 導入。此接觸吸具因成爲使吸附部密著於晶片的主面而真 空吸引的構造,故與晶片的厚度無關,可確實地吸附保持 晶片。 -8 - (3) (3)200303071 但是,上述接觸吸具因其吸附部與晶片的主面即積體 電路形成面直接接觸,故在晶粒接合時等有使主面損傷的 可能性。通常晶片的主面被由塗布於其最上層的聚醯亞胺 * (polyimide)樹脂等的有機系材料構成的保護膜(絕緣膜 )保護,惟若以接觸吸具吸附保持在主面附著微細的異物 的晶片,在此狀態下按壓晶片於配線基板等的主面上進行 晶粒接合的話,有因接觸吸具的壓力而使異物穿過保護膜 ,損傷電路引起動作不良。 · 而且,在上述聚醯亞胺樹脂等保護膜(絕緣膜)因晶 片的外部端子的銲墊露出,故利用微影(photolithography )以及鈾刻(etching)技術選擇性地形成有開口。 另一方面,伴隨著積體電路的高密度化、多功能化, 上述銲墊的間距(pitch )有變窄的傾向,對於此情形因可 靠度佳地形成上述銲墊的開口,故必須減少上述聚醯亞胺 等的保護膜(絕緣膜)的厚度。因此,使上述電路損傷引 起動作不良的機率更高。 · 改善上述問題的一個對策可考慮藉由以合成橡膠等的 軟質材料構成接觸吸具的吸附部,緩和在晶粒接合時施加 於晶片主面的接觸吸具的壓力。此對策因合成橡膠爲可廉 價取得的材料,故也具有可降低接觸吸具的製造成本的效 果。但是,以合成橡膠構成接觸吸具的吸附部的上述對策 因附著於晶片主面的異物會轉移到吸附部,有接連不斷地 使後續的晶片主面損傷之虞,故不佳。 另一方面,以陶瓷等的硬質材料構成接觸吸具的吸附 -9 - 200303071 C4) 部的情形,晶片上的異物難以轉移到吸附部,相反地在晶 片上附著異物的情形在晶粒接合時確實地使其晶片的主面 損傷。而且,陶瓷因是比合成橡膠還相當高價的材料,故 i 也有接觸吸具的製造成本變成高價的不利。 本發明的目的是提供防止在使用接觸吸具晶粒接合晶 片時,在晶片的主面產生傷痕的技術。 本發明的其他目的是提供可降低使用接觸吸具晶粒接 合晶片的半導體裝置的製造成本的技術。 · 本發明的前述以及其他目的與新穎的特徵可由本說明 書的記述以及添付圖面而明瞭。 在本案中所揭示的發明之中,若簡單地說明代表的發 明槪要的話如以下所示。 本發明爲一種半導體裝置的製造方法,包含:藉由切 割主面被區分爲複數個半導體晶片的半導體晶圓,個片化 該複數個半導體晶片的製程;準備接觸於該半導體晶片主 面的吸附部的面積比該半導體晶片的面積小的接觸吸具, ® 藉由在該被個片化的半導體晶片的主面抵接該接觸吸具的 吸附部,以該接觸吸具吸附、保持該被個片化的半導體晶 片的製程;藉由按壓被吸附、保持於該接觸吸具的該半導 體晶片的背面於安裝底座的主面,晶粒接合該半導體晶片 於該安裝底座的主面上的製程;以及以配線連接形成於該 4 半導體晶片主面的銲墊與形成於該安裝底座主面的導體層 的製程,其中在以該接觸吸具吸附、保持該半導體晶片的 製程之前,於該半導體晶片的主面上配設防止該接觸吸具 -10- (5) (5)200303071 的吸附部與該半導體晶片的主面直接接觸的保護層。 【實施方式】 〔較佳實施例之詳細說明〕 以下根據圖示詳細說明本發明的實施形態。此外,在 用以說明實施形態的全圖中,對於同一構件原則上附加同 一符號省略其重複的說明。 修 圖1是顯示本實施形態的半導體裝置的剖面圖,圖2是 顯示此半導體裝置的背面的俯視圖。本實施形態的半導體 裝置爲在封裝基板(安裝底座)1的主面上疊層安裝兩個 晶片2A、2B,以封膠樹脂3密封這些晶片2A、2B的疊層型 的多晶片模組(multi chip module) (MCM)。 上述兩個晶片2A、2B之中,第一晶片2A被安裝於封 裝基板1的主面上,第二晶片2B被安裝於第一晶片2A之上 。第一晶片2A例如爲形成有快閃記憶體的矽晶片,第二晶 ® 片2B例如爲形成有高速微處理器(MPU:超小型演算處理 裝置)的矽晶片。形成於這些晶片2A、2B的主面(頂面 )的銲墊4、5與形成於封裝基板1的主面的配線6是經由An 配線(wire ) 7電性連接。即兩個晶片2A、2B都藉由打線 接合(wire bonding)方式安裝於封裝基板1。 上述第一晶片2A藉由接著劑8接著於封裝基板1的主面 。而且,在此晶片2 A的主面上貼附有保護膠帶9 A。另一 方面,第二晶片2B藉由貼附於其背面(底面)的晶粒接合 -11 - (6) 200303071 薄膜1 0接著於第一晶片2 A的主面。而且,在此 主面上塗布有保護膜9B。第一晶片2A的保護膜 二晶片2B的保護膜9B的每一個如後面所說明, 安裝晶片2A、2B於封裝基板1時防止在這些主面 安裝有上述兩個晶片2A、2B的封裝基板1是 璃纖維的環氧樹脂(玻璃環氧樹脂)等的汎用樹 而構成的多層配線基板,在其主面(頂面)、背 )以及內部形成有四層左右的配線6。 在封裝基板1的背面,與上述配線6電性連接 電極墊(electrode pad) 11是配置成陣列狀,在 墊1 1連接有構成多晶片模組(MCM )的外部連接 錫凸塊(solder bump ) 12。多晶片模組(MCM ) 銲錫凸塊1 2安裝於電子機器的配線基板等。而且 基板1的主面以及背面除了配線6或電極墊11的表 有由環氧系樹脂等構成的抗銲劑(solder resist) 如此,本實施形態的多晶片模組(MCM )是 片2A之上疊層晶片2B,以小型化封裝基板1謀求 的提高。 其次,使用圖3 -圖2 8依製程順序說明如上述 晶片模組(MCM )的製造方法。 首先,在圖3所示的半導體晶圓(以下稱爲| 的主面依照周知的製程形成快閃記憶體後,對辛皮 區分的複數個晶片形成區域2 A ^的每一個使g金十 晶片2 B的 9A以及第 是用以在 損傷而利 以包含玻 脂爲主體 面(底面 的複數個 各個電極 端子的銲 經由這些 ,在封裝 面,塗布 13 ° 藉由在晶 安裝密度 構成的多 ^ 圓)20A 劃片線SL (probe ) (7) (7)200303071 碰觸銲墊4進行晶圓檢查,以挑選良品與不良品。如圖4所 示,在各晶片形成區域2A5的主面形成有由覆蓋積體電路 的氧化矽膜2 1以及形成於其上部的氮化矽膜22構成的保護 (passivation)膜,與沉積於上述保護膜上的聚醯亞胺膜 23。氧化矽膜21、氮化矽膜22以及聚醯亞胺膜23的每一個 的膜厚例如爲800nm、llOOnm以及2.5 // m。在這些膜21、 22、23的每一個形成有露出銲墊4的開口 24。 其次,如圖5所示在各晶片形成區域2A1勺主面貼附保 護膠帶9A。保護膠帶9A是用以防止在之後的製程傳送以 及晶粒接合晶片2 A時所使用的接觸吸具與晶片2 A的主面 的直接接觸。保護膠帶9A的形狀若爲可防止接觸吸具與晶 片2 A的直接接觸,且不覆蓋銲墊4的表面的話佳,例如可 採用如圖(a )〜(c )所示的種種形狀。而且,保護膠帶 9 A的材料若爲符合上述目的的話,可採用種種的材料,惟 使用加工例如聚醯亞胺樹脂、環氧樹脂、矽樹脂、雙馬來 酸酐縮亞胺三氮雜苯(bismaleimidetriazine)樹脂或混合 這些樹脂之內的兩種以上的樹脂的絕緣性材料成10 // m〜50 μ m左右的薄的薄膜,在其單面塗布接著劑。而且,在晶 片2A的主面黏貼保護膠帶9A時如前述圖5所示,若僅用以 在晶圓檢查被視爲良品的晶片形成區域2A,貼附的話,因 可以保護膠帶9A作爲良品標記而利用,故無須另外在晶片 2A的主面標示良品標記的勞力。上述保護膠帶9A具有比 覆蓋晶片形成區域2 A1的主面的前述氧化矽膜2 1、氮化矽 膜22、聚醯亞胺膜23的每一個還厚的膜厚,用以在之後的 (8) (8)200303071 製程緩和與晶片2 A接觸的接觸吸具的衝擊而形成。 其次如圖7所示,在晶圓20A的主面貼附保護用的背面 硏磨膠帶14的狀態下以硏磨器(grinder)磨削晶圓20A的
Jk 背面,然後藉由以濕式蝕刻(wet etching )進行精加工的 磨削,使晶圓20A的厚度薄到50 // m〜90 // m左右。 其次,在由晶圓20A撕去背面硏磨膠帶14後,如圖8所 示在晶圓20 A的背面貼附切割膠帶1 5,並且接著、固定切 割膠帶15的週邊部於載體(carrier )夾具16。 Φ 如此,在晶圓20 A的薄形化之前在其主面上貼附保護 膠帶9A的情形可降低貼附保護膠帶9A時晶圓20A破裂等的 情況不佳。而且,使晶圓20 A薄形化然後於撕去背面硏磨 膠帶1 4後用以貼附保護膠帶9 A的情形,可防止在剝離背面 硏磨膠帶14時保護膠帶9A劣化或者自晶圓20A剝離等的情 況不佳。 其次如圖9所示,藉由使用金剛石刀片17等切割晶圓 20A以個片化晶片2A。此時爲了使被個片化的每一晶片2A ® 接著於切割膠帶1 5,令切割膠帶1 5不完全被切斷(半切割 (half cut) ) 〇 其次,若對切割膠帶1 5照射紫外線的話’塗布於切割 膠帶1 5的接著劑硬化黏著性下降,故晶片2 A容易由切割膠 帶15剝落。 其次如圖1 0所示,使用頂上銷1 8由切割膠帶1 5的背面 側一個一個地將晶片2 A往上頂,接著如圖11所示’藉由以 接觸吸具1 9真空吸附被往上頂的晶片2 A的主面側’使晶片 -14- (9) (9)200303071 2 A由切割膠帶1 5剝離。由切割膠帶1 5剝離的晶片2 A被吸附 保持於接觸吸具1 9,傳送到下一個晶粒接合製程。 圖1 2 ( a )爲真空吸附於接觸吸具1 9的晶片2 A的俯視 圖,同圖(b )爲沿著(a )的B- B線的剖面圖。接觸吸具 1 9具有例如略圓筒形的外形,其底部(吸附部1 9a )是以 軟質的合成橡膠等構成。如前述因在晶片2A的主面貼附保 護膠帶9A,故即使按壓接觸吸具19的吸附部19a於在晶片 2A的主面進行真空吸引也無晶片2A的主面直接接觸接觸 吸具1 9。 圖1 3是顯不多晶片模組(M C Μ )的製造所使用的長方 形的基板(以下稱爲多配線基板1 00 )的主面(晶片安裝 面)的全體俯視圖。圖1 4是顯示多配線基板1 〇〇的背面的 全體俯視圖。 多配線基板1 00是成爲前述封裝基板1的母體的基板。 藉由沿著如圖所示的劃片線L切斷(切割)、個片化此多 配線基板1 00成格子狀,可得到複數個封裝基板1。圖示的 多配線基板1 00的情形因其長邊方向被區分爲6區塊的封裝 基板形成區域,短邊方向被區分爲3區塊的封裝基板形成 區域,故可得到3x6= 18個封裝基板1。在多配線基板100的 主面以及內層形成有未圖示的配線6,在背面形成有電極 墊1 1。 對於在上述多配線基板100安裝晶片2Α首先如圖15所 示,塗布接著劑8於多配線基板100的主面的各晶片安裝區 域。接著劑8使用例如熱硬化性樹脂系的接著劑。而且, -15- (10) (10)200303071 取代接著劑8貼附裁斷成與晶片2A大致相同尺寸的兩面接 著膠帶等於各晶片安裝區域也可以。 其次如圖1 6所示,按壓被吸附保持於前述接觸吸具1 9 的晶片2A的背面(底面)於多配線基板100的晶片安裝區 域,接著如圖17所示,藉由自晶片2A拉離接觸吸具19以進 行晶片2A的晶粒接合。 其次如圖18所示,按壓藉由與上述同樣的方法自前述 切割膠帶15剝離的其他晶片2A於多配線基板100的另外的 晶片安裝區域以進行晶粒接合。據此,如圖1 9所示一個一 個晶粒接合自切割膠帶1 5剝離的晶片2 A於多配線基板1 00 的各晶片安裝區域,接著藉由使接著劑8加熱硬化,完成 晶片2A的晶粒接合製程。 在上述晶粒接合製程,以接觸吸具19吸附保持被接著 於切割膠帶1 5的晶片2 A傳送到晶粒接合製程時,若在晶片 2 A與接觸吸具19之間中介微小的異物的話,當按壓吸附保 持於接觸吸具19的晶片2A於多配線基板100時,有上述異 物使晶片2 A的表面損傷之虞。但是,在本實施形態因在晶 片2A的主面貼附保護膠帶9A,故即使在保護膠帶9A的表 面有損傷,晶片2A自身也無損傷。因此,無形成於晶片 2 A主面的快閃記憶體的電路受到損傷之虞。 其次如圖20所示,以Αιι配線7連接各晶片2A的銲墊4與 多配線基板100的配線6。Au配線7的連接是使用例如倂用 超音波振動與熱壓接的週知的打線器(wire bonder)來進 行。 -16- (11) (11)200303071 其次,在安裝於多配線基板100的上述各個晶片2A之 上利用以下的方法安裝第二晶片2B。 首先藉由在如圖2 1所示的晶圓20B的主面依照週知的 瓤 製程形成微處理器(MPU )後,使探針碰觸各晶片形成區 域2 B ^的靜墊5進彳了晶圓檢查,以挑選各晶片形成區域2 B ^ 爲良品與不良品。 其次如圖22所示,在晶圓20B的主面貼附保護用的背 面硏磨膠帶1 4的狀態下以前述方法磨削晶圓20B的背面, 0 使晶圓20B的厚度薄到50/z m〜90// m左右。 其次如圖23所示,於晶圓20B的主面殘留背面硏磨膠 帶14下,在晶圓20B的背面貼附晶粒接合薄膜1〇,然後在 此晶粒接合薄膜1 0的背面貼附切割膠帶1 5,並且接著、固 定切割膠帶1 5的周邊部於載體夾具1 6。貼附於晶圓20B背 面的晶粒接合薄膜10是由與晶圓20B大致相同尺寸的兩面 接著膠帶構成,在之後的製程成爲安裝晶片2B於晶片2A 之上時的接著劑。 籲 其次,在剝離晶圓20B的主面的背面硏磨膠帶14後, 如圖24所示,在各晶片形成區域2 B ^的主面形成保護膜9 B 。保護膜9 B是用以防止在之後的製程傳送以及晶粒接合晶 片2B時使用的接觸吸具19與晶片2B的主面直接接觸,藉由 例如溶解聚醯亞胺樹脂、環氧樹脂、矽樹脂、雙馬來酸酐 縮亞胺三氮雜苯樹脂或混合這些樹脂之內的兩種以上的樹 脂等於溶媒在晶片形成區域2B’之上灌注,然後藉由使樹 脂加熱硬化,作成10 // m〜50 // m左右的薄膜等構成。保護 -17- (12) (12)200303071 膜9B的形狀可防止接觸吸具19與晶片2;6直接接觸,且若爲 不覆蓋銲墊5表面的話可採用任意的形狀。而且,保護膜 9B的材料若也是符合上述目的的話,可採用種種的材料。 保護膜9B與前述保護膠帶9A—樣爲加工絕緣性材料 成薄的薄膜,在其單面塗布接著劑也可以。而且,與前述 保護膠帶9A—樣,在緊接著挑選形成於晶圓20B的晶片形 成區域2B’爲良品與不良品的晶圓檢查製程之後,於各晶 片形成區域2B1的主面形成保護膜9B也可以。此時,若僅 用以在晶圓檢查被視爲良品的晶片形成區域2B’形成保護 膜9B的話,因可使保護膜9B具備作爲良品標記的功能, 故無須另外製作良品標記的勞力。 其次如圖25所示,藉由使用金剛石刀片17等切割晶圓 20B以及貼附於其背面的晶粒接合薄膜10,個片化晶片2B 。此時,不完全切斷切割膠帶15(半切割),固定被個片 化的每一個晶片2B於載體夾具16。然後,爲了容易由切割 膠帶15剝落晶片2B起見,對切割膠帶15照射紫外線的話, 使塗布於切割膠帶1 5的接著劑硬化。 其次藉由前述的方法以接觸吸具19真空吸附晶片2B的 主面側,由切割膠帶1 5撕去晶片2B以及貼附於其背面的晶 粒接合薄膜1 〇,傳送到下一個晶粒接合製程。然後如圖26 所示,按壓被吸附保持於接觸吸具19的晶片2B的背面(底 面)於安裝於多配線基板1〇〇的晶片2A之上,接著藉由自 晶片2B拉離接觸吸具19以進行晶片2B的晶粒接合。據此, 晶片2B藉由貼附於其背面的晶粒接合薄膜1〇接著於晶片 -18- (13) (13)200303071 2A的主面上。據此,一個一個晶粒接合自切割膠帶15剝離 的晶片2B於多配線基板1〇〇的各晶片2A上,完成晶片2B的 晶粒接合製程。 在上述晶粒接合製程,以接觸吸具19吸附保持被接著 於切割膠帶1 5的晶片2B傳送到晶粒接合製程時’若在晶片 2 B與接觸吸具1 9之間中介微小的異物的話,當按壓吸附保 持於接觸吸具19的晶片2B於多配線基板100時,有上述異 物使晶片2B的表面損傷之虞。但是,在本實施形態因在晶 片2B的主面塗布有保護膜9B,故即使在保護膜9B的表面 有損傷,晶片2B自身也無損傷。因此,無形成於晶片2B 主面的微處理器(MPU )的電路受到損傷之虞。 其次如圖27所示,以Au配線7連接各晶片2B的銲墊5與 多配線基板100的配線6後,如圖28所示,使用成型(mold )模具(未圖示)總括樹脂密封多配線基板1 00的主面全 體。密封多配線基板100的主面的封膠樹脂3例如由使粒徑 7 0 // m〜100 /i m左右的矽土( silica )分散的熱硬化型環氧 系樹脂構成。 其次如圖29所示,在多配線基板100的背面的電極墊 1 1連接銲錫凸塊1 2。銲錫凸塊1 2的連接是藉由在供給例如 由低熔點的Pb-Sn共晶合金構成的銲錫球到電極墊11的表 面後’使銲錫球迴驛(r e Π 〇 w )而進行。 然後’藉由沿著前述圖13、圖14所示的劃片線L切斷 '個片化多配線基板丨〇〇,完成前述圖1、圖2所示的本實 施形態的多晶片模組(MCM )。 (14) (14)200303071 如以上,如果依照本實施形態因藉由在晶片2 A的主面 形成保護膠帶9A在晶片2B的主面形成保護膜9B,可確實 防止使用接觸吸具19傳送以及晶粒接合晶片2A、2B時在 ,
晶片2A、2B的主面產生傷痕,故提高多晶片模組(MCM % )的製造良率。 而且。如果依照本實施形態也能省略在覆蓋晶片2A、 2B的主面的氧化矽或氮化矽等的無機系絕緣材料構成的表 面保護膜(保護(passivation )膜)之上更塗布聚醯亞胺 鲁 等的有機系保護膜的製程。據此,由於無須蝕刻塗布於晶 片2A、2B主面的有機系保護膜使銲墊露出用的光罩( photomask),故可降低晶片2A、2B的製造成本。 而且’如果依照本實施形態因可以像合成橡膠的廉價 材料形成接觸吸具1 9的吸附部1 9a,故可降低接觸吸具的 製造成本’進而可降低多晶片模組(MCM )的製造成本。 以上根據前述實施形態具體地說明了由本發明者所創 作的發明’惟本發明並非限定於前述發明的實施形態,當 馨 然在不脫離其要旨的範圍可進行種種的變更。 在前述實施形態雖然說明適用於疊層型多晶片模組( MCM )的製造的情形,惟並非限定於此也能廣泛地適用於 在各種配線基板或導線架之上使用接觸吸具晶粒接合晶片 的半導體裝置的製造。 〔發明的功效〕 如果簡單地說明藉由在本案中所揭示的發明之中代表 -20- (15) (15)200303071 的發明所獲得的功效的話,如以下所示。 藉由在晶片的主面形成保護層,可確實防止在使用接 觸吸具傳送以及晶粒接合晶片時’在晶片的主面產生傷痕 羲 的情況不佳。 【圖式之簡單說明】 圖1是本發明的一實施形態之半導體裝置的剖面圖。 圖2是本發明的一實施形態之半導體裝置的俯視圖。 · 圖3是本發明的一實施形態之半導體裝置的製造方法 所使用的半導體晶圓的俯視圖。 圖4是顯示圖3所示的半導體晶圓的主要部位的剖面圖 〇 圖5是顯示在半導體晶圓的主面貼附保護膠帶的狀態 的俯視圖。 圖6 ( a )〜(c )是顯示貼附於半導體晶片的主面的保 護膠帶的形狀的俯視圖。 % 圖7是顯示磨削半導體晶圓的背面的製程的剖面圖。 圖8是顯示在半導體晶圓的背面貼附切割膠帶固定於 載體夾具的狀態的剖面圖。 圖9是顯示半導體晶圓的切割製程的剖面圖。 圖10是顯示以頂上銷將個片化的半導體晶片往上頂的 狀態的剖面圖。 圖Π是顯示以接觸吸具真空吸附個片化的半導體晶片 的狀態的剖面圖。 -21 - (16) (16)200303071 圖1 2 ( a )爲被真空吸附於接觸吸具的半導體晶片的 俯視圖,(b )爲沿著(a )的B-B線的剖面圖。 圖1 3是本發明的一實施形態之半導體裝置的製造方法 所使用的多配線基板的俯視圖。 圖14是本發明的一實施形態之半導體裝置的製造方法 所使用的多配線基板的俯視圖。 圖1 5是顯示塗布接著劑於多配線基板的主面的各晶片 安裝區域的狀態的剖面圖。 圖1 6是顯示半導體晶片的晶粒接合製程的剖面圖。 圖1 7是顯示半導體晶片的晶粒接合製程的剖面圖。 圖1 8是顯示半導體晶片的晶粒接合製程的剖面圖。 圖1 9是顯示半導體晶片的晶粒接合製程的俯視圖。 圖2 0是顯示半導體晶片的打線接合製程的剖面圖。 圖2 1是本發明的一實施形態之半導體裝置的製造方法 所使用的半導體晶片的俯視圖。 圖22是顯示磨削半導體晶圓的背面的製程的剖面圖。 圖23是顯示在半導體晶圓的背面貼附切割膠帶固定於 載體夾具的狀態的剖面圖。 圖24是顯示在半導體晶圓的主面形成保護膜的狀態的 俯視圖。 圖2 5是顯示半導體晶圓的切割製程的剖面圖。 圖2 6是顯示半導體晶片的晶粒接合製程的剖面圖。 圖27是顯示半導體晶片的打線接合製程的剖面圖。 圖2 8是顯示半導體晶片的樹脂密封製程的俯視圖。 -22- (17) (17)200303071 圖29是顯示在多配線基板的背面的電極墊連接銲錫凸 塊的狀態的剖面圖。 黴 【符號說明】 1:封裝基板 2A ' 2B:半導體晶片 2A% 2B’:晶片形成區域 3:封膠樹脂 · 4、5:銲墊 6:配線 7 : A u配線 8:接著劑 9A:保護膠帶 9B:保護膜 10:晶粒接合薄膜 11:電極墊 ® 1 2 :銲錫凸塊 1 3 :抗銲劑 1 4 :背面硏磨膠帶 1 5 :切割膠帶 16:載體夾具 1 7 :金剛石刀片 1 8 :頂上銷 1 9 :接觸吸具 -23- (18) (18)200303071 19a:吸附部 20A、20B:半導體晶圓 2 1 :氧化矽膜 22:氮化矽膜 噻 23:聚醯亞胺膜 24:開□ 100:多配線基板 L:劃片線 ·
-24-

Claims (1)

  1. 200303071 ⑴ 拾、申請專利範圍 1、 一種半導體裝置的製造方法,其特徵包含: (a)、藉由切割主面被區分爲複數個半導體晶片的 半導體晶圓,個片化該複數個半導體晶片的製程; (b )、準備接觸於該半導體晶片主面的吸附部的面 積比該半導體晶片的面積小的接觸吸具,藉由在該被個片 化的半導體晶片的主面抵接該接觸吸具的吸附部,以該接 觸吸具吸附、保持該被個片化的半導體晶片的製程; 馨 (c )、藉由按壓被吸附、保持於該接觸吸具的該半 導體晶片的背面於安裝底座的主面,晶粒接合該半導體晶 片於該安裝底座的主面上的製程;以及 (d )、以配線連接形成於該半導體晶片主面的銲墊 與形成於該安裝底座主面的導體層的製程, 在以該接觸吸具吸附、保持該半導體晶片的製程之前 ’於該半導體晶片的主面上配設防止該接觸吸具的吸附部 與該半導體晶片的主面直接接觸的保護層。 H 2、 如申請專利範圍第1項所述之半導體裝置的製造方 法,其中該保護層是由貼附於該半導體晶片主面的絕緣薄 膜構成。 3、 如申請專利範圍第丨項所述之半導體裝置的製造方 法’其中該保護層是由塗佈於該半導體晶片主面的絕緣膜 構成。 4、 如申請專利範圍第1項所述之半導體裝置的製造方 法’其中在該切割半導體晶圓的製程之前,包含挑選該複 -25- (2) (2)200303071 數個半導體晶片成良品與不良品的檢查製程,在該檢查製 程僅在被視爲良品的半導體晶片配設該保護層。 5、 如申請專利範圍第1項所述之半導體裝置的製造方 法,其中該保護層不覆蓋形成於該半導體晶片主面的該銲 墊的表面。 6、 如申請專利範圍第1項所述之半導體裝置的製造方 法,其中該接觸吸具的吸附部包含以合成橡膠爲主成分。 7、 如申請專利範圍第1項所述之半導體裝置的製造方 法,其中在該(d )製程之後,於該半導體晶片的主面上 殘留該保護層下,更包含樹脂密封該半導體晶片的製程。 8、 如申請專利範圍第1項所述之半導體裝置的製造方 法,其中該半導體晶片主面的最上層被由無機系的絕緣材 料構成的表面保護膜覆蓋,該保護層是配設於該表面保護 膜上。 9、 一種半導體裝置的製造方法,其特徵包含: (a )、藉由切割主面被區分爲複數個第一半導體晶 片的第一半導體晶圓,個片化該複數個第一半導體晶片的 製程; (b )、藉由切割主面被區分爲第二半導體晶片的第 二半導體晶圓,個片化該複數個第二半導體晶片的製程; (c )、準備接觸於該第一半導體晶片主面的吸附部 的面積比該第一半導體晶片的面積小的第一接觸吸具,藉 由在該被個片化的第一半導體晶片的主面抵接該第一接觸 吸具的吸附部,以該第一接觸吸具吸附、保持該被個片化 •26- (3) (3)200303071 的第一半導體晶片的製程; (d )、藉由按壓被吸附、保持於該第一接觸吸具的 該第一半導體晶片的背面於安裝底座的主面,晶粒接合該 第一半導體晶片於該安裝底座的主面上的製程;以及 (e )、準備接觸於該第二半導體晶片主面的吸附部 的面積比該第二半導體晶片的面積小的第二接觸吸具,藉 由在該被個片化的第二半導體晶片的主面抵接該第二接觸 吸具的吸附部,以該第二接觸吸具吸附、保持該被個片化 的第二半導體晶片的製程;以及 (f )、藉由按壓被吸附、保持於該第二接觸吸具的 該第二半導體晶片的背面於晶粒接合於該安裝底座的主面 上的該第一半導體晶片的主面,晶粒接合該第二半導體晶 片於該第一半導體晶片的主面上的製程,其中 在以該第一接觸吸具吸附、保持該第一半導體晶片的 製程之前,於該第一半導體晶片的主面上配設防止該第一 接觸吸具的吸附部與該第一半導體晶片的主面直接接觸的 第一保護層,在以該第二接觸吸具吸附、保持該第二半導 體晶片的製程之前,於該第二半導體晶片的主面上配設防 止該第二接觸吸具的吸附部與該第二半導體晶片的主面直 接接觸的第二保護層。 1 0、如申請專利範圍第9項所述之半導體裝置的製造 方法,其中該第一、第二半導體晶片的各主面的最上層被 由無機系的絕緣材料構成的表面保護膜覆蓋,該第一、第 二保護層的每一層是配設於該表面保護膜上。 - 27- (4) (4)200303071 1 1、如申請專利範圍第9項所述之半導體裝置的製造 方法,其中該第二半導體晶圓的切割是在貼附晶粒接合薄 膜於該第二半導體晶圓的背面的狀態下進行,該第二半導 體晶片是藉由該晶粒接合薄膜接著於該第一半導體晶片的 主面上。 1 2、如申請專利範圍第9項所述之半導體裝置的製造 方法,其中更包含: 在該(d )製程之後該(f )製程之前,以配線連接形 成於該第一半導體晶片主面的銲墊與形成於該安裝底座主 面的導體層的第一打線接合製程;以及 在該(f )製程之後,以配線連接形成於該第二半導 體晶片主面的銲墊與形成於該安裝底座主面的導體層的第 二打線接合的製程。 1 3、如申請專利範圍第1 2項所述之半導體裝置的製造 方法’其中在該第二打線接合製程之後,更包含樹脂密封 該第一、第二半導體晶片的製程。 Φ 1 4、如申請專利範圍第9項所述之半導體裝置的製造 方法’其中更包含: 在該(a )製程之前藉由磨削該第一半導體晶圓的背 面’使該第一半導體晶圓的厚度變薄的製程;以及 在該(b )製程之前藉由磨削該第二半導體晶圓的背 面’使該第二半導體晶圓的厚度變薄的製程。 15、一種半導體裝置的製造方法,具有準備半導體晶 片的製程與在該準備半導體晶片的製程之後,搭載該半導 -28- (5) (5)200303071 體晶片於安裝底座的製程,其特徵爲該準備半導體晶片的 製程包含: (a)、準備具有形成有積體電路以及複數個銲墊的 主面與面對該主面的背面,該主面被劃片線區分爲複數個 半導體晶片形成區域的半導體晶圓的製程; (b )、在該半導體晶圓的複數個半導體晶片形成區 域的每一個主面上形成保護層的製程; (c )、藉由磨削該半導體晶圓的背面,使該半導體 晶圓的厚度變薄的製程;以及 (d )、藉由沿著該劃片線切斷該半導體晶圓,形成 具有該保護層的複數個半導體晶片的製程,其中 搭載該半導體晶片於安裝底座的製程包含: (e )、準備吸附部的面積比該半導體晶片的面積小 的接觸吸具,藉由在形成於該半導體晶片主面的保護層抵 接該接觸吸具的吸附部,以該接觸吸具保持該半導體晶片 的製程;以及 (f )、藉由按壓被該接觸吸具保持的該半導體晶片 的背面於該安裝底座的主面,接著該半導體晶片於該安裝 底座的主面上的製程。 i 6、如申請專利範圍第1 5項所述之半導體裝置的製造 方法,其中該半導體晶片是在該製程(b)之前形成且覆 蓋該半導體晶片的主面,並且具有露出該複數個銲墊的絕 緣膜,該保護層的厚度比該絕緣膜的厚度厚。 17、如申請專利範圍第15項所述之半導體裝置的製造 -29- (6) (6)200303071 方法,其中該安裝底座具有複數條配線層與連接於該複數 條配線層的複數個電極,在該製程(f )之後更包含藉由 配線分別連接該安裝底座的複數個電極與該半導體晶片的 複數個銲墊的製程(g )。 18、如申請專利範圍第17項所述之半導體裝置的製造 方法,其中在該製程(g)之後更包含藉由樹脂密封包含 該半導體晶片、該配線以及該安裝底座的複數個電極的該 安裝底座的主面的製程(h)。 φ
    -30-
TW092100898A 2002-02-08 2003-01-16 Manufacturing method of semiconductor device TWI284960B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002031722A JP2003234359A (ja) 2002-02-08 2002-02-08 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200303071A true TW200303071A (en) 2003-08-16
TWI284960B TWI284960B (en) 2007-08-01

Family

ID=27654793

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092100898A TWI284960B (en) 2002-02-08 2003-01-16 Manufacturing method of semiconductor device

Country Status (4)

Country Link
US (1) US6916686B2 (zh)
JP (1) JP2003234359A (zh)
KR (1) KR20030067562A (zh)
TW (1) TWI284960B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI461697B (zh) * 2011-11-16 2014-11-21 Advantest Corp Test carrier
CN104347529A (zh) * 2013-08-01 2015-02-11 瑞萨电子株式会社 半导体装置及其制造方法、以及半导体装置的安装方法
CN112334299A (zh) * 2018-08-28 2021-02-05 智慧科技有限公司 基板保护片
CN112455844A (zh) * 2020-12-09 2021-03-09 中国工程物理研究院机械制造工艺研究所 一种非卷筒式不干胶标签粘胶层与防护层整体分离的装置
TWI800665B (zh) * 2018-07-10 2023-05-01 日商迪思科股份有限公司 半導體晶圓的加工方法

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003291199A1 (en) * 2002-12-09 2004-06-30 Advanced Interconnect Technologies Limited Package having exposed integrated circuit device
US7282936B2 (en) * 2003-11-14 2007-10-16 Wentworth Laboratories, Inc. Die design with integrated assembly aid
JP3881658B2 (ja) 2004-01-23 2007-02-14 沖電気工業株式会社 中継部材、中継部材を用いたマルチチップパッケージ、及びその製造方法
US7642642B2 (en) * 2004-03-23 2010-01-05 Avago Technologies Wireless Ip (Singapore) Pte. Ltd. Microcap wafer bonding apparatus
JP4675616B2 (ja) * 2004-12-08 2011-04-27 Okiセミコンダクタ株式会社 半導体装置およびその製造方法
TWI283056B (en) * 2005-12-29 2007-06-21 Siliconware Precision Industries Co Ltd Circuit board and package structure thereof
CN100477136C (zh) * 2006-01-10 2009-04-08 矽品精密工业股份有限公司 电路板及其构装结构
JP2007214306A (ja) * 2006-02-09 2007-08-23 Denso Corp 半導体装置
JP2007214305A (ja) * 2006-02-09 2007-08-23 Denso Corp 半導体装置
JP5054933B2 (ja) 2006-05-23 2012-10-24 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US8039365B2 (en) * 2006-07-11 2011-10-18 Stats Chippac Ltd. Integrated circuit package system including wafer level spacer
US8211749B2 (en) * 2006-08-18 2012-07-03 Stats Chippac Ltd. Integrated circuit package system with waferscale spacer
JP4992904B6 (ja) 2006-09-27 2018-06-27 富士通セミコンダクター株式会社 半導体装置の製造方法
US20080233663A1 (en) * 2007-03-20 2008-09-25 Spansion Llc Singulated bare die testing
US7790507B2 (en) * 2007-03-24 2010-09-07 Texas Instruments Incorporated Semiconductor die collet and method
KR101003568B1 (ko) * 2007-11-14 2010-12-22 산요 세미컨덕터 컴퍼니 리미티드 반도체 모듈 및 촬상 장치
JP2009182104A (ja) * 2008-01-30 2009-08-13 Toshiba Corp 半導体パッケージ
KR100857228B1 (ko) * 2008-03-28 2008-09-05 주식회사 코디에스 프로브카드 제조장치 및 방법
KR100857224B1 (ko) * 2008-03-28 2008-09-05 주식회사 코디에스 레이저를 이용한 프로브카드 제조장치 및 방법
JP2012084840A (ja) 2010-09-13 2012-04-26 Renesas Electronics Corp 半導体装置及びその製造方法
JP5537515B2 (ja) * 2011-09-01 2014-07-02 株式会社東芝 積層型半導体装置の製造方法と製造装置
EP2773580B1 (de) * 2011-11-02 2016-01-27 Langhammer GmbH Vorrichtung zur förderung und handhabung von produkten
JP5978649B2 (ja) * 2012-02-24 2016-08-24 セイコーエプソン株式会社 超音波トランスデューサー素子チップおよびプローブヘッドおよびプローブ並びに電子機器および超音波診断装置
KR101533043B1 (ko) * 2014-02-05 2015-07-02 한국기술교육대학교 산학협력단 Tv 프로그램 시청률 예측 시스템 및 그 예측 방법
KR102274742B1 (ko) * 2014-10-06 2021-07-07 삼성전자주식회사 패키지 온 패키지와 이를 포함하는 컴퓨팅 장치
JP6415381B2 (ja) * 2015-04-30 2018-10-31 三菱電機株式会社 半導体装置の製造方法
KR101793950B1 (ko) 2015-05-29 2017-11-06 최은주 비콘 기반의 시청률 조사 방법 및 그 장치
KR20170028348A (ko) 2017-03-03 2017-03-13 최은주 비콘 기반의 시청률 조사 방법 및 그 장치
CN113380640B (zh) * 2020-08-17 2024-07-02 长江存储科技有限责任公司 半导体封装结构及其制造方法
US12463158B2 (en) * 2022-07-29 2025-11-04 Texas Instruments Incorporated Microelectronic device package with integral antenna module and semiconductor device

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59127843A (ja) * 1983-01-12 1984-07-23 Fujitsu Ltd 半導体装置の製造方法
US4744550A (en) * 1986-04-24 1988-05-17 Asm America, Inc. Vacuum wafer expander apparatus
US4796078A (en) * 1987-06-15 1989-01-03 International Business Machines Corporation Peripheral/area wire bonding technique
JPH0715087B2 (ja) * 1988-07-21 1995-02-22 リンテック株式会社 粘接着テープおよびその使用方法
JP2994510B2 (ja) * 1992-02-10 1999-12-27 ローム株式会社 半導体装置およびその製法
JP3410202B2 (ja) * 1993-04-28 2003-05-26 日本テキサス・インスツルメンツ株式会社 ウェハ貼着用粘着シートおよびこれを用いた半導体装置の製造方法
JP3438369B2 (ja) * 1995-01-17 2003-08-18 ソニー株式会社 部材の製造方法
JP3498877B2 (ja) * 1995-12-05 2004-02-23 株式会社東芝 半導体製造装置および半導体装置の製造方法
US6083811A (en) * 1996-02-07 2000-07-04 Northrop Grumman Corporation Method for producing thin dice from fragile materials
DE19613561C2 (de) * 1996-04-04 2002-04-11 Micronas Gmbh Verfahren zum Vereinzeln von in einem Körper miteinander verbundenen, elektrisch getesteten elektronischen Elementen
US5776799A (en) * 1996-11-08 1998-07-07 Samsung Electronics Co., Ltd. Lead-on-chip type semiconductor chip package using an adhesive deposited on chip active surfaces at a wafer level and method for manufacturing same
KR100222299B1 (ko) * 1996-12-16 1999-10-01 윤종용 웨이퍼 레벨 칩 스케일 패키지 및 그의 제조 방법
JPH1140520A (ja) * 1997-07-23 1999-02-12 Toshiba Corp ウェーハの分割方法及び半導体装置の製造方法
US6111247A (en) * 1997-12-08 2000-08-29 Intel Corporation Passivation protection of sensor devices having a color filter on non-sensor portion
US6039833A (en) * 1998-03-04 2000-03-21 Lucent Technologies Inc. Method and apparatus for component pickup
JP3055104B2 (ja) * 1998-08-31 2000-06-26 亜南半導体株式会社 半導体パッケ―ジの製造方法
US6820792B2 (en) * 1998-09-30 2004-11-23 Samsung Electronics Co., Ltd. Die bonding equipment
KR100278603B1 (ko) * 1998-09-30 2001-01-15 윤종용 미세간극 볼 그리드 어레이 패키지용 다이본딩 설비 및 다이본딩 방법
KR100338983B1 (ko) * 1998-11-30 2002-07-18 윤종용 웨이퍼분리도구및이를이용하는웨이퍼분리방법
US6043109A (en) * 1999-02-09 2000-03-28 United Microelectronics Corp. Method of fabricating wafer-level package
JP3865184B2 (ja) * 1999-04-22 2007-01-10 富士通株式会社 半導体装置の製造方法
US6562640B1 (en) * 2000-08-23 2003-05-13 Taiwan Micro Display Corporation Method of manufacturing micro-display
JP3906962B2 (ja) * 2000-08-31 2007-04-18 リンテック株式会社 半導体装置の製造方法
US6661080B1 (en) * 2001-06-28 2003-12-09 Amkor Technology, Inc. Structure for backside saw cavity protection
KR100394808B1 (ko) * 2001-07-19 2003-08-14 삼성전자주식회사 웨이퍼 레벨 적층 칩 패키지 및 그 제조 방법
JP3831287B2 (ja) * 2002-04-08 2006-10-11 株式会社日立製作所 半導体装置の製造方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI461697B (zh) * 2011-11-16 2014-11-21 Advantest Corp Test carrier
CN104347529A (zh) * 2013-08-01 2015-02-11 瑞萨电子株式会社 半导体装置及其制造方法、以及半导体装置的安装方法
TWI800665B (zh) * 2018-07-10 2023-05-01 日商迪思科股份有限公司 半導體晶圓的加工方法
CN112334299A (zh) * 2018-08-28 2021-02-05 智慧科技有限公司 基板保护片
CN112455844A (zh) * 2020-12-09 2021-03-09 中国工程物理研究院机械制造工艺研究所 一种非卷筒式不干胶标签粘胶层与防护层整体分离的装置

Also Published As

Publication number Publication date
US6916686B2 (en) 2005-07-12
JP2003234359A (ja) 2003-08-22
KR20030067562A (ko) 2003-08-14
TWI284960B (en) 2007-08-01
US20030153127A1 (en) 2003-08-14

Similar Documents

Publication Publication Date Title
TW200303071A (en) Manufacturing method of semiconductor device
US8546244B2 (en) Method of manufacturing semiconductor device
KR100517075B1 (ko) 반도체 소자 제조 방법
JP4330821B2 (ja) 半導体装置の製造方法
US7833836B2 (en) Stack MCP and manufacturing method thereof
JP4409014B2 (ja) 半導体装置の製造方法
US8394677B2 (en) Method of fabricating semiconductor device
JP5798834B2 (ja) 半導体装置の製造方法
TW200539338A (en) A manufacturing method of a semiconductor device
CA2238974A1 (en) Method for processing semiconductor wafer, method for manufacturing ic card, and carrier
JP2007266557A (ja) 半導体装置の製造方法
JP4848153B2 (ja) 半導体装置の製造方法
CN101807531A (zh) 一种超薄芯片的封装方法以及封装体
JP2013120767A (ja) 半導体装置の製造方法
JP2000228465A (ja) 半導体装置及びその製造方法
JP2004072037A (ja) 半導体装置の製造方法
JP2001135598A (ja) ウエハのダイシング方法、半導体装置及びその製造方法、回路基板並びに電子機器
CN115101426A (zh) 一种半导体封装结构及其制备方法
JP4057875B2 (ja) 半導体装置の製造方法
JP3880762B2 (ja) 半導体装置
JP5286303B2 (ja) 半導体装置の製造方法
JP5054954B2 (ja) 半導体装置の製造方法
JP2006140303A (ja) 半導体装置の製造方法
JP4107896B2 (ja) 半導体装置およびその製造方法
JP4427535B2 (ja) 半導体装置の実装方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees