[go: up one dir, main page]

RU2016108168A - LOGIC COMPUTER - Google Patents

LOGIC COMPUTER Download PDF

Info

Publication number
RU2016108168A
RU2016108168A RU2016108168A RU2016108168A RU2016108168A RU 2016108168 A RU2016108168 A RU 2016108168A RU 2016108168 A RU2016108168 A RU 2016108168A RU 2016108168 A RU2016108168 A RU 2016108168A RU 2016108168 A RU2016108168 A RU 2016108168A
Authority
RU
Russia
Prior art keywords
input
majority element
output
logic computer
flip
Prior art date
Application number
RU2016108168A
Other languages
Russian (ru)
Other versions
RU2641446C2 (en
Inventor
Дмитрий Васильевич Андреев
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2016108168A priority Critical patent/RU2641446C2/en
Publication of RU2016108168A publication Critical patent/RU2016108168A/en
Application granted granted Critical
Publication of RU2641446C2 publication Critical patent/RU2641446C2/en

Links

Landscapes

  • Logic Circuits (AREA)

Claims (1)

Логический вычислитель, предназначенный для реализации любой из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов, содержащий n D-триггеров, у которых вход данных первого, вход установки и тактовый вход i-го
Figure 00000001
D-триггеров соединены соответственно с шиной нулевого потенциала, первым и вторым управляющими входами логического вычислителя, отличающийся тем, что в него введены n мажоритарных элементов, причем первый и второй входы i-го мажоритарного элемента соединены соответственно с неинвертирующим выходом и входом данных i-го D-триггера, выход предыдущего мажоритарного элемента подключен к второму входу последующего мажоритарного элемента, а выход n-го мажоритарного элемента является выходом логического вычислителя, i-й информационный вход которого соединен с третьим входом i-го мажоритарного элемента.
A logic computer designed to implement any of n simple symmetric Boolean functions, depending on n arguments - input binary signals, containing n D-flip-flops, which have the first data input, setup input and clock input of the i-th
Figure 00000001
D-flip-flops are connected respectively to the bus of zero potential, the first and second control inputs of the logic computer, characterized in that n major elements are introduced into it, the first and second inputs of the i-th majority element are connected respectively to the non-inverting output and the data input of the i-th D-flip-flop, the output of the previous majority element is connected to the second input of the subsequent majority element, and the output of the nth majority element is the output of a logic computer, the i-th information input of which horn is connected to the third input of the i-th majority element.
RU2016108168A 2016-03-09 2016-03-09 Logic calculator RU2641446C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2016108168A RU2641446C2 (en) 2016-03-09 2016-03-09 Logic calculator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2016108168A RU2641446C2 (en) 2016-03-09 2016-03-09 Logic calculator

Publications (2)

Publication Number Publication Date
RU2016108168A true RU2016108168A (en) 2017-09-14
RU2641446C2 RU2641446C2 (en) 2018-01-17

Family

ID=59893670

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2016108168A RU2641446C2 (en) 2016-03-09 2016-03-09 Logic calculator

Country Status (1)

Country Link
RU (1) RU2641446C2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2718209C1 (en) * 2019-03-14 2020-03-31 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Logic module

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2342732B (en) * 1998-10-16 2003-09-24 Ibm Method and apparatus for reevaluation of a boolean function applicable to event driven transaction processing
RU2257608C1 (en) * 2003-12-02 2005-07-27 Ульяновский государственный технический университет Logic calculator
RU2282234C1 (en) * 2005-01-24 2006-08-20 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logical computing device
RU2300138C1 (en) * 2006-01-10 2007-05-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logical calculator

Also Published As

Publication number Publication date
RU2641446C2 (en) 2018-01-17

Similar Documents

Publication Publication Date Title
RU2580801C1 (en) Majority module
RU2647639C1 (en) Logic converter
RU2559708C1 (en) Logic converter
RU2443009C1 (en) Logic converter
RU2542895C1 (en) Logical converter
RU2472209C1 (en) Logic module
RU2016108168A (en) LOGIC COMPUTER
RU2641454C2 (en) Logic converter
RU2629451C1 (en) Logic converter
RU2549151C1 (en) Logic converter
RU2628117C1 (en) Majority module "three of five"
RU2703675C1 (en) Logic converter
RU2630394C2 (en) Logic module
RU2610678C1 (en) Universal logic module
RU2634229C1 (en) Logical converter
RU2008119744A (en) LOGIC MODULE
RU2003115791A (en) LOGIC COMPUTER
RU2616890C1 (en) Symmetrical boolean function generator
RU2580798C1 (en) Logic unit
RU2017139157A (en) MAJORITY MODULE
RU2002133010A (en) LOGIC COMPUTER
RU2700557C1 (en) Logic converter
RU2700556C1 (en) Logic converter
RU2718209C1 (en) Logic module
RU2017139158A (en) LOGICAL TRANSFORMER

Legal Events

Date Code Title Description
HZ9A Changing address for correspondence with an applicant
MM4A The patent is invalid due to non-payment of fees

Effective date: 20180310