[go: up one dir, main page]

RU2002133010A - LOGIC COMPUTER - Google Patents

LOGIC COMPUTER

Info

Publication number
RU2002133010A
RU2002133010A RU2002133010/09A RU2002133010A RU2002133010A RU 2002133010 A RU2002133010 A RU 2002133010A RU 2002133010/09 A RU2002133010/09 A RU 2002133010/09A RU 2002133010 A RU2002133010 A RU 2002133010A RU 2002133010 A RU2002133010 A RU 2002133010A
Authority
RU
Russia
Prior art keywords
input
output
logic
inputs
trigger
Prior art date
Application number
RU2002133010/09A
Other languages
Russian (ru)
Other versions
RU2227931C1 (en
Inventor
Дмитрий Васильевич Андреев
Original Assignee
Ульяновский государственный технический университет
Filing date
Publication date
Application filed by Ульяновский государственный технический университет filed Critical Ульяновский государственный технический университет
Priority to RU2002133010/09A priority Critical patent/RU2227931C1/en
Priority claimed from RU2002133010/09A external-priority patent/RU2227931C1/en
Application granted granted Critical
Publication of RU2227931C1 publication Critical patent/RU2227931C1/en
Publication of RU2002133010A publication Critical patent/RU2002133010A/en

Links

Claims (1)

Логический вычислитель, содержащий два управляющих входа и выход, отличающийся тем, что в него введены n логических модулей, каждый из которых содержит два элемента И, элемент ИЛИ и два D-триггера, причем в каждом логическом модуле выход первого элемента И соединен с первым входом второго элемента И и вторым входом элемента ИЛИ, подключенного первым входом и выходом соответственно к второму входу второго элемента И и входу данных второго D-триггера, вход установки и тактовый вход которого соединены соответственно с входом установки и тактовым входом первого D-триггера и образуют соответственно первый и второй входы логического модуля, подключенного третьим, четвертым и пятым входами соответственно к первому, второму входам первого элемента И и второму входу второго элемента И, выход которого соединен с входом данных первого D-триггера, подключенного неинвертирующим выходом к первому выходу логического модуля, второй выход которого образован неинвертирующим выходом второго D-триггера, первый выход каждого логического модуля соединен с его третьим входом, второй выход i-го (
Figure 00000001
) логического модуля подключен к пятому входу (i+1)-го логического модуля, а пятый вход первого и второй выход n-го логических модулей соединены соответственно с шиной нулевого потенциала и выходом логического вычислителя, первый и второй управляющие входы которого подключены соответственно к объединенным первым и объединенным вторым входам первого - n-го логических модулей.
A logic computer containing two control inputs and an output, characterized in that n logical modules are introduced into it, each of which contains two AND elements, an OR element, and two D-flip-flops, and in each logical module the output of the first AND element is connected to the first input the second AND element and the second input of the OR element, connected by the first input and output, respectively, to the second input of the second AND element and the data input of the second D-trigger, the setup input and the clock input of which are connected respectively to the setup and clock input the first input of the first D-trigger and form respectively the first and second inputs of the logic module connected by the third, fourth and fifth inputs respectively to the first, second inputs of the first element And and the second input of the second element And, the output of which is connected to the data input of the first D-trigger, connected by a non-inverting output to the first output of the logic module, the second output of which is formed by the non-inverting output of the second D-trigger, the first output of each logic module is connected to its third input, the second output of the i-th
Figure 00000001
) of the logic module is connected to the fifth input of the (i + 1) -th logic module, and the fifth input of the first and second output of the nth logic modules are connected respectively to the zero potential bus and the output of the logic computer, the first and second control inputs of which are connected respectively to the combined the first and combined second inputs of the first - nth logic modules.
RU2002133010/09A 2002-12-06 2002-12-06 Logical computer RU2227931C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002133010/09A RU2227931C1 (en) 2002-12-06 2002-12-06 Logical computer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002133010/09A RU2227931C1 (en) 2002-12-06 2002-12-06 Logical computer

Publications (2)

Publication Number Publication Date
RU2227931C1 RU2227931C1 (en) 2004-04-27
RU2002133010A true RU2002133010A (en) 2004-06-10

Family

ID=32465951

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002133010/09A RU2227931C1 (en) 2002-12-06 2002-12-06 Logical computer

Country Status (1)

Country Link
RU (1) RU2227931C1 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2262734C1 (en) * 2004-06-15 2005-10-20 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logical calculator
RU2276399C1 (en) * 2004-12-06 2006-05-10 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logical calculator
RU2282234C1 (en) * 2005-01-24 2006-08-20 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logical computing device
RU2284567C1 (en) * 2005-04-22 2006-09-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logical calculation unit
RU2300138C1 (en) * 2006-01-10 2007-05-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logical calculator
RU2324219C1 (en) * 2006-12-12 2008-05-10 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Logic computing device
RU2637488C1 (en) * 2016-10-07 2017-12-04 ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ Logical calculator in residue nubmer system

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1559337A1 (en) * 1988-06-14 1990-04-23 Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны Device for computing symmetric boolean functions
SU1661752A1 (en) * 1989-07-24 1991-07-07 Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны Multifunctional logic module
RU2045769C1 (en) * 1991-12-19 1995-10-10 Белорусский государственный университет им.В.И.Ленина Multifunctional logical unit
RU2047893C1 (en) * 1992-02-20 1995-11-10 Леонид Болеславович Авгуль Device for calculation of symmetrical boolean functions
RU2124754C1 (en) * 1996-02-15 1999-01-10 Ульяновский государственный технический университет Rank filter
GB2342732B (en) * 1998-10-16 2003-09-24 Ibm Method and apparatus for reevaluation of a boolean function applicable to event driven transaction processing
RU2171496C1 (en) * 2000-10-31 2001-07-27 Ульяновский государственный технический университет Rank filter

Similar Documents

Publication Publication Date Title
RU2003113958A (en) LOGIC CONVERTER
RU2002133010A (en) LOGIC COMPUTER
RU2248034C1 (en) Logical converter
RU2249844C2 (en) Logic module
RU2443009C1 (en) Logic converter
WO2017148221A1 (en) Transmission control method, apparatus and system for serial peripheral interface
RU2580799C1 (en) Logic transducer
RU2003113952A (en) LOGIC MODULE
RU2300131C1 (en) Binary number comparator
RU2227931C1 (en) Logical computer
RU2003115791A (en) LOGIC COMPUTER
RU2003115783A (en) SYMMETRIC MODULE
RU2005114133A (en) MAJOR MODULE
RU2361266C1 (en) Binary number comparator
CN109565269A (en) fast filtering
RU2718209C1 (en) Logic module
RU2248036C1 (en) Logical calculator
RU2630394C2 (en) Logic module
RU2003118068A (en) MAJOR MODULE
RU2262734C1 (en) Logical calculator
RU2330322C1 (en) Device for comparison of binary numbers
RU2248035C1 (en) Symmetric module
RU2300137C1 (en) Majority module
RU2282234C1 (en) Logical computing device
RU2003101941A (en) RANK FILTER