[go: up one dir, main page]

RU2016108168A - Логический вычислитель - Google Patents

Логический вычислитель Download PDF

Info

Publication number
RU2016108168A
RU2016108168A RU2016108168A RU2016108168A RU2016108168A RU 2016108168 A RU2016108168 A RU 2016108168A RU 2016108168 A RU2016108168 A RU 2016108168A RU 2016108168 A RU2016108168 A RU 2016108168A RU 2016108168 A RU2016108168 A RU 2016108168A
Authority
RU
Russia
Prior art keywords
input
majority element
output
logic computer
flip
Prior art date
Application number
RU2016108168A
Other languages
English (en)
Other versions
RU2641446C2 (ru
Inventor
Дмитрий Васильевич Андреев
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2016108168A priority Critical patent/RU2641446C2/ru
Publication of RU2016108168A publication Critical patent/RU2016108168A/ru
Application granted granted Critical
Publication of RU2641446C2 publication Critical patent/RU2641446C2/ru

Links

Landscapes

  • Logic Circuits (AREA)

Claims (1)

  1. Логический вычислитель, предназначенный для реализации любой из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов, содержащий n D-триггеров, у которых вход данных первого, вход установки и тактовый вход i-го
    Figure 00000001
    D-триггеров соединены соответственно с шиной нулевого потенциала, первым и вторым управляющими входами логического вычислителя, отличающийся тем, что в него введены n мажоритарных элементов, причем первый и второй входы i-го мажоритарного элемента соединены соответственно с неинвертирующим выходом и входом данных i-го D-триггера, выход предыдущего мажоритарного элемента подключен к второму входу последующего мажоритарного элемента, а выход n-го мажоритарного элемента является выходом логического вычислителя, i-й информационный вход которого соединен с третьим входом i-го мажоритарного элемента.
RU2016108168A 2016-03-09 2016-03-09 Логический вычислитель RU2641446C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2016108168A RU2641446C2 (ru) 2016-03-09 2016-03-09 Логический вычислитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2016108168A RU2641446C2 (ru) 2016-03-09 2016-03-09 Логический вычислитель

Publications (2)

Publication Number Publication Date
RU2016108168A true RU2016108168A (ru) 2017-09-14
RU2641446C2 RU2641446C2 (ru) 2018-01-17

Family

ID=59893670

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2016108168A RU2641446C2 (ru) 2016-03-09 2016-03-09 Логический вычислитель

Country Status (1)

Country Link
RU (1) RU2641446C2 (ru)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2718209C1 (ru) * 2019-03-14 2020-03-31 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический модуль

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2342732B (en) * 1998-10-16 2003-09-24 Ibm Method and apparatus for reevaluation of a boolean function applicable to event driven transaction processing
RU2257608C1 (ru) * 2003-12-02 2005-07-27 Ульяновский государственный технический университет Логический вычислитель
RU2282234C1 (ru) * 2005-01-24 2006-08-20 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический вычислитель
RU2300138C1 (ru) * 2006-01-10 2007-05-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический вычислитель

Also Published As

Publication number Publication date
RU2641446C2 (ru) 2018-01-17

Similar Documents

Publication Publication Date Title
RU2580801C1 (ru) Мажоритарный модуль
RU2647639C1 (ru) Логический преобразователь
RU2559708C1 (ru) Логический преобразователь
RU2443009C1 (ru) Логический преобразователь
RU2542895C1 (ru) Логический преобразователь
RU2472209C1 (ru) Логический модуль
RU2016108168A (ru) Логический вычислитель
RU2641454C2 (ru) Логический преобразователь
RU2629451C1 (ru) Логический преобразователь
RU2549151C1 (ru) Логический преобразователь
RU2628117C1 (ru) Мажоритарный модуль "три из пяти"
RU2703675C1 (ru) Логический преобразователь
RU2630394C2 (ru) Логический модуль
RU2610678C1 (ru) Универсальный логический модуль
RU2634229C1 (ru) Логический преобразователь
RU2008119744A (ru) Логический модуль
RU2003115791A (ru) Логический вычислитель
RU2616890C1 (ru) Формирователь симметричных булевых функций
RU2580798C1 (ru) Логический преобразователь
RU2017139157A (ru) Мажоритарный модуль
RU2002133010A (ru) Логический вычислитель
RU2700557C1 (ru) Логический преобразователь
RU2700556C1 (ru) Логический преобразователь
RU2718209C1 (ru) Логический модуль
RU2017139158A (ru) Логический преобразователь

Legal Events

Date Code Title Description
HZ9A Changing address for correspondence with an applicant
MM4A The patent is invalid due to non-payment of fees

Effective date: 20180310