[go: up one dir, main page]

RU2008119742A - Логический преобразователь - Google Patents

Логический преобразователь Download PDF

Info

Publication number
RU2008119742A
RU2008119742A RU2008119742/09A RU2008119742A RU2008119742A RU 2008119742 A RU2008119742 A RU 2008119742A RU 2008119742/09 A RU2008119742/09 A RU 2008119742/09A RU 2008119742 A RU2008119742 A RU 2008119742A RU 2008119742 A RU2008119742 A RU 2008119742A
Authority
RU
Russia
Prior art keywords
inputs
majority
input
combined
elements
Prior art date
Application number
RU2008119742/09A
Other languages
English (en)
Other versions
RU2393527C2 (ru
Inventor
Дмитрий Васильевич Андреев (RU)
Дмитрий Васильевич Андреев
Исаак Павлович Гринберг (RU)
Исаак Павлович Гринберг
Игорь Алексеевич Кузнецов (RU)
Игорь Алексеевич Кузнецов
Original Assignee
Закрытое акционерное общество "ИВЛА-ОПТ" (RU)
Закрытое акционерное общество "ИВЛА-ОПТ"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Закрытое акционерное общество "ИВЛА-ОПТ" (RU), Закрытое акционерное общество "ИВЛА-ОПТ" filed Critical Закрытое акционерное общество "ИВЛА-ОПТ" (RU)
Priority to RU2008119742/09A priority Critical patent/RU2393527C2/ru
Publication of RU2008119742A publication Critical patent/RU2008119742A/ru
Application granted granted Critical
Publication of RU2393527C2 publication Critical patent/RU2393527C2/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Логический преобразователь для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий восемь мажоритарных элементов, отличающийся тем, что объединенные вторые входы первого-третьего, объединенные третьи входы первого, шестого и объединенные третьи входы второго, четвертого мажоритарных элементов соединены соответственно с первым, вторым и третьим информационными входами логического преобразователя, четвертый информационный вход которого образован третьим входом пятого мажоритарного элемента, выход i-го мажоритарного элемента подключен к второму входу (i+3)-го мажоритарного элемента, а выходы четвертого, пятого и шестого мажоритарных элементов соединены соответственно с вторым, третьим входами седьмого и третьим входом восьмого мажоритарных элементов, подключенных выходами соответственно к второму входу восьмого мажоритарного элемента и выходу логического преобразователя, третий, первый и второй настроечные входы которого образованы соответственно третьим входом третьего мажоритарного элемента, объединенными первыми входами первого-третьего, седьмого, восьмого и объединенными первыми входами четвертого-шестого мажоритарных элементов.

Claims (1)

  1. Логический преобразователь для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий восемь мажоритарных элементов, отличающийся тем, что объединенные вторые входы первого-третьего, объединенные третьи входы первого, шестого и объединенные третьи входы второго, четвертого мажоритарных элементов соединены соответственно с первым, вторым и третьим информационными входами логического преобразователя, четвертый информационный вход которого образован третьим входом пятого мажоритарного элемента, выход i-го
    Figure 00000001
    мажоритарного элемента подключен к второму входу (i+3)-го мажоритарного элемента, а выходы четвертого, пятого и шестого мажоритарных элементов соединены соответственно с вторым, третьим входами седьмого и третьим входом восьмого мажоритарных элементов, подключенных выходами соответственно к второму входу восьмого мажоритарного элемента и выходу логического преобразователя, третий, первый и второй настроечные входы которого образованы соответственно третьим входом третьего мажоритарного элемента, объединенными первыми входами первого-третьего, седьмого, восьмого и объединенными первыми входами четвертого-шестого мажоритарных элементов.
RU2008119742/09A 2008-05-19 2008-05-19 Логический преобразователь RU2393527C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2008119742/09A RU2393527C2 (ru) 2008-05-19 2008-05-19 Логический преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2008119742/09A RU2393527C2 (ru) 2008-05-19 2008-05-19 Логический преобразователь

Publications (2)

Publication Number Publication Date
RU2008119742A true RU2008119742A (ru) 2009-11-27
RU2393527C2 RU2393527C2 (ru) 2010-06-27

Family

ID=41476198

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008119742/09A RU2393527C2 (ru) 2008-05-19 2008-05-19 Логический преобразователь

Country Status (1)

Country Link
RU (1) RU2393527C2 (ru)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2443009C1 (ru) * 2011-01-31 2012-02-20 Закрытое акционерное общество "ИВЛА-ОПТ" Логический преобразователь
RU2440601C1 (ru) * 2011-01-31 2012-01-20 Закрытое акционерное общество "ИВЛА-ОПТ" Логический преобразователь
RU2475814C1 (ru) * 2012-02-08 2013-02-20 Закрытое акционерное общество "ИВЛА-ОПТ" Логический преобразователь
RU2517720C1 (ru) * 2013-01-09 2014-05-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2518669C1 (ru) * 2013-02-01 2014-06-10 Общество с ограниченной ответственностью "ИВЛА-ОПТ" Логический преобразователь
RU2542895C1 (ru) * 2013-11-06 2015-02-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2549158C1 (ru) * 2014-03-28 2015-04-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
EA026000B1 (ru) * 2014-10-06 2017-02-28 Белорусский Государственный Университет (Бгу) Устройство для вычисления шефферовских симметрических булевых функций пяти переменных
RU2585725C1 (ru) * 2015-03-13 2016-06-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2580799C1 (ru) * 2015-03-17 2016-04-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2621376C1 (ru) * 2015-12-08 2017-06-02 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический модуль
RU2621281C1 (ru) * 2015-12-08 2017-06-01 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2629452C1 (ru) * 2016-04-19 2017-08-29 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2701464C1 (ru) * 2018-09-24 2019-09-26 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь
RU2713863C1 (ru) * 2019-03-22 2020-02-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Ранговый селектор
RU2762620C1 (ru) * 2020-09-25 2021-12-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь
RU2758186C1 (ru) * 2020-10-28 2021-10-26 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Логический преобразователь

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2342732B (en) * 1998-10-16 2003-09-24 Ibm Method and apparatus for reevaluation of a boolean function applicable to event driven transaction processing
US6633181B1 (en) * 1999-12-30 2003-10-14 Stretch, Inc. Multi-scale programmable array
RU2281545C1 (ru) * 2005-05-11 2006-08-10 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь
RU2294007C1 (ru) * 2005-11-03 2007-02-20 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Логический преобразователь

Also Published As

Publication number Publication date
RU2393527C2 (ru) 2010-06-27

Similar Documents

Publication Publication Date Title
RU2008119742A (ru) Логический преобразователь
ATE452514T1 (de) Erzeugung dekorrelierter signale
RU2517720C1 (ru) Логический преобразователь
RU2003113958A (ru) Логический преобразователь
RU2443009C1 (ru) Логический преобразователь
RU2417404C1 (ru) Логический преобразователь
RU2008119744A (ru) Логический модуль
RU2016108166A (ru) Логический преобразователь
RU2580799C1 (ru) Логический преобразователь
RU2629451C1 (ru) Логический преобразователь
RU2013136438A (ru) Импульсный селектор
RU2005114133A (ru) Мажоритарный модуль
RU2011129015A (ru) Формирователь парафазного сигнала с низким активным уровнем входа управления
RU2017139157A (ru) Мажоритарный модуль
RU2630394C2 (ru) Логический модуль
RU2629452C1 (ru) Логический преобразователь
RU2002133010A (ru) Логический вычислитель
RU2718209C1 (ru) Логический модуль
RU2017139158A (ru) Логический преобразователь
RU2008124113A (ru) Цифровое устройство циклического действия
RU2008119747A (ru) Логический модуль
RU2005101528A (ru) Логический вычислитель
RU2004106657A (ru) Логический модуль
RU2006115125A (ru) Накапливающий сумматор
RU2585725C1 (ru) Логический преобразователь

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20110520