[go: up one dir, main page]

RU2008124113A - Цифровое устройство циклического действия - Google Patents

Цифровое устройство циклического действия Download PDF

Info

Publication number
RU2008124113A
RU2008124113A RU2008124113/09A RU2008124113A RU2008124113A RU 2008124113 A RU2008124113 A RU 2008124113A RU 2008124113/09 A RU2008124113/09 A RU 2008124113/09A RU 2008124113 A RU2008124113 A RU 2008124113A RU 2008124113 A RU2008124113 A RU 2008124113A
Authority
RU
Russia
Prior art keywords
block
outputs
internal state
switches
blocks
Prior art date
Application number
RU2008124113/09A
Other languages
English (en)
Other versions
RU2397610C2 (ru
Inventor
Николай Иванович Гудко (RU)
Николай Иванович Гудко
Валентин Петрович Литвинов (RU)
Валентин Петрович Литвинов
Original Assignee
Николай Иванович Гудко (RU)
Николай Иванович Гудко
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Николай Иванович Гудко (RU), Николай Иванович Гудко filed Critical Николай Иванович Гудко (RU)
Priority to RU2008124113/09A priority Critical patent/RU2397610C2/ru
Publication of RU2008124113A publication Critical patent/RU2008124113A/ru
Application granted granted Critical
Publication of RU2397610C2 publication Critical patent/RU2397610C2/ru

Links

Landscapes

  • Logic Circuits (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Цифровое устройство циклического действия, выполненное на потенциальных логических элементах, включающее один или несколько информационных или тактирующих входов, выходы, на которых формируются управляющие сигналы, два или более последовательно соединенных блоков, являющихся последовательностными устройствами; при этом один из блоков входной, к которому подключены информационные и тактирующие входы; один выходной с выходами управляющих сигналов, отличающееся тем, что, с целью экономии количества оборудования, повышения быстродействия, повышения регулярности структуры, каждый из блоков, кроме входного, выполнен таким образом, что имеет внутренние состояния, переключаемые в одной заданной очередности, образующей замкнутый цикл, а уровень па каждом из его входов переключает блок в очередное внутреннее состояние, а переход активного уровня в пассивный не вызывает изменения внутреннего состояния; каждый блок имеет выходы, активный уровень на каждом из которых соответствует одному из внутренних состояний блока, а выходной блок имеет такие же выходы или выходы, учитывающие состояния и других блоков; выходы предыдущего блока соединены со входами последующего блока таким образом, что после сигнала на очередном входе последующего блока, переключающем этот блок в очередное внутреннее состояние «J» в данном цикле предыдущего блока, следующим сигналом, переключающим последующий блок в следующее внутренне состояние (J+1) в следующем цикле предыдущего блока, является сигнал, предшествующий по циклу предыдущего блока сигналу, переключающему последующий блок во внутреннее состояние «j».

Claims (1)

  1. Цифровое устройство циклического действия, выполненное на потенциальных логических элементах, включающее один или несколько информационных или тактирующих входов, выходы, на которых формируются управляющие сигналы, два или более последовательно соединенных блоков, являющихся последовательностными устройствами; при этом один из блоков входной, к которому подключены информационные и тактирующие входы; один выходной с выходами управляющих сигналов, отличающееся тем, что, с целью экономии количества оборудования, повышения быстродействия, повышения регулярности структуры, каждый из блоков, кроме входного, выполнен таким образом, что имеет внутренние состояния, переключаемые в одной заданной очередности, образующей замкнутый цикл, а уровень па каждом из его входов переключает блок в очередное внутреннее состояние, а переход активного уровня в пассивный не вызывает изменения внутреннего состояния; каждый блок имеет выходы, активный уровень на каждом из которых соответствует одному из внутренних состояний блока, а выходной блок имеет такие же выходы или выходы, учитывающие состояния и других блоков; выходы предыдущего блока соединены со входами последующего блока таким образом, что после сигнала на очередном входе последующего блока, переключающем этот блок в очередное внутреннее состояние «J» в данном цикле предыдущего блока, следующим сигналом, переключающим последующий блок в следующее внутренне состояние (J+1) в следующем цикле предыдущего блока, является сигнал, предшествующий по циклу предыдущего блока сигналу, переключающему последующий блок во внутреннее состояние «j».
RU2008124113/09A 2008-06-19 2008-06-19 Цифровое устройство для формирования последовательностей управляющих сигналов RU2397610C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2008124113/09A RU2397610C2 (ru) 2008-06-19 2008-06-19 Цифровое устройство для формирования последовательностей управляющих сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2008124113/09A RU2397610C2 (ru) 2008-06-19 2008-06-19 Цифровое устройство для формирования последовательностей управляющих сигналов

Publications (2)

Publication Number Publication Date
RU2008124113A true RU2008124113A (ru) 2009-12-27
RU2397610C2 RU2397610C2 (ru) 2010-08-20

Family

ID=41642323

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008124113/09A RU2397610C2 (ru) 2008-06-19 2008-06-19 Цифровое устройство для формирования последовательностей управляющих сигналов

Country Status (1)

Country Link
RU (1) RU2397610C2 (ru)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2475954C2 (ru) * 2011-03-22 2013-02-20 Николай Иванович Гудко Цифровое устройство для формирования последовательностей управляющих сигналов с параллельным переносом
RU2642395C2 (ru) * 2016-06-15 2018-01-24 Николай Иванович Гудко Цифровое устройство для формирования последовательностей управляющих сигналов с последовательным переносом информации
WO2025075528A1 (ru) * 2023-10-03 2025-04-10 Иван Владимирович КОРОЛЕВ Способ подбора последовательности сигналов для управления исполнительным устройством

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU423249A1 (ru) * 1972-09-12 1974-04-05 Н. И. Гудко Распределитель импульсов
RU2061U1 (ru) * 1995-01-25 1996-04-16 Акционерное общество - Научно-производственная фирма "Аз" Формирователь управляющих кодовых последовательностей
RU2244960C2 (ru) * 2003-03-27 2005-01-20 Московский государственный институт электронной техники /технический университет/ Формирователь команд управления

Also Published As

Publication number Publication date
RU2397610C2 (ru) 2010-08-20

Similar Documents

Publication Publication Date Title
WO2012125241A3 (en) Clock gated power saving shift register
RU2008119742A (ru) Логический преобразователь
CN101286735B (zh) 复位信号延时装置
TW200943719A (en) Ring oscillator
RU2008124113A (ru) Цифровое устройство циклического действия
US8044833B2 (en) High speed serializer
RU2007141583A (ru) Самосинхронный однотактный d-триггер с высоким активным уровнем сигнала управления
JP2016082587A5 (ja) 半導体装置
CN103795378A (zh) 时钟滤波电路
RU2011110562A (ru) Цифровое устройство для формирования последовательностей управляющих сигналов с параллельным переносом
RU2007142221A (ru) Г-триггер с парафазными входами с нулевым спейсером
RU2004115831A (ru) Устройство поиска широкополосных сигналов
RU2010149607A (ru) Генератор сигналов, изменяющихся по булевым функциям
RU2005101528A (ru) Логический вычислитель
CN102638261A (zh) 低功耗流水线结构的相位累加器
CN203219261U (zh) 一种无时钟缓冲器触发器
CN110855916B (zh) 一种输出通道数可变的模拟信号读出电路阵列及读取方法
RU2011103405A (ru) Селектор временных интервалов
CN105471426B (zh) 基于可逆逻辑的8421码的异步十进制计数器
CN118868949A (zh) 数模转换器
KR101292767B1 (ko) 패스 트랜지스터 및 이를 포함하는 50% 듀티 싸이클을 갖는 홀수 주파수 분주기
UA129952U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
RU2007142220A (ru) Комбинированный г-триггер с единичным спейсером
UA129973U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
RU2013135389A (ru) Логический преобразователь