RU2016108166A - Логический преобразователь - Google Patents
Логический преобразователь Download PDFInfo
- Publication number
- RU2016108166A RU2016108166A RU2016108166A RU2016108166A RU2016108166A RU 2016108166 A RU2016108166 A RU 2016108166A RU 2016108166 A RU2016108166 A RU 2016108166A RU 2016108166 A RU2016108166 A RU 2016108166A RU 2016108166 A RU2016108166 A RU 2016108166A
- Authority
- RU
- Russia
- Prior art keywords
- majority
- inputs
- input
- connected respectively
- output
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Claims (1)
- Логический преобразователь, предназначенный для реализации простых симметричных булевых функций, содержащий восемь мажоритарных элементов, которые имеют по три входа, причем выход i-гo и первые входы третьего, пятого, шестого мажоритарных элементов соединены соответственно с вторым входом (i+1)-го мажоритарного элемента и первым настроечным входом логического преобразователя, отличающийся тем, что в него введен девятый мажоритарный элемент, выход j-го и выход m-го мажоритарных элементов соединены соответственно с вторым входом (j+1)-го и третьим входом (3×m+2)-го мажоритарных элементов, а второй, третий входы и выход девятого мажоритарного элемента подключены соответственно к выходам пятого, восьмого мажоритарных элементов и выходу логического преобразователя, второй и первый настроечные входы которого соединены соответственно с первым входом девятого и первыми входами четвертого, седьмого, восьмого мажоритарных элементов.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| RU2016108166A RU2641454C2 (ru) | 2016-03-09 | 2016-03-09 | Логический преобразователь |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| RU2016108166A RU2641454C2 (ru) | 2016-03-09 | 2016-03-09 | Логический преобразователь |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| RU2016108166A true RU2016108166A (ru) | 2017-09-14 |
| RU2641454C2 RU2641454C2 (ru) | 2018-01-17 |
Family
ID=59893425
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| RU2016108166A RU2641454C2 (ru) | 2016-03-09 | 2016-03-09 | Логический преобразователь |
Country Status (1)
| Country | Link |
|---|---|
| RU (1) | RU2641454C2 (ru) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| RU2701464C1 (ru) * | 2018-09-24 | 2019-09-26 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Логический преобразователь |
| RU2758186C1 (ru) * | 2020-10-28 | 2021-10-26 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Логический преобразователь |
| RU2758185C1 (ru) * | 2020-10-28 | 2021-10-26 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Логический преобразователь |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5596763A (en) * | 1993-11-30 | 1997-01-21 | Texas Instruments Incorporated | Three input arithmetic logic unit forming mixed arithmetic and boolean combinations |
| GB2342732B (en) * | 1998-10-16 | 2003-09-24 | Ibm | Method and apparatus for reevaluation of a boolean function applicable to event driven transaction processing |
| US6633181B1 (en) * | 1999-12-30 | 2003-10-14 | Stretch, Inc. | Multi-scale programmable array |
| RU2281545C1 (ru) * | 2005-05-11 | 2006-08-10 | Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
| RU2542895C1 (ru) * | 2013-11-06 | 2015-02-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
-
2016
- 2016-03-09 RU RU2016108166A patent/RU2641454C2/ru not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| RU2641454C2 (ru) | 2018-01-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| RU2008119742A (ru) | Логический преобразователь | |
| EP3154000A3 (en) | Neural network unit with plurality of selectable output functions | |
| RU2013134089A (ru) | Логический модуль | |
| Giorno et al. | On some time non-homogeneous queueing systems with catastrophes | |
| RU2016108166A (ru) | Логический преобразователь | |
| Mehdiloozad et al. | Nonparametric production technologies with weakly disposable inputs | |
| RU2443009C1 (ru) | Логический преобразователь | |
| RU2016101771A (ru) | Мажоритарный элемент "5 и более из 9" | |
| RU2559708C1 (ru) | Логический преобразователь | |
| RU2542895C1 (ru) | Логический преобразователь | |
| RU2580799C1 (ru) | Логический преобразователь | |
| RU2015152646A (ru) | Логический модуль | |
| RU2013136438A (ru) | Импульсный селектор | |
| RU2017139157A (ru) | Мажоритарный модуль | |
| RU2008119744A (ru) | Логический модуль | |
| RU2610678C1 (ru) | Универсальный логический модуль | |
| RU2634229C1 (ru) | Логический преобразователь | |
| RU2017139158A (ru) | Логический преобразователь | |
| RU2005114133A (ru) | Мажоритарный модуль | |
| RU2008119753A (ru) | Компаратор двоичных чисел | |
| RU2017139647A (ru) | Логический преобразователь | |
| RU2017142876A (ru) | Логический преобразователь | |
| RU2549158C1 (ru) | Логический преобразователь | |
| RU2016108168A (ru) | Логический вычислитель | |
| RU2629452C1 (ru) | Логический преобразователь |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| HZ9A | Changing address for correspondence with an applicant | ||
| MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20180310 |