Claims (1)
Приемник с прямым преобразованием и квадратурной обработкой сигналов, содержащий полосовой фильтр (1), пороговое устройство (2), фильтры нижних частот (3, 13, 16), сумматоры (4, 12), квадраторы (5, 6), фазовые детекторы с фильтрами нижних частот (7, 8), гетеродин (9), фазовращатель на 90° (10), перемножители (11, 14, 17, 19), вычитатель (15), элементы памяти (18, 20), вход полосового фильтра (1) является входом обнаружителя сигнала (21) и приемника прямого преобразования и квадратурной обработки сигналов, выход полосового фильтра (1) связан с первыми входами фазовых детекторов (7 и 8), вторые входы фазовых детекторов (7 и 8) подключены к генератору (9) и при этом второй вход первого фазового детектора (7) связан с генератором (9) непосредственно, а второй вход второго фазового детектора (8) через фазовращатель (10), выход первого фазового детектора (7) соединен со входом первого и второго перемножителей (11 и 14) и первого элемента памяти (18), выход которого соединен со вторым входом первого и третьего перемножителей (11 и 19), выход второго фазового детектора (8) соединен со входами третьего и четвертого перемножителей (17 и 19) и входами второго элемента памяти (20), выход которого связан со входами второго и четвертого перемножителей (14 и 17), выходы первого и четвертого перемножителей (11 и 17) подключены ко входам первого сумматора (12), выходы второго и третьего перемножителей (14 и 19) соединены со входами первого вычитателя (15), причем выход третьего перемножителя (19) соединен с вычитающим входом вычитателя (15), выход которого связан со входом первого квадратора (5) через первый фильтр нижних частот (16), выход первого сумматора (12) соединен со входом второго квадратора (6) через второй фильтр нижних частот (13), выходы обоих квадраторов (5 и 6) через последовательно включенные второй сумматор (4) и третий фильтр нижних частот (3) связаны со входом порогового устройства (2), отличающийся тем, что в него введен: делитель напряжения (22), функциональный преобразователь (23), решающее устройство (24), выход порогового устройства (2) соединен со вторым входом решающего устройства (24), второй вычитатель (25), параллельный спектроанализатор (26), причем выходы первого и второго фильтров нижних частот (13 и 16) соединены со входами делителя напряжения (26), выход которого через функциональный преобразователь (23) соединен с первым входом решающего устройства (24), выход порогового устройства (2) соединен со вторым входом решающего устройства (24), второй выход генератора (9) соединен с третьим входом решающего устройства (24); выходы первого и четвертого перемножителей (11 и 17) соединены со входами второго вычитателя (25), выход которого через параллельный спектроанализатор (26) подключен к четвертому входу решающего устройства (24).
A receiver with direct conversion and quadrature signal processing, containing a band-pass filter (1), a threshold device (2), low-pass filters (3, 13, 16), adders (4, 12), quadrants (5, 6), phase detectors with low-pass filters (7, 8), local oscillator (9), 90 ° phase shifter (10), multipliers (11, 14, 17, 19), subtractor (15), memory elements (18, 20), bandpass filter input ( 1) is the input of the signal detector (21) and the receiver of direct conversion and quadrature signal processing, the output of the bandpass filter (1) is connected to the first inputs of the phase detector (7 and 8), the second inputs of the phase detectors (7 and 8) are connected to the generator (9) and the second input of the first phase detector (7) is directly connected to the generator (9), and the second input of the second phase detector (8) is phase shifter (10), the output of the first phase detector (7) is connected to the input of the first and second multipliers (11 and 14) and the first memory element (18), the output of which is connected to the second input of the first and third multipliers (11 and 19), the output of the second a phase detector (8) is connected to the inputs of the third and fourth multipliers (17 and 19) and the input the second memory element (20), the output of which is connected to the inputs of the second and fourth multipliers (14 and 17), the outputs of the first and fourth multipliers (11 and 17) are connected to the inputs of the first adder (12), the outputs of the second and third multipliers (14 and 19) are connected to the inputs of the first subtractor (15), and the output of the third multiplier (19) is connected to the subtracting input of the subtractor (15), the output of which is connected to the input of the first quadrator (5) through the first low-pass filter (16), the output of the first adder ( 12) is connected to the input of the second quadrator (6) through A second low-pass filter (13), the outputs of both quadrators (5 and 6) through a second adder (4) and a third low-pass filter (3) connected in series are connected to the input of a threshold device (2), characterized in that it includes: a divider voltage (22), a functional converter (23), a resolver (24), an output of a threshold device (2) is connected to a second input of a solver (24), a second subtractor (25), a parallel spectrum analyzer (26), the outputs of the first and second low-pass filters (13 and 16) are connected to the inputs of the divider pests (26), the output of which through the functional converter (23) is connected to the first input of the resolver (24), the output of the threshold device (2) is connected to the second input of the resolver (24), the second output of the generator (9) is connected to the third input of the solver devices (24); the outputs of the first and fourth multipliers (11 and 17) are connected to the inputs of the second subtractor (25), the output of which is connected through a parallel spectrum analyzer (26) to the fourth input of the resolver (24).