Claims (1)
Цифровой приемник дискретно-непрерывных фазоманипулированных сигналов с повышением точности слежения за задержкой, в состав которого входят последовательно соединенные первый полосовой фильтр, вход которого является входом приемника, аналого-цифровой преобразователь, первый перемножитель, второй перемножитель, третий перемножитель, фильтр низкой частоты, управляемый генератор, четвертый перемножитель, ко второму входу второго перемножителя подключен выход управляемого генератора, причем второй перемножитель, третий перемножитель, фильтр низкой частоты и управляемый генератор образуют схему фазовой автоподстройки частоты, к выходу четвертого перемножителя подключены последовательно соединенные седьмой и восьмой перемножители, причем выход восьмого перемножителя подключен к инверсному входу первого сумматора, к выходу четвертого перемножителя подключены последовательно соединенные пятый и шестой перемножители, прямой вход первого сумматора, управляемый тактовый генератор, регистр сдвига, первый и третий выходы которого соединены с пятым перемножителем и седьмым перемножителем соответственно, второй выход регистра сдвига последовательно соединен с первым перемножителем, девятым перемножителем, интегратором, функциональным элементом гиперболического тангенса, выход которого подключен к корректору частоты дискретизации, ко вторым входам третьего перемножителя, шестого перемножителя, и восьмого перемножителя, причем пятый перемножитель, шестой перемножитель, седьмой перемножитель, восьмой перемножитель, первый сумматор, управляемый тактовый генератор и регистр сдвига образуют схему слежения за задержкой, выход корректора частоты дискретизации подключен ко второму входу аналого-цифрового преобразователя, ко второму входу девятого перемножителя подключен выход управляемого генератора, выход интегратора подключен к первому пороговому устройству, выход которого является выходом квазиоптимального приемника, отличающийся тем, что в него дополнительно введены последовательно соединенные десятый перемножитель, оба входа которого подключены к выходу сумматора, одиннадцатый перемножитель, второй вход которого подключен к выходу сумматора, и усилитель, выход которого подключен к входу управляемого тактового генератора.
Digital receiver of discrete-continuous phase-shift keyed signals with improved delay tracking accuracy, which includes a series-connected first pass filter, the input of which is the receiver input, an analog-to-digital converter, the first multiplier, the second multiplier, the third multiplier, a low-pass filter, a controlled generator , the fourth multiplier, the output of the controlled generator is connected to the second input of the second multiplier, the second multiplier, the third multiplier , the low-pass filter and the controlled generator form a phase-locked loop, the seventh and eighth multipliers are connected in series to the output of the fourth multiplier, the output of the eighth multiplier is connected to the inverse input of the first adder, the fifth and sixth multipliers are connected in series to the output of the fourth multiplier, direct input the first adder, a controlled clock, a shift register, the first and third outputs of which are connected to the fifth multiplier and by the seventh multiplier, respectively, the second output of the shift register is connected in series with the first multiplier, the ninth multiplier, integrator, a functional element of the hyperbolic tangent, the output of which is connected to the sampling frequency corrector, to the second inputs of the third multiplier, the sixth multiplier, and the eighth multiplier, the fifth multiplier, the sixth a multiplier, a seventh multiplier, an eighth multiplier, a first adder, a controlled clock and a shift register form a circuit of the delay, the output of the sampling rate corrector is connected to the second input of the analog-to-digital converter, the output of the controlled generator is connected to the second input of the ninth multiplier, the output of the integrator is connected to the first threshold device, the output of which is the output of the quasi-optimal receiver, characterized in that it is additionally introduced connected in series is the tenth multiplier, both inputs of which are connected to the output of the adder, the eleventh multiplier, the second input of which is connected ene to the output of the adder and an amplifier, whose output is connected to the input of a controlled oscillator.