JP5348276B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5348276B2 JP5348276B2 JP2012094769A JP2012094769A JP5348276B2 JP 5348276 B2 JP5348276 B2 JP 5348276B2 JP 2012094769 A JP2012094769 A JP 2012094769A JP 2012094769 A JP2012094769 A JP 2012094769A JP 5348276 B2 JP5348276 B2 JP 5348276B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- layer
- semiconductor device
- semiconductor substrate
- hole stopper
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/141—Anode or cathode regions of thyristors; Collector or emitter regions of gated bipolar-mode devices, e.g. of IGBTs
- H10D62/142—Anode regions of thyristors or collector regions of gated bipolar-mode devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/50—Physical imperfections
- H10D62/53—Physical imperfections the imperfections being within the semiconductor body
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/60—Impurity distributions or concentrations
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
Description
本発明の第1実施形態について図面を参照しつつ説明する。本実施形態の半導体装置は、IGBT素子を備えたものであり、例えば、インバータ等の電源回路に使用されるスイッチング素子として用いられると好適である。図1は、本実施形態における半導体装置の断面構成を示す図であり、図2は図1に示す半導体装置の平面図である。なお、図1は、図2中のI−I断面に相当している。また、図2では、層間絶縁膜およびエミッタ電極を省略して示してある。
本発明の第2実施形態について説明する。本実施形態は、第1実施形態に対して、IGBT素子と共にダイオード素子を備えたいわゆるRC−IGBT素子を備えた半導体装置としたものであり、その他に関しては第1実施形態と同様であるため、ここでは説明を省略する。図6は、本実施形態における半導体装置の断面構成を示す図、図7は図6に示す半導体装置の平面図である。なお、図6は、図7中のVI−VI断面に相当している。また、図7では、層間絶縁膜20およびエミッタ電極21を省略して示してある。
本発明の第3実施形態について説明する。本実施形態は、第2実施形態に対して、ダイオード領域26にもホールストッパー層19を備えた半導体装置としたものであり、その他に関しては第2実施形態と同様であるため、ここでは説明を省略する。図9は、本実施形態における半導体装置の断面構成を示す図である。
本発明の第4実施形態について説明する。本実施形態は、第3実施形態に対して、ダイオード領域26にトレンチゲート構造を備えた半導体装置としたものであり、その他に関しては第3実施形態と同様であるため、ここでは説明を省略する。図10は、本実施形態における半導体装置の断面構成を示す図である。
上記各実施形態では、半導体基板10に形成したトレンチ12にゲート絶縁膜16を介してゲート電極17を埋め込んだ縦型のトレンチゲートIGBT素子を備えた半導体装置について説明したが、ホールストッパー層19を形成する構造を縦型のプレーナIGBT素子を備えた半導体装置に適用することもできる。本実施形態では、プレーナ型のIGBT素子を備えた半導体装置について説明する。図11は、本実施形態における半導体装置の断面斜視図である。
上記第1〜第4実施形態では、トレンチ12を環状に形成し、ベース層11のうち隣接するトレンチ12に挟まれた領域をチャネル領域13とし、トレンチ12に囲まれた領域を間引き領域18としたが、これはトレンチ12のレイアウトの一例である。したがって、トレンチ12のレイアウトはこれに限らず他のレイアウトでも良い。
10a 半導体基板の一面
10b 半導体基板の他面
11 ベース層
12 トレンチ
13 チャネル領域
14 エミッタ領域
16 ゲート絶縁膜
17 ゲート電極
18 間引き領域
18a 第1領域
18b 第2領域
19 ホールストッパー層
21 エミッタ電極
23 コレクタ層
24 コレクタ電極
Claims (7)
- 一面(10a)を有する第1導電型の半導体基板(10)と、
前記一面(10a)側に形成される第2導電型の複数のチャネル領域(13)と、
前記一面(10a)側に形成され、前記半導体基板(10)の一面(10a)と平行な面方向において、前記チャネル領域(13)と共に繰り返し形成され、隣接するチャネル領域(13)に挟まれて形成される第2導電型の複数の間引き領域(18)と、
前記チャネル領域(13)の表層部に形成される第1導電型のエミッタ領域(14)と、
前記間引き領域(18)に形成され、前記間引き領域(18)を前記半導体基板(10)の一面(10a)側の第1領域(18a)と前記間引き領域(18)の底部側の第2領域(18b)とに分割する第1導電型のホールストッパー層(19)と、
前記エミッタ領域(14)および前記第1領域(18a)と接続されるエミッタ電極(21)と、
前記半導体基板(10)のうち前記チャネル領域(13)および前記間引き領域(18)と離間した位置に形成されたコレクタ層(23)と、
前記コレクタ層(23)と電気的に接続されるコレクタ電極(24)と、を備え、
前記ホールストッパー層(19)は、面密度が4.0×1012cm−2以下とされていることを特徴とする半導体装置。 - 前記第1領域(18a)は、面密度が1.1×1012cm−2以上とされていることを特徴とする請求項1に記載の半導体装置。
- 前記半導体基板(10)に形成された前記コレクタ層(23)の一部が第1導電型のカソード層(27)とされており、
前記半導体基板(10)の一面(10a)の面方向において、前記コレクタ層(23)が形成された領域がIGBT素子として動作するIGBT領域(25)とされ、前記カソード層(27)が形成された領域がダイオード素子として動作するダイオード領域(26)とされることを特徴とする請求項1または2に記載の半導体装置。 - 前記第1領域(18a)は、面密度が3.5×1012cm−2以下とされていることを特徴とする請求項3に記載の半導体装置。
- 前記ホールストッパー層(19)は、前記ダイオード領域(26)にも形成されていることを特徴とする請求項3または4に記載の半導体装置。
- 前記半導体基板(10)のうちドリフト層として機能する領域には、ライフタイムキラーが形成されていることを特徴とする請求項3ないし5のいずれか1つに記載の半導体装置。
- 前記半導体基板(10)には、一面(10a)側に第2導電型のベース層(11)が形成されていると共に当該ベース層(11)を貫通して前記半導体基板(10)に達する複数のトレンチ(12)が形成され、
前記ベース層(11)は、前記トレンチ(12)によって複数に分離されており、分離されたベース層(11)によって前記チャネル領域(13)と前記間引き領域(18)とが構成されており、
前記トレンチ(12)は、壁面にゲート絶縁膜(16)が形成されていると共にゲート絶縁膜(16)上にゲート電極(17)が形成されていることを特徴とする請求項1ないし6のいずれか1つに記載の半導体装置。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012094769A JP5348276B2 (ja) | 2011-07-04 | 2012-04-18 | 半導体装置 |
| US13/534,530 US8729600B2 (en) | 2011-07-04 | 2012-06-27 | Insulated gate bipolar transistor (IGBT) with hole stopper layer |
| DE102012211544.7A DE102012211544B4 (de) | 2011-07-04 | 2012-07-03 | Halbleitervorrichtung |
| CN201210230031.7A CN102867846B (zh) | 2011-07-04 | 2012-07-04 | 半导体器件 |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011148138 | 2011-07-04 | ||
| JP2011148138 | 2011-07-04 | ||
| JP2012094769A JP5348276B2 (ja) | 2011-07-04 | 2012-04-18 | 半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2013033919A JP2013033919A (ja) | 2013-02-14 |
| JP5348276B2 true JP5348276B2 (ja) | 2013-11-20 |
Family
ID=47426743
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012094769A Active JP5348276B2 (ja) | 2011-07-04 | 2012-04-18 | 半導体装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US8729600B2 (ja) |
| JP (1) | JP5348276B2 (ja) |
| CN (1) | CN102867846B (ja) |
| DE (1) | DE102012211544B4 (ja) |
Families Citing this family (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103582936B (zh) * | 2011-06-09 | 2016-04-20 | 丰田自动车株式会社 | 半导体装置以及半导体装置的制造方法 |
| JP6102354B2 (ja) * | 2013-03-06 | 2017-03-29 | トヨタ自動車株式会社 | 逆導通igbt |
| CN103594467B (zh) * | 2013-11-27 | 2016-06-22 | 杭州士兰集成电路有限公司 | 集成续流二极管的功率半导体器件及其形成方法 |
| JP6158058B2 (ja) * | 2013-12-04 | 2017-07-05 | 株式会社東芝 | 半導体装置 |
| JP2015170654A (ja) * | 2014-03-05 | 2015-09-28 | 株式会社東芝 | 半導体装置 |
| JP6277814B2 (ja) * | 2014-03-25 | 2018-02-14 | 株式会社デンソー | 半導体装置 |
| US9570577B2 (en) * | 2014-05-12 | 2017-02-14 | Infineon Technologies Ag | Semiconductor device and insulated gate bipolar transistor with source zones formed in semiconductor mesas |
| DE112015000206T5 (de) * | 2014-10-03 | 2016-08-25 | Fuji Electric Co., Ltd. | Halbleitervorrichtung und Verfahren zum Herstellen einer Halbleitervorrichtung |
| CN104300001B (zh) * | 2014-10-31 | 2017-06-13 | 无锡同方微电子有限公司 | 一种mosfet芯片布局结构 |
| JP6261494B2 (ja) | 2014-12-03 | 2018-01-17 | 三菱電機株式会社 | 電力用半導体装置 |
| JP6531589B2 (ja) * | 2015-09-17 | 2019-06-19 | 株式会社デンソー | 半導体装置 |
| JP6634860B2 (ja) | 2016-02-10 | 2020-01-22 | 株式会社デンソー | 半導体装置 |
| US10164078B2 (en) * | 2016-03-18 | 2018-12-25 | Infineon Technologies Americas Corp. | Bipolar semiconductor device with multi-trench enhancement regions |
| WO2018016208A1 (ja) * | 2016-07-19 | 2018-01-25 | 三菱電機株式会社 | 半導体装置及びその製造方法 |
| EP3324443B1 (en) * | 2016-11-17 | 2019-09-11 | Fuji Electric Co., Ltd. | Semiconductor device |
| CN106920846A (zh) * | 2017-02-21 | 2017-07-04 | 深圳深爱半导体股份有限公司 | 功率晶体管及其制造方法 |
| JP6804379B2 (ja) | 2017-04-24 | 2020-12-23 | 三菱電機株式会社 | 半導体装置 |
| DE102017129955B4 (de) | 2017-12-14 | 2021-10-07 | Infineon Technologies Austria Ag | Halbleitervorrichtung mit einem barrierengebiet sowie elektrische vorrichtung |
| US11707785B1 (en) * | 2019-07-22 | 2023-07-25 | Keystone Powdered Metal Company | Powder metal parts with improved machinability |
| CN112786448B (zh) * | 2021-03-15 | 2022-05-31 | 绍兴同芯成集成电路有限公司 | 一种igbt晶圆的加工工艺 |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5751024A (en) | 1995-03-14 | 1998-05-12 | Mitsubishi Denki Kabushiki Kaisha | Insulated gate semiconductor device |
| JP4366938B2 (ja) * | 2003-01-16 | 2009-11-18 | トヨタ自動車株式会社 | 半導体装置 |
| WO2005109521A1 (ja) * | 2004-05-12 | 2005-11-17 | Kabushiki Kaisha Toyota Chuo Kenkyusho | 半導体装置 |
| JP2007266134A (ja) * | 2006-03-27 | 2007-10-11 | Toyota Central Res & Dev Lab Inc | 半導体装置 |
| US7638839B2 (en) * | 2007-03-09 | 2009-12-29 | Hitachi, Ltd. | Power semiconductor device and power conversion device using the same |
| JP4605251B2 (ja) * | 2007-06-14 | 2011-01-05 | 株式会社デンソー | 半導体装置 |
| JP4644730B2 (ja) | 2008-08-12 | 2011-03-02 | 株式会社日立製作所 | 半導体装置及びそれを用いた電力変換装置 |
| JP4840482B2 (ja) | 2008-10-14 | 2011-12-21 | 株式会社デンソー | 半導体装置 |
| CN101393928A (zh) * | 2008-10-31 | 2009-03-25 | 电子科技大学 | 一种阳极短路的隧道泵igbt |
| JP5261137B2 (ja) | 2008-11-04 | 2013-08-14 | 株式会社豊田中央研究所 | バイポーラ型半導体装置 |
| JP4957840B2 (ja) | 2010-02-05 | 2012-06-20 | 株式会社デンソー | 絶縁ゲート型半導体装置 |
| JP5937413B2 (ja) * | 2011-06-15 | 2016-06-22 | 株式会社デンソー | 半導体装置 |
-
2012
- 2012-04-18 JP JP2012094769A patent/JP5348276B2/ja active Active
- 2012-06-27 US US13/534,530 patent/US8729600B2/en active Active
- 2012-07-03 DE DE102012211544.7A patent/DE102012211544B4/de active Active
- 2012-07-04 CN CN201210230031.7A patent/CN102867846B/zh active Active
Also Published As
| Publication number | Publication date |
|---|---|
| CN102867846B (zh) | 2015-06-17 |
| DE102012211544B4 (de) | 2024-12-05 |
| CN102867846A (zh) | 2013-01-09 |
| US20130009205A1 (en) | 2013-01-10 |
| US8729600B2 (en) | 2014-05-20 |
| DE102012211544A1 (de) | 2013-01-10 |
| JP2013033919A (ja) | 2013-02-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5348276B2 (ja) | 半導体装置 | |
| JP5787853B2 (ja) | 電力用半導体装置 | |
| JP6817443B2 (ja) | ゲート・トレンチと、埋め込まれた終端構造とを有するパワー半導体デバイス、及び、関連方法 | |
| JP5605073B2 (ja) | 半導体装置 | |
| JP4957840B2 (ja) | 絶縁ゲート型半導体装置 | |
| JP6127421B2 (ja) | 半導体装置 | |
| CN103650148B (zh) | 绝缘栅双极晶体管 | |
| US8841699B2 (en) | Semiconductor device including insulated gate bipolar transistor and diode | |
| JP2023065461A (ja) | 半導体装置 | |
| US20180158915A1 (en) | Semiconductor device | |
| JP6733829B2 (ja) | 半導体装置 | |
| JP2008053648A (ja) | 絶縁ゲート型半導体装置及びその製造方法 | |
| JP2009289904A (ja) | 半導体装置 | |
| WO2015145929A1 (ja) | 半導体装置 | |
| JP2007184486A (ja) | 半導体装置 | |
| JP2012039082A (ja) | 半導体装置およびその製造方法 | |
| JP4904625B2 (ja) | 半導体装置 | |
| JP2012054532A (ja) | 横型ダイオードを有する半導体装置 | |
| CN107210299A (zh) | 半导体装置 | |
| WO2021254615A1 (en) | Reverse conducting igbt with controlled anode injection | |
| JP2011238681A (ja) | 半導体装置 | |
| JP2008244466A (ja) | 半導体装置 | |
| JP6935373B2 (ja) | 半導体装置 | |
| JP2009038214A (ja) | 半導体装置 | |
| WO2018198575A1 (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20121114 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130613 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130723 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130805 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 5348276 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |