JP5222761B2 - 抵抗変化型不揮発性記憶装置 - Google Patents
抵抗変化型不揮発性記憶装置 Download PDFInfo
- Publication number
- JP5222761B2 JP5222761B2 JP2009053994A JP2009053994A JP5222761B2 JP 5222761 B2 JP5222761 B2 JP 5222761B2 JP 2009053994 A JP2009053994 A JP 2009053994A JP 2009053994 A JP2009053994 A JP 2009053994A JP 5222761 B2 JP5222761 B2 JP 5222761B2
- Authority
- JP
- Japan
- Prior art keywords
- bit line
- memory cell
- word line
- voltage
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/003—Cell access
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0007—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising metal oxide memory material, e.g. perovskites
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0023—Address circuits or decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0023—Address circuits or decoders
- G11C13/0026—Bit-line or column circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0097—Erasing, e.g. resetting, circuits or methods
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/20—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
- H10B63/84—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
- G11C2013/009—Write using potential difference applied between cell electrodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/10—Resistive cells; Technology aspects
- G11C2213/15—Current-voltage curve
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/30—Resistive cell, memory material aspects
- G11C2213/32—Material having simple binary metal oxide structure
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/71—Three dimensional array
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/72—Array wherein the access device being a diode
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/74—Array wherein each memory cell has more than one access device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/77—Array wherein the memory element being directly connected to the bit lines and word lines without any access device being used
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/826—Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/883—Oxides or nitrides
- H10N70/8833—Binary metal oxides, e.g. TaOx
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Materials Engineering (AREA)
- Semiconductor Memories (AREA)
Description
位置に、各メモリセルMCが当該ビット線BLと当該ワード線WLとに挟まれて形成されている。なお、図の簡略化のために、メモリセルMCの一部およびワード線の一部については図示を省略している。
メモリアレイ200が構成される。図8の例では、メモリセルアレイ100が(n+1)×16個、配置されている。ワード線デコーダ/ドライバー201は各ワード線WLを駆動制御し、グローバルビット線デコーダ/ドライバー202は各グローバルビット線GBLを駆動制御する。サブビット線選択回路203はアドレス信号A0〜Axに応じて、各メモリセルアレイ100に対する偶数層選択信号BLs_e0〜BLs_enおよび奇数層選択信号BLs_o0〜BLs_onを制御する。
セルMCに逆方向の電圧Veが加わる点が異なる。すなわち、選択グローバルビット線GBL000の電圧は0Vのままなので、ビット線選択信号BLs_e0が電圧Vselに変化したとき、選択ビット線BL_e0の電圧は0Vになる。一方、選択ワード線WL00000の電圧はV0から消去電圧Veに変化する。この結果、選択ビット線BL_e0と選択ワード線WL00000との間に挟まれたメモリセルMCに、書込みサイクルとは逆方向の電圧Veが加わり、これによって、このメモリセルMCの抵抗値が変化する。
図11は本実施形態に係るメモリセルアレイの物理的構造を示す図である。図11(a)は平面図であり、図11(b)は断面図である。図11(a)において、左右方向がビット線BLの延びるX方向、上下方向がワード線WLの延びるY方向であり、紙面に直交する方向がZ方向である。図11(b)において、左右方向がビット線BLの延びるX方向、上下方向がZ方向、紙面に直交する方向がワード線WLの延びるY方向である。
(0.48×2)/(0.48×32+0.48×2)=5.9%
となる。すなわち、X方向におけるメモリセルの個数が十分多い場合、レイアウト面積はさほど増加しない。
図13(b)よりも狭くしてもよい。ただし、ワード線WLおよびビット線BLのピッチは図13(b)から変わっておらず、よってメモリセルMCのサイズX,Yは変わっていない。
ETのレイアウトを、メモリセルのピッチ(配線ピッチ)を拡げることなく、実現することが好ましい。この方法について、図16を用いて説明する。
Ytr≦n×Ym、Xtr≦Xm=k×Xk
を満たすことが好ましい。この場合、第1および第2の選択スイッチ素子を構成するトランジスタの領域が、メモリセルが配置される領域からはみ出ることがない。したがって、階層ビット線方式を実現するための第1および第2の選択スイッチ素子を、メモリセルアレイのレイアウト面積を増大させることなく配置することができる。
る電流−電圧特性である。また図17および図18において、選択したメモリセルから流れる電流値を破線で示している。
BL ビット線
WL ワード線
GBL グローバルビット線
BL_e0〜BL_e3 共通に接続された偶数層のビット線
BL_o0〜BL_o3 共通に接続された奇数層のビット線
BLs_e0 偶数層選択信号
BLs_o0 奇数層選択信号
1 抵抗変化型素子
2 ダイオード素子
3 基板
100 メモリセルアレイ
101〜104 第1の選択スイッチ素子
111〜114 第2の選択スイッチ素子
Claims (5)
- 電気的信号に基づいて可逆的に抵抗値が変化する抵抗変化型素子を有するメモリセルを備えた抵抗変化型不揮発性記憶装置であって、
基板と、
前記基板の上に形成されており、複数の前記メモリセルが配置されたメモリセルアレイとを備え、
前記メモリセルアレイにおいて、
前記各メモリセルは、X方向に延びた複数のビット線と、Y方向に延びた複数のワード線との交点位置に、それぞれ、当該ビット線と当該ワード線とに挟まれて形成されており、
前記抵抗変化型不揮発性記憶装置は、さらに、
前記複数のワード線の中から選択ワード線を選択し、この選択ワード線に、消去、書き込みまたは読み出し時に電圧を印加するワード線デコーダ/ドライバーと、
前記複数のビット線の中の選択ビット線と、グローバルビット線とを電気的に接続する選択スイッチ素子と、
前記グローバルビット線に、消去、書き込みまたは読み出し時に電圧を印加するグローバルビット線デコーダ/ドライバーと、
消去または書き込み時に、前記ワード線デコーダ/ドライバーおよび前記グローバルビット線デコーダ/ドライバーに対して、消去電圧または書き込み電圧を供給する書き込み回路と、
読み出し時に、前記グローバルビット線デコーダ/ドライバーに対して、読み出し電圧を供給し、前記選択ワード線および前記選択ビット線によって選択された選択メモリセルのデータ記憶状態を判定する読み出し回路とを備え、
前記複数のワード線のY方向の長さは、前記複数のビット線のX方向の長さよりも長く、
ワード線の配線幅L1は、ビット線の配線幅L2より大きい
ことを特徴とする抵抗変化型不揮発性記憶装置。 - 前記メモリセルアレイにおいて、
前記メモリセルのX方向の配置ピッチ(L1+S1:S1はワード線の配線間隔)は、Y方向の配置ピッチ(L2+S2:S2はビット線の配線間隔)より大きい
ことを特徴とする請求項1に記載の抵抗変化型不揮発性記憶装置。 - 前記メモリセルが有する抵抗変化型素子は、少なくとも、タンタル酸化物TaOx(ただし、0<x<2.5)を含むものである
ことを特徴とする請求項1に記載の抵抗変化型不揮発性記憶装置。 - 前記メモリセルが有する抵抗変化型素子は、TaOxで表現される組成を有する第1のタンタル酸化物層と、TaOyで表現される組成を有する第2のタンタル酸化物層とを少なくとも一部に有する積層構造であって、
前記TaOxと前記TaOyは、0<x<2.5、およびx<yを満足するように構成されている
ことを特徴とする請求項1に記載の抵抗変化型不揮発性記憶装置。 - ビット線およびワード線は、それぞれ、複数の層に形成されており、
ビット線が形成された層とワード線が形成された層とは、交互に積層されており、
前記各メモリセルは、各層に形成されたビット線と各層に形成されたワード線との交点位置に、それぞれ、当該ビット線と当該ワード線とに挟まれて形成されており、
層が重なる方向であるZ方向に揃ったビット線群毎に構成された、ワード線が共通の複数の基本アレイ面が、前記Y方向に並んで配置されており、
前記各基本アレイ面において、偶数層のビット線が共通に接続されており、かつ、奇数層のビット線が共通に接続されており、
前記抵抗変化型不揮発性記憶装置は、さらに、
前記選択スイッチ素子として、前記各基本アレイ面毎に設けられた第1および第2の選択スイッチ素子とを備え、
前記第1の選択スイッチ素子は、当該基本アレイ面に係るグローバルビット線と、当該基本アレイ面において共通に接続された偶数層のビット線との電気的な接続/非接続を、偶数層選択信号に従って切替制御するものであり、
前記第2の選択スイッチ素子は、当該基本アレイ面に係るグローバルビット線と、当該基本アレイ面において共通に接続された奇数層のビット線との電気的な接続/非接続を、奇数層選択信号に従って切替制御するものである
ことを特徴とする請求項1に記載の抵抗変化型不揮発性記憶装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009053994A JP5222761B2 (ja) | 2007-06-22 | 2009-03-06 | 抵抗変化型不揮発性記憶装置 |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007164545 | 2007-06-22 | ||
| JP2007164545 | 2007-06-22 | ||
| JP2009053994A JP5222761B2 (ja) | 2007-06-22 | 2009-03-06 | 抵抗変化型不揮発性記憶装置 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008555554A Division JP4280302B2 (ja) | 2007-06-22 | 2008-06-20 | 抵抗変化型不揮発性記憶装置 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2009199713A JP2009199713A (ja) | 2009-09-03 |
| JP2009199713A5 JP2009199713A5 (ja) | 2011-10-20 |
| JP5222761B2 true JP5222761B2 (ja) | 2013-06-26 |
Family
ID=40185361
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008555554A Active JP4280302B2 (ja) | 2007-06-22 | 2008-06-20 | 抵抗変化型不揮発性記憶装置 |
| JP2009053994A Active JP5222761B2 (ja) | 2007-06-22 | 2009-03-06 | 抵抗変化型不揮発性記憶装置 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008555554A Active JP4280302B2 (ja) | 2007-06-22 | 2008-06-20 | 抵抗変化型不揮発性記憶装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US7920408B2 (ja) |
| JP (2) | JP4280302B2 (ja) |
| CN (1) | CN101548336B (ja) |
| WO (1) | WO2009001534A1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9653681B2 (en) | 2015-03-12 | 2017-05-16 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
Families Citing this family (87)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20130082232A1 (en) | 2011-09-30 | 2013-04-04 | Unity Semiconductor Corporation | Multi Layered Conductive Metal Oxide Structures And Methods For Facilitating Enhanced Performance Characteristics Of Two Terminal Memory Cells |
| US8565003B2 (en) * | 2011-06-28 | 2013-10-22 | Unity Semiconductor Corporation | Multilayer cross-point memory array having reduced disturb susceptibility |
| JP5212378B2 (ja) * | 2007-11-21 | 2013-06-19 | 日本電気株式会社 | 半導体装置のコンフィギュレーション方法 |
| US7768812B2 (en) | 2008-01-15 | 2010-08-03 | Micron Technology, Inc. | Memory cells, memory cell programming methods, memory cell reading methods, memory cell operating methods, and memory devices |
| US8211743B2 (en) | 2008-05-02 | 2012-07-03 | Micron Technology, Inc. | Methods of forming non-volatile memory cells having multi-resistive state material between conductive electrodes |
| US8134137B2 (en) | 2008-06-18 | 2012-03-13 | Micron Technology, Inc. | Memory device constructions, memory cell forming methods, and semiconductor construction forming methods |
| US9343665B2 (en) * | 2008-07-02 | 2016-05-17 | Micron Technology, Inc. | Methods of forming a non-volatile resistive oxide memory cell and methods of forming a non-volatile resistive oxide memory array |
| JP5085446B2 (ja) * | 2008-07-14 | 2012-11-28 | 株式会社東芝 | 三次元メモリデバイス |
| WO2010021134A1 (ja) * | 2008-08-20 | 2010-02-25 | パナソニック株式会社 | 抵抗変化型不揮発性記憶装置およびメモリセルの形成方法 |
| US8130528B2 (en) | 2008-08-25 | 2012-03-06 | Sandisk 3D Llc | Memory system with sectional data lines |
| JP5175769B2 (ja) * | 2009-02-25 | 2013-04-03 | 株式会社東芝 | 半導体記憶装置 |
| WO2010109876A1 (ja) * | 2009-03-25 | 2010-09-30 | パナソニック株式会社 | 抵抗変化素子の駆動方法及び不揮発性記憶装置 |
| KR101793286B1 (ko) * | 2009-04-08 | 2017-11-02 | 샌디스크 테크놀로지스 엘엘씨 | 수직의 비트 라인들 및 단면 워드 라인 아키텍처를 가지는 재프로그래밍 가능한 메모리 요소들의 3차원 어레이 |
| US8351236B2 (en) | 2009-04-08 | 2013-01-08 | Sandisk 3D Llc | Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a single-sided word line architecture |
| US8508976B2 (en) * | 2009-04-30 | 2013-08-13 | Panasonic Corporation | Nonvolatile memory element and nonvolatile memory device |
| JP2011034637A (ja) * | 2009-08-03 | 2011-02-17 | Toshiba Corp | 不揮発性半導体記憶装置 |
| JP2011040483A (ja) * | 2009-08-07 | 2011-02-24 | Toshiba Corp | 抵抗変化メモリ |
| JP5558085B2 (ja) * | 2009-12-01 | 2014-07-23 | 株式会社東芝 | 抵抗変化メモリ |
| US8431446B1 (en) | 2009-12-29 | 2013-04-30 | MicronTechnology, Inc | Via formation for cross-point memory |
| JP2011199186A (ja) | 2010-03-23 | 2011-10-06 | Toshiba Corp | 不揮発性記憶装置およびその製造方法 |
| JP5128718B2 (ja) * | 2010-03-25 | 2013-01-23 | パナソニック株式会社 | 不揮発性記憶素子の駆動方法および不揮発性記憶装置 |
| US8427859B2 (en) | 2010-04-22 | 2013-04-23 | Micron Technology, Inc. | Arrays of vertically stacked tiers of non-volatile cross point memory cells, methods of forming arrays of vertically stacked tiers of non-volatile cross point memory cells, and methods of reading a data value stored by an array of vertically stacked tiers of non-volatile cross point memory cells |
| JP4860787B1 (ja) * | 2010-06-03 | 2012-01-25 | パナソニック株式会社 | クロスポイント型抵抗変化不揮発性記憶装置 |
| US8289763B2 (en) * | 2010-06-07 | 2012-10-16 | Micron Technology, Inc. | Memory arrays |
| US8547720B2 (en) * | 2010-06-08 | 2013-10-01 | Sandisk 3D Llc | Non-volatile memory having 3D array of read/write elements with efficient decoding of vertical bit lines and word lines |
| US8526237B2 (en) | 2010-06-08 | 2013-09-03 | Sandisk 3D Llc | Non-volatile memory having 3D array of read/write elements and read/write circuits and method thereof |
| US8934293B1 (en) * | 2010-06-29 | 2015-01-13 | Contour Semiconductor, Inc. | Means and method for operating a resistive array |
| JP2012033828A (ja) * | 2010-08-02 | 2012-02-16 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
| WO2012023266A1 (ja) * | 2010-08-19 | 2012-02-23 | パナソニック株式会社 | 抵抗変化型不揮発性記憶装置 |
| KR101772117B1 (ko) | 2010-09-03 | 2017-08-28 | 삼성전자 주식회사 | 저항 스위치 기반의 로직 회로를 갖는 적층 구조의 반도체 메모리 장치 및 그 제조방법 |
| US8351242B2 (en) | 2010-09-29 | 2013-01-08 | Micron Technology, Inc. | Electronic devices, memory devices and memory arrays |
| US8759809B2 (en) | 2010-10-21 | 2014-06-24 | Micron Technology, Inc. | Integrated circuitry comprising nonvolatile memory cells having platelike electrode and ion conductive material layer |
| US8796661B2 (en) | 2010-11-01 | 2014-08-05 | Micron Technology, Inc. | Nonvolatile memory cells and methods of forming nonvolatile memory cell |
| US8526213B2 (en) | 2010-11-01 | 2013-09-03 | Micron Technology, Inc. | Memory cells, methods of programming memory cells, and methods of forming memory cells |
| US8502185B2 (en) * | 2011-05-31 | 2013-08-06 | Crossbar, Inc. | Switching device having a non-linear element |
| US8467229B2 (en) * | 2010-11-24 | 2013-06-18 | Panasonic Corporation | Variable resistance nonvolatile memory device |
| US9454997B2 (en) | 2010-12-02 | 2016-09-27 | Micron Technology, Inc. | Array of nonvolatile memory cells having at least five memory cells per unit cell, having a plurality of the unit cells which individually comprise three elevational regions of programmable material, and/or having a continuous volume having a combination of a plurality of vertically oriented memory cells and a plurality of horizontally oriented memory cells; array of vertically stacked tiers of nonvolatile memory cells |
| US8431458B2 (en) | 2010-12-27 | 2013-04-30 | Micron Technology, Inc. | Methods of forming a nonvolatile memory cell and methods of forming an array of nonvolatile memory cells |
| KR101784340B1 (ko) * | 2011-01-13 | 2017-10-12 | 삼성전자 주식회사 | 양방향 저항 메모리 장치 |
| JP5426581B2 (ja) | 2011-01-14 | 2014-02-26 | 株式会社東芝 | 半導体記憶装置 |
| US8791447B2 (en) | 2011-01-20 | 2014-07-29 | Micron Technology, Inc. | Arrays of nonvolatile memory cells and methods of forming arrays of nonvolatile memory cells |
| JP5295465B2 (ja) * | 2011-02-23 | 2013-09-18 | パナソニック株式会社 | 不揮発性記憶素子及びその製造方法 |
| US8488365B2 (en) | 2011-02-24 | 2013-07-16 | Micron Technology, Inc. | Memory cells |
| US8537592B2 (en) | 2011-04-15 | 2013-09-17 | Micron Technology, Inc. | Arrays of nonvolatile memory cells and methods of forming arrays of nonvolatile memory cells |
| US8860117B2 (en) | 2011-04-28 | 2014-10-14 | Micron Technology, Inc. | Semiconductor apparatus with multiple tiers of memory cells with peripheral transistors, and methods |
| US10566056B2 (en) | 2011-06-10 | 2020-02-18 | Unity Semiconductor Corporation | Global bit line pre-charge circuit that compensates for process, operating voltage, and temperature variations |
| US8681530B2 (en) * | 2011-07-29 | 2014-03-25 | Intermolecular, Inc. | Nonvolatile memory device having a current limiting element |
| US8866121B2 (en) | 2011-07-29 | 2014-10-21 | Sandisk 3D Llc | Current-limiting layer and a current-reducing layer in a memory device |
| WO2013018842A1 (ja) * | 2011-08-02 | 2013-02-07 | 日本電気株式会社 | 半導体装置及びその製造方法 |
| US8659001B2 (en) | 2011-09-01 | 2014-02-25 | Sandisk 3D Llc | Defect gradient to boost nonvolatile memory performance |
| US9087581B2 (en) | 2011-09-09 | 2015-07-21 | Panasonic Intellectual Property Management Co., Ltd. | Cross point variable resistance nonvolatile memory device and method of writing thereby |
| US8917534B2 (en) | 2011-09-09 | 2014-12-23 | Intel Corporation | Path isolation in a memory device |
| CN103282965B (zh) * | 2011-11-22 | 2015-05-06 | 松下电器产业株式会社 | 电阻变化型非易失性存储装置以及电阻变化型非易失性存储装置的访问方法 |
| US8637413B2 (en) | 2011-12-02 | 2014-01-28 | Sandisk 3D Llc | Nonvolatile resistive memory element with a passivated switching layer |
| US8885387B2 (en) | 2011-12-02 | 2014-11-11 | Panasonic Corporation | Cross point variable resistance nonvolatile memory device |
| KR20130068143A (ko) * | 2011-12-15 | 2013-06-25 | 에스케이하이닉스 주식회사 | 버티칼 게이트 셀을 구비한 반도체 메모리 소자 및 그 제조방법 |
| US8698119B2 (en) | 2012-01-19 | 2014-04-15 | Sandisk 3D Llc | Nonvolatile memory device using a tunnel oxide as a current limiter element |
| US8686386B2 (en) | 2012-02-17 | 2014-04-01 | Sandisk 3D Llc | Nonvolatile memory device using a varistor as a current limiter element |
| US9087573B2 (en) | 2012-03-13 | 2015-07-21 | Semiconductor Energy Laboratory Co., Ltd. | Memory device and driving method thereof |
| KR101934013B1 (ko) * | 2012-03-27 | 2018-12-31 | 에스케이하이닉스 주식회사 | 가변 저항 메모리 장치 |
| US8964474B2 (en) | 2012-06-15 | 2015-02-24 | Micron Technology, Inc. | Architecture for 3-D NAND memory |
| JP5814867B2 (ja) | 2012-06-27 | 2015-11-17 | 株式会社東芝 | 半導体記憶装置 |
| JP5802625B2 (ja) | 2012-08-24 | 2015-10-28 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| US9190146B2 (en) * | 2013-02-28 | 2015-11-17 | Kabushiki Kaisha Toshiba | Variable resistance memory system with redundancy lines and shielded bit lines |
| US20140241031A1 (en) | 2013-02-28 | 2014-08-28 | Sandisk 3D Llc | Dielectric-based memory cells having multi-level one-time programmable and bi-level rewriteable operating modes and methods of forming the same |
| US9123411B2 (en) | 2013-10-11 | 2015-09-01 | Kabushiki Kaisha Toshiba | Memory device, method of controlling memory device, and memory system |
| US9773843B2 (en) * | 2014-05-22 | 2017-09-26 | Purdue Research Foundation | Electronic memory using memristors and crossbars with three or more in-series activated memristors |
| CN105513628A (zh) * | 2014-09-23 | 2016-04-20 | 北京兆易创新科技股份有限公司 | 一种存储器阵列中位线引出电路和存储器 |
| KR102151182B1 (ko) | 2014-11-07 | 2020-09-02 | 삼성전자주식회사 | 메모리 장치 및 상기 메모리 장치의 동작 방법 |
| US9698202B2 (en) * | 2015-03-02 | 2017-07-04 | Sandisk Technologies Llc | Parallel bit line three-dimensional resistive random access memory |
| US9691820B2 (en) * | 2015-04-24 | 2017-06-27 | Sony Semiconductor Solutions Corporation | Block architecture for vertical memory array |
| TWI569271B (zh) | 2015-06-17 | 2017-02-01 | 華邦電子股份有限公司 | 電阻式記憶體裝置的寫入方法 |
| JP2016066400A (ja) * | 2015-12-04 | 2016-04-28 | インテル・コーポレーション | メモリデバイスにおけるパス分離 |
| CN107086202A (zh) * | 2016-02-14 | 2017-08-22 | 复旦大学 | 一种可抑制三维水平交叉点式电阻转换存储器漏电流的集成结构 |
| US9679650B1 (en) | 2016-05-06 | 2017-06-13 | Micron Technology, Inc. | 3D NAND memory Z-decoder |
| US10074430B2 (en) * | 2016-08-08 | 2018-09-11 | Micron Technology, Inc. | Multi-deck memory device with access line and data line segregation between decks and method of operation thereof |
| US10825516B2 (en) * | 2018-02-27 | 2020-11-03 | Nantero, Inc. | Resistive change element cells sharing selection devices |
| US10497437B1 (en) * | 2018-07-24 | 2019-12-03 | Macronix International Co., Ltd. | Decoding scheme for 3D cross-point memory array |
| CN111834391B (zh) * | 2019-04-15 | 2024-05-14 | 联华电子股份有限公司 | 存储器元件的结构及其制造方法 |
| US11450381B2 (en) | 2019-08-21 | 2022-09-20 | Micron Technology, Inc. | Multi-deck memory device including buffer circuitry under array |
| CN111179991B (zh) * | 2019-12-31 | 2022-06-03 | 清华大学 | 阻变存储阵列及其操作方法、阻变存储器电路 |
| US11145337B1 (en) | 2020-04-13 | 2021-10-12 | Nantero, Inc. | Sense amplifiers |
| US11545214B2 (en) | 2020-07-08 | 2023-01-03 | Samsung Electronics Co., Ltd. | Resistive memory device |
| US11798623B2 (en) | 2021-11-05 | 2023-10-24 | Nantero, Inc. | Three dimensional (3D) memories with multiple resistive change elements per cell and corresponding architectures |
| CN114822627B (zh) * | 2022-02-23 | 2025-08-26 | 江南大学 | 一种降低IR Drop的存算阵列折叠布局方法 |
| US12400692B2 (en) * | 2022-08-26 | 2025-08-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory device and manufacturing method and test method of the same |
| CN120857509A (zh) * | 2024-04-28 | 2025-10-28 | 北京大学 | 一种三维集成的交叉点阵铁电电容存储器的制备方法 |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4780878B2 (ja) * | 2001-08-02 | 2011-09-28 | ルネサスエレクトロニクス株式会社 | 薄膜磁性体記憶装置 |
| JP3948292B2 (ja) * | 2002-02-01 | 2007-07-25 | 株式会社日立製作所 | 半導体記憶装置及びその製造方法 |
| US6917532B2 (en) * | 2002-06-21 | 2005-07-12 | Hewlett-Packard Development Company, L.P. | Memory storage device with segmented column line array |
| WO2004084229A1 (en) * | 2003-03-18 | 2004-09-30 | Kabushiki Kaisha Toshiba | Programmable resistance memory device |
| US20060203541A1 (en) * | 2003-03-18 | 2006-09-14 | Haruki Toda | Phase change memory device |
| US7233024B2 (en) * | 2003-03-31 | 2007-06-19 | Sandisk 3D Llc | Three-dimensional memory device incorporating segmented bit line memory array |
| US7335906B2 (en) * | 2003-04-03 | 2008-02-26 | Kabushiki Kaisha Toshiba | Phase change memory device |
| JP4278140B2 (ja) * | 2003-09-03 | 2009-06-10 | シャープ株式会社 | 半導体記憶装置 |
| US20050230724A1 (en) * | 2004-04-16 | 2005-10-20 | Sharp Laboratories Of America, Inc. | 3D cross-point memory array with shared connections |
| US6972985B2 (en) * | 2004-05-03 | 2005-12-06 | Unity Semiconductor Corporation | Memory element having islands |
| JP2007536680A (ja) * | 2004-05-03 | 2007-12-13 | ユニティ・セミコンダクター・コーポレーション | 不揮発性プログラマブルメモリ |
| JP2006203098A (ja) | 2005-01-24 | 2006-08-03 | Sharp Corp | 不揮発性半導体記憶装置 |
| US20070132049A1 (en) * | 2005-12-12 | 2007-06-14 | Stipe Barry C | Unipolar resistance random access memory (RRAM) device and vertically stacked architecture |
-
2008
- 2008-06-20 JP JP2008555554A patent/JP4280302B2/ja active Active
- 2008-06-20 US US12/513,914 patent/US7920408B2/en active Active
- 2008-06-20 WO PCT/JP2008/001603 patent/WO2009001534A1/ja not_active Ceased
- 2008-06-20 CN CN2008800009969A patent/CN101548336B/zh active Active
-
2009
- 2009-03-06 JP JP2009053994A patent/JP5222761B2/ja active Active
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9653681B2 (en) | 2015-03-12 | 2017-05-16 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
| US10014467B2 (en) | 2015-03-12 | 2018-07-03 | Toshiba Memory Corporation | Semiconductor memory device |
Also Published As
| Publication number | Publication date |
|---|---|
| CN101548336B (zh) | 2012-07-11 |
| WO2009001534A1 (ja) | 2008-12-31 |
| JP2009199713A (ja) | 2009-09-03 |
| US20100046273A1 (en) | 2010-02-25 |
| JPWO2009001534A1 (ja) | 2010-08-26 |
| CN101548336A (zh) | 2009-09-30 |
| US7920408B2 (en) | 2011-04-05 |
| JP4280302B2 (ja) | 2009-06-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5222761B2 (ja) | 抵抗変化型不揮発性記憶装置 | |
| JP2009199713A5 (ja) | ||
| JP2009004725A (ja) | 抵抗変化型不揮発性記憶装置 | |
| JP4445398B2 (ja) | 相変化メモリ装置 | |
| JP5016151B2 (ja) | 抵抗変化型不揮発性記憶装置 | |
| JP5606479B2 (ja) | 半導体記憶装置 | |
| JP5557419B2 (ja) | 半導体装置 | |
| JP5508944B2 (ja) | 半導体記憶装置 | |
| JP5846124B2 (ja) | 半導体記憶装置 | |
| JP5589577B2 (ja) | 抵抗変化型メモリデバイス | |
| JP2016167332A (ja) | 記憶装置 | |
| KR102414814B1 (ko) | 저항형 메모리 | |
| KR20200038855A (ko) | 저항 변화형 랜덤 액세스 메모리 | |
| JP4903919B1 (ja) | 抵抗変化型不揮発性記憶装置 | |
| JP2013200929A (ja) | 半導体記憶装置 | |
| CN101233578B (zh) | 半导体存储装置 | |
| JP5427959B2 (ja) | 半導体記憶装置 | |
| JP2020047834A (ja) | 記憶装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110616 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110616 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110804 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110808 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20120208 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121127 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130122 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130212 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130311 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160315 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5222761 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |