JP4596001B2 - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- JP4596001B2 JP4596001B2 JP2007320303A JP2007320303A JP4596001B2 JP 4596001 B2 JP4596001 B2 JP 4596001B2 JP 2007320303 A JP2007320303 A JP 2007320303A JP 2007320303 A JP2007320303 A JP 2007320303A JP 4596001 B2 JP4596001 B2 JP 4596001B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- semiconductor device
- wiring
- dielectric constant
- groove
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H10W20/49—
-
- H10W72/00—
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K26/00—Working by laser beam, e.g. welding, cutting or boring
- B23K26/36—Removing material
- B23K26/362—Laser etching
- B23K26/364—Laser etching for making a groove or trench, e.g. for scribing a break initiation groove
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K26/00—Working by laser beam, e.g. welding, cutting or boring
- B23K26/36—Removing material
- B23K26/40—Removing material taking account of the properties of the material involved
-
- H10P54/00—
-
- H10W20/48—
-
- H10W72/012—
-
- H10W72/0198—
-
- H10W72/20—
-
- H10W74/014—
-
- H10W74/129—
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K2103/00—Materials to be soldered, welded or cut
- B23K2103/16—Composite materials, e.g. fibre reinforced
- B23K2103/166—Multilayered materials
- B23K2103/172—Multilayered materials wherein at least one of the layers is non-metallic
-
- H10W70/05—
-
- H10W72/01331—
-
- H10W72/07251—
-
- H10W72/242—
-
- H10W72/251—
-
- H10W72/29—
-
- H10W74/127—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Plasma & Fusion (AREA)
- Mechanical Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
請求項2に記載の発明は、請求項1に記載の発明において、前記溝内の少なくとも一部を含む前記パッシベーション膜上に前記保護膜を形成する工程は、前記第1、第2の溝以外の前記溝内を含む前記パッシベーション膜上に前記保護膜を形成する工程であることを特徴とするものである。
請求項3に記載の発明は、請求項1に記載の発明において、前記溝内の少なくとも一部を含む前記パッシベーション膜上に前記保護膜を形成する工程は、前記第1、第2の溝を含むすべての前記溝内を含む前記パッシベーション膜上に前記保護膜を形成する工程であることを特徴とするものである。
請求項4に記載の発明は、請求項2または3に記載の発明において、前記上層配線を形成した後に、前記上層配線の接続パッド部上に柱状電極を形成し、前記柱状電極の周囲に封止膜を形成し、前記柱状電極上に半田ボールを形成し、前記封止膜、前記保護膜および前記半導体ウエハを前記ダイシングストリートに沿って切断することを特徴とするものである。
請求項5に記載の発明は、請求項1に記載の発明において、前記低誘電率膜は、Si−O結合とSi−H結合を有するポリシロキサン系材料、Si−O結合とSi−CH3結合を有するポリシロキサン系材料、炭素添加酸化シリコン、有機ポリマー系のlow−k材料のいずれかを含み、あるいは、フッ素添加酸化シリコン、ボロン添加酸化シリコン、酸化シリコンのいずれかであってポーラス型のものを含むことを特徴とするものである。
請求項6に記載の発明は、請求項1に記載の発明において、前記低誘電率膜のガラス転移温度は400℃以上であることを特徴とするものである。
図1はこの発明の第1実施形態としての製造方法により製造された半導体装置の一例の断面図を示す。この半導体装置はシリコン基板(半導体基板)1を備えている。シリコン基板1の上面には所定の機能の集積回路(図示せず)が設けられ、上面周辺部には、2個のみを図示するが実際には多数の、アルミニウム系金属等からなる接続パッド2が集積回路に接続されて設けられている。
図16はこの発明の第2実施形態としての製造方法により製造された半導体装置の一例の断面図を示す。この半導体装置において、図1に示す半導体装置と異なる点は、シリコン基板1の上面において接続パッド2の外側の周辺部を除く領域に低誘電率膜配線積層構造部3を設け、低誘電率膜配線積層構造部3の外側におけるシリコン基板1の周辺部上面に封止膜15を設けた点である。
図21はこの発明の第3実施形態としての製造方法により製造された半導体装置の一例の断面図を示す。この半導体装置において、図1に示す半導体装置と異なる点は、シリコン基板1の上面において接続パッド2の外側の周辺部を除く領域に低誘電率膜配線積層構造部3を設け、低誘電率膜配線積層構造部3の外側におけるシリコン基板1の周辺部上面に保護膜9を設けた点である。
上記各実施形態では、保護膜9上に上層配線11を形成し、この上層配線11の接続パッド部上に柱状電極14を形成した構造を有するものであるが、この発明は、保護膜9上に接続パッド部のみからなる上層配線を形成し、この接続パッド部のみからなる上層配線上に半田ボール16等の外部接続用バンプ電極を形成する構造に適用することもできる。
2 接続パッド
3 低誘電率膜配線積層構造部
4 低誘電率膜
5 配線
7 パッシベーション膜
9 保護膜
11 上層配線
14 柱状電極
15 封止膜
16 半田ボール
21 半導体ウエハ
22a 必要半導体装置形成領域
22b 不必要半導体装置形成領域
22c 余剰領域
23 ダイシングストリート
Claims (6)
- 半導体基板上に低誘電率膜と配線とが積層された低誘電率膜配線積層構造部、無機材料からなるパッシベーション膜および有機材料からなる保護膜が設けられ、前記保護膜上に前記配線に接続される上層配線が設けられた半導体装置の製造方法において、
半導体ウエハの一面上に前記低誘電率膜と前記配線とが積層して形成され、その上に前記パッシベーション膜が形成されたものを準備する工程と、
少なくともダイシングストリートの一部に対応する領域における前記パッシベーション膜、前記配線および前記低誘電率膜をレーザビームの照射により除去して溝を形成する工程と、
前記溝内の少なくとも一部を含む前記パッシベーション膜上に前記保護膜を形成する工程と、
前記保護膜上に前記上層配線を前記配線に接続させて形成する工程と、
少なくとも前記保護膜および前記半導体ウエハを前記ダイシングストリートに沿って切断する工程と、
を含み、前記溝を形成する工程は、前記半導体ウエハの必要半導体装置形成領域の周囲における前記ダイシングストリート上およびその両側の領域における前記パッシベーション膜をフォトリソグラフィ法により除去して第1の溝を形成し、前記第1の溝を介して露出された前記低誘電率膜をレーザビームの照射により除去して第2の溝を形成し、且つ、それ以外の前記ダイシングストリート上およびその両側の領域における前記パッシベーション膜、前記配線および前記低誘電率膜をレーザビームの照射により除去して溝を形成する工程であることを特徴とする半導体装置の製造方法。 - 請求項1に記載の発明において、前記溝内の少なくとも一部を含む前記パッシベーション膜上に前記保護膜を形成する工程は、前記第1、第2の溝以外の前記溝内を含む前記パッシベーション膜上に前記保護膜を形成する工程であることを特徴とする半導体装置の製造方法。
- 請求項1に記載の発明において、前記溝内の少なくとも一部を含む前記パッシベーション膜上に前記保護膜を形成する工程は、前記第1、第2の溝を含むすべての前記溝内を含む前記パッシベーション膜上に前記保護膜を形成する工程であることを特徴とする半導体装置の製造方法。
- 請求項2または3に記載の発明において、前記上層配線を形成した後に、前記上層配線の接続パッド部上に柱状電極を形成し、前記柱状電極の周囲に封止膜を形成し、前記柱状電極上に半田ボールを形成し、前記封止膜、前記保護膜および前記半導体ウエハを前記ダイシングストリートに沿って切断することを特徴とする半導体装置の製造方法。
- 請求項1に記載の発明において、前記低誘電率膜は、Si−O結合とSi−H結合を有するポリシロキサン系材料、Si−O結合とSi−CH3結合を有するポリシロキサン系材料、炭素添加酸化シリコン、有機ポリマー系のlow−k材料のいずれかを含み、あるいは、フッ素添加酸化シリコン、ボロン添加酸化シリコン、酸化シリコンのいずれかであってポーラス型のものを含むことを特徴とする半導体装置の製造方法。
- 請求項1に記載の発明において、前記低誘電率膜のガラス転移温度は400℃以上であることを特徴とする半導体装置の製造方法。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007320303A JP4596001B2 (ja) | 2007-12-12 | 2007-12-12 | 半導体装置の製造方法 |
| US12/330,745 US7888238B2 (en) | 2007-12-12 | 2008-12-09 | Method of manufacturing semiconductor device having semiconductor formation regions of different planar sizes |
| TW097147933A TW200935517A (en) | 2007-12-12 | 2008-12-10 | Method of manufacturing semiconductor device |
| KR1020080125634A KR101053026B1 (ko) | 2007-12-12 | 2008-12-11 | 반도체장치의 제조방법 |
| CN2008101843979A CN101459055B (zh) | 2007-12-12 | 2008-12-12 | 半导体器件的制造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007320303A JP4596001B2 (ja) | 2007-12-12 | 2007-12-12 | 半導体装置の製造方法 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009259414A Division JP2010093273A (ja) | 2009-11-13 | 2009-11-13 | 半導体装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2009146960A JP2009146960A (ja) | 2009-07-02 |
| JP4596001B2 true JP4596001B2 (ja) | 2010-12-08 |
Family
ID=40753825
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007320303A Expired - Fee Related JP4596001B2 (ja) | 2007-12-12 | 2007-12-12 | 半導体装置の製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7888238B2 (ja) |
| JP (1) | JP4596001B2 (ja) |
| KR (1) | KR101053026B1 (ja) |
| CN (1) | CN101459055B (ja) |
| TW (1) | TW200935517A (ja) |
Families Citing this family (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4449824B2 (ja) * | 2005-06-01 | 2010-04-14 | カシオ計算機株式会社 | 半導体装置およびその実装構造 |
| TWI364793B (en) * | 2007-05-08 | 2012-05-21 | Mutual Pak Technology Co Ltd | Package structure for integrated circuit device and method of the same |
| US8183095B2 (en) | 2010-03-12 | 2012-05-22 | Stats Chippac, Ltd. | Semiconductor device and method of forming sacrificial protective layer to protect semiconductor die edge during singulation |
| US7767496B2 (en) | 2007-12-14 | 2010-08-03 | Stats Chippac, Ltd. | Semiconductor device and method of forming interconnect structure for encapsulated die having pre-applied protective layer |
| US8456002B2 (en) | 2007-12-14 | 2013-06-04 | Stats Chippac Ltd. | Semiconductor device and method of forming insulating layer disposed over the semiconductor die for stress relief |
| US9318441B2 (en) | 2007-12-14 | 2016-04-19 | Stats Chippac, Ltd. | Semiconductor device and method of forming sacrificial adhesive over contact pads of semiconductor die |
| US8343809B2 (en) * | 2010-03-15 | 2013-01-01 | Stats Chippac, Ltd. | Semiconductor device and method of forming repassivation layer with reduced opening to contact pad of semiconductor die |
| JP4645863B2 (ja) * | 2008-09-09 | 2011-03-09 | カシオ計算機株式会社 | 半導体装置の製造方法 |
| JP2010263145A (ja) * | 2009-05-11 | 2010-11-18 | Panasonic Corp | 半導体装置及びその製造方法 |
| US9059110B2 (en) | 2009-09-04 | 2015-06-16 | X-Fab Semiconductor Foundries Ag | Reduction of fluorine contamination of bond pads of semiconductor devices |
| US9548240B2 (en) | 2010-03-15 | 2017-01-17 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming repassivation layer for robust low cost fan-out semiconductor package |
| TWI509739B (zh) * | 2010-05-06 | 2015-11-21 | Xenogenic Dev Ltd Liability Company | 半導體裝置的製造方法 |
| US8563405B2 (en) * | 2010-05-06 | 2013-10-22 | Ineffable Cellular Limited Liability Company | Method for manufacturing semiconductor device |
| US10153237B2 (en) * | 2016-03-21 | 2018-12-11 | Xintec Inc. | Chip package and method for forming the same |
| JP7065741B2 (ja) * | 2018-09-25 | 2022-05-12 | 東京エレクトロン株式会社 | 半導体装置の製造方法 |
| KR20230031712A (ko) * | 2021-08-27 | 2023-03-07 | 삼성전자주식회사 | 크랙 방지 구조를 포함한 반도체 소자 |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000150646A (ja) * | 1998-11-11 | 2000-05-30 | Sony Corp | 半導体装置およびその製造方法 |
| JP2004296905A (ja) * | 2003-03-27 | 2004-10-21 | Toshiba Corp | 半導体装置 |
| JP4285079B2 (ja) | 2003-05-22 | 2009-06-24 | カシオ計算機株式会社 | 半導体装置の製造方法 |
| US7944064B2 (en) * | 2003-05-26 | 2011-05-17 | Casio Computer Co., Ltd. | Semiconductor device having alignment post electrode and method of manufacturing the same |
| US7804043B2 (en) * | 2004-06-15 | 2010-09-28 | Laserfacturing Inc. | Method and apparatus for dicing of thin and ultra thin semiconductor wafer using ultrafast pulse laser |
| JP2006054246A (ja) * | 2004-08-10 | 2006-02-23 | Disco Abrasive Syst Ltd | ウエーハの分離方法 |
| CN101057324B (zh) * | 2004-11-16 | 2011-11-09 | 罗姆股份有限公司 | 半导体装置及半导体装置的制造方法 |
| JP2006173548A (ja) * | 2004-11-16 | 2006-06-29 | Rohm Co Ltd | 半導体装置および半導体装置の製造方法 |
| JP2007165402A (ja) * | 2005-12-09 | 2007-06-28 | Rohm Co Ltd | 半導体装置 |
| JP2007287780A (ja) * | 2006-04-13 | 2007-11-01 | Toshiba Corp | 半導体装置の製造方法及び半導体装置 |
| KR100703816B1 (ko) * | 2006-04-21 | 2007-04-04 | 삼성전자주식회사 | 웨이퍼 레벨 반도체 모듈과 그 제조 방법 |
-
2007
- 2007-12-12 JP JP2007320303A patent/JP4596001B2/ja not_active Expired - Fee Related
-
2008
- 2008-12-09 US US12/330,745 patent/US7888238B2/en not_active Expired - Fee Related
- 2008-12-10 TW TW097147933A patent/TW200935517A/zh unknown
- 2008-12-11 KR KR1020080125634A patent/KR101053026B1/ko not_active Expired - Fee Related
- 2008-12-12 CN CN2008101843979A patent/CN101459055B/zh not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| KR20090063126A (ko) | 2009-06-17 |
| US20090155982A1 (en) | 2009-06-18 |
| CN101459055B (zh) | 2010-12-22 |
| CN101459055A (zh) | 2009-06-17 |
| KR101053026B1 (ko) | 2011-08-01 |
| JP2009146960A (ja) | 2009-07-02 |
| TW200935517A (en) | 2009-08-16 |
| US7888238B2 (en) | 2011-02-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4596001B2 (ja) | 半導体装置の製造方法 | |
| JP4666028B2 (ja) | 半導体装置 | |
| JP4193897B2 (ja) | 半導体装置およびその製造方法 | |
| US8871627B2 (en) | Semiconductor device having low dielectric insulating film and manufacturing method of the same | |
| JP5393722B2 (ja) | 半導体装置 | |
| JP2010093273A (ja) | 半導体装置の製造方法 | |
| JP4645863B2 (ja) | 半導体装置の製造方法 | |
| CN101569010B (zh) | 具有低介电性绝缘膜的半导体器件及其制造方法 | |
| JP4974384B2 (ja) | 半導体装置の製造方法 | |
| JP4956465B2 (ja) | 半導体装置の製造方法 | |
| JP5004907B2 (ja) | 半導体装置の製造方法 | |
| JP4913563B2 (ja) | 半導体装置の製造方法 | |
| JP2008130886A (ja) | 半導体装置の製造方法 | |
| JP2009135421A (ja) | 半導体装置およびその製造方法 | |
| JP4770892B2 (ja) | 半導体装置の製造方法 | |
| JP2009135420A (ja) | 半導体装置およびその製造方法 | |
| JP2011211040A (ja) | 半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090410 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090901 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090915 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091113 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100824 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100906 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131001 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131001 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131001 Year of fee payment: 3 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131001 Year of fee payment: 3 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |