[go: up one dir, main page]

JP4034362B2 - 液晶ディスプレイ用のセレクト・ライン・スキャナとして使用されるシフト・レジスタ - Google Patents

液晶ディスプレイ用のセレクト・ライン・スキャナとして使用されるシフト・レジスタ Download PDF

Info

Publication number
JP4034362B2
JP4034362B2 JP26421994A JP26421994A JP4034362B2 JP 4034362 B2 JP4034362 B2 JP 4034362B2 JP 26421994 A JP26421994 A JP 26421994A JP 26421994 A JP26421994 A JP 26421994A JP 4034362 B2 JP4034362 B2 JP 4034362B2
Authority
JP
Japan
Prior art keywords
transistor
pull
coupled
transistors
control electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP26421994A
Other languages
English (en)
Other versions
JPH07182891A (ja
Inventor
ウェイスブロッド シャーマン
イスマット アラ ハク ルキヤ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Licensing Corp
Original Assignee
RCA Licensing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Licensing Corp filed Critical RCA Licensing Corp
Publication of JPH07182891A publication Critical patent/JPH07182891A/ja
Application granted granted Critical
Publication of JP4034362B2 publication Critical patent/JP4034362B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【0001】
【産業上の利用分野】
本発明は、一般的には、シフト・レジスタに関し、特に、液晶ディスプレイ用のセレクト・ライン・スキャナとして使用されるシフト・レジスタ・ステージに関する。
【0002】
なお、本明細書の記述は本件出願の優先権の基礎たる米国特許出願第08/141,364号(1993年10月28日出願)および米国特許出願第08/193,930号(1994年2月9日出願)の明細書の記載に基づくものであって、当該米国特許出願の番号を参照することによって当該米国特許出願の明細書の記載内容が本明細書の一部分を構成するものとする。
【0003】
【背景技術】
液晶テレビジョンやコンピュータ・ディスプレイ(LCD) は、この分野では公知である。例えば、米国特許第4,742,346 号および第4,766,430 号(共に、G.G. Gillette 他に与えられた特許である)を参照することができる。これらのジレット特許に記載されているタイプのディスプレイは、データ・ライン(data line) とセレクト・ライン(select line) の交点に配列された液晶セルのマトリックスからなっている。セレクト・ラインはセレクト・ライン・スキャナ(select line scanner) によって順次に選択されて、これにより、ディスプレイの水平ラインが得られる。データ・ラインは、セレクト・ラインが順次に選択されるとき、輝度(グレースケール−中間調)信号を液晶セルのカラムに印加する。
【0004】
駆動回路 (drive circuitry)はセレクト・ライン・スキャナを駆動させて、表示すべき水平ラインを選択するものであるが、この駆動回路は、好ましくは、液晶セルと同じ基板上に直接的に実装され、液晶セルの製作と同時に作られている。また、テレビジョンまたはコンピュータ・ディスプレイでは非常に多数のデータ・ラインとセレクト・ラインが必要になることから、さらに、ピクセル・ピッチが狭いことが駆動回路をレイアウトするとき利用できるスペースの制約となっていることから、回路を可能な限り単純化することが重要である。
【0005】
図1は、米国特許第5,222,082 号に記載されている公知のスキャン・レジスタの例を示す図であり、このレジスタは液晶ディスプレイ・デバイスと一緒に集積化することが可能である。このレジスタは多相クロック信号 (multiphase clocking signal) C1,C2,C3で駆動され、異なるクロック位相がそれぞれ異なるスキャン・レジスタ・ステージ(scan register stage) 11に印加されている。
【0006】
図2は、スキャン・レジスタ・ステージの1つを示す詳細図である。スキャン・レジスタ・ステージは、トランジスタ18と19からなる入力セクション (input section)と、トランジスタ20と21からなる中間セクション (intermediate section) と、トランジスタ16と17からなる出力セクション (output section) とを含んでいる。
【0007】
出力セクションはプッシュプル増幅器 (push-pull amplifier)の構成になっており、クロック供給電圧 (clocked supply potential) がその供給接続線 (supply connection)14に印加されている。出力信号は、トランジスタ16と17の共通接続点から得られる。
【0008】
入力セクションはスイッチト増幅器 (switched amplifier) の構成になっており、出力セクションの供給端子に印加されるクロック位相の期間中に、あらかじめ決めた電位が現れるようになっている。入力セクションの出力信号P1は、出力トランジスタ16を駆動するように接続されている。具体的には、出力P1は、トランジスタ18のゲート電極に印加された入力信号に追従している。つまり、入力セクションの出力は、端子14に印加されたクロック位相が高(high)レベルになると、高レベルになり、高レベル信号が出力端子13に現れる。ノードP1に現れた高レベルは、入力信号が低(low) レベルになった時にクロック位相C3が生じるまで、ノードP1でそのまま維持されている。従って、出力トランジスタ16のゲートはクロックC1が高になると、高レベルになって、出力13を充電する通路が得られ、クロックC1が低になると、出力ノード13を放電する通路が得られる。
【0009】
中間セクションは、入力信号に応答して動作するクロック反転増幅器 (clocked inverting amplifier)の構成になっている。この中間セクションの出力は、出力セクションのプルダウン・トランジスタ (pull down transistor) 17のゲート電極に接続されている。中間セクションは、プルアップ・トランジスタ (pull up transistor) 20とプルダウン・トランジスタ21を含んでいる。トランジスタ21のコンダクタンスはトランジスタ20のコンダクタンスよりも大きいので、両方のトランジスタ20,21が同時に導通したときは、ノードP2に現れる出力電位は低レベルのままになっている。従って、入力信号が高レベルのときトランジスタ20に印加されたクロックが高レベルになっていれば、出力トランジスタ17は非導通状態に保たれることになる。しかし、このステージはスキャン・レジスタとして利用されているので、入力信号パルスが現れる頻度は比較的少なくなっている。その結果、ノードP2は、クロック位相C3のクロック・パルスが現れるたびに通常高レベルに充電され、そして、出力トランジスタ17は、通常導通状態になっている。
【0010】
トランジスタ18と20のドレインには、約16ボルトの相対的に正のバイアス電圧VDDが印加されている。従って、ノードP2には、通常、約16ボルトのバイアスがかけられている。この結果、トランジスタ19と17のゲート電極に過剰のストレスがかかるため、それぞれのしきい値電圧が時間の経過と共に大幅に上昇する原因となっている。トランジスタ19のしきい値電圧が上昇すると、ノードP1を放電する能力が減少するので、トランジスタ16をターン・オフするのに余分の時間がかかることになる。この結果、クロックC1電圧の一部が出力ノード13に漏れるおそれがあり、後続のレジスタ・ステージに望ましくない影響を与えるだけでなく、LCDのピクセル行 (row of pixels)が誤ってアドレスされることになる。
【0011】
【発明の概要】
本発明は上記問題を解消するもので、誤った出力値を防止すると共に、消費電力を低減化するシフト・レジスタ・ステージを提供するものである。
【0012】
本発明のシフト・レジスタ・ステージには、同様の形態を有するステージがカスケード接続されて組み込まれており、多相クロック信号(plural phase clock signal )によって駆動されるようになっている。かかるカスケード接続の隣接するステージは、多相クロック信号のいろいろな組合せによって駆動される。このシフト・レジスタ・ステージは入力回路と出力セクションを含んでいる。出力セクションは、直列接続されたプルアップ・トランジスタとプルダウン・トランジスタで構成された増幅器を備え、各トランジスタはそれぞれの制御電極をもっている。直列接続されたトランジスタの接続点は、シフト・レジスタ・ステージの出力端子になっている。入力回路は、その入力端に印加されたスキャン・パルス (scan pulse) に応答して、制御信号を出力する。この制御信号は、プルアップ・トランジスタの制御電極に入力されて、出力スキャン・パルスを出力するように出力セクションを条件づける。クランプ・トランジスタ (clamping transistor)の主要な導通路は、プルアップ・トランジスタの制御電極と、プルアップ・トランジスタをターン・オフするだけの十分な値の電圧源 (source of potential)との間に接続されている。クランプ・トランジスタの制御電極は、前記カスケード接続の後段ステージの1つの出力端子に接続されている。あるいは、前記出力セクションを駆動するクロックパルス位相とは異なる位相のクロック信号源に接続することも可能である。
【0013】
【実施例】
以下、図面を参照して本発明の実施例を詳細に説明する。
【0014】
図3は、本発明の第1実施例によるシフト・レジスタ・ステージを示す図である。このステージは図2のステージに類似しているが、重要な相違点がいくつかある。第1の相違点は、改良されたステージには、追加のトランジスタ25が存在することである。トランジスタ25は、ノードP1と、プルアップ・トランジスタ16をターン・オフするのに十分な基準電位点との間に接続されているドレイン・ソース導通路を持っている。トランジスタ25のゲートは、後段ステージの出力端子に接続されている。現在のステージが、順序番号を付けたステージのカスケード接続においてn番目にあるとき、トランジスタ25のゲートは、n+2番目のステージの出力に接続することが好ましい。但し、トランジスタ25のゲートをn+3番目など他のステージの出力に接続したとしても、良好な結果が得られる。トランジスタ25はノードP1のプルダウンを助長するので、トランジスタ19を設計する際に小型化することができる。実際には、ノードP1のプルダウンの制御を、ほぼ完全にトランジスタ25に任せることができるので、トランジスタ19の機能は、ノードP1がプルダウンされたあと、ノードP1を低レベルに保持するだけでよい。
【0015】
トランジスタ19は、ホールドダウン機能(hold down function)だけが任されているので、より低いゲート電圧で動作させることができる。従って、中間セクションに印加される供給電圧は、例えば、図2のレジスタ・ステージにおける16ボルトから、図3のレジスタ・ステージにおける約2ボルトに低減することができる。このように供給電圧が低減すると、トランジスタ19と17に印加されるゲート電圧が低減するので、トランジスタ19と17におけるしきい値電圧のドリフト量が低減するという効果がある。この結果、ステージの信頼性が大幅に向上すると共に、その耐用寿命が延長されることになる。
【0016】
トランジスタ17のサイズを縮小することも可能である。その理由は、トランジスタ25が含まれていると、a)ノードP1は低レベルに保持されるので、トランジスタ16がトランジスタ17と競合することが防止され、b)正しく動作するための安全係数 (safety factor)がトランジスタ17のしきい値電圧の安定化により増加することが保証されるからである。注目すべきことは、トランジスタ19と17を縮小化できるので、ステージ面積(集積化したときの)を増加することなくトランジスタ25を組み入れることができることである。
【0017】
もう1つの変更は、図2のステージにおいてトランジスタ18のドレイン電極に接続されている電源を除去したことである。この電源は、トランジスタ18のドレイン電極を入力端子に接続することによって置き換えられている。トランジスタ18には、ソース・ドレイン電流がほとんど流れないので、この接続は、前段のカスケード接続ステージの負荷となることがない。電源を除去したことのほかに、この変更には、入力ステージが入力のノイズの影響を受けないという別の効果がある。
【0018】
トランジスタ18のゲート電極とドレイン電極とを接続すると、トランジスタ18はダイオードとして動作することになる。従って、実際には、トランジスタ18はダイオードで置き換えることも可能である。ダイオード接続形トランジスタ18はノードP1を入力パルス振幅(しきい値電圧を引いたもの)まで充電し、そのあと、トランジスタ25と19はノードP1を放電する。ダイオード接続形トランジスタは一方向にだけ導通するので、出力増幅器の供給端子に印加されたクロック信号が高レベルになったとき、ノードP1の電位がより高い電位に上昇するという利点がある。つまり、プルアップ・トランジスタ16のゲート−ドレイン間とゲート−ソース間の容量により、端子14と13に現れたクロック電圧の相当な部分がノードP1に結合されるので、トランジスタ16の駆動能力が向上することになる。
【0019】
図4は、図3に示すタイプの複数のステージをカスケード接続した状態を示す図である。図示の構成では、連続するレジスタ・ステージは3位相クロックC1,C2,C3の異なるクロック位相によって駆動される。各連続レジスタ・ステージの出力端子は、次段のレジスタ・ステージの入力端子に接続されている。ステージnのそれぞれのトランジスタ25のゲート電極は、ステージn+2の出力端子に接続されている。なお、上述したように、それぞれのトランジスタ25のゲート電極は他のステージの出力端子に接続することが可能である。つまり、ステージnのトランジスタ25のゲート電極は、ステージn+3などの出力端子に接続することが可能である。
【0020】
図5は、それぞれのクロック位相および選択したレジスタ・ステージ出力端子の電圧−時間波形を示す図である。上述したように、あるステージの出力信号は次のステージの入力信号となるものである。従って、入力信号が図に示されていないのは、独自の入力信号がないためである。図4のシフト・レジスタは、図示のように3相クロックを使用しているので、図5には、3相クロックが示されている。以上から理解されるように、各出力端子からスキャン・パルスが出力されると、そのスキャン・パルスの直後にだけ出力電位が微小に上昇する。このようなことは、小型化されたトランジスタ19がノードP1を完全にプルダウンしていないで、出力セクションの供給端子に印加されたクロック位相の一部がトランジスタ16を介して漏れていると、それが原因で起こる。トランジスタ25が導通する状態になると、ノードP1は完全にプルダウンされるので、それぞれのトランジスタ16からクロック・パルスがさらに漏れるのが防止される。図5の波形は、それぞれのステージnのそれぞれのトランジスタ25のゲート電極がそれぞれのステージn+3の出力端子に接続されている場合に生成されるものである。
【0021】
図示のように、出力パルスはオーバラップしている。このオーバラップ量は、クロック位相がどれだけオーバラップしているかによって決まる。従って、望ましい出力パルスのオーバラップは、クロック位相のオーバラップを調整することで、特定の応用に合わせて調整することができる。
【0022】
図6は別の実施例によるシフト・レジスタ・ステージを示す図である。このシフト・レジスタ・ステージにおいて、クランプ・トランジスタ(clamping transistor) 25の制御電極には、トランジスタ16のドレイン電極に供給されているクロック位相とは別のクロック位相が供給されている。3位相の非オーバラップ・クロック・システムでは、トランジスタ25は、トランジスタ20と16に供給されていないクロック位相に接続することが可能である。3位相以上のクロック・システムでは、トランジスタ25の制御電極は、トランジスタ20と16に供給されていない代替クロック位相の1つに接続することが可能である。クロック位相がクランプ・トランジスタ25の制御電極に供給されたときの制約は、そのパルスが入力信号パルス位相と、トランジスタ16のドレインに供給されたクロック位相の両方のあとで現れることである。トランジスタ25を、後段のレジスタ・ステージの出力接続点にではなく、クロック位相に接続すると、回路設計者は、集積回路トポロジに関して、いくつかのレイアウトの中から1つを選択することができる。
【0023】
図7は、さらに別の実施例におけるレジスタ・ステージを示す図である。この実施例では、クランプ・トランジスタ255のソース−ドレイン間の通路はノードP1と入力端子12との間に接続され、その制御電極にはクロック位相C3が供給されている。Nステージ・レジスタの入力端子12は、レジスタが動作している時間の少なくとも(N−1)/N番目で低電位(ほぼVSS) に保持されているので、クランプ・トランジスタ255がターン・オンすると、ノードP1を低レベルにクランプしてトランジスタ16をカットオフにする。トランジスタ255のゲートはクロック・サイクルごとにパルスを受けるので、ノードP1は規則正しく、かつ頻繁に低レベルにクランプされることが保証される。
【0024】
トランジスタ21と20に印加されるクロックが、連続する位相、例えば、図5に示すように位相C1とC3になっている、マルチフェーズ・クロック・システムの場合について説明する。端子12への入力パルスは、C3クロック位相と同時に現れることになる。この場合、トランジスタ255は、端子12の入力信号が高レベルであるとき、パルスを受けてオンになる。従って、トランジスタ255はノードP1を高レベルに引き上げることを助長するので、トランジスタ18を小型化することが可能になる。入力パルスが端子12に印加されるクロック・サイクル期間中、ノードP1はクロック・サイクルの全期間にわたって高レベルになっている。しかし、シフト・レジスタの望ましい動作が、これによって影響されることはない。ノードP1は、次のクロック・サイクル期間の間、クロックC3によって低レベルにクランプされる。
【0025】
トランジスタ18のドレイン電極は、VDDのような定電圧源に接続することも、あるいは図3に示すように、入力端子12に接続することも可能である。
【図面の簡単な説明】
【図1】カスケード接続された複数のステージを有する従来のシフト・レジスタを示すブロック図である。
【図2】図1に示したシフト・レジスタで使用される公知のシフト・レジスタ・ステージを示す回路図である。
【図3】本発明の一実施例によるシフト・レジスタを示す回路図である。
【図4】図3に示した複数のステージがカスケード接続されているシフト・レジスタを示すブロック図である。
【図5】図3に示したステージを利用した図4のシフト・レジスタのそれぞれのノードに現れる出力信号とそれぞれのクロック信号を示す相対的タイミング図である。
【図6】本発明の別実施例によるシフト・レジスタを示す回路図である。
【図7】本発明のさらに別実施例によるシフト・レジスタを示す回路図である。
【符号の説明】
12 入力端子
13 出力端子
16 プルアップ・トランジスタ
C1 位相クロック
C2 位相クロック
C3 位相クロック
P1 ノード

Claims (6)

  1. それぞれ入力端子および出力端子を有する実質的に同一なカスケード接続された複数のステージを有するシフトレジスタであって、前記シフトレジスタは、複数の位相シフトクロック信号を生成する手段と、スキャンパルスを供給する手段とを備え、前記シフトレジスタの前記ステージは、
    それぞれ制御電極を有するプルアップトランジスタおよびプルダウントランジスタを含み、かつ、前記複数の位相シフトクロック信号の1つを入力するための端子を有するプッシュプル増幅器を備え、前記プルアップトランジスタおよび前記プルダウントランジスタの各主導通路を直列に接続することにより前記各トランジスタの相互接続部を前記ステージの出力端子として形成する出力セクションと、
    入力回路であって、
    第1および第2のトランジスタを含み、前記第1および第2のトランジスタの各々の導通路は直列に結合され、前記第1および第2のトランジスタの相互接続部は、前記プルアップトランジスタの制御電極に結合された出力端子となっており、前記第1のトランジスタは、前記ステージの前記入力端子に結合された前記スキャンパルスを受信するための制御電極および第1の電極を有し、前記入力端子に印加されるスキャン・パルスに応答する入力セクションと
    3および第4のトランジスタを含み、前記第3および第4のトランジスタの各々の導通路は直列に結合されており、前記第3および第4のトランジスタの相互接続部は、前記プルダウントランジスタの制御電極および前記第2のトランジスタの制御電極に結合された出力端子となっており、前記第3および第4のトランジスタの導通路は電源間に接続されており、前記第3のトランジスタは、前記複数の位相シフトクロック信号の別の1つに結合された制御電極を有し、前記第4のトランジスタは、前記ステージの前記入力端子に結合された制御電極を有する中間セクションと、
    を備え、
    前記プルアップトランジスタおよび前記プルダウントランジスタの各制御電極に結合される第1および第2の制御信号を生成することにより、出力スキャンパルスを生成するよう前記プッシュプル増幅器を条件づける入力回路と、
    制御電極を有するクランプトランジスタであって、前記プルアップトランジスタの制御電極と、前記プルアップ・トランジスタをターン・オフさせるのに十分な値である、前記電源の一方の電位側と、の間に結合されている導通路を有し、該クランプトランジスタの前記制御電極は、後段側にカスケード接続されている複数のステージのうちの少なくとも2段以上前記クランプ・トランジスタから離れた一つのステージの出力端子に結合されている、クランプトランジスタ
    具備したことを特徴とするシフトレジスタ。
  2. 前記入力セクションはダイオード接続形トランジスタおよびトランジスタを含み、前記ダイオード接続形トランジスタおよび前記トランジスタの各々の導通路は直列に結合されており、前記ダイオード接続形トランジスタおよび前記トランジスタの相互接続部は、前記プルアップトランジスタの制御電極に結合された出力端子となっており、前記ダイオード接続形トランジスタは、前記ステージの前記入力端子に結合された前記スキャンパルスを受信するための電極を有す
    とを特徴とする請求項1に記載のシフトレジスタ。
  3. それぞれ入力端子および出力端子を有する実質的に同一なカスケード接続された複数のステージを有するシフトレジスタであって、前記シフトレジスタは、複数の位相シフトクロック信号を生成する手段と、スキャンパルスを供給する手段とを備え、前記カスケード接続されたステージは、
    それぞれ制御電極を有するプルアップトランジスタおよびプルダウントランジスタを含み、かつ、前記複数の位相シフトクロック信号の1つを入力するための端子を有するプッシュプル増幅器を備え、前記プルアップトランジスタおよび前記プルダウントランジスタの各主導通路を直列に接続することにより前記各トランジスタの相互接続部を前記ステージの出力端子として形成する出力セクションと、
    前記プルアップトランジスタの制御電極に結合された出力端子およびスキャンパルスを受信するための入力端子を有する入力セクションであって、前記入力セクションの出力端子は、少なくとも前記スキャンパルスが一方向に遷移している間、前記入力端子に印加される電位変化に追従する入力セクションと、
    クロック駆動される反転増幅器を含み、前記プルダウントランジスタの制御電極に結合された出力端子と、前記カスケード接続されたステージの前記入力端子に結合された入力端子と、電源電圧を印加するための電源端子と、前記反転増幅器を選択的に作動させる前記複数の位相シフトクロック信号の別の1つを印加するクロック入力端子とを有する中間セクションと、
    前記プルアップトランジスタの制御電極と、前記プルアップトランジスタをターンオフさせるだけの十分な値である電源の一方の電位側との間に結合された導通路を有するクランプ・トランジスタであって、かつ、前記ステージの複数の後段ステージうちの少なくとも2段以上前記クランプ・トランジスタから離れた1つのステージの出力端子に結合された制御電極を有するクランプトランジスタと、
    を具備し、
    記中間セクション第1および第2のトランジスタを含み、該第1および第2のトランジスタの各々の導通路は電源の間に直列接続されており、該第1および第2のトランジスタの相互接続部は前記中間セクションの出力端子となっており、該第1のトランジスタは、前記複数の位相シフトクロック信号の前記別の1つに結合された制御電極を有し、該第2のトランジスタは、前記入力端子に結合された制御電極を有し、
    記入力セクション、第3および第4のトランジスタを含み、該第3および第4のトランジスタの各々の導通路は直列に結合され、該第3および第4のトランジスタの相互接続部は前記入力セクションの出力端子となり、該第3のトランジスタは、前記入力端子に結合された制御電極および第1の電極を有し、該第4のトランジスタは、前記中間セクションの前記出力端子に結合された制御電極を有す
    とを特徴とするシフトレジスタ。
  4. 前記入力セクションはダイオード接続形トランジスタおよびトランジスタを含み、その各々の導通路は直列に結合され、前記ダイオード接続形トランジスタおよびトランジスタの相互接続部は前記入力セクションの出力端子となり、前記ダイオード接続形トランジスタは、前記入力セクションの前記入力端子に結合された電極を有し、前記トランジスタは、前記中間セクションの前記出力端子に結合された制御電極を有す
    とを特徴とする請求項3に記載のシフトレジスタ。
  5. それぞれ入力端子および出力端子を有する実質的に同一なカスケード接続された複数のステージを有するシフトレジスタであって、前記シフトレジスタは、複数の位相シフトクロック信号を生成する手段と、スキャンパルスを供給する手段とを備え、前記カスケード接続されたステージは、
    それぞれ制御電極を有するプルアップトランジスタおよびプルダウントランジスタを含み、かつ、前記複数の位相シフトクロック信号のうちの1つを入力するためのクロック入力端子を有するプッシュプル増幅器を備え、前記プルアップトランジスタおよび前記プルダウントランジスタの各主導通路を直列に接続することにより前記各トランジスタの相互接続部を前記ステージの出力端子として形成する出力セクションと、
    前記入力端子に印加されるスキャンパルスに応答して、前記プルアップトランジスタおよび前記プルダウントランジスタの各制御電極に結合される第1および第2の制御信号を生成することにより、出力スキャンパルスを生成するよう前記プッシュプル増幅器を条件づける入力回路と、
    制御電極を有するクランプトランジスタであって、前記プルアップトランジスタの制御電極と、前記プルアップ・トランジスタをターン・オフさせるのに十分な値である、電源の一方の電位側と、の間に結合されている導通路を有するクランプトランジスタと、
    前記複数の位相シフトクロック信号の前記1つと位相がずれている制御信号を前記クランプトランジスタの制御電極に印加する手段と、
    を具備し、
    記クランプトランジスタの制御電極に制御信号を印加する前記手段は、前記プッシュプル増幅器のクロック入力端子に結合されている前記1つの位相シフトクロック信号とは位相が異なる位相シフトクロック信号を、前記クランプトランジスタの制御電極に結合し、
    前記入力回路は、
    第1および第2のトランジスタを含み、前記第1および第2のトランジスタの各々の導通路は直列に結合され、前記第1および第2のトランジスタの相互接続部は、前記プルアップトランジスタの制御電極に結合された出力端子となっており、前記第1のトランジスタは、前記ステージの前記入力端子に結合された前記スキャンパルスを受信するための制御電極および第1の電極を有する入力セクションと、
    3および第4のトランジスタを含み、前記第3および第4のトランジスタの各々の導通路は直列に結合されており、前記第3および第4のトランジスタの相互接続部は、前記プルダウントランジスタの制御電極および前記第2のトランジスタの制御電極に結合された出力端子となっており、前記第3および第4のトランジスタの導通路は電源間に接続されており、前記第3のトランジスタは、前記複数の位相シフトクロック信号の1つに結合された制御電極を有し、前記第4のトランジスタは、前記ステージの前記入力端子に結合された制御電極を有する中間セクションと
    を有することを特徴とするシフトレジスタ。
  6. 前記入力セクションはダイオード接続形トランジスタおよびトランジスタを含み、前記ダイオード接続形トランジスタおよび前記トランジスタの各々の導通路は直列に結合されており、前記ダイオード接続形トランジスタおよび前記トランジスタの相互接続部は、前記プルアップトランジスタの制御電極に結合された出力端子となっており、前記ダイオード接続形トランジスタは、前記ステージの前記入力端子に結合された前記スキャンパルスを受信するための電極を有す
    とを特徴とする請求項に記載のシフトレジスタ。
JP26421994A 1993-10-28 1994-10-27 液晶ディスプレイ用のセレクト・ライン・スキャナとして使用されるシフト・レジスタ Expired - Fee Related JP4034362B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US14136493A 1993-10-28 1993-10-28
US19393094A 1994-02-09 1994-02-09
US141364 1994-02-09
US193930 1994-02-09

Publications (2)

Publication Number Publication Date
JPH07182891A JPH07182891A (ja) 1995-07-21
JP4034362B2 true JP4034362B2 (ja) 2008-01-16

Family

ID=26839036

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26421994A Expired - Fee Related JP4034362B2 (ja) 1993-10-28 1994-10-27 液晶ディスプレイ用のセレクト・ライン・スキャナとして使用されるシフト・レジスタ

Country Status (12)

Country Link
US (1) US5410583A (ja)
EP (1) EP0651395B1 (ja)
JP (1) JP4034362B2 (ja)
KR (1) KR100317408B1 (ja)
CN (1) CN1049755C (ja)
DE (1) DE69420667T2 (ja)
ES (1) ES2135519T3 (ja)
MY (1) MY119362A (ja)
RU (1) RU2116678C1 (ja)
SG (1) SG87733A1 (ja)
TR (1) TR28054A (ja)
TW (1) TW355782B (ja)

Families Citing this family (143)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6919874B1 (en) 1994-05-17 2005-07-19 Thales Avionics Lcd S.A. Shift register using M.I.S. transistors and supplementary column
FR2720185B1 (fr) * 1994-05-17 1996-07-05 Thomson Lcd Registre à décalage utilisant des transistors M.I.S. de même polarité.
US5517542A (en) * 1995-03-06 1996-05-14 Thomson Consumer Electronics, S.A. Shift register with a transistor operating in a low duty cycle
US5701136A (en) * 1995-03-06 1997-12-23 Thomson Consumer Electronics S.A. Liquid crystal display driver with threshold voltage drift compensation
US6011535A (en) * 1995-11-06 2000-01-04 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device and scanning circuit
US5949398A (en) * 1996-04-12 1999-09-07 Thomson Multimedia S.A. Select line driver for a display matrix with toggling backplane
US5859630A (en) * 1996-12-09 1999-01-12 Thomson Multimedia S.A. Bi-directional shift register
KR100242244B1 (ko) 1997-08-09 2000-02-01 구본준 스캐닝 회로
JPH1186586A (ja) * 1997-09-03 1999-03-30 Furontetsuku:Kk シフトレジスタ装置および表示装置
JP3972270B2 (ja) * 1998-04-07 2007-09-05 ソニー株式会社 画素駆動回路および駆動回路一体型画素集積装置
US6940300B1 (en) 1998-09-23 2005-09-06 International Business Machines Corporation Integrated circuits for testing an active matrix display array
KR100438525B1 (ko) * 1999-02-09 2004-07-03 엘지.필립스 엘시디 주식회사 쉬프트 레지스터 회로
FR2787913B1 (fr) * 1998-10-21 2004-08-27 Lg Philips Lcd Co Ltd Registre a decalage
US6437596B1 (en) 1999-01-28 2002-08-20 International Business Machines Corporation Integrated circuits for testing a display array
JP3777894B2 (ja) * 1999-08-06 2006-05-24 カシオ計算機株式会社 シフトレジスタ及び電子装置
JP3809750B2 (ja) * 1999-12-02 2006-08-16 カシオ計算機株式会社 シフトレジスタ及び電子装置
TW525139B (en) * 2001-02-13 2003-03-21 Samsung Electronics Co Ltd Shift register, liquid crystal display using the same and method for driving gate line and data line blocks thereof
JP4761643B2 (ja) * 2001-04-13 2011-08-31 東芝モバイルディスプレイ株式会社 シフトレジスタ、駆動回路、電極基板及び平面表示装置
JP4310939B2 (ja) * 2001-06-29 2009-08-12 カシオ計算機株式会社 シフトレジスタ及び電子装置
KR100803163B1 (ko) * 2001-09-03 2008-02-14 삼성전자주식회사 액정표시장치
KR100415618B1 (ko) * 2001-12-26 2004-01-24 엘지.필립스 엘시디 주식회사 쉬프트 레지스터
KR100830903B1 (ko) * 2001-12-27 2008-05-22 삼성전자주식회사 쉬프트 레지스터 및 이를 갖는 액정표시장치
KR100860239B1 (ko) * 2002-04-08 2008-09-25 삼성전자주식회사 액정표시장치
AU2003214699A1 (en) 2002-04-08 2003-10-27 Samsung Electronics Co., Ltd. Liquid crystal display device
JP3774678B2 (ja) * 2002-05-10 2006-05-17 アルプス電気株式会社 シフトレジスタ装置および表示装置
KR100863502B1 (ko) * 2002-07-02 2008-10-15 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
WO2003104879A2 (en) * 2002-06-01 2003-12-18 Samsung Electronics Co., Ltd. Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
WO2003107314A2 (en) * 2002-06-01 2003-12-24 Samsung Electronics Co., Ltd. Method of driving a shift register, a shift register, a liquid crystal display device having the shift register
US7327169B2 (en) * 2002-09-25 2008-02-05 Semiconductor Energy Laboratory Co., Ltd. Clocked inverter, NAND, NOR and shift register
KR100910562B1 (ko) 2002-12-17 2009-08-03 삼성전자주식회사 표시 장치의 구동 장치
GB2397710A (en) * 2003-01-25 2004-07-28 Sharp Kk A shift register for an LCD driver, comprising reset-dominant RS flip-flops
US7319452B2 (en) * 2003-03-25 2008-01-15 Samsung Electronics Co., Ltd. Shift register and display device having the same
KR101022293B1 (ko) * 2003-03-25 2011-03-21 삼성전자주식회사 쉬프트 레지스터 및 이를 갖는 표시 장치
CN100358052C (zh) * 2003-04-04 2007-12-26 胜华科技股份有限公司 移位寄存器
KR100962660B1 (ko) 2003-05-31 2010-06-11 삼성전자주식회사 게이트 구동회로
CN100359607C (zh) * 2003-06-04 2008-01-02 友达光电股份有限公司 移位寄存电路
JP4535696B2 (ja) * 2003-06-27 2010-09-01 三洋電機株式会社 表示装置
JP4565816B2 (ja) * 2003-06-30 2010-10-20 三洋電機株式会社 表示装置
JP4522057B2 (ja) * 2003-06-30 2010-08-11 三洋電機株式会社 表示装置
US7289594B2 (en) 2004-03-31 2007-10-30 Lg.Philips Lcd Co., Ltd. Shift registrer and driving method thereof
KR101030528B1 (ko) * 2004-05-27 2011-04-26 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 사용한 액정표시장치
US8027243B2 (en) * 2004-06-25 2011-09-27 Lg Electronics Inc. Allocation of radio resource in orthogonal frequency division multiplexing system
KR101019416B1 (ko) 2004-06-29 2011-03-07 엘지디스플레이 주식회사 쉬프트레지스터 및 이를 포함하는 평판표시장치
TWI393093B (zh) * 2004-06-30 2013-04-11 Samsung Display Co Ltd 移位暫存器,具有該移位暫存器之顯示裝置,及其驅動方法
KR101044920B1 (ko) * 2004-07-28 2011-06-28 엘지디스플레이 주식회사 액정표시장치용 게이트 구동회로 및 이를 이용한액정표시장치
KR101057297B1 (ko) * 2004-08-31 2011-08-22 엘지디스플레이 주식회사 내장형 게이트 드라이버 및 이를 구비한 표시장치
KR101074402B1 (ko) * 2004-09-23 2011-10-17 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
KR101053207B1 (ko) * 2004-10-06 2011-08-01 엘지디스플레이 주식회사 오버랩 구동을 위한 액정표시장치용 쉬프트레지스터 및 그스테이지 회로
KR101055207B1 (ko) * 2004-11-11 2011-08-08 엘지디스플레이 주식회사 쉬프트 레지스터
KR101055208B1 (ko) * 2004-11-11 2011-08-08 엘지디스플레이 주식회사 쉬프트 레지스터
JP4794158B2 (ja) * 2004-11-25 2011-10-19 三洋電機株式会社 表示装置
KR101078454B1 (ko) * 2004-12-31 2011-10-31 엘지디스플레이 주식회사 잡음이 제거된 쉬프트레지스터구조 및 이를 구비한액정표시소자
KR101191157B1 (ko) * 2004-12-31 2012-10-15 엘지디스플레이 주식회사 액정표시장치의 구동부
FR2884003A1 (fr) * 2005-04-05 2006-10-06 St Microelectronics Sa Circuit memoire comportant une chaine d'etages et procede d'ecriture/lecture d'un tel circuit
KR101147125B1 (ko) 2005-05-26 2012-05-25 엘지디스플레이 주식회사 쉬프트 레지스터와 이를 이용한 표시장치 및 그의 구동방법
KR101143004B1 (ko) 2005-06-13 2012-05-11 삼성전자주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
KR101183431B1 (ko) * 2005-06-23 2012-09-14 엘지디스플레이 주식회사 게이트 드라이버
TWI316219B (en) * 2005-08-11 2009-10-21 Au Optronics Corp A three-level driving shift register
KR100714003B1 (ko) * 2005-08-22 2007-05-04 삼성에스디아이 주식회사 쉬프트 레지스터 회로
TWI320564B (en) * 2005-08-25 2010-02-11 Au Optronics Corp A shift register driving method
KR100722124B1 (ko) 2005-08-29 2007-05-25 삼성에스디아이 주식회사 주사 구동회로와 이를 이용한 유기 전계발광 장치
CN100495576C (zh) * 2005-09-07 2009-06-03 友达光电股份有限公司 移位寄存器电路
US7267555B2 (en) * 2005-10-18 2007-09-11 Au Optronics Corporation Electrical connectors between electronic devices
US9153341B2 (en) 2005-10-18 2015-10-06 Semiconductor Energy Laboratory Co., Ltd. Shift register, semiconductor device, display device, and electronic device
KR101308440B1 (ko) * 2005-10-27 2013-09-16 엘지디스플레이 주식회사 쉬프트 레지스터
JP2006120308A (ja) * 2005-10-28 2006-05-11 Casio Comput Co Ltd シフトレジスタ及び電子装置
KR101424794B1 (ko) * 2006-01-07 2014-08-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치와, 이 반도체장치를 구비한 표시장치 및전자기기
CN100489932C (zh) * 2006-01-17 2009-05-20 奇晶光电股份有限公司 平面显示器、显示器驱动装置以及移位暂存器
CN100514403C (zh) * 2006-01-17 2009-07-15 奇晶光电股份有限公司 移位暂存器
JP4654923B2 (ja) * 2006-01-26 2011-03-23 カシオ計算機株式会社 シフトレジスタ回路、及び表示駆動装置
CN100520895C (zh) * 2006-02-07 2009-07-29 友达光电股份有限公司 根据后一级信号开启反馈电路的移位寄存器
CN100547416C (zh) * 2006-03-16 2009-10-07 统宝光电股份有限公司 平面显示器的扫描检测装置与方法
TWI349245B (en) * 2006-03-22 2011-09-21 Au Optronics Corp Liquid crystal display and shift register unit thereof
KR100776510B1 (ko) 2006-04-18 2007-11-16 삼성에스디아이 주식회사 주사구동회로 및 이를 이용한 유기발광표시장치
JP2007317288A (ja) * 2006-05-25 2007-12-06 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
US8330492B2 (en) 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
TWI336064B (en) 2006-06-29 2011-01-11 Au Optronics Corp Stressless shift register
TWI366814B (en) * 2006-07-12 2012-06-21 Wintek Corp Shift register
TWI344629B (en) * 2006-08-21 2011-07-01 Au Optronics Corp Display and display panel thereof
TWI336870B (en) * 2006-09-01 2011-02-01 Au Optronics Corp Signal-driving system and shift register unit thereof
TWI345195B (en) * 2006-09-01 2011-07-11 Au Optronics Corp Control circuit for releasing residual charges
CN100463042C (zh) * 2006-09-27 2009-02-18 友达光电股份有限公司 可消除残留电荷的控制电路
JP4932415B2 (ja) 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 半導体装置
TWI346929B (en) * 2006-10-13 2011-08-11 Au Optronics Corp Gate driver and driving method of liquid crystal display device
TWI332645B (en) * 2006-10-17 2010-11-01 Au Optronics Corp Driving circuit of liquid crystal display device
TWI511116B (zh) * 2006-10-17 2015-12-01 Semiconductor Energy Lab 脈衝輸出電路、移位暫存器及顯示裝置
JP5525685B2 (ja) * 2006-10-17 2014-06-18 株式会社半導体エネルギー研究所 半導体装置及び電子機器
CN100426067C (zh) * 2006-11-14 2008-10-15 友达光电股份有限公司 液晶显示装置的驱动电路
JP2008140489A (ja) * 2006-12-04 2008-06-19 Seiko Epson Corp シフトレジスタ、走査線駆動回路、データ線駆動回路、電気光学装置及び電子機器
KR101351375B1 (ko) * 2006-12-27 2014-01-14 엘지디스플레이 주식회사 쉬프트 레지스터
CN101241247B (zh) * 2007-02-09 2010-05-26 群康科技(深圳)有限公司 移位寄存器及液晶显示装置
CN101241766B (zh) * 2007-02-09 2010-12-08 群康科技(深圳)有限公司 移位寄存器及液晶显示装置
CN100583295C (zh) * 2007-02-09 2010-01-20 群康科技(深圳)有限公司 移位寄存器及液晶显示装置
TWI373019B (en) * 2007-05-09 2012-09-21 Chunghwa Picture Tubes Ltd Shift register and shift register apparatus therein
CN101339810B (zh) * 2007-07-06 2010-08-25 群康科技(深圳)有限公司 移位寄存器和采用该移位寄存器的液晶显示装置
JP4968681B2 (ja) * 2007-07-17 2012-07-04 Nltテクノロジー株式会社 半導体回路とそれを用いた表示装置並びにその駆動方法
CN101377956B (zh) * 2007-08-31 2010-12-29 群康科技(深圳)有限公司 移位寄存器及液晶显示器
CN101388253B (zh) * 2007-09-14 2011-07-27 群康科技(深圳)有限公司 移位寄存器及液晶显示器
US7831010B2 (en) 2007-11-12 2010-11-09 Mitsubishi Electric Corporation Shift register circuit
KR101448910B1 (ko) * 2008-01-25 2014-10-14 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시장치
WO2009104307A1 (ja) * 2008-02-19 2009-08-27 シャープ株式会社 シフトレジスタ回路および表示装置ならびにシフトレジスタ回路の駆動方法
US20100315403A1 (en) * 2008-02-19 2010-12-16 Shotaro Kaneyoshi Display device, method for driving the display device, and scan signal line driving circuit
US20100321372A1 (en) * 2008-02-19 2010-12-23 Akihisa Iwamoto Display device and method for driving display
TWI380274B (en) * 2008-02-21 2012-12-21 Chunghwa Picture Tubes Ltd Shift register and liquid crystal display (lcd)
CN101527170B (zh) * 2008-03-03 2011-05-11 中华映管股份有限公司 移位寄存器以及液晶显示器
GB2459661A (en) * 2008-04-29 2009-11-04 Sharp Kk A low power NMOS latch for an LCD scan pulse shift register
TWI379310B (en) * 2008-08-27 2012-12-11 Au Optronics Corp Shift register
JP5472781B2 (ja) * 2008-10-08 2014-04-16 Nltテクノロジー株式会社 シフトレジスタ及び表示装置並びにシフトレジスタの駆動方法
US8605028B2 (en) * 2008-11-28 2013-12-10 Sharp Kabushiki Kaisha Scanning signal line drive circuit, shift register and display device
JP5318117B2 (ja) * 2008-12-10 2013-10-16 シャープ株式会社 走査信号線駆動回路、シフトレジスタ、およびシフトレジスタの駆動方法
US20110234565A1 (en) * 2008-12-12 2011-09-29 Sharp Kabushiki Kaisha Shift register circuit, display device, and method for driving shift register circuit
US8330702B2 (en) 2009-02-12 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, display device, and electronic device
TWI407443B (zh) * 2009-03-05 2013-09-01 Au Optronics Corp 移位暫存器
EP2234100B1 (en) 2009-03-26 2016-11-02 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US8319528B2 (en) 2009-03-26 2012-11-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having interconnected transistors and electronic device including semiconductor device
US8872751B2 (en) 2009-03-26 2014-10-28 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device having interconnected transistors and electronic device including the same
US8384461B2 (en) * 2009-06-15 2013-02-26 Sharp Kabushiki Kaisha Shift register and display device
RU2507680C2 (ru) * 2009-06-17 2014-02-20 Шарп Кабусики Кайся Триггер, регистр сдвига, схема возбуждения устройства отображения, устройство отображения и панель устройства отображения
RU2488180C1 (ru) * 2009-06-25 2013-07-20 Шарп Кабусики Кайся Сдвиговый регистр, устройство отображения, снабженное таковым, и способ возбуждения сдвигового регистра
BR112012000960A2 (pt) * 2009-07-15 2016-03-15 Sharp Kk circuito acionador da linha do sinal de digitalização e dispositivo de exibição tendo o mesmo
CN102024410B (zh) 2009-09-16 2014-10-22 株式会社半导体能源研究所 半导体装置及电子设备
WO2011043215A1 (en) 2009-10-09 2011-04-14 Semiconductor Energy Laboratory Co., Ltd. Shift register and display device and driving method thereof
WO2011046010A1 (en) * 2009-10-16 2011-04-21 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device including the liquid crystal display device
BR112012011605A2 (pt) * 2009-11-04 2016-06-28 Sharp Kk registrador de deslocamento, circuito de transmissão de linha de sinal de varredura fornecido com o mesmo, e dispositivo de exibição
CN102667909B (zh) * 2009-12-15 2014-02-12 夏普株式会社 扫描信号线驱动电路以及具备其的显示装置
CN101783124B (zh) * 2010-02-08 2013-05-08 北京大学深圳研究生院 栅极驱动电路单元、栅极驱动电路及显示装置
JP5465029B2 (ja) * 2010-02-09 2014-04-09 株式会社ジャパンディスプレイ 表示装置および電子機器
KR101807734B1 (ko) * 2010-03-02 2017-12-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 펄스 신호 출력 회로 및 시프트 레지스터
KR101373979B1 (ko) * 2010-05-07 2014-03-14 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치
KR101760102B1 (ko) * 2010-07-19 2017-07-21 삼성디스플레이 주식회사 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법
CN102479552B (zh) * 2010-11-25 2015-11-18 上海天马微电子有限公司 一种pmos动态移位寄存器单元及动态移位寄存器
RU2486611C1 (ru) * 2011-11-11 2013-06-27 Открытое акционерное общество "Научно-производственный центр "Полюс" Резервированный регистр в многофазном коде
CN103208246A (zh) * 2012-01-11 2013-07-17 瀚宇彩晶股份有限公司 移位暂存器及其方法
TWI460699B (zh) * 2012-04-06 2014-11-11 Innocom Tech Shenzhen Co Ltd 影像顯示系統與雙向移位暫存器電路
US9171842B2 (en) 2012-07-30 2015-10-27 Semiconductor Energy Laboratory Co., Ltd. Sequential circuit and semiconductor device
US9881688B2 (en) 2012-10-05 2018-01-30 Sharp Kabushiki Kaisha Shift register
TWI488187B (zh) * 2012-11-30 2015-06-11 Au Optronics Corp 移位暫存器和顯示裝置
US20160240159A1 (en) * 2013-10-08 2016-08-18 Sharp Kabushiki Kaisha Shift register and display device
CN103500561B (zh) * 2013-10-12 2015-06-17 昆山龙腾光电有限公司 一种栅极驱动电路
JP6159004B2 (ja) * 2016-11-21 2017-07-05 株式会社半導体エネルギー研究所 半導体装置
KR102707009B1 (ko) * 2016-12-19 2024-09-12 엘지디스플레이 주식회사 게이트 구동회로
CN112233622B (zh) * 2020-10-22 2022-04-05 深圳市华星光电半导体显示技术有限公司 Goa电路、显示面板
WO2024065077A1 (en) 2022-09-26 2024-04-04 Boe Technology Group Co., Ltd. Scan circuit and display apparatus

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1459951A (en) * 1974-07-25 1976-12-31 Integrated Photomatrix Ltd Shift registers
JPS58181321A (ja) * 1982-04-16 1983-10-24 Hitachi Ltd 固体走査回路
JPS5945696A (ja) * 1982-09-08 1984-03-14 Sony Corp 信号伝送回路
US4496857A (en) * 1982-11-01 1985-01-29 International Business Machines Corporation High speed low power MOS buffer circuit for converting TTL logic signal levels to MOS logic signal levels
SU1269210A1 (ru) * 1985-04-01 1986-11-07 Предприятие П/Я В-2892 Регистр сдвига на МДП-транзисторах
US4766430A (en) * 1986-12-19 1988-08-23 General Electric Company Display device drive circuit
US4958085A (en) * 1987-10-30 1990-09-18 Canon Kabushiki Kaisha Scanning circuit outputting scanning pulse signals of two or more phases
US5055709A (en) * 1990-04-30 1991-10-08 Motorola, Inc. DCFL latch having a shared load
US5055720A (en) * 1990-08-31 1991-10-08 Simtek Corporation Current mirror sense amplifier with reduced current consumption and enhanced output signal
US5222082A (en) * 1991-02-28 1993-06-22 Thomson Consumer Electronics, S.A. Shift register useful as a select line scanner for liquid crystal display
US5136622A (en) * 1991-02-28 1992-08-04 Thomson, S.A. Shift register, particularly for a liquid crystal display
JPH0583377A (ja) * 1991-09-25 1993-04-02 Nec Corp 加入者回線試験方式
JP2748950B2 (ja) * 1991-12-25 1998-05-13 日本電気株式会社 パワーオンリセット回路

Also Published As

Publication number Publication date
DE69420667D1 (de) 1999-10-21
EP0651395A3 (en) 1995-09-06
KR950012313A (ko) 1995-05-16
US5410583A (en) 1995-04-25
TR28054A (tr) 1995-12-27
EP0651395A2 (en) 1995-05-03
CN1049755C (zh) 2000-02-23
RU2116678C1 (ru) 1998-07-27
EP0651395B1 (en) 1999-09-15
KR100317408B1 (ko) 2002-02-19
ES2135519T3 (es) 1999-11-01
CN1116752A (zh) 1996-02-14
DE69420667T2 (de) 2000-01-13
SG87733A1 (en) 2002-04-16
RU94039290A (ru) 1996-08-27
MY119362A (en) 2005-05-31
TW355782B (en) 1999-04-11
JPH07182891A (ja) 1995-07-21

Similar Documents

Publication Publication Date Title
JP4034362B2 (ja) 液晶ディスプレイ用のセレクト・ライン・スキャナとして使用されるシフト・レジスタ
EP0696803B1 (en) A shift register useful as a select line scanner for a liquid crystal display
KR100345260B1 (ko) 동일 극성의 엠아이에스 트랜지스터를 사용한 시프트 레지스터
JP4165907B2 (ja) 二方向シフトレジスタ
KR100657037B1 (ko) 트랜지스터의 문턱값 변동에 의한 오동작을 저감시키는시프트 레지스터 및 그것을 이용한 액정 구동회로
US6300928B1 (en) Scanning circuit for driving liquid crystal display
US6426743B1 (en) Shift register
KR100910562B1 (ko) 표시 장치의 구동 장치
JPH1186586A (ja) シフトレジスタ装置および表示装置
KR20060092104A (ko) 시프트 레지스터 및 액정구동회로
KR100219337B1 (ko) 박막 집적 회로
US6919874B1 (en) Shift register using M.I.S. transistors and supplementary column
KR20070070087A (ko) 시프트 레지스터 회로 및 그것을 구비하는 화상표시장치
US7239179B2 (en) Level conversion circuit, power supply voltage generation circuit, shift circuit, shift register circuit, and display apparatus
JP2006127751A (ja) 同じ極性を有するmisトランジスタを用いるシフトレジスタの改良
KR101297241B1 (ko) 액정표시장치의 구동장치
JPH0786913A (ja) パルスレベル変換回路
KR100608975B1 (ko) 게이트 구동회로
KR100196027B1 (ko) 표시장치 주사회로
JP2002311879A (ja) 走査信号分岐回路およびアクティブマトリクス基板
JP3993270B2 (ja) シフトレジスタ回路
CN117672326A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
KR20040094362A (ko) 반도체장치 및 구동장치

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041228

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050128

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20050428

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20050516

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050728

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060331

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060731

RD13 Notification of appointment of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7433

Effective date: 20060731

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20060731

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20060907

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20060929

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070920

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071025

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101102

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111102

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121102

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131102

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees