JP2018164087A - トランジスタ、表示装置および電子機器 - Google Patents
トランジスタ、表示装置および電子機器 Download PDFInfo
- Publication number
- JP2018164087A JP2018164087A JP2018082745A JP2018082745A JP2018164087A JP 2018164087 A JP2018164087 A JP 2018164087A JP 2018082745 A JP2018082745 A JP 2018082745A JP 2018082745 A JP2018082745 A JP 2018082745A JP 2018164087 A JP2018164087 A JP 2018164087A
- Authority
- JP
- Japan
- Prior art keywords
- region
- low resistance
- gate electrode
- metal
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
- H10D30/6713—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device characterised by the properties of the source or drain regions, e.g. compositions or sectional shapes
- H10D30/6715—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device characterised by the properties of the source or drain regions, e.g. compositions or sectional shapes characterised by the doping profiles, e.g. having lightly-doped source or drain extensions
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6757—Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
-
- H10D64/011—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/13606—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6736—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes characterised by the shape of gate insulators
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Optics & Photonics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Thin Film Transistor (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
- Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
Abstract
Description
1.第1の実施の形態(トランジスタ:トップゲート型構造を有する例)
2.変形例1(ゲート電極およびゲート絶縁膜がテーパ形状を有する例)
3.変形例2(断面形状が矩形状のゲート絶縁膜を有する例)
4.変形例3(積層構造のゲート絶縁膜を有する例)
5.第2の実施の形態(トランジスタ:ボトムゲート型構造を有する例)
6.適用例(表示装置)
図1は本技術の第1の実施の形態に係るトランジスタ(トランジスタ1)の断面構成を表したものである。このトランジスタ1では基板11上に酸化物半導体膜12が設けられており、トランジスタ1はスタガ構造(トップゲート型構造)を有している。酸化物半導体膜12上の選択的な領域に、ゲート絶縁膜13およびゲート電極14がこの順に配設されている。これらの酸化物半導体膜12、ゲート絶縁膜13およびゲート電極14を覆って、高抵抗膜15および層間絶縁膜16が設けられている。層間絶縁膜16上にはソース・ドレイン電極17A,17Bが設けられている。高抵抗膜15および層間絶縁膜16には、これらを貫通する接続孔H1,H2が設けられており、ソース・ドレイン電極17Aは接続孔H1を介して、ソース・ドレイン電極17Bは接続孔H2を介してそれぞれ酸化物半導体膜12の後述する低抵抗領域12Cに電気的に接続されている。このようなスタガ構造のTFTを含むトランジスタ1は、基板11上に酸化物半導体膜12を直接成膜することができ、また、酸化物半導体膜12がゲート電極14で覆われるので、酸化物半導体膜12を例えば発光層を含む有機層(後述の図11の有機層53)等の上層から保護することができる。よって、ディスプレイ駆動デバイスとして好適に用いることができる。
図7は、上記第1の実施の形態の変形例1に係るトランジスタ(トランジスタ1A)の断面構成を表したものである。このトランジスタ1Aでは、ゲート電極(ゲート電極24)がテーパ形状を有している。この点を除き、トランジスタ1Aは上記実施の形態のトランジスタ1と同様の構成を有し、その作用および効果も同様である。
図8は、上記第1の実施の形態の変形例2に係るトランジスタ(トランジスタ1B)の断面構成を表したものである。このトランジスタ1Bのゲート絶縁膜(ゲート絶縁膜23)では、上面S2のチャネル長方向の長さが下面S1のチャネル長方向の長さ(長さ23L)と同じになっている。この点を除き、トランジスタ1Bは上記実施の形態のトランジスタ1と同様の構成を有し、その作用および効果も同様である。
図9は、上記第1の実施の形態の変形例3に係るトランジスタ(トランジスタ1C)の断面構成を表したものである。このトランジスタ1Cのゲート絶縁膜(ゲート絶縁膜33)は、積層構造を有するものである。この点を除き、トランジスタ1Cは上記実施の形態のトランジスタ1と同様の構成を有し、その作用および効果も同様である。
図10は、本技術の第2の実施の形態に係るトランジスタ(トランジスタ2)の断面構成を表したものである。このトランジスタ2は、逆スタガ構造(ボトムゲート構造)を有している。この点を除き、トランジスタ2は上記第1の実施の形態のトランジスタ1と同様の構成を有し、その作用および効果も同様である。
図11は、上記トランジスタ1を駆動素子として備えた表示装置(表示装置5)の断面構成を表すものである。この表示装置5はアクティブマトリクス型の有機EL(Electroluminescence)表示装置であり、トランジスタ1とトランジスタ1により駆動される有機EL素子50Aをそれぞれ複数有している。図11には、一のトランジスタ1および有機EL素子50Aに対応する領域(サブピクセル)を示す。図11には、トランジスタ1を有する表示装置5を示したが、表示装置5は、トランジスタ1に代えて、上記トランジスタ1A,1B,1C,2を備えていてもよい。
動される液晶により構成されている。
(1)ゲート電極と、前記ゲート電極に対向するチャネル領域と、前記チャネル領域の抵抗値よりも低い抵抗値を有する低抵抗領域とを含む酸化物半導体膜と、前記酸化物半導体膜と前記ゲート電極との間に設けられ、より前記酸化物半導体膜に近い位置の第1面と、より前記ゲート電極に近い位置の第2面とを有するゲート絶縁膜とを備え、前記ゲート絶縁膜の前記第1面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっているトランジスタ。
(2)基板上に、前記酸化物半導体膜、前記ゲート絶縁膜および前記ゲート電極をこの順に有し、前記ゲート絶縁膜の前記第1面は、前記酸化物半導体膜に接している前記(1)記載のトランジスタ。
(3)前記酸化物半導体膜の前記低抵抗領域には、金属が含まれている前記(1)または(2)記載のトランジスタ。
(4)前記酸化物半導体膜は、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に拡散領域を有する前記(3)記載のトランジスタ。
(5)前記拡散領域は、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む前記(4)記載のトランジスタ。
(6)前記拡散領域の前記金属の濃度は、前記低抵抗領域に近い位置から前記チャネル領域に近い位置に向かうに連れて、低くなっている前記(5)記載のトランジスタ。
(7)前記酸化物半導体膜のうち、前記ゲート絶縁膜と平面視で重なる領域の一部に前記拡散領域が設けられている前記(4)乃至(6)のうちいずれか1つに記載のトランジスタ。
(8)更に、前記酸化物半導体膜の前記低抵抗領域に電気的に接続されたソース・ドレイン電極を有する前記(1)乃至(7)のうちいずれか1つに記載のトランジスタ。
(9)更に、前記低抵抗領域に接する高抵抗膜を有する前記(1)乃至(8)のうちいずれか1つに記載のトランジスタ。
(10)前記高抵抗膜は金属酸化物を含む前記(9)記載のトランジスタ。
(11)前記酸化物半導体膜はインジウムを含む前記(1)乃至(10)のうちいずれか1つに記載のトランジスタ。
(12)前記ゲート絶縁膜では、前記第2面のチャネル長方向の長さが前記第1面のチャネル長方向の長さよりも小さい前記(1)乃至(11)のうちいずれか1つに記載のトランジスタ。
(13)前記ゲート絶縁膜では、前記第2面のチャネル長方向の長さが前記第1面のチャネル長方向の長さと同じである前記(1)乃至(11)のうちいずれか1つに記載のトランジスタ。
(14)前記ゲート絶縁膜は積層構造を有する前記(1)乃至(13)のうちいずれか1つに記載のトランジスタ。
(15)前記ゲート電極はテーパ形状を有する前記(1)乃至(14)のうちいずれか1つに記載のトランジスタ。
(16)ゲート電極と、前記ゲート電極に対向するチャネル領域と、前記チャネル領域から離間して設けられるとともに前記チャネル領域の抵抗値よりも低い抵抗値を有する低抵抗領域とを含む酸化物半導体膜とを備えたトランジスタ。
(17)更に、前記ゲート電極と前記酸化物半導体膜との間にゲート絶縁膜が設けられ、基板上に、前記ゲート電極、前記ゲート絶縁膜、前記酸化物半導体膜およびストッパ膜をこの順に有し、前記ストッパ膜のうち、より前記酸化物半導体膜に近い面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっている前記(16)記載のトランジスタ。
(18)前記酸化物半導体膜は、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に拡散領域を有する前記(16)または(17)記載のトランジスタ。
(19)表示素子および前記表示素子を駆動するトランジスタを備え、前記トランジスタは、ゲート電極と、前記ゲート電極に対向するチャネル領域と、前記チャネル領域の抵抗値よりも低い抵抗値を有する低抵抗領域とを含む酸化物半導体膜と、前記酸化物半導体膜と前記ゲート電極との間に設けられ、より前記酸化物半導体膜に近い位置の第1面と、より前記ゲート電極に近い位置の第2面とを有するゲート絶縁膜とを備え、前記ゲート絶縁膜の前記第1面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっている表示装置。
(20)表示素子および前記表示素子を駆動するトランジスタを含む表示装置を備え、前記トランジスタは、ゲート電極と、前記ゲート電極に対向するチャネル領域と、前記チャネル領域の抵抗値よりも低い抵抗値を有する低抵抗領域とを含む酸化物半導体膜と、前記酸化物半導体膜と前記ゲート電極との間に設けられ、より前記酸化物半導体膜に近い位置の第1面と、より前記ゲート電極に近い位置の第2面とを有するゲート絶縁膜とを備え、前記ゲート絶縁膜の前記第1面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっている電子機器。
Claims (12)
- ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記酸化物半導体膜と前記ゲート電極との間に設けられ、より前記酸化物半導体膜に近い位置の第1面と、より前記ゲート電極に近い位置の第2面とを有するゲート絶縁膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記ゲート絶縁膜の前記第1面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっており、
前記低抵抗領域は、前記酸化物半導体膜の前記高抵抗膜側の厚み方向の一部に設けられている
トランジスタ。 - ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記酸化物半導体膜と前記ゲート電極との間に設けられ、より前記酸化物半導体膜に近い位置の第1面と、より前記ゲート電極に近い位置の第2面とを有するゲート絶縁膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記ゲート絶縁膜の前記第1面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっており、
前記拡散領域の前記金属の濃度は、前記低抵抗領域に近い位置から前記チャネル領域に近い位置に向かうに連れて、低くなっている
トランジスタ。 - ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域から離間して設けられるとともに前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記低抵抗領域は、前記酸化物半導体膜の前記高抵抗膜側の厚み方向の一部に設けられている
トランジスタ。 - ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域から離間して設けられるとともに前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記拡散領域の前記金属の濃度は、前記低抵抗領域に近い位置から前記チャネル領域に近い位置に向かうに連れて、低くなっている
トランジスタ。 - 表示素子および前記表示素子を駆動するトランジスタを備え、
前記トランジスタは、
ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記酸化物半導体膜と前記ゲート電極との間に設けられ、より前記酸化物半導体膜に近い位置の第1面と、より前記ゲート電極に近い位置の第2面とを有するゲート絶縁膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記ゲート絶縁膜の前記第1面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっており、
前記低抵抗領域は、前記酸化物半導体膜の前記高抵抗膜側の厚み方向の一部に設けられている
表示装置。 - 表示素子および前記表示素子を駆動するトランジスタを備え、
前記トランジスタは、
ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記酸化物半導体膜と前記ゲート電極との間に設けられ、より前記酸化物半導体膜に近い位置の第1面と、より前記ゲート電極に近い位置の第2面とを有するゲート絶縁膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記ゲート絶縁膜の前記第1面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっており、
前記拡散領域の前記金属の濃度は、前記低抵抗領域に近い位置から前記チャネル領域に近い位置に向かうに連れて、低くなっている
表示装置。 - 表示素子および前記表示素子を駆動するトランジスタを備え、
前記トランジスタは、
ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域から離間して設けられるとともに前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記低抵抗領域は、前記酸化物半導体膜の前記高抵抗膜側の厚み方向の一部に設けられている
表示装置。 - 表示素子および前記表示素子を駆動するトランジスタを備え、
前記トランジスタは、
ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域から離間して設けられるとともに前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記拡散領域の前記金属の濃度は、前記低抵抗領域に近い位置から前記チャネル領域に近い位置に向かうに連れて、低くなっている
表示装置。 - 表示素子および前記表示素子を駆動するトランジスタを含む表示装置を備え、
前記トランジスタは、
ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記酸化物半導体膜と前記ゲート電極との間に設けられ、より前記酸化物半導体膜に近い位置の第1面と、より前記ゲート電極に近い位置の第2面とを有するゲート絶縁膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記ゲート絶縁膜の前記第1面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっており、
前記低抵抗領域は、前記酸化物半導体膜の前記高抵抗膜側の厚み方向の一部に設けられている
電子機器。 - 表示素子および前記表示素子を駆動するトランジスタを含む表示装置を備え、
前記トランジスタは、
ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記酸化物半導体膜と前記ゲート電極との間に設けられ、より前記酸化物半導体膜に近い位置の第1面と、より前記ゲート電極に近い位置の第2面とを有するゲート絶縁膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記ゲート絶縁膜の前記第1面のチャネル長方向の長さが、前記ゲート電極のチャネル長方向の最大長さよりも大きくなっており、
前記拡散領域の前記金属の濃度は、前記低抵抗領域に近い位置から前記チャネル領域に近い位置に向かうに連れて、低くなっている
電子機器。 - 表示素子および前記表示素子を駆動するトランジスタを含む表示装置を備え、
前記トランジスタは、
ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域から離間して設けられるとともに前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記低抵抗領域は、前記酸化物半導体膜の前記高抵抗膜側の厚み方向の一部に設けられている
電子機器。 - 表示素子および前記表示素子を駆動するトランジスタを含む表示装置を備え、
前記トランジスタは、
ゲート電極と、
前記ゲート電極に対向するとともに平面視で前記ゲート電極に重なるチャネル領域と、前記チャネル領域から離間して設けられるとともに前記チャネル領域の抵抗値よりも低い抵抗値を有し、金属を含む低抵抗領域と、前記チャネル領域と前記低抵抗領域との間の前記低抵抗領域に隣接する位置に配置され、前記低抵抗領域の前記金属の濃度よりも低い濃度で前記金属を含む拡散領域とを含む酸化物半導体膜と、
前記低抵抗領域に接して設けられ、前記低抵抗領域および前記拡散領域の前記金属と同じ金属の酸化物を含む高抵抗膜と
を備え、
前記拡散領域の前記金属の濃度は、前記低抵抗領域に近い位置から前記チャネル領域に近い位置に向かうに連れて、低くなっている
電子機器。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014145809 | 2014-07-16 | ||
| JP2014145809 | 2014-07-16 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016534309A Division JP6333377B2 (ja) | 2014-07-16 | 2015-05-19 | トランジスタ、表示装置および電子機器 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018164087A true JP2018164087A (ja) | 2018-10-18 |
| JP6561386B2 JP6561386B2 (ja) | 2019-08-21 |
Family
ID=55078219
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016534309A Active JP6333377B2 (ja) | 2014-07-16 | 2015-05-19 | トランジスタ、表示装置および電子機器 |
| JP2018082745A Active JP6561386B2 (ja) | 2014-07-16 | 2018-04-24 | トランジスタ、表示装置および電子機器 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016534309A Active JP6333377B2 (ja) | 2014-07-16 | 2015-05-19 | トランジスタ、表示装置および電子機器 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US20170125604A1 (ja) |
| JP (2) | JP6333377B2 (ja) |
| CN (1) | CN106537567B (ja) |
| WO (1) | WO2016009715A1 (ja) |
Families Citing this family (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN108780619A (zh) * | 2016-03-04 | 2018-11-09 | 夏普株式会社 | 薄膜晶体管基板和显示面板 |
| US11532497B2 (en) | 2016-06-07 | 2022-12-20 | Applied Materials, Inc. | High power electrostatic chuck design with radio frequency coupling |
| CN106057828A (zh) * | 2016-08-12 | 2016-10-26 | 京东方科技集团股份有限公司 | 一种基板及其制备方法、显示面板 |
| CN106340457A (zh) * | 2016-09-30 | 2017-01-18 | 京东方科技集团股份有限公司 | 薄膜晶体管及制作方法、显示面板 |
| JP6793035B2 (ja) * | 2016-12-28 | 2020-12-02 | ルネサスエレクトロニクス株式会社 | 記憶素子の動作シミュレーション方法 |
| CN107195583B (zh) * | 2017-05-02 | 2019-08-02 | 深圳市华星光电技术有限公司 | 一种oled显示面板及其制备方法 |
| CN107623040A (zh) * | 2017-09-05 | 2018-01-23 | 华南理工大学 | 一种铟镓锌氧化物薄膜晶体管及其制造方法 |
| JP2019049595A (ja) | 2017-09-08 | 2019-03-28 | 株式会社Joled | 表示装置 |
| US10529749B2 (en) * | 2017-09-30 | 2020-01-07 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Manufacturing method for thin film transistor array substrate |
| WO2020089733A1 (ja) * | 2018-11-02 | 2020-05-07 | 株式会社半導体エネルギー研究所 | 半導体装置 |
| KR102666776B1 (ko) * | 2019-05-10 | 2024-05-21 | 삼성디스플레이 주식회사 | 박막 트랜지스터의 제조 방법, 표시 장치의 제조 방법 및 박막 트랜지스터 기판 |
| GB2587793B (en) | 2019-08-21 | 2023-03-22 | Pragmatic Printing Ltd | Electronic circuit comprising transistor and resistor |
| GB2610886B (en) | 2019-08-21 | 2023-09-13 | Pragmatic Printing Ltd | Resistor geometry |
| JP7356899B2 (ja) * | 2019-12-26 | 2023-10-05 | Tianma Japan株式会社 | 液晶光偏向素子及び液晶光偏向素子の製造方法 |
| US11923459B2 (en) * | 2020-06-23 | 2024-03-05 | Taiwan Semiconductor Manufacturing Company Limited | Transistor including hydrogen diffusion barrier film and methods of forming same |
| CN112002763A (zh) * | 2020-08-10 | 2020-11-27 | 深圳市华星光电半导体显示技术有限公司 | 一种tft基板及其制造方法、显示面板 |
| KR102835255B1 (ko) * | 2020-10-12 | 2025-07-16 | 엘지디스플레이 주식회사 | 박막 트랜지스터, 박막 트랜지스터의 제조방법 및 이를 포함하는 표시장치 |
| CN113437018B (zh) * | 2021-06-02 | 2023-02-24 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板的制造方法、阵列基板以及显示面板 |
| KR102885323B1 (ko) * | 2022-11-14 | 2025-11-11 | 엘지디스플레이 주식회사 | 표시 패널 및 표시장치 |
Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1079513A (ja) * | 1996-09-05 | 1998-03-24 | Toshiba Electron Eng Corp | 薄膜トランジスタ装置およびその製造方法 |
| JPH11354800A (ja) * | 1998-06-04 | 1999-12-24 | Hitachi Ltd | 薄膜トランジスタ及びその形成方法並びに液晶表示装置 |
| JP2008103686A (ja) * | 2006-08-15 | 2008-05-01 | Kovio Inc | 印刷されたドーパント層 |
| JP2009272427A (ja) * | 2008-05-07 | 2009-11-19 | Canon Inc | 薄膜トランジスタ及びその製造方法 |
| JP2011228622A (ja) * | 2010-03-30 | 2011-11-10 | Sony Corp | 薄膜トランジスタおよびその製造方法、並びに表示装置 |
| JP2012015436A (ja) * | 2010-07-05 | 2012-01-19 | Sony Corp | 薄膜トランジスタおよび表示装置 |
| JP2013168639A (ja) * | 2012-01-20 | 2013-08-29 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
| US20140070206A1 (en) * | 2012-03-08 | 2014-03-13 | Boe Technology Group Co., Ltd. | Array Substrate, Method For Manufacturing The Same And Display Device |
| JP2014123670A (ja) * | 2012-12-21 | 2014-07-03 | Panasonic Corp | 薄膜トランジスタおよびその製造方法 |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3437863B2 (ja) * | 1993-01-18 | 2003-08-18 | 株式会社半導体エネルギー研究所 | Mis型半導体装置の作製方法 |
| TW367564B (en) * | 1995-09-25 | 1999-08-21 | Toshiba Corp | Forming method for polycrystalline silicon, thin film transistor containing the polycrystalline silicon and manufacturing method thereof, and the liquid crystal display containing the thin film transistor |
| US9443984B2 (en) * | 2010-12-28 | 2016-09-13 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US9490372B2 (en) * | 2011-01-21 | 2016-11-08 | Semiconductor Components Industries, Llc | Method of forming a semiconductor device termination and structure therefor |
| US8716073B2 (en) * | 2011-07-22 | 2014-05-06 | Semiconductor Energy Laboratory Co., Ltd. | Method for processing oxide semiconductor film and method for manufacturing semiconductor device |
| JP6111398B2 (ja) * | 2011-12-20 | 2017-04-12 | 株式会社Joled | 表示装置および電子機器 |
| JP6142136B2 (ja) * | 2012-02-28 | 2017-06-07 | 株式会社Joled | トランジスタの製造方法、表示装置の製造方法および電子機器の製造方法 |
| JP6168795B2 (ja) * | 2012-03-14 | 2017-07-26 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
| CN103077943B (zh) * | 2012-10-26 | 2016-04-06 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
| JP2015038925A (ja) * | 2013-08-19 | 2015-02-26 | 株式会社東芝 | 半導体装置 |
| US10361290B2 (en) * | 2014-03-14 | 2019-07-23 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device comprising adding oxygen to buffer film and insulating film |
-
2015
- 2015-05-19 CN CN201580037948.7A patent/CN106537567B/zh active Active
- 2015-05-19 WO PCT/JP2015/064345 patent/WO2016009715A1/ja not_active Ceased
- 2015-05-19 JP JP2016534309A patent/JP6333377B2/ja active Active
-
2017
- 2017-01-12 US US15/404,783 patent/US20170125604A1/en not_active Abandoned
-
2018
- 2018-04-24 JP JP2018082745A patent/JP6561386B2/ja active Active
- 2018-12-07 US US16/213,715 patent/US20190115476A1/en not_active Abandoned
Patent Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1079513A (ja) * | 1996-09-05 | 1998-03-24 | Toshiba Electron Eng Corp | 薄膜トランジスタ装置およびその製造方法 |
| JPH11354800A (ja) * | 1998-06-04 | 1999-12-24 | Hitachi Ltd | 薄膜トランジスタ及びその形成方法並びに液晶表示装置 |
| JP2008103686A (ja) * | 2006-08-15 | 2008-05-01 | Kovio Inc | 印刷されたドーパント層 |
| JP2009272427A (ja) * | 2008-05-07 | 2009-11-19 | Canon Inc | 薄膜トランジスタ及びその製造方法 |
| JP2011228622A (ja) * | 2010-03-30 | 2011-11-10 | Sony Corp | 薄膜トランジスタおよびその製造方法、並びに表示装置 |
| JP2012015436A (ja) * | 2010-07-05 | 2012-01-19 | Sony Corp | 薄膜トランジスタおよび表示装置 |
| JP2013168639A (ja) * | 2012-01-20 | 2013-08-29 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
| US20140070206A1 (en) * | 2012-03-08 | 2014-03-13 | Boe Technology Group Co., Ltd. | Array Substrate, Method For Manufacturing The Same And Display Device |
| JP2014123670A (ja) * | 2012-12-21 | 2014-07-03 | Panasonic Corp | 薄膜トランジスタおよびその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP6333377B2 (ja) | 2018-05-30 |
| US20190115476A1 (en) | 2019-04-18 |
| JPWO2016009715A1 (ja) | 2017-04-27 |
| JP6561386B2 (ja) | 2019-08-21 |
| WO2016009715A1 (ja) | 2016-01-21 |
| CN106537567B (zh) | 2019-08-27 |
| CN106537567A (zh) | 2017-03-22 |
| US20170125604A1 (en) | 2017-05-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6561386B2 (ja) | トランジスタ、表示装置および電子機器 | |
| JP6019329B2 (ja) | 表示装置および電子機器 | |
| JP6111398B2 (ja) | 表示装置および電子機器 | |
| JP5766481B2 (ja) | 表示装置および電子機器 | |
| KR102543577B1 (ko) | 트랜지스터 표시판, 그 제조 방법 및 이를 포함하는 표시 장치 | |
| JP6111458B2 (ja) | 半導体装置、表示装置および電子機器 | |
| US20150162399A1 (en) | Semiconductor device, method of manufacturing the same, display unit, and electronic apparatus | |
| JP2014093433A (ja) | 半導体装置、表示装置および電子機器 | |
| JP6142136B2 (ja) | トランジスタの製造方法、表示装置の製造方法および電子機器の製造方法 | |
| US20150179681A1 (en) | Semiconductor device, method of manufacturing the same, display unit, and electronic apparatus | |
| JP2016100585A (ja) | 半導体装置およびその製造方法、ならびに表示装置および電子機器 | |
| JP2016025100A (ja) | 半導体装置、表示装置および電子機器 | |
| JP6019331B2 (ja) | トランジスタ、半導体装置、表示装置および電子機器、並びに半導体装置の製造方法 | |
| JP2013207015A (ja) | 半導体装置、表示装置および電子機器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190312 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190319 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190513 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190618 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190702 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 6561386 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S303 | Written request for registration of pledge or change of pledge |
Free format text: JAPANESE INTERMEDIATE CODE: R316303 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S803 | Written request for registration of cancellation of provisional registration |
Free format text: JAPANESE INTERMEDIATE CODE: R316803 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |