JP2018078198A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2018078198A JP2018078198A JP2016219029A JP2016219029A JP2018078198A JP 2018078198 A JP2018078198 A JP 2018078198A JP 2016219029 A JP2016219029 A JP 2016219029A JP 2016219029 A JP2016219029 A JP 2016219029A JP 2018078198 A JP2018078198 A JP 2018078198A
- Authority
- JP
- Japan
- Prior art keywords
- conductivity type
- type well
- well layer
- region
- cathode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/811—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using FETs as protective elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0112—Integrating together multiple components covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating multiple BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/101—Integrated devices comprising main components and built-in components, e.g. IGBT having built-in freewheel diode
- H10D84/151—LDMOS having built-in components
- H10D84/153—LDMOS having built-in components the built-in component being PN junction diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/811—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using FETs as protective elements
- H10D89/813—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using FETs as protective elements specially adapted to provide an electrical current path other than the field-effect induced current path
- H10D89/815—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using FETs as protective elements specially adapted to provide an electrical current path other than the field-effect induced current path involving a parasitic bipolar transistor triggered by the local electrical biasing of the layer acting as base region of said parasitic bipolar transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
- H10D30/603—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Semiconductor Integrated Circuits (AREA)
- Bipolar Integrated Circuits (AREA)
Abstract
Description
第1実施形態について説明する。本実施形態で説明する半導体装置は、LDMOSなどの各種素子に加えて、LDMOSと同様の構造を用いて保護素子となるGGMOSを構成したものであるが、LDMOSなどの一般的な素子については従来と同様であるため、主にGGMOSについて説明する。
第2実施形態について説明する。本実施形態は、第1実施形態に対してGGMOS100の平面レイアウトを変更したものであり、その他については第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
第3実施形態について説明する。本実施形態も、第1実施形態に対してGGMOS100の平面レイアウトを変更したものであり、その他については第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
第4実施形態について説明する。本実施形態は、第1〜第3実施形態に対してボディコンタクト抵抗の構成を変更したものであり、その他については第1〜第3実施形態と同様であるため、第1〜第3実施形態と異なる部分についてのみ説明する。
本発明は上記した実施形態に限定されるものではなく、特許請求の範囲に記載した範囲内において適宜変更が可能である。
3 P型ウェル層
4 P+型カソード領域
5 N型ボディ領域
5a N型高抵抗層
7 P+型アノード領域
11 カソード電極
12 アノード電極
100 GGMOS
200 LDMOS
Claims (6)
- 保護素子を構成する半導体装置であって、
互いに接して構成された第1導電型ウェル層(2)と第2導電型ウェル層(3)とを有した半導体基板(1)と、
前記第1導電型ウェル層の表層部において、前記第1導電型ウェル層と前記第2導電型ウェル層とが構成するPNジャンクションから離れた位置に形成され、前記第2導電型ウェル層よりも第2導電型不純物濃度が高くされたカソード領域(4)と、
前記第1導電型ウェル層の表層部のうち、前記カソード領域と異なる位置に形成された第1導電型のボディ領域(5)と、
前記第2導電型ウェル層の表層部において、前記PNジャンクションから離れた位置に形成され、前記第2導電型ウェル層よりも第2導電型不純物濃度が高くされたアノード領域(7)と、
前記第2導電型ウェル層のうち前記カソード領域と前記アノード領域との間に位置する部分の表面に形成されたゲート絶縁膜(8)と、
前記ゲート絶縁膜の上に形成されたゲート電極(9)と、
前記カソード領域に電気的に接続されると共に、前記ボディ領域を介して前記第1導電型ウェル層に電気的に接続されるカソード電極(11)と、
前記アノード領域に電気的に接続されるアノード電極(12)と、を備え、前記カソード領域と前記第1導電型ウェル層および前記第2導電型ウェルによる寄生トランジスタ(20)がオンしてカソード−アノード間が導通させられることで、該カソード−アノード間に接続される被保護素子(200)を保護する前記保護素子を有し、
前記ボディ領域は、前記保護素子の1セルに対して複数個配置されており、かつ、前記カソード電極に対してショットキー接触させられている半導体装置。 - 保護素子を構成する半導体装置であって、
互いに接して構成された第1導電型ウェル層(2)と第2導電型ウェル層(3)とを有した半導体基板(1)と、
前記第1導電型ウェル層の表層部において、前記第1導電型ウェル層と前記第2導電型ウェル層とが構成するPNジャンクションから離れた位置に形成され、前記第2導電型ウェル層よりも第2導電型不純物濃度が高くされたカソード領域(4)と、
前記第1導電型ウェル層の表層部のうち、前記カソード領域と異なる位置に形成された第1導電型のボディ領域(5)と、
前記第2導電型ウェル層の表層部において、前記PNジャンクションから離れた位置に形成され、前記第2導電型ウェル層よりも第2導電型不純物濃度が高くされたアノード領域(7)と、
前記第2導電型ウェル層のうち前記カソード領域と前記アノード領域との間に位置する部分の表面に形成されたゲート絶縁膜(8)と、
前記ゲート絶縁膜の上に形成されたゲート電極(9)と、
前記カソード領域に電気的に接続されると共に、前記ボディ領域を介して前記第1導電型ウェル層に電気的に接続されるカソード電極(11)と、
前記アノード領域に電気的に接続されるアノード電極(12)と、を備え、前記カソード領域と前記第1導電型ウェル層および前記第2導電型ウェルによる寄生トランジスタ(20)がオンしてカソード−アノード間が導通させられることで、該カソード−アノード間に接続される被保護素子(200)を保護する前記保護素子を有し、
前記ボディ領域は、前記保護素子の1セルに対して複数個配置されており、かつ、前記第1導電型ウェル層よりも上の位置に形成されると共に前記第1導電型ウェル層よりも高抵抗で構成され、前記カソード電極に対して接触させられる第1導電型の高抵抗層(5a)を有している半導体装置。 - 前記高抵抗層は、高抵抗ポリシリコンまたは高抵抗シリサイド層である請求項2に記載の半導体装置。
- 前記第1導電型ウェル層および前記第2導電型ウェル層は、前記半導体基板の表面と平行な一方向に延設された直線状の部分を有し、前記PNジャンクションの境界線も前記一方向に沿った直線状の部分を有しており、
前記カソード領域および前記ボディ領域は、前記一方向に沿って複数個並べられており、
前記アノード領域は、前記一方向に沿って延設されている請求項1ないし3のいずれか1つに記載の半導体装置。 - 前記第1導電型ウェル層および前記第2導電型ウェル層の少なくとも一方はメッシュ状とされていると共に、他方は前記一方が構成するメッシュ状の網目の位置に形成され、
前記カソード領域および前記ボディ領域は、前記第1導電型ウェル層が形成されている位置に格子状に複数個配置されており、
前記アノード領域は、前記第2導電型ウェル層が形成されている位置に格子状に複数個配置されている請求項1ないし3のいずれか1つに記載の半導体装置。 - 前記第2導電型ウェル層および前記アノード領域は同心円となる円形状とされ、
前記第1導電型ウェル層は、前記アノード領域を中心として同心円状に配置され、
前記カソード領域および前記ボディ領域は、前記アノード領域を囲むように円形状に交互に複数個ずつ配置されている請求項1ないし3のいずれか1つに記載の半導体装置。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016219029A JP6610508B2 (ja) | 2016-11-09 | 2016-11-09 | 半導体装置 |
| PCT/JP2017/037892 WO2018088165A1 (ja) | 2016-11-09 | 2017-10-19 | 半導体装置 |
| CN201780068708.2A CN109923663B (zh) | 2016-11-09 | 2017-10-19 | 半导体装置 |
| US16/377,563 US10777545B2 (en) | 2016-11-09 | 2019-04-08 | Semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016219029A JP6610508B2 (ja) | 2016-11-09 | 2016-11-09 | 半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018078198A true JP2018078198A (ja) | 2018-05-17 |
| JP6610508B2 JP6610508B2 (ja) | 2019-11-27 |
Family
ID=62109726
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016219029A Active JP6610508B2 (ja) | 2016-11-09 | 2016-11-09 | 半導体装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US10777545B2 (ja) |
| JP (1) | JP6610508B2 (ja) |
| CN (1) | CN109923663B (ja) |
| WO (1) | WO2018088165A1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112614836A (zh) * | 2020-12-17 | 2021-04-06 | 南京芯舟科技有限公司 | 一种防护型半导体器件 |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11228174B1 (en) | 2019-05-30 | 2022-01-18 | Silicet, LLC | Source and drain enabled conduction triggers and immunity tolerance for integrated circuits |
| US10892362B1 (en) * | 2019-11-06 | 2021-01-12 | Silicet, LLC | Devices for LDMOS and other MOS transistors with hybrid contact |
| WO2022120175A1 (en) * | 2020-12-04 | 2022-06-09 | Amplexia, Llc | Ldmos with self-aligned body and hybrid source |
| CN113629052B (zh) * | 2021-10-12 | 2022-02-11 | 微龛(广州)半导体有限公司 | 触发电压可调的esd保护结构及其制备方法 |
| DE112023001175T5 (de) * | 2022-03-01 | 2024-12-19 | Rohm Co., Ltd. | Halbleitervorrichtung |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2005093842A1 (ja) * | 2004-03-26 | 2005-10-06 | Sanken Electric Co., Ltd. | 半導体装置 |
| JP2006121007A (ja) * | 2004-10-25 | 2006-05-11 | Renesas Technology Corp | 半導体集積回路 |
| JP2006523965A (ja) * | 2003-04-16 | 2006-10-19 | サーノフ・コーポレーション | シリコンオンインシュレータ技術を対象とする静電放電(esd)保護用低電圧シリコン制御整流器(scr) |
| JP2009038130A (ja) * | 2007-07-31 | 2009-02-19 | Mitsumi Electric Co Ltd | 横型mosトランジスタ及びこれを用いた半導体装置 |
| JP2014038889A (ja) * | 2012-08-10 | 2014-02-27 | Toshiba Corp | 半導体装置 |
| JP2016027622A (ja) * | 2014-06-27 | 2016-02-18 | 株式会社東芝 | 半導体装置 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2007096211A (ja) * | 2005-09-30 | 2007-04-12 | Ricoh Co Ltd | 半導体装置 |
| JP5098300B2 (ja) * | 2005-11-25 | 2012-12-12 | 株式会社デンソー | 半導体装置およびその製造方法 |
| JP5085241B2 (ja) * | 2007-09-06 | 2012-11-28 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| JP2013008715A (ja) * | 2011-06-22 | 2013-01-10 | Semiconductor Components Industries Llc | 半導体装置 |
| JP5492959B2 (ja) * | 2012-09-05 | 2014-05-14 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JPWO2014188569A1 (ja) * | 2013-05-23 | 2017-02-23 | トヨタ自動車株式会社 | ダイオード内蔵igbt |
| JP2015032767A (ja) * | 2013-08-06 | 2015-02-16 | 株式会社日立製作所 | 半導体装置 |
-
2016
- 2016-11-09 JP JP2016219029A patent/JP6610508B2/ja active Active
-
2017
- 2017-10-19 CN CN201780068708.2A patent/CN109923663B/zh active Active
- 2017-10-19 WO PCT/JP2017/037892 patent/WO2018088165A1/ja not_active Ceased
-
2019
- 2019-04-08 US US16/377,563 patent/US10777545B2/en active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006523965A (ja) * | 2003-04-16 | 2006-10-19 | サーノフ・コーポレーション | シリコンオンインシュレータ技術を対象とする静電放電(esd)保護用低電圧シリコン制御整流器(scr) |
| WO2005093842A1 (ja) * | 2004-03-26 | 2005-10-06 | Sanken Electric Co., Ltd. | 半導体装置 |
| JP2006121007A (ja) * | 2004-10-25 | 2006-05-11 | Renesas Technology Corp | 半導体集積回路 |
| JP2009038130A (ja) * | 2007-07-31 | 2009-02-19 | Mitsumi Electric Co Ltd | 横型mosトランジスタ及びこれを用いた半導体装置 |
| JP2014038889A (ja) * | 2012-08-10 | 2014-02-27 | Toshiba Corp | 半導体装置 |
| JP2016027622A (ja) * | 2014-06-27 | 2016-02-18 | 株式会社東芝 | 半導体装置 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112614836A (zh) * | 2020-12-17 | 2021-04-06 | 南京芯舟科技有限公司 | 一种防护型半导体器件 |
| CN112614836B (zh) * | 2020-12-17 | 2021-07-30 | 南京芯舟科技有限公司 | 一种防护型半导体器件 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP6610508B2 (ja) | 2019-11-27 |
| WO2018088165A1 (ja) | 2018-05-17 |
| CN109923663A (zh) | 2019-06-21 |
| US20190237457A1 (en) | 2019-08-01 |
| CN109923663B (zh) | 2023-02-17 |
| US10777545B2 (en) | 2020-09-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6610508B2 (ja) | 半導体装置 | |
| JP5937413B2 (ja) | 半導体装置 | |
| CN100576542C (zh) | 绝缘栅型半导体装置 | |
| KR100683100B1 (ko) | 반도체 집적 회로 장치 및 그 제조 방법 | |
| JP4957840B2 (ja) | 絶縁ゲート型半導体装置 | |
| JP5348276B2 (ja) | 半導体装置 | |
| US10840238B2 (en) | Semiconductor device | |
| EP3188248B1 (en) | High voltage tolerant ldmos | |
| US7705368B2 (en) | Insulated gate type thyristor | |
| TWI387094B (zh) | 具備汲極電壓保護之功率半導體元件及其製作方法 | |
| CN103443925B (zh) | 半导体装置 | |
| JP2004214611A (ja) | 半導体装置およびその製造方法 | |
| JP2007184486A (ja) | 半導体装置 | |
| CN104637994B (zh) | 半导体器件及制造方法 | |
| KR101846879B1 (ko) | 쇼트키 배리어 다이오드 및 그 제조 방법 | |
| JP6245087B2 (ja) | 逆阻止igbtおよびその製造方法 | |
| JP5678469B2 (ja) | 半導体装置 | |
| JP2009188335A (ja) | 半導体装置 | |
| JP6381067B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| KR101875638B1 (ko) | 반도체 소자 및 그 제조 방법 | |
| US9735291B1 (en) | Semiconductor device and Zener diode | |
| JP5641879B2 (ja) | 半導体装置 | |
| TWI621274B (zh) | 半導體元件及其製造方法 | |
| JP5543253B2 (ja) | 半導体装置及びその製造方法 | |
| TW201608719A (zh) | 半導體裝置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181026 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190716 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190913 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20191001 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20191014 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 6610508 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |