JP2013074210A - 半導体装置及び半導体装置の製造方法 - Google Patents
半導体装置及び半導体装置の製造方法 Download PDFInfo
- Publication number
- JP2013074210A JP2013074210A JP2011213472A JP2011213472A JP2013074210A JP 2013074210 A JP2013074210 A JP 2013074210A JP 2011213472 A JP2011213472 A JP 2011213472A JP 2011213472 A JP2011213472 A JP 2011213472A JP 2013074210 A JP2013074210 A JP 2013074210A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- semiconductor layer
- semiconductor device
- semiconductor
- gate electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/475—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
- H10D30/4755—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs having wide bandgap charge-carrier supplying layers, e.g. modulation doped HEMTs such as n-AlGaAs/GaAs HEMTs
-
- H10P10/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/015—Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/213—Channel regions of field-effect devices
- H10D62/221—Channel regions of field-effect devices of FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H10W72/07552—
-
- H10W72/527—
-
- H10W72/5363—
-
- H10W72/884—
-
- H10W72/926—
-
- H10W90/736—
-
- H10W90/756—
Landscapes
- Junction Field-Effect Transistors (AREA)
- Thin Film Transistor (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
【解決手段】基板11の上に形成された不純物元素を含む第1の半導体層13と、第1の半導体層13の上に形成された第2の半導体層16と、第2の半導体層16の上に形成された第3の半導体層17と、第3の半導体層17の上に形成されたゲート電極21、ソース電極22及びドレイン電極23と、を有し、第2の半導体層16において、ゲート電極21の直下には、第1の半導体層13と接し、第1の半導体層13に含まれる不純物元素が拡散している不純物拡散領域15が形成されており、不純物元素は、不純物拡散領域がp型となる元素であることを特徴とする半導体装置。
【選択図】図3
Description
(半導体装置)
第1の実施の形態における半導体装置について、図1に基づき説明する。本実施の形態における半導体装置は、Si等の基板11上に、AlN等により形成されるバッファ層12、第1の半導体層であるp型となる不純物元素がドープされているp型層13が形成されている。p型層13上には、ゲート電極21の直下に開口部31を有するAlN等により形成される成長制御層14が形成されており、p型層13及び成長制御層14の上には、第2の半導体層となるp型拡散領域15及び電子走行層16が形成されている。即ち、ゲート電極21の直下に形成される開口部31において露出しているp型層13上には、p型拡散領域15が形成され、p型拡散領域15及び成長制御層14上は、電子走行層16が形成されている。尚、本実施の形態において、ゲート電極21の直下とは、電子供給層17または電子走行層16等を介したゲート電極21が形成される領域の下の領域を含むものである。更に、電子走行層16の上には、第3の半導体層となる電子供給層17が形成されており、電子供給層17の上には、ゲート電極21、ソース電極22及びドレイン電極23が形成されている。電子走行層16はGaNにより形成されており、電子供給層17はAlGaNにより形成されており、これにより、電子走行層16において、電子走行層16と電子供給層17との界面近傍には2DEG16aが形成される。p型層13にはGaNにp型となる不純物元素としてMgがドープされており、この上にGaNを結晶成長させることにより、p型層13が露出している成長制御層14の開口部31より、p型層13に含まれているMgが取り込まれp型拡散領域15が形成される。このため、p型拡散領域15を不純物拡散領域と記載する場合がある。尚、電子走行層16は、成長制御層14の上に形成されるため、Mgが取り込まれることはない。よって電子走行層16は、Mgを含まないGaNにより形成される。また、p型層13は、AlGaNにp型となる不純物元素がドープされたものであってもよい。
次に、図4〜図6に基づき、第1の実施の形態における半導体装置の製造方法について説明する。
(半導体装置)
次に、第2の実施の形態における半導体装置について、図7に基づき説明する。本実施の形態における半導体装置は、ゲート電極近傍にゲートリセスを形成した構造のものである。
次に、第2の実施の形態における半導体装置の製造方法について説明する。本実施の形態における半導体装置の製造方法は、第1の実施の形態における図5(b)まで形成した後、ゲートリセス131を形成する。
次に、第3の実施の形態における半導体装置について、図9に基づき説明する。本実施の形態における半導体装置は、電子供給層17上にゲート絶縁膜となる絶縁膜140が形成されている構造のものである。このような絶縁膜140を形成することにより、ゲートリーク電流を減らすことができる。絶縁膜140としては、例えば、Al2O3(酸化アルミニウム)等が用いられる。
次に、第4の実施の形態について説明する。本実施の形態は、半導体デバイス、電源装置及び高周波増幅器である。
(付記1)
基板の上に形成された不純物元素を含む第1の半導体層と、
前記第1の半導体層の上に形成された第2の半導体層と、
前記第2の半導体層の上に形成された第3の半導体層と、
前記第3の半導体層の上に形成されたゲート電極、ソース電極及びドレイン電極と、
を有し、
前記第2の半導体層において、前記ゲート電極の直下には、前記第1の半導体層と接し、前記第1の半導体層に含まれる不純物元素が拡散している不純物拡散領域が形成されており、
前記不純物元素は、前記不純物拡散領域がp型となる元素であることを特徴とする半導体装置。
(付記2)
前記不純物元素は、Mgであることを特徴とする付記1に記載の半導体装置。
(付記3)
前記不純物拡散領域は、前記第3の半導体層とは接していないことを特徴とする付記1または2に記載の半導体装置。
(付記4)
前記第1の半導体層と前記第2の半導体層との間には、前記ゲート電極の形成される領域の直下に開口部を有する成長制御層が形成されていることを特徴とする付記1から3のいずれかに記載の半導体装置。
(付記5)
前記成長制御層は、AlN、AlGaN、InAlN、SiOx、SiNのいずれかを含むものにより形成されていることを特徴とする付記4に記載の半導体装置。
(付記6)
前記成長制御層は、多結晶又はアモルファスであることを特徴とする付記4または5に記載の半導体装置。
(付記7)
前記成長制御層の膜厚は、5〜50nmであることを特徴とする付記4から6のいずれかに記載の半導体装置。
(付記8)
前記第1の半導体層にドープされているp型となる不純物元素の濃度は、5×1017〜5×1019cm−3であることを特徴とする付記1から7のいずれかに記載の半導体装置。
(付記9)
前記第1の半導体層は、p型となる不純物元素を含むGaNまたはAlGaNにより形成されているものであることを特徴とする付記1から8のいずれかに記載の半導体装置。
(付記10)
前記第2の半導体層は、GaNを含む材料により形成されていることを特徴とする付記1から9のいずれかに記載の半導体装置。
(付記11)
前記第3の半導体層は、AlGaNを含む材料により形成されていることを特徴とする付記1から10のいずれかに記載の半導体装置。
(付記12)
前記第3の半導体層において、前記ゲート電極が形成される領域には凹形状のゲートリセスが設けられており、前記ゲート電極は、前記ゲートリセスの内部を含む領域に形成されていることを特徴とする付記1から11のいずれかに記載の半導体装置。
(付記13)
前記第3の半導体層と前記ゲート電極との間には、絶縁膜が設けられていることを特徴とする付記1から12のいずれかに記載の半導体装置。
(付記14)
付記1から13のいずれかに記載の半導体装置を有することを特徴とする電源装置。
(付記15)
付記1から13のいずれかに記載の半導体装置を有することを特徴とする増幅器。
(付記16)
基板の上に、不純物元素を含む第1の半導体層を形成する工程と、
前記第1の半導体層の上に、開口部を有する成長制御層を形成する工程と、
前記開口部において露出している前記第1の半導体層及び前記成長制御層の上に、第2の半導体層を形成する工程と、
前記第2の半導体層の上に、第3の半導体層を形成する工程と、
前記第3の半導体層の上に、ゲート電極、ソース電極及びドレイン電極を形成する工程と、
を有し、前記成長制御層における前記開口部は、前記ゲート電極の直下に形成されるものであって、
前記不純物元素は、前記第2の半導体層がp型となる元素であることを特徴とする半導体装置の製造方法。
(付記17)
前記不純物元素は、Mgであることを特徴とする付記16に記載の半導体装置の製造方法。
(付記18)
前記第1の半導体層、前記第2の半導体層及び前記第3の半導体層は、MOVPEにより形成されるものであることを特徴とする付記16または17に記載の半導体装置の製造方法。
(付記19)
前記成長制御層は、前記第1の半導体層、前記第2の半導体層及び前記第3の半導体層を形成する際の温度よりも低い温度により形成されることを特徴とする付記16から18のいずれかに記載の半導体装置の製造方法。
(付記20)
前記第2の半導体層は、前記成長制御層の前記開口部において露出している前記第1の半導体層上より、最初に結晶成長するものであることを特徴とする付記16から19のいずれかに記載の半導体装置の製造方法。
12 バッファ層
13 p型層(第1の半導体層)
14 成長制御層
15 p型拡散領域
16 電子走行層(第2の半導体層)
16a 2DEG
17 電子供給層(第3の半導体層)
21 ゲート電極
22 ソース電極
23 ドレイン電極
31 開口部
Claims (10)
- 基板の上に形成された不純物元素を含む第1の半導体層と、
前記第1の半導体層の上に形成された第2の半導体層と、
前記第2の半導体層の上に形成された第3の半導体層と、
前記第3の半導体層の上に形成されたゲート電極、ソース電極及びドレイン電極と、
を有し、
前記第2の半導体層において、前記ゲート電極の直下には、前記第1の半導体層と接し、前記第1の半導体層に含まれる不純物元素が拡散している不純物拡散領域が形成されており、
前記不純物元素は、前記不純物拡散領域がp型となる元素であることを特徴とする半導体装置。 - 前記不純物元素は、Mgであることを特徴とする請求項1に記載の半導体装置。
- 前記第1の半導体層と前記第2の半導体層との間には、前記ゲート電極の形成される領域の直下に開口部を有する成長制御層が形成されていることを特徴とする請求項1または2に記載の半導体装置。
- 前記成長制御層は、AlN、AlGaN、InAlN、SiOx、SiNのいずれかを含むものにより形成されていることを特徴とする請求項3に記載の半導体装置。
- 前記第1の半導体層は、p型となる不純物元素を含むGaNまたはAlGaNにより形成されているものであることを特徴とする請求項1から4のいずれかに記載の半導体装置。
- 前記第2の半導体層は、GaNを含む材料により形成されていることを特徴とする請求項1から5のいずれかに記載の半導体装置。
- 前記第3の半導体層において、前記ゲート電極が形成される領域には凹形状のゲートリセスが設けられており、前記ゲート電極は、前記ゲートリセスの内部を含む領域に形成されていることを特徴とする請求項1から6のいずれかに記載の半導体装置。
- 基板の上に、不純物元素を含む第1の半導体層を形成する工程と、
前記第1の半導体層の上に、開口部を有する成長制御層を形成する工程と、
前記開口部において露出している前記第1の半導体層及び前記成長制御層の上に、第2の半導体層を形成する工程と、
前記第2の半導体層の上に、第3の半導体層を形成する工程と、
前記第3の半導体層の上に、ゲート電極、ソース電極及びドレイン電極を形成する工程と、
を有し、前記成長制御層における前記開口部は、前記ゲート電極の直下に形成されるものであって、
前記不純物元素は、前記第2の半導体層がp型となる元素であることを特徴とする半導体装置の製造方法。 - 前記不純物元素は、Mgであることを特徴とする請求項8に記載の半導体装置の製造方法。
- 前記第1の半導体層、前記第2の半導体層及び前記第3の半導体層は、MOVPEにより形成されるものであることを特徴とする請求項8または9に記載の半導体装置の製造方法。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011213472A JP5784441B2 (ja) | 2011-09-28 | 2011-09-28 | 半導体装置及び半導体装置の製造方法 |
| US13/544,023 US8878248B2 (en) | 2011-09-28 | 2012-07-09 | Semiconductor device and fabrication method |
| TW101125071A TWI505463B (zh) | 2011-09-28 | 2012-07-12 | 半導體裝置及製造方法 |
| KR1020120081602A KR101272365B1 (ko) | 2011-09-28 | 2012-07-26 | 반도체 장치 및 반도체 장치의 제조 방법 |
| CN201210265575.7A CN103035697B (zh) | 2011-09-28 | 2012-07-27 | 半导体器件及制造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011213472A JP5784441B2 (ja) | 2011-09-28 | 2011-09-28 | 半導体装置及び半導体装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2013074210A true JP2013074210A (ja) | 2013-04-22 |
| JP5784441B2 JP5784441B2 (ja) | 2015-09-24 |
Family
ID=47910294
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011213472A Expired - Fee Related JP5784441B2 (ja) | 2011-09-28 | 2011-09-28 | 半導体装置及び半導体装置の製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US8878248B2 (ja) |
| JP (1) | JP5784441B2 (ja) |
| KR (1) | KR101272365B1 (ja) |
| CN (1) | CN103035697B (ja) |
| TW (1) | TWI505463B (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014216481A (ja) * | 2013-04-25 | 2014-11-17 | 三菱電機株式会社 | 電界効果トランジスタ |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6392498B2 (ja) * | 2013-03-29 | 2018-09-19 | 富士通株式会社 | 化合物半導体装置及びその製造方法 |
| US9590494B1 (en) | 2014-07-17 | 2017-03-07 | Transphorm Inc. | Bridgeless power factor correction circuits |
| CN107227490B (zh) * | 2016-03-23 | 2021-06-18 | 松下知识产权经营株式会社 | Iii族氮化物半导体及其制造方法 |
| US20180061975A1 (en) * | 2016-08-24 | 2018-03-01 | Rohm Co., Ltd. | Nitride semiconductor device and nitride semiconductor package |
| US10630285B1 (en) | 2017-11-21 | 2020-04-21 | Transphorm Technology, Inc. | Switching circuits having drain connected ferrite beads |
| US10756207B2 (en) | 2018-10-12 | 2020-08-25 | Transphorm Technology, Inc. | Lateral III-nitride devices including a vertical gate module |
| TWI674673B (zh) * | 2018-11-05 | 2019-10-11 | 新唐科技股份有限公司 | 高電子遷移率電晶體元件及其製造方法 |
| CN121038348A (zh) | 2019-03-21 | 2025-11-28 | 创世舫科技有限公司 | 半桥电路和装入在封装中的电子部件 |
| KR102767850B1 (ko) * | 2019-11-19 | 2025-02-14 | 삼성전자주식회사 | 반도체 구조체, 이를 포함하는 트랜지스터 및 트랜지스터의 제조방법 |
| US11749656B2 (en) | 2020-06-16 | 2023-09-05 | Transphorm Technology, Inc. | Module configurations for integrated III-Nitride devices |
| US20230299190A1 (en) | 2020-08-05 | 2023-09-21 | Transphorm Technology, Inc. | Iii-nitride devices including a depleting layer |
| US12550702B2 (en) | 2020-09-21 | 2026-02-10 | Transphorm Technology, Inc. | III-nitride devices with through-via structures |
| CN112635556B (zh) * | 2020-12-24 | 2025-01-14 | 华南理工大学 | 一种增强型hemt器件及其制备方法 |
| US12451468B1 (en) | 2021-08-25 | 2025-10-21 | Transphorm Technology, Inc. | III-N devices with improved reliability |
| CN115911096B (zh) * | 2022-08-24 | 2025-09-02 | 成都功成半导体有限公司 | 一种实现CASCODE模式的GaN HEMT功率器件 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008235613A (ja) * | 2007-03-22 | 2008-10-02 | Eudyna Devices Inc | 半導体装置 |
| JP2010238752A (ja) * | 2009-03-30 | 2010-10-21 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4663156B2 (ja) | 2001-05-31 | 2011-03-30 | 富士通株式会社 | 化合物半導体装置 |
| US7382001B2 (en) * | 2004-01-23 | 2008-06-03 | International Rectifier Corporation | Enhancement mode III-nitride FET |
| US7459718B2 (en) * | 2005-03-23 | 2008-12-02 | Nichia Corporation | Field effect transistor |
| JP5065616B2 (ja) * | 2006-04-21 | 2012-11-07 | 株式会社東芝 | 窒化物半導体素子 |
| EP2117040B1 (en) | 2007-02-27 | 2018-05-16 | Fujitsu Limited | Compound semiconductor device and process for producing the same |
| US8008689B2 (en) * | 2007-08-23 | 2011-08-30 | Ngk Insulators, Ltd. | MIS gate structure type HEMT device and method of fabricating MIS gate structure type HEMT device |
| CN102197468B (zh) * | 2008-10-29 | 2014-04-02 | 富士通株式会社 | 化合物半导体器件及其制造方法 |
| JP5468768B2 (ja) | 2008-12-05 | 2014-04-09 | パナソニック株式会社 | 電界効果トランジスタ及びその製造方法 |
| JP5597921B2 (ja) * | 2008-12-22 | 2014-10-01 | サンケン電気株式会社 | 半導体装置 |
| JP5625338B2 (ja) * | 2009-11-30 | 2014-11-19 | 日亜化学工業株式会社 | 電界効果トランジスタ |
-
2011
- 2011-09-28 JP JP2011213472A patent/JP5784441B2/ja not_active Expired - Fee Related
-
2012
- 2012-07-09 US US13/544,023 patent/US8878248B2/en active Active
- 2012-07-12 TW TW101125071A patent/TWI505463B/zh active
- 2012-07-26 KR KR1020120081602A patent/KR101272365B1/ko not_active Expired - Fee Related
- 2012-07-27 CN CN201210265575.7A patent/CN103035697B/zh active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008235613A (ja) * | 2007-03-22 | 2008-10-02 | Eudyna Devices Inc | 半導体装置 |
| JP2010238752A (ja) * | 2009-03-30 | 2010-10-21 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014216481A (ja) * | 2013-04-25 | 2014-11-17 | 三菱電機株式会社 | 電界効果トランジスタ |
Also Published As
| Publication number | Publication date |
|---|---|
| US20130075785A1 (en) | 2013-03-28 |
| CN103035697A (zh) | 2013-04-10 |
| KR20130034579A (ko) | 2013-04-05 |
| TWI505463B (zh) | 2015-10-21 |
| US8878248B2 (en) | 2014-11-04 |
| KR101272365B1 (ko) | 2013-06-07 |
| TW201314888A (zh) | 2013-04-01 |
| JP5784441B2 (ja) | 2015-09-24 |
| CN103035697B (zh) | 2015-08-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5784441B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
| JP5784440B2 (ja) | 半導体装置の製造方法及び半導体装置 | |
| JP6119165B2 (ja) | 半導体装置 | |
| JP5987288B2 (ja) | 半導体装置 | |
| US8633494B2 (en) | Semiconductor device and method for manufacturing semiconductor device | |
| CN103715246B (zh) | 半导体装置 | |
| US9142638B2 (en) | Semiconductor device and manufacturing method of semiconductor device | |
| JP2014072431A (ja) | 半導体装置 | |
| JP2014183125A (ja) | 半導体装置 | |
| JP2015070064A (ja) | 半導体装置及び半導体装置の製造方法 | |
| JP2013074069A (ja) | 半導体装置及び半導体装置の製造方法 | |
| US10964805B2 (en) | Compound semiconductor device | |
| JP2015060987A (ja) | 半導体装置及び半導体装置の製造方法 | |
| JP2018041786A (ja) | 半導体結晶基板、半導体装置、半導体結晶基板の製造方法及び半導体装置の製造方法 | |
| JP6398678B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
| JP2017195299A (ja) | 半導体装置及び半導体装置の製造方法 | |
| JP2017085058A (ja) | 化合物半導体装置及びその製造方法 | |
| JP2015207767A (ja) | 半導体基板、半導体装置、半導体基板の製造方法及び半導体装置の製造方法 | |
| JP2017168862A (ja) | 半導体装置 | |
| JP6106951B2 (ja) | 半導体装置及び半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20140702 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140926 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150424 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150428 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150624 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150710 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150722 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5784441 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |