JP2012039710A - スイッチング電源装置 - Google Patents
スイッチング電源装置 Download PDFInfo
- Publication number
- JP2012039710A JP2012039710A JP2010176047A JP2010176047A JP2012039710A JP 2012039710 A JP2012039710 A JP 2012039710A JP 2010176047 A JP2010176047 A JP 2010176047A JP 2010176047 A JP2010176047 A JP 2010176047A JP 2012039710 A JP2012039710 A JP 2012039710A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- amplitude
- circuit
- power supply
- switching power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims abstract description 34
- 230000001360 synchronised effect Effects 0.000 claims abstract description 4
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 23
- 230000003321 amplification Effects 0.000 claims description 11
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 11
- 239000003990 capacitor Substances 0.000 abstract description 41
- 230000033228 biological regulation Effects 0.000 abstract description 13
- 101100219315 Arabidopsis thaliana CYP83A1 gene Proteins 0.000 description 23
- 101100269674 Mus musculus Alyref2 gene Proteins 0.000 description 23
- 101100140580 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) REF2 gene Proteins 0.000 description 23
- 238000010586 diagram Methods 0.000 description 22
- 230000007423 decrease Effects 0.000 description 16
- 241000408495 Iton Species 0.000 description 13
- 230000004044 response Effects 0.000 description 13
- 238000000034 method Methods 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 7
- 238000005070 sampling Methods 0.000 description 5
- 230000008929 regeneration Effects 0.000 description 4
- 238000011069 regeneration method Methods 0.000 description 4
- 239000003985 ceramic capacitor Substances 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 3
- 238000009499 grossing Methods 0.000 description 2
- 230000002441 reversible effect Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 101150083298 Ramp2 gene Proteins 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000004043 responsiveness Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/10—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/22—Conversion of DC power input into DC power output with intermediate conversion into AC
- H02M3/24—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters
- H02M3/28—Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0032—Control circuits allowing low power mode operation, e.g. in standby mode
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
Abstract
【課題】ESRの小さな出力コンデンサを利用した場合においても安定動作が可能であり、且つロードレギュレーション特性の良好なスイッチング電源装置を提供する。
【解決手段】入力電圧に接続されたハイサイドMOSFET11と、ハイサイドMOSFET11のスイッチング周波数に同期したランプ信号を生成するランプジェネレータ18と、ランプ信号の振幅に応じた振幅信号Compを生成する振幅信号生成部(第2フィードバック制御回路2)と、ランプ信号の振幅及び周波数に対応した正の傾斜を有する第2ランプ信号を生成するとともに、生成した第2ランプ信号を第1基準電圧に重畳させて重畳信号を生成する重畳回路3と、ハイサイドMOSFET11のオンタイミングとオン幅とを制御する第1フィードバック制御回路1と、軽負荷から重負荷に変化したことを検知するとともに、当該検知時にハイサイドMOSFET11のオン幅を拡げるように制御する重負荷急変検知部23とを備える。
【選択図】図1
【解決手段】入力電圧に接続されたハイサイドMOSFET11と、ハイサイドMOSFET11のスイッチング周波数に同期したランプ信号を生成するランプジェネレータ18と、ランプ信号の振幅に応じた振幅信号Compを生成する振幅信号生成部(第2フィードバック制御回路2)と、ランプ信号の振幅及び周波数に対応した正の傾斜を有する第2ランプ信号を生成するとともに、生成した第2ランプ信号を第1基準電圧に重畳させて重畳信号を生成する重畳回路3と、ハイサイドMOSFET11のオンタイミングとオン幅とを制御する第1フィードバック制御回路1と、軽負荷から重負荷に変化したことを検知するとともに、当該検知時にハイサイドMOSFET11のオン幅を拡げるように制御する重負荷急変検知部23とを備える。
【選択図】図1
Description
本発明は、直流安定化電圧を供給するスイッチング電源装置に関する。
画像エンジンやCPU等のデジタル信号処理LSIの電源電圧を供給するDC・DCコンバーターには、ダイナミックに変動するデジタル負荷に対して、出力電圧の変動幅を極力抑え込む高い負荷応答性能が求められるが、出力電圧と基準電圧との比較のためにエラーアンプを搭載したDC・DCコンバーターは、当該エラーアンプが遅れ要素の主要因となり、負荷応答性能が悪化するという問題点を有する。そこで、遅れ要素の主要因であるエラーアンプを搭載しないことにより、デジタル負荷の要求に対する負荷応答性能を向上させたPFM(周波数変調)制御のリップルコンバーターが提案され広く用いられている。
古典的なPFMリップルコンバーターは、出力電圧のリップル電圧を検出して制御を行う方式であるために、十分なリップル信号を得るために出力コンデンサにはESR(Equivalent Series Resistance:等価直列抵抗)の大きい電解コンデンサ等が必要であり、システムの小型化の妨げになっていた。
近年に至っては、先行技術の一例と示した特許文献1,2のように、ESRによるリップルを想定したRamp信号を、フィードバック電圧あるいは基準電圧側に重畳することで、ESRの小さなセラミックコンデンサを出力コンデンサとして用いた場合でも安定動作できる製品が多く提案され、製品化されつつある。
図13は、特許文献1,2に記載の内容を含む従来のスイッチング電源装置の構成を示す回路図である。また、図14は、従来のスイッチング電源装置の動作を示すタイミングチャートである。これらの図を参照して、一般的なオン幅固定型のリップル制御方式を採用したスイッチング電源装置の動作について説明する。なお、特許文献1,2には、共にRamp信号をフィードバック信号に重畳する方式が開示されているが、この方式はRamp信号を基準電圧に重畳する方式と動作的に等価であるため、後々の説明を簡略化するために、Ramp信号を基準電圧に重畳する方式に変更して説明する。
図13において、Rampジェネレータ18は、ESRのリップル信号を想定したRamp信号を生成し、重畳回路3に出力する。重畳回路3は、第1基準電圧REFに対して、正の傾斜を持つRamp信号を重畳した第2基準電圧REF2を生成し、フィードバックコンパレータ4の非反転入力に対して出力する。
一方、フィードバック電圧FBは、フィードバックコンパレータ4の反転入力に対して出力される。このフィードバック電圧FBは、出力電圧Voutをフィードバック分圧抵抗16と17とによって分圧した電圧である。フィードバック電圧FBが第2基準電圧REF2を下回ると、フィードバックコンパレータ4は、即座にFB_TRG信号を1Shot回路5aに対して出力する。
1Shot回路5aは、フィードバックコンパレータ4により出力されたFB_TRG信号を受けて、一定時間幅のON_TRG信号を生成し、オンタイマー7bのSet端子に対して出力する。
一方、フィードフォワード回路6bは、入力電圧Vinや出力電圧Voutの設定が変わっても、一定のスイッチング周波数を維持するために、入力電圧Vinと出力電圧Voutとを検出し、Vinに比例してVoutに反比例するフィードフォワード信号Itonを生成し、オンタイマー7bのAdj端子に出力する。
オンタイマー7bは、1Shot回路5aにより出力されたON_TRG信号をトリガーとして、フィードフォワード信号Itonに応じたTon信号をドライブロジック8に対して出力する。フィードフォワード信号Itonが大きくなるほど、Ton信号の時間幅は狭くなる。
ドライブロジック8は、オンタイマー7bにより出力されたTon信号に基づいて、ハイサイドドライバ9の駆動信号Honとローサイドドライバ10の駆動信号Lonとを出力すると同時に、回生期間が終了してインダクタ13に流れる電流ILの極性が反転したことをSW信号で検出し、駆動信号LonをHighからLowへ切り替えることで、ローサイドMOSFET12をオフさせて、インダクタ電流ILの過大な逆流を防止することで、無用な損失の発生を防ぐ機能を備えている。
ハイサイドドライバ9は、ドライブロジック8により出力されたHon信号に基づいて、ハイサイドMOSFET11のゲートを駆動することで、インダクタ13を介して出力コンデンサ14と出力負荷15とに対してエネルギーを供給する。
ローサイドドライバ10は、ドライブロジック8により出力されたLon信号に基づいて、ローサイドMOSFET12のゲートを駆動し、ハイサイドMOSFET11がオフした後のインダクタ電流ILの回生期間に、ローサイドMOSFET12をオンさせることで、導通損失を低減させる。
このように、図13に示す従来のスイッチング電源装置は、上述した一連の動作によって、出力負荷電流Ioutが軽負荷から重負荷へ急変して出力電圧Voutが低下した際に、即座にハイサイドMOSFETをオンさせることで高い負荷応答性を実現し、さらに、古典的なリップル制御方式では不可能だった出力コンデンサのセラコン化を実現することができる。
しかしながら、特許文献1,2に示すような一定傾斜のRamp信号をフィードバック電圧FBあるいは基準電圧REFに重畳する方式は、出力負荷電流Ioutが変化してスイッチング周波数が変化した際に、Ramp信号の振幅が変化することに伴って、出力電圧Voutも変動し、DC・DCコンバーターの重要特性であるロードレギュレーションが悪化してしまうという欠点を有する。具体的には図14に示すタイミングチャートを用いて説明する。
出力負荷電流Ioutが重負荷から軽負荷に急変すると、出力電圧Voutは瞬間的に跳ね上がる。その後、時間の経過とともに出力電圧Voutが低下し、Ramp信号が重畳された第2基準電圧REF2の頂点電位をフィードバック信号FBが下回った時に、1Shot回路5aは、オントリガー信号ON_TRGを出力する。これによってハイサイドMOSFET11はオンするものの、出力負荷電流Ioutが少ないほど、ハイサイドMOSFET11のオンタイミングは遅くなる。すなわち、出力負荷電流Ioutが少ないほど、ハイサイドMOSFET11のスイッチング周波数は低くなる。
スイッチング周波数が低くなると、第1基準電圧REFに重畳されるRamp信号の振幅が増加するため、第2基準電圧REF2は、重負荷時と比べて大きな値となる。この結果、ロードレギュレーション特性は悪化することになる。図14に示すように、出力電圧Voutは、軽負荷から重負荷に変化した場合においても急落し、その後においても回復しないため、軽負荷時と重負荷時とで大きな電圧差を有していると言うことができ、ロードレギュレーション特性が良いとは言い難い。
ロードレギュレーションを改善するためには第2基準電圧REF2に重畳されるRamp振幅量を減らす必要があるが、この場合におけるスイッチング電源装置は、小型化が要求されているのでセラミックコンデンサなどの低ESRのコンデンサを出力コンデンサとして用いており、動作が不安定になってしまうという問題点が再浮上する。
本発明は上述した従来技術の問題点を解決するもので、ESRの小さな出力コンデンサを利用した場合においても安定動作が可能であり、且つロードレギュレーション特性の良好なスイッチング電源装置を提供することを課題とする。
本発明に係るスイッチング電源装置は、上記課題を解決するために、入力電圧に接続されたハイサイドスイッチと、前記ハイサイドスイッチのスイッチング周波数に同期したランプ信号を生成するランプ信号生成部と、前記ランプ信号生成部により生成されたランプ信号の振幅に応じた振幅信号を生成する振幅信号生成部と、前記ランプ信号生成部により生成されたランプ信号の振幅及び周波数に対応した正の傾斜を有する第2ランプ信号を生成するとともに、生成した第2ランプ信号を第1基準電圧に重畳させて重畳信号を生成する重畳回路と、前記重畳回路により生成された重畳信号と出力電圧に応じた大きさのフィードバック信号とを比較し、前記フィードバック信号が前記重畳信号を下回った場合に前記ハイサイドスイッチがオンするようにオンタイミングを制御するとともに、前記振幅信号生成部により生成された振幅信号と前記入力電圧と前記出力電圧とに基づいて前記ハイサイドスイッチのオン幅を制御する制御部と、前記重畳回路により生成された重畳信号と前記フィードバック信号とに基づいて軽負荷から重負荷に変化したことを検知するとともに、当該検知時に前記ハイサイドスイッチのオン幅を拡げるように制御する重負荷急変検知部とを備えることを特徴とする。
本発明によれば、ESRの小さな出力コンデンサを利用した場合においても安定動作が可能であり、且つロードレギュレーション特性の良好なスイッチング電源装置を提供することができる。
以下、本発明のスイッチング電源装置の実施の形態を、図面に基づいて詳細に説明する。
以下、本発明の実施例について図面を参照しながら説明する。まず、本実施の形態の構成を説明する。図1は、本発明の実施例1のスイッチング電源装置の構成を示す回路図である。なお、図1において、図13における従来装置の構成要素と同一ないし均等のものは、前記と同一符号を以て示し、重複した説明を省略する。
このスイッチング電源装置は、図1に示すように、第1フィードバック制御回路1、第2フィードバック制御回路2、重畳回路3、ハイサイドMOSFET11、ローサイドMOSFET12、インダクタ13、出力平滑コンデンサ14、出力負荷15、フィードバック抵抗16、フィードバック抵抗17、重負荷急変検知回路23、及びスイッチ24により構成される。
また、第1フィードバック制御回路1は、フィードバックコンパレータ4、トリガ回路5b、フィードフォワード回路6、オンタイマー7、ドライブロジック8、ハイサイドドライバ9、及びローサイドドライバ10により構成される。
さらに、第2フィードバック制御回路2は、ランプジェネレータ18、サンプルホールド回路19、エラーアンプ20、位相補償抵抗21、及び位相補償コンデンサ22により構成される。
すなわち、本実施例のスイッチング電源装置は、図13に示す従来のスイッチング電源装置に対して、第2フィードバック制御回路2、重負荷急変検知回路23、及びスイッチ24を備える点で異なる。
ハイサイドMOSFET11は、本発明のハイサイドスイッチに対応し、ドレイン端子が入力電圧Vinに接続されている。また、ハイサイドMOSFET11のソース端子は、ローサイドMOSFET12のドレイン端子に接続されているとともに、インダクタ13を介して出力負荷15に接続されている。すなわち、本実施例のスイッチング電源装置は、ハイサイドMOSFET11とローサイドMOSFET12とのスイッチング動作により入力電圧を所定の電圧に変換して出力負荷15に供給する。
メジャーループである第1フィードバック制御回路1は、出力負荷15が軽負荷から重負荷へ急変した場合等、ダイナミックに変化する負荷に対して、エラーアンプを介さず高速に動作することで出力電圧Voutの変化幅を最小限に抑える働きをする。
これに対して、マイナーループである第2フィードバック制御回路2は、ランプジェネレータ18により生成されたランプ信号の振幅を検知し、この振幅が、出力負荷電流Ioutに寄らず一定となるよう、ハイサイドMOSFET11のオン幅を最適制御することで、スイッチング周波数Fswを一定に保つ。この結果、スタティックな負荷変動に対しては、第2基準電圧REF2のピーク電圧は常時一定に保たれるため、先行技術の問題点であったロードレギュレーション特性を、制御安定性を犠牲にすることなく大幅に改善できる。
ランプジェネレータ18は、本発明のランプ信号生成部に対応し、ハイサイドスイッチのスイッチング周波数に同期したランプ信号(Ramp)を生成する。図2は、本実施例のスイッチング電源装置におけるランプジェネレータ18の詳細な構成を示す回路図である。ランプジェネレータ18は、図2に示すように、1SHOT回路181、インバータ182、PchMOSFET183、コンデンサ184、定電流I1、及び下限クランプ電圧V2により構成されている。
1SHOT回路181は、ドライブロジック8により出力された駆動信号Honを受け、HonがHighに切り替わった時に、PchMOSFET183を例えば100ns程度の極短い期間だけオンさせる。これにより、コンデンサ184は、電源電圧REGまで瞬時に充電される。
その後、PchMOSFET183がオフすると、コンデンサ184に蓄えられた電荷は、定電流I1によって徐々に引き抜かれる。その結果、ランプジェネレータ18は、ESRのリップル信号を想定したランプ信号を生成することができ、生成したランプ信号を重畳回路3とサンプルホールド回路19とに出力する。
重畳回路3は、ランプジェネレータ18により生成されたランプ信号(図1中のRamp)の振幅及び周波数に対応した正の傾斜を有する第2ランプ信号を生成するとともに、生成した第2ランプ信号を第1基準電圧(図1中のREF:0.5V)に重畳させて重畳信号(図1中のREF2)を生成する。なお、第1基準電圧は、スイッチ25の動作に応じて、REF(0.5V)とREFa(0.51V)との間で切り替わるが、ここではREF(0.5V)が選択されているものとする。
図3は、本実施例のスイッチング電源装置における重畳回路3の詳細な構成を示す回路図である。重畳回路3は、NPNトランジスタ31、PNPトランジスタ32、抵抗33、NchMOSFET34,35、PchMOSFET36,37、抵抗38、及び定電流源I2により構成される。
ランプジェネレータ18により生成されたランプ信号は、NPNトランジスタ31とPNPトランジスタ32によるバッファー回路によりインピーダンス変換され、PNPトランジスタ32のエミッタにランプ信号とほぼ同一電圧レベルのRamp2信号が出力される。このため、抵抗33の両端には、REG−Ramp2の電位差が発生し、ランプ信号の変化に応じた電流信号I3が生成される。この電流信号I3は、NchMOSFET34,35によるカレントミラー回路と、PchMOSFET36,37によるカレントミラー回路とを介して、抵抗38に出力されることで電圧変換される。
これにより、重畳回路3は、抵抗38の高電位側端子において、直流安定電圧である第1基準電圧REFに対してRampに対応した正の傾斜を有する第2ランプ信号を重畳させ、第2基準電圧REF2(本発明の重畳信号に対応)を生成し、フィードバックコンパレータ4の非反転入力端子に出力する。
第2フィードバック制御回路2に設けられたサンプルホールド回路19、エラーアンプ20、位相補償抵抗21、及び位相補償コンデンサ22は、本発明の振幅信号生成部に対応し、ランプジェネレータ18により生成されたランプ信号の振幅に応じた振幅信号(図1中のComp)を生成する。
サンプルホールド回路19は、ランプジェネレータ18により生成されたランプ信号の谷電圧を保持する。図4は、本実施例のスイッチング電源装置におけるサンプルホールド回路19の詳細な構成を示す回路図である。サンプルホールド回路19は、図4に示すように、バッファー回路191、スイッチ192、及びコンデンサ193により構成される。
バッファー回路191は、ランプ信号をインピーダンス変換した信号を出力し、ランプ信号が谷電圧となるタイミングに合わせて、オンタイマー7によるサンプリング信号Splに基づいてスイッチ192が一定のサンプリング時間オンすることで、コンデンサ193を充電する。このため、コンデンサ193は、次のサンプリング期間が来るまでの間、ランプ信号の谷電圧値Valleyを保持する。
エラーアンプ20は、本発明の誤差増幅器に対応し、サンプルホールド回路19により保持された谷電圧Valleyと第2基準電圧(図1中のV1)とを比較し、比較結果に応じた誤差増幅信号を生成して振幅信号Compとして出力する。すなわち、エラーアンプ20は、谷電圧Valleyと基準電圧V1とを比較し、抵抗21とコンデンサ22によって位相補償された振幅信号Compをフィードフォワード回路6に出力する。
第1フィードバック制御回路1は、本発明の制御部に対応し、重畳回路3により生成された重畳信号REF2と出力電圧Voutに応じた大きさのフィードバック信号FBとを比較し、フィードバック信号FBが重畳信号REF2を下回った場合にハイサイドスイッチがオンするようにオンタイミングを制御するとともに、振幅信号生成部により生成された振幅信号Compと入力電圧Vinと出力電圧Voutとに基づいてハイサイドスイッチのオン幅を制御する。
図5は、本実施例のスイッチング電源装置におけるフィードフォワード回路6の詳細な構成を示す回路図である。フィードフォワード回路6は、図5に示すように、電圧電流変換回路61、62、63と、除算回路64、65の組み合わせによって構成されている。
電圧電流変換回路61は、入力電圧Vinを電流変換することで電流信号Ivinを生成する。また、電圧電流変換回路62は、出力電圧Voutを電流変換することで電流信号Ivoutを生成する。同様に、電圧電流変換回路63は、振幅信号(誤差増幅電圧)Compを電流変換することで電流信号Icompを生成する。
除算回路64は、電流信号Ivinを電流信号Ivoutで割り算した電流信号Ifwを後段の除算回路65に対して出力する。除算回路65は、電流信号Ifwを電流信号Icompで割り算した電流信号Itonを生成する。このItonの計算式は、Iton=K×Vin/(Vout×Comp)で与えられる。ここで、Kは、入力電圧Vin、出力電圧Vout、振幅信号Compを電流信号へ変換した際の変換係数であり、抵抗値に反比例する次元を持っている。
このようにして、フィードフォワード回路6は、入力電圧Vinに比例し、出力電圧Voutに反比例した出力電流Itonを生成し、オンタイマー7のAdj端子に出力する。フィードフォワード回路6の動作により、第1フィードバック制御回路1は、スイッチング周波数が入出力条件に依らず一定となるようにハイサイドMOSFET11のオン幅を制御し、さらに、第2フィードバック制御回路2により出力された振幅信号(誤差増幅信号)Compに反比例する特性をItonに持たせることで、ランプ信号の谷電圧Valleyが基準電圧V1に等しくなるようにハイサイドMOSFET11のオン幅を制御する。
第1フィードバック制御回路1は、フィードフォワード回路6を有することにより、振幅信号生成部により出力された振幅信号(誤差増幅信号)Compに基づいて、ランプジェネレータ18により生成されたランプ信号の振幅が所定の値を維持するようにハイサイドスイッチであるハイサイドMOSFET11のオン幅を制御する。
フィードバックコンパレータ4は、フィードバック電圧FBと第2基準電圧REF2とを比較し、フィードバック電圧FBが第2基準電圧REF2の頂上電圧を下回った時に、FB_TRG信号を出力する。
トリガ回路5bは、フィードバックコンパレータ4により出力されたFB_TRG信号に基づいて、ON_TRG信号を生成し、オンタイマー7のSet端子に出力する。図6は、本実施例のスイッチング電源装置におけるトリガ回路5bの詳細な構成を示す回路図である。図6に示すように、トリガ回路5bは、AND回路51、1SHOT回路52、及びタイマー回路53により構成されている。FB_TRG信号が入力されたときに、1SHOT回路52はセット状態となり、一定幅のON_TRG信号を生成し、オンタイマー7に対して出力する。
FB_TRG信号がHighレベルを継続した場合には、オンタイマー7からのドライブロジック制御信号TonがHighからLowに切り替わった後に、タイマー回路53からLowレベルの信号がAND回路51に対して出力されるので、1SHOT回路52は、一旦、リセット状態となる。
図7は、本実施例のスイッチング電源装置におけるオンタイマー7の詳細な構成を示す回路図である。オンタイマー7は、図7に示すように、コンデンサ71、コンパレータ72、AND回路73、1SHOT回路74、インバータ回路75、及びスイッチ76により構成される。
スイッチ76は、トリガ回路5bにより出力されたON_TRG信号に基づいて、一定時間オンする。コンデンサ71は、スイッチ76がオンすることにより、蓄えた電荷を瞬時に放電する。これによってコンパレータ72の論理出力レベルがHighとなり、1SHOT回路74は、一定時間のサンプリング信号Splを出力する。
1SHOT回路74によるサンプリング期間終了後に、AND回路73は、出力信号であるドライブロジック制御信号TonをHighにする。その後、コンデンサ71は、フィードフォワード電流信号Itonによって充電を開始する。コンデンサ71の電位がしきい値V2に達すると、コンパレータ72が出力レベルをLowに切り替えるので、AND回路73は、ドライブロジック制御信号TonをLowにする。
ドライブロジック8は、オンタイマー7により出力されたドライブロジック制御信号Tonに基づいて、ハイサイドドライバ9の駆動信号Honと、当該駆動信号Honと逆相のローサイドドライバ10の駆動信号Lonを出力する。さらに、ドライブロジック8は、インダクタ13の回生期間が終了してインダクタ13に流れる電流ILの極性が反転したことをSW電圧に基づいて検出し、ローサイド駆動信号LonをLowに切り替える。これによってローサイドMOSFET12がオフされるので、スイッチング電源装置は、インダクタ電流ILの過大な逆流を抑え、無用な損失発生を防止する。
ハイサイドドライバ9は、ドライブロジック8により出力されたHon信号に基づいてハイサイドMOSFET11のゲートを駆動し、インダクタ13を介して出力コンデンサ14及び出力負荷15に対してエネルギーを供給する。
ローサイドドライバ10は、ドライブロジック8により出力されたLon信号に基づいてローサイドMOSFET12のゲートを駆動し、ハイサイドMOSFET11がオフした後のインダクタ電流ILの回生期間にローサイドMOSFET12をオンさせることで、導通損失を低減させる。
重負荷急変検知回路23は、本発明の重負荷急変検知部に対応し、重畳回路3により生成された重畳信号REF2とフィードバック信号FBとに基づいて軽負荷から重負荷変化したことを検知するとともに、当該検知時にハイサイドMOSFET11のオン幅を拡げるように制御する。
図8は、本実施例のスイッチング電源装置における重負荷急変検知回路23の詳細な構成を示す回路図である。図8に示すように、重負荷急変検知回路23は、コンパレータ231、抵抗232とコンデンサ233とによる遅延回路、バッファー回路234、インバータ回路235、SRフリップフロップ236、AND回路237、抵抗239とコンデンサ240とによる遅延回路、及びバッファー回路238により構成されている。
出力負荷電流Ioutが軽負荷で、振幅信号(誤差増幅信号)Compがしきい値V3を下回っていると、コンパレータ231がHighを出力するため、SRフリップフロップ236は、セット状態となり、AND回路237に対してHighレベルの信号を出力する。
この後、出力負荷電流Ioutが軽負荷から重負荷に急変すると、フィードバック電圧FBが基準電圧REF2を下回っている間は、フィードバックコンパレータ4により出力されたFB_TRG信号は、Highレベルを継続する。このHighレベルの継続時間が抵抗239とコンデンサ240とで生成される遅延時間以上継続すると、バッファー回路238は、HighレベルのLTR_H信号を出力する。
HighレベルのLTR_H信号は、スイッチ24をオンすることにより、振幅信号(誤差増幅信号)Compを強制的に上昇させる。言い換えると、重負荷急変検知回路23は、軽負荷から重負荷に変化したことを検知した場合に、ハイサイドMOSFET11のオン幅を拡げるために振幅信号Compを強制的に変化させる。
バッファー回路238からHighレベルのLTR_H信号が出力された際に、AND回路237は、HighレベルのREF_ADJ信号を出力する。これにより、スイッチ25は、REFよりも電圧値が1〜2%高い第2の基準電圧REFaを選択するように切り替わる。なお、スイッチ25は、Highレベルの信号が入力された場合に0.51VのREFaを選択し、Lowレベルの信号が入力された場合に0.5VのREFを選択するスイッチであるものとする。
すなわち、重負荷急変検知回路23とスイッチ25とは、本発明の基準電圧制御部に対応し、重負荷急変検知回路23による検知結果と振幅信号生成部により生成された振幅信号Compとに基づいて、第1基準電圧の大きさを制御する。これによって、重負荷急変時におけるフィードバック制御の目標電圧が高まり、一時的に負荷応答性能を高めることができる。
次に、上述のように構成された本実施の形態の作用を説明する。最初に、第2フィードバック制御回路2の動作に焦点を絞り、説明をシンプルにするため、重負荷急変検知回路23を備えていない場合について説明する。図9は、本実施例のスイッチング電源装置において重負荷急変検知回路23が無いと仮定した場合の構成を示す回路図であり、関連するスイッチ24,25といった構成も無いものとする。この場合において、ランプ信号の振幅が一定になるように制御することで、ロードレギュレーション特性が大幅に向上するメカニズムについて図10を参照して説明する。
図10は、本実施例のスイッチング電源装置において重負荷急変検知回路23が無いと仮定した場合の動作を示すタイミングチャートであり、回路構成は図9に示すとおりである。出力負荷電流Ioutが軽負荷、且つ、一定の状態では、サンプルホールド回路19、エラーアンプ20、及びフィードフォワード回路6の動作により、ランプ信号(Ramp)の谷電圧Valleyと基準電圧V1とは等しくなるように制御される。
次に、出力負荷電流Ioutが重負荷へ急変すると、出力電圧Voutの低下に伴って、フィードバック電圧FBは低下する。フィードバック電圧FBが第2基準電圧REF2以下になると、フィードバックコンパレータ4の比較結果に基づいて、トリガ回路5bはON_TRG信号を出力する。このON_TRG信号をきっかけとして、ハイサイドMOSFET11は即座にオンする。この時に、ランプ信号の谷電圧Valleyが上昇するため、Valleyと基準電圧V1との間に誤差が発生する。
第2フィードバック制御回路2内のエラーアンプ20は、この誤差を打ち消すように、振幅信号Compを上昇させて出力する。振幅信号Compの上昇に反比例して、フィードフォワード回路6によるフィードフォワード電流Itonは低下する。オンタイマー7は、フィードフォワード信号Itonが低下しているので、Ton信号の時間幅を広げて出力する。
結果として、第1フィードバック制御回路1は、ハイサイドMOSFET11のオン幅が広がる方向に制御を行う。すなわち、第1フィードバック制御回路1は、振幅信号生成部により生成された振幅信号Compに基づいて、ランプジェネレータ18により生成されたランプ信号の振幅が所定の値未満の場合に、ハイサイドスイッチであるハイサイドMOSFET11のオン幅を広げるように制御する。
ハイサイドMOSFET11のオン幅が広がると、入力電圧Vinと出力電圧Voutの比率で概ね決定されるオンデューティーを一定に保つよう、スイッチング周波数が低下し、結果として、軽負荷時のスイッチング周波数Fsw1と重負荷時のスイッチング周波数Fsw2とは等しくなるように制御される。これによって、ランプ信号の谷電圧Valleyは基準電圧V1に等しくなるため、第2基準電圧REF2に重畳されるΔREFの振幅も、負荷電流Ioutに依存せず一定になるように制御される(図10でいうΔREF1=ΔREF2)。
逆に、フィードバック電圧FBが上昇し、ランプ信号の谷電圧Valleyが下降してValleyと基準電圧V1との間に誤差が発生した場合においても、第2フィードバック制御回路2内のエラーアンプ20は、この誤差を打ち消すように、振幅信号Compを下降させて出力する。その結果、第1フィードバック制御回路1は、ハイサイドMOSFET11のオン幅が狭まる方向に制御を行う。すなわち、第1フィードバック制御回路1は、振幅信号生成部により生成された振幅信号Compに基づいて、ランプジェネレータ18により生成されたランプ信号の振幅が所定の値以上の場合に、ハイサイドスイッチであるハイサイドMOSFET11のオン幅を狭めるように制御する。
ハイサイドMOSFET11のオン幅が狭まると、スイッチング周波数が上昇し、結果として軽負荷時のスイッチング周波数Fsw1と重負荷時のスイッチング周波数Fsw2とは等しくなるように制御される。これによって、ランプ信号の谷電圧Valleyは基準電圧V1に等しくなるため、第2基準電圧REF2に重畳されるΔREFの振幅も、負荷電流Ioutに依存せず一定になるよう制御される。
次に、出力負荷電流Ioutが軽負荷から重負荷に急変した場合の高速負荷応答動作について、具体的に図10のタイミングチャートを参照しながら説明する。出力負荷電流Ioutが軽負荷の時は、スイッチング周波数が低下するのを防ぐために、ランプ信号(Ramp)の下限電圧が、基準電圧V1に等しくなるよう制御を行う。この結果、振幅信号(誤差増幅信号)Compが低下し、ハイサイドMOSFET11のオン幅が狭くなるように制御を行う。
この状態で、出力負荷電流Ioutが重負荷へ急変すると、出力電圧Voutの低下に伴って、フィードバック電圧FBも低下し、フィードバック電圧FBが基準電圧REF2より低下した時に、トリガ回路5bがON_TRG信号をオンタイマー7に対して出力することで、エラーアンプを介さないで、瞬時にハイサイドMOSFET11をオンさせる。
この後、出力電圧Voutとフィードバック電圧FBが上昇を開始するが、フィードバック電圧FBが基準電圧REF2よりも下回っている間は、FB_TRG信号がHighレベルを維持する。
トリガ回路5bは、FB_TRG信号がHighレベルを継続的に出力した際には、ドライブロジック制御信号TonがHighからLowへ切り替わり、ハイサイドMOSFET11がターンオフした後に、タイマー回路53によって、一旦、1SHOT回路52をリセットし、即座に、次の周期のON_TRG信号を出力する。このため、本実施例のスイッチング電源装置は、ローサイドMOSFET12のオン幅を100ns程度と非常に短くでき、その結果、オンデューティーが広がり、負荷応答性能を高めることができる。
このように、負荷急変等のダイナミックな負荷変動に対しては、メジャーループである第1フィードバック制御回路が、エラーアンプを介さず高速に反応することで出力電圧Voutの変化を最小限に抑え込み、逆に、スタティックな負荷変化に対しては、エラーアンプ20を用いてランプ信号の振幅が一定に保つように制御することによって、本実施例のスイッチング電源装置は、従来の問題点であったロードレギュレーション特性を制御の安定性を犠牲にすることなく大幅に改善できる。
ただし、上述したスイッチング電源装置は、重負荷急変検知回路23等を備えていないため、以下に示す点において不利益を蒙る。すなわち、出力負荷Ioutが軽負荷から重負荷に急変した際には、瞬時にハイサイドMOSFET11がオンできるが、このオン幅は、抵抗21とコンデンサ22によって位相補償されたエラーアンプ20の振幅信号(誤差増幅信号)Compで決定されるために制御に遅延があり、ハイサイドMOSFET11のオン幅を急速に広げることができない。この結果、オンデューティーが期待値通りに広がらないため、図10のタイミングチャートに示すように、重負荷急変検知回路23等を備えていないスイッチング電源装置は、重負荷に急変した時の出力電圧Voutの落ち込み量が大きいという欠点を有する。
図11は、本実施例のスイッチング電源装置の動作を示すタイミングチャートであり、回路構成は図1に示すとおりである。すなわち、図10の場合と異なり、図11に示すタイミングチャートは、重負荷急変検知回路23を備えている場合のスイッチング電源装置の動作を示している。
次に、出力負荷電流Ioutが、軽負荷から重負荷に急変した時の高速負荷応答動作について、具体的に図11のタイミングチャートを参照しながら説明する。出力負荷電流Ioutが軽負荷の時は、スイッチング周波数が低下するのを防ぐために、ランプ信号(Ramp)の下限電圧が、基準電圧V1に等しくなるよう制御を行う。この結果、振幅信号(誤差増幅信号)Compが低下し、ハイサイドMOSFET11のオン幅が狭くなるように制御を行う。また、振幅信号(誤差増幅信号)Compがしきい値V3を下回ると、コンパレータ231は、Highレベルの信号を出力することによって、SRフリップフロップ236をセット状態にし、AND回路237に対して出力する。
この状態で、出力負荷電流Ioutが重負荷に急変すると、出力電圧Voutの低下に伴って、フィードバック電圧FBも低下し、フィードバック電圧FBが基準電圧REF2より低下した時に、トリガ回路5がON_TRG信号をオンタイマー7に対して出力することで、エラーアンプを介さないで、瞬時にハイサイドMOSFET11をオンさせる。
この後、出力電圧Voutとフィードバック電圧FBが上昇を開始するが、フィードバック電圧FBが基準電圧REF2よりも下回っている間は、FB_TRG信号がHighレベルを維持する。
トリガ回路5は、FB_TRG信号がHighレベルを継続的に出力した際には、ドライブロジック制御信号TonがHighからLowへ切り替わり、ハイサイドMOSFET11がターンオフした後に、タイマー回路53によって、一旦、1SHOT回路52をリセットし、即座に、次の周期のON_TRG信号を出力する。このため、本実施例のスイッチング電源装置は、ローサイドMOSFET12のオン幅を100ns程度と非常に短くでき、その結果、オンデューティーが広がり、負荷応答性能を高めることができる。
さらに、抵抗239とコンデンサ240で決定する遅延時間を超えて、FB_TRG信号のHighレベルが継続した際には、重負荷急変検知回路23は、重負荷急変信号LTR_HをLowからHighに切り替える。したがって、HighレベルのLTR_H信号は、スイッチ24をオンすることにより、振幅信号(誤差増幅信号)Compを強制的に上昇させる。
これにより、フィードフォワード回路6の電流出力Itonが低下するので、オンタイマー7により生成されるハイサイドMOSFET11のオン期間は、極端に拡大される。同時に、AND回路237は、HighレベルのLTR_H信号に基づいてHighレベルのREF_ADJ信号を生成し、出力する。スイッチ25は、出力されたHighレベルのREF_ADJ信号に基づいて、電圧値がREFよりも1〜2%程度高い基準電圧REFaを一時的に選択するように切り替わる。なお、基準電圧REFaが一時的に選択されている期間は、抵抗232とコンデンサ233によって決定される遅延時間で決定される。
以上の一連の動作により、本実施例のスイッチング電源装置は、出力負荷電流Ioutが軽負荷から重負荷に急変した際に、振幅信号(誤差増幅信号)Compに依らず、ハイサイドMOSFET11のオン幅とオンデューティーを強制的に広げるので、従来よりも負荷応答性能を向上できるとともに、基準電圧を1〜2%程度上昇させてフィードバック制御の目標電圧を一時的に高めることで、より一層、負荷応答性能を高めることができる。
上述のとおり、本発明の実施例1の形態に係るスイッチング電源装置によれば、ESRの小さな出力コンデンサを利用した場合においても安定動作が可能であり、且つ良好なロードレギュレーション特性を実現することができる。
すなわち、本実施例のスイッチング電源装置は、負荷電流Ioutの低下に伴ってハイサイドMOSFET11のオン幅を狭めるように動作するので、スイッチング周波数の負荷電流Iout依存性は、非常に小さなものとなる。このため、電圧REF2に重畳されたΔREFの振幅も負荷電流Ioutに依存せず一定になるよう制御され、結果としてロードレギュレーション特性は大幅に向上される。
さらに、本実施例のスイッチング電源装置は、負荷電流Ioutの大きさによらずに出力電圧Voutがほぼ一定になるように制御を行い、従来装置に比してロードレギュレーション特性を大幅に向上することができる。
また、本実施例のスイッチング電源装置は、出力負荷電流Ioutが軽負荷から重負荷に急変した際に、振幅信号(誤差増幅信号)Compに依らず、ハイサイドMOSFET11のオン幅とオンデューティーを強制的に広げるので、負荷応答性能を向上できるとともに、基準電圧を1〜2%程度上昇させてフィードバック制御の目標電圧を一時的に高めることで、より一層、負荷応答性能を高めることができる。
図12は、本発明の実施例2のスイッチング電源装置の構成を示す回路図である。図1に示す実施例1のスイッチング電源装置の構成と異なる点は、スイッチ24の代わりにスイッチ27を備えている点である。
重負荷急変検知回路23は、軽負荷から重負荷に変化したことを検知した場合に、ハイサイドMOSFET11のオン幅を拡げるために第1フィードバック制御回路1の動作を制御する。具体的には、重負荷急変検知回路23は、軽負荷から重負荷に変化したことを検知した場合にHighレベルのLTR_H信号を出力し、インバータ回路28を介してスイッチ27をオフさせる。
その他の構成は実施例1と同様であり、重複した説明を省略する。
次に、上述のように構成された本実施の形態の作用を説明する。出力負荷電流Ioutが重負荷に急変し、抵抗239とコンデンサ240で決定する遅延時間を超えて、FB_TRG信号のHighレベルが継続した際には、重負荷急変検知回路23は、重負荷急変信号LTR_HをLowからHighに切り替える。したがって、HighレベルのLTR_H信号は、インバータ回路28を介してスイッチ27をオフさせる。
これにより、フィードフォワード回路6による電流出力Itonがオンタイマー7に伝達されないので、コンデンサ71が充電されず、オンタイマー7内のコンパレータ72はHighレベルの出力を継続する。その結果、オンタイマー7は、ドライブロジック制御信号TonをHigh固定で出力し、ハイサイドMOSFET11のオン期間が継続する。
その他の作用は実施例1と同様であり、重複した説明を省略する。
上述のとおり、本発明の実施例2の形態に係るスイッチング電源装置によれば、重負荷急変時におけるハイサイドMOSFET11のオン期間をさらに拡大し、実施例1と同様の効果を得ることができる。
本発明に係るスイッチング電源装置は、安定した電力供給を要する電気機器等に使用されるスイッチング電源装置に利用可能である。
1 第1フィードバック制御回路
2 第2フィードバック制御回路
3,3b 重畳回路
4 フィードバックコンパレータ
5a 1SHOT回路
5b トリガ回路
6 フィードフォワード回路
7 オンタイマー
8 ドライブロジック
9 ハイサイドドライバ
10 ローサイドドライバ
11 ハイサイドMOSFET
12 ローサイドMOSFET
13 インダクタ
14 出力平滑コンデンサ
15 出力負荷
16,17 フィードバック抵抗
18 ランプジェネレータ
19 サンプルホールド回路
20 エラーアンプ
21 位相補償抵抗
22 位相補償コンデンサ
23 重負荷急変検知回路
24,25,27 スイッチ
28 インバータ回路
31,31b NPNトランジスタ
32,32b PNPトランジスタ
33,33b 抵抗
34,34b,35,35b NchMOSFET
36,37 PchMOSFET
38,38b 抵抗
51 AND回路
52 1SHOT回路
53 タイマー回路
61,62,63 電圧電流変換回路
64,65 除算回路
71 コンデンサ
72 コンパレータ
73 AND回路
74 1SHOT回路
75 インバータ回路
76 スイッチ
181 1SHOT回路
182 インバータ
183 PchMOSFET
184 コンデンサ
191 バッファー回路
192 スイッチ
193 コンデンサ
231 コンパレータ
232 抵抗
233 コンデンサ
234 バッファー回路
235 インバータ回路
236 SRフリップフロップ
237 AND回路
238 インバータ回路
239 抵抗
240 コンデンサ
I1,I2,I2b 定電流源
Vin 入力電圧
Vout 出力電圧
V2 下限クランプ電圧
2 第2フィードバック制御回路
3,3b 重畳回路
4 フィードバックコンパレータ
5a 1SHOT回路
5b トリガ回路
6 フィードフォワード回路
7 オンタイマー
8 ドライブロジック
9 ハイサイドドライバ
10 ローサイドドライバ
11 ハイサイドMOSFET
12 ローサイドMOSFET
13 インダクタ
14 出力平滑コンデンサ
15 出力負荷
16,17 フィードバック抵抗
18 ランプジェネレータ
19 サンプルホールド回路
20 エラーアンプ
21 位相補償抵抗
22 位相補償コンデンサ
23 重負荷急変検知回路
24,25,27 スイッチ
28 インバータ回路
31,31b NPNトランジスタ
32,32b PNPトランジスタ
33,33b 抵抗
34,34b,35,35b NchMOSFET
36,37 PchMOSFET
38,38b 抵抗
51 AND回路
52 1SHOT回路
53 タイマー回路
61,62,63 電圧電流変換回路
64,65 除算回路
71 コンデンサ
72 コンパレータ
73 AND回路
74 1SHOT回路
75 インバータ回路
76 スイッチ
181 1SHOT回路
182 インバータ
183 PchMOSFET
184 コンデンサ
191 バッファー回路
192 スイッチ
193 コンデンサ
231 コンパレータ
232 抵抗
233 コンデンサ
234 バッファー回路
235 インバータ回路
236 SRフリップフロップ
237 AND回路
238 インバータ回路
239 抵抗
240 コンデンサ
I1,I2,I2b 定電流源
Vin 入力電圧
Vout 出力電圧
V2 下限クランプ電圧
Claims (7)
- 入力電圧に接続されたハイサイドスイッチと、
前記ハイサイドスイッチのスイッチング周波数に同期したランプ信号を生成するランプ信号生成部と、
前記ランプ信号生成部により生成されたランプ信号の振幅に応じた振幅信号を生成する振幅信号生成部と、
前記ランプ信号生成部により生成されたランプ信号の振幅及び周波数に対応した正の傾斜を有する第2ランプ信号を生成するとともに、生成した第2ランプ信号を第1基準電圧に重畳させて重畳信号を生成する重畳回路と、
前記重畳回路により生成された重畳信号と出力電圧に応じた大きさのフィードバック信号とを比較し、前記フィードバック信号が前記重畳信号を下回った場合に前記ハイサイドスイッチがオンするようにオンタイミングを制御するとともに、前記振幅信号生成部により生成された振幅信号と前記入力電圧と前記出力電圧とに基づいて前記ハイサイドスイッチのオン幅を制御する制御部と、
前記重畳回路により生成された重畳信号と前記フィードバック信号とに基づいて軽負荷から重負荷に変化したことを検知するとともに、当該検知時に前記ハイサイドスイッチのオン幅を拡げるように制御する重負荷急変検知部と、
を備えることを特徴とするスイッチング電源装置。 - 前記重負荷急変検知部は、軽負荷から重負荷に変化したことを検知した場合に、前記ハイサイドスイッチのオン幅を拡げるために前記振幅信号を強制的に変化させることを特徴とする請求項1記載のスイッチング電源装置。
- 前記重負荷急変検知部は、軽負荷から重負荷に変化したことを検知した場合に、前記ハイサイドスイッチのオン幅を拡げるために前記制御部の動作を制御することを特徴とする請求項1記載のスイッチング電源装置。
- 前記重負荷急変検知部による検知結果と前記振幅信号生成部により生成された振幅信号とに基づいて、前記第1基準電圧の大きさを制御する基準電圧制御部を備えることを特徴とする請求項1乃至請求項3のいずれか1項記載のスイッチング電源装置。
- 前記制御部は、前記振幅信号生成部により生成された振幅信号に基づいて、前記ランプ信号生成部により生成されたランプ信号の振幅が所定の値を維持するように前記ハイサイドスイッチのオン幅を制御することを特徴とする請求項1乃至請求項4のいずれか1項記載のスイッチング電源装置。
- 前記制御部は、前記振幅信号生成部により生成された振幅信号に基づいて、前記ランプ信号生成部により生成されたランプ信号の振幅が所定の値未満の場合に前記ハイサイドスイッチのオン幅を広げるように制御するとともに、前記ランプ信号生成部により生成されたランプ信号の振幅が所定の値以上の場合に前記ハイサイドスイッチのオン幅を狭めるように制御することを特徴とする請求項1乃至請求項5のいずれか1項記載のスイッチング電源装置。
- 前記振幅信号生成部は、
前記ランプ信号生成部により生成されたランプ信号の谷電圧を保持するサンプルホールド回路と、
前記サンプルホールド回路により保持された谷電圧と第2基準電圧とを比較し、比較結果に応じた誤差増幅信号を生成して振幅信号として出力する誤差増幅器と、
を有することを特徴とする請求項1乃至請求項6のいずれか1項記載のスイッチング電源装置。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010176047A JP2012039710A (ja) | 2010-08-05 | 2010-08-05 | スイッチング電源装置 |
| KR1020110068244A KR101250340B1 (ko) | 2010-08-05 | 2011-07-11 | 스위칭 전원장치 |
| US13/194,068 US8570019B2 (en) | 2010-08-05 | 2011-07-29 | Switching power source apparatus |
| CN201110222953.9A CN102377344B (zh) | 2010-08-05 | 2011-08-04 | 开关电源装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010176047A JP2012039710A (ja) | 2010-08-05 | 2010-08-05 | スイッチング電源装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2012039710A true JP2012039710A (ja) | 2012-02-23 |
Family
ID=45555688
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010176047A Pending JP2012039710A (ja) | 2010-08-05 | 2010-08-05 | スイッチング電源装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US8570019B2 (ja) |
| JP (1) | JP2012039710A (ja) |
| KR (1) | KR101250340B1 (ja) |
| CN (1) | CN102377344B (ja) |
Families Citing this family (33)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012039710A (ja) * | 2010-08-05 | 2012-02-23 | Sanken Electric Co Ltd | スイッチング電源装置 |
| JP2012039761A (ja) | 2010-08-06 | 2012-02-23 | Sanken Electric Co Ltd | スイッチング電源装置 |
| JP5768475B2 (ja) * | 2011-04-28 | 2015-08-26 | ミツミ電機株式会社 | スイッチング電源装置 |
| WO2013090536A1 (en) * | 2011-12-13 | 2013-06-20 | Ephesus Technologies, Llc | High intensity light-emitting diode luminaire assembly |
| US20130182479A1 (en) * | 2012-01-17 | 2013-07-18 | Hamilton Sundstrand Corporation | Variable voltage reference in power rectification |
| JP5942455B2 (ja) * | 2012-02-09 | 2016-06-29 | 株式会社ソシオネクスト | スイッチングレギュレータ |
| JP2014050308A (ja) * | 2012-09-04 | 2014-03-17 | Ricoh Co Ltd | スイッチングレギュレータとその制御方法 |
| US20140125306A1 (en) * | 2012-11-07 | 2014-05-08 | Infineon Technologies North America Corp. | Switching Regulator Control with Nonlinear Feed-Forward Correction |
| US9548651B2 (en) | 2013-02-22 | 2017-01-17 | Texas Instruments Incorporated | Advanced control circuit for switched-mode DC-DC converter |
| US9317049B2 (en) * | 2013-02-22 | 2016-04-19 | Texas Instruments Incorporated | Emulated current ramp for DC-DC converter |
| KR20160012188A (ko) | 2013-05-24 | 2016-02-02 | 첸트룸 미크로엘렉트로닉 드레스덴 악치엔게젤샤프트 | 다중-모드 제어 전력 변환기 |
| WO2014187965A1 (en) * | 2013-05-24 | 2014-11-27 | Zentrum Mikroelektronik Dresden Ag | Pwm calculation after light load to high load transition |
| JP2014239620A (ja) * | 2013-06-10 | 2014-12-18 | ソニー株式会社 | スイッチング電源装置、スイッチング電源制御方法および電子機器 |
| CN104467376B (zh) * | 2013-09-17 | 2017-04-12 | 力智电子股份有限公司 | 斜波信号产生方法与其产生器、以及脉宽调制信号产生器 |
| TWI495974B (zh) * | 2013-09-17 | 2015-08-11 | Upi Semiconductor Corp | 斜波信號產生方法與其產生器、以及脈寬調變信號產生器 |
| US9788379B2 (en) | 2014-03-28 | 2017-10-10 | Xicato, Inc. | Deep dimming of an LED-based illumination device |
| US9270177B1 (en) * | 2014-11-20 | 2016-02-23 | Sanken Electric Co., Ltd. | Switching power-supply device |
| US9318956B1 (en) * | 2014-11-20 | 2016-04-19 | Sanken Electric Co., Ltd. | Switching power-supply device |
| JP6424644B2 (ja) * | 2015-01-21 | 2018-11-21 | ミツミ電機株式会社 | 電源制御用半導体装置 |
| CN106329895B (zh) * | 2015-06-17 | 2020-10-27 | 雅达电子国际有限公司 | Llc谐振变换器和抑制其输出电压中的纹波的方法 |
| CN106712501B (zh) * | 2015-07-17 | 2019-06-04 | 三垦电气株式会社 | 电压转换器的控制电路以及电压转换器 |
| US9680378B2 (en) * | 2015-08-28 | 2017-06-13 | Sanken Electric Co., Ltd. | Switching power-supply device |
| CN106505841B (zh) | 2015-09-07 | 2018-04-20 | 比亚迪股份有限公司 | 开关电源及其初级控制芯片和环路补偿装置 |
| KR102453665B1 (ko) * | 2015-09-22 | 2022-10-12 | 삼성전자주식회사 | 선형성을 제고한 전압 레귤레이터 |
| ITUB20159679A1 (it) * | 2015-12-21 | 2017-06-21 | St Microelectronics Srl | Un modulo di controllo di potenza per un convertitore elettronico, relativo circuito integrato, convertitore elettronico e procedimento |
| US10205448B2 (en) * | 2016-05-19 | 2019-02-12 | Joulwatt Technology (Hangzhou) Co., Ltd. | Switch control circuit and switch circuit |
| CN109274362A (zh) * | 2018-12-03 | 2019-01-25 | 上海艾为电子技术股份有限公司 | 控制电路 |
| CN110445356A (zh) * | 2019-08-15 | 2019-11-12 | 合肥联宝信息技术有限公司 | 一种dc-dc变换装置及方法 |
| CN110429820B (zh) * | 2019-09-03 | 2020-05-29 | 上海南芯半导体科技有限公司 | 一种改善BOOST在Down Mode切换时瞬态响应的控制电路及控制方法 |
| CN110581639B (zh) * | 2019-09-04 | 2020-09-15 | 广州金升阳科技有限公司 | 电流型降压转换器轻重载模式切换快速响应方法和电路 |
| CN113541469A (zh) * | 2021-06-24 | 2021-10-22 | 深圳市必易微电子股份有限公司 | 一种自适应的准谐振emi优化电路、优化方法及开关电源电路 |
| JP7746797B2 (ja) * | 2021-10-21 | 2025-10-01 | 株式会社デンソー | スイッチング電源装置 |
| CN115184666B (zh) * | 2022-07-25 | 2026-01-27 | 成都启臣微电子股份有限公司 | 一种具有可编程消隐功能的斜率检测电路及开关电源系统 |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5940287A (en) * | 1998-07-14 | 1999-08-17 | Lucent Technologies Inc. | Controller for a synchronous rectifier and power converter employing the same |
| US5982160A (en) * | 1998-12-24 | 1999-11-09 | Harris Corporation | DC-to-DC converter with inductor current sensing and related methods |
| US6356063B1 (en) * | 2000-11-07 | 2002-03-12 | Linfinity Microelectronics | Switching regulator with transient recovery circuit |
| US6583610B2 (en) | 2001-03-12 | 2003-06-24 | Semtech Corporation | Virtual ripple generation in switch-mode power supplies |
| US6597157B1 (en) * | 2001-07-25 | 2003-07-22 | 3Dlabs, Inc., Ltd | Parallel phased switch control |
| AU2002364535A1 (en) * | 2001-12-07 | 2003-06-23 | The Regents Of The University Of Colorado, A Body Corporate | Voltage controller for switching power supplies |
| DE102004053144B4 (de) * | 2004-11-03 | 2011-05-19 | Infineon Technologies Ag | Hochsetzsteller mit verbessertem dynamischem Verhalten |
| US7595624B2 (en) * | 2005-11-30 | 2009-09-29 | Texas Instruments Incorporated | Slope compensation for switching regulator |
| JP2007295761A (ja) * | 2006-04-27 | 2007-11-08 | Matsushita Electric Ind Co Ltd | スイッチング電源装置 |
| TWI331841B (en) * | 2006-06-13 | 2010-10-11 | O2Micro Int Ltd | Dc-to-dc converter with improved transient response |
| US7482793B2 (en) | 2006-09-11 | 2009-01-27 | Micrel, Inc. | Ripple generation in buck regulator using fixed on-time control to enable the use of output capacitor having any ESR |
| JP4985003B2 (ja) * | 2007-03-19 | 2012-07-25 | 富士電機株式会社 | Dc−dcコンバータ |
| JP5381014B2 (ja) * | 2008-10-29 | 2014-01-08 | ミツミ電機株式会社 | Dc−dcコンバータ |
| US8193798B1 (en) * | 2009-10-29 | 2012-06-05 | Texas Instruments Incorporated | Buck regulators with adjustable clock frequency to achieve dropout voltage reduction |
| JP2012039710A (ja) * | 2010-08-05 | 2012-02-23 | Sanken Electric Co Ltd | スイッチング電源装置 |
-
2010
- 2010-08-05 JP JP2010176047A patent/JP2012039710A/ja active Pending
-
2011
- 2011-07-11 KR KR1020110068244A patent/KR101250340B1/ko not_active Expired - Fee Related
- 2011-07-29 US US13/194,068 patent/US8570019B2/en not_active Expired - Fee Related
- 2011-08-04 CN CN201110222953.9A patent/CN102377344B/zh not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| CN102377344B (zh) | 2014-04-16 |
| KR101250340B1 (ko) | 2013-04-03 |
| US20120032661A1 (en) | 2012-02-09 |
| CN102377344A (zh) | 2012-03-14 |
| KR20120025387A (ko) | 2012-03-15 |
| US8570019B2 (en) | 2013-10-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2012039710A (ja) | スイッチング電源装置 | |
| JP5556404B2 (ja) | スイッチング電源装置 | |
| KR101250346B1 (ko) | 스위칭 전원장치 | |
| KR101250342B1 (ko) | 스위칭 전원장치 | |
| US8624574B2 (en) | Pulse width modulation controller of DC-DC converter | |
| US7538526B2 (en) | Switching regulator, and a circuit and method for controlling the switching regulator | |
| JP5664327B2 (ja) | Dc−dcコンバータの制御装置 | |
| US11205959B2 (en) | Switching regulator including PFM detector | |
| JP2011114984A (ja) | スイッチング制御回路、電源装置 | |
| KR101312356B1 (ko) | 스위칭 전원장치 | |
| JP6046999B2 (ja) | スイッチング電源装置 | |
| JP2019071715A (ja) | スイッチングレギュレータ | |
| JP4630165B2 (ja) | Dc−dcコンバータ | |
| JP4464263B2 (ja) | スイッチング電源装置 | |
| KR101292590B1 (ko) | 스위칭 전원장치 및 전원시스템 | |
| JP5296508B2 (ja) | スイッチング電源装置 | |
| JP2011142761A (ja) | Dc−dcコンバータ |